JP4595471B2 - 導電性ペースト、及びそれを用いた多層プリント配線板の製造方法 - Google Patents

導電性ペースト、及びそれを用いた多層プリント配線板の製造方法 Download PDF

Info

Publication number
JP4595471B2
JP4595471B2 JP2004286499A JP2004286499A JP4595471B2 JP 4595471 B2 JP4595471 B2 JP 4595471B2 JP 2004286499 A JP2004286499 A JP 2004286499A JP 2004286499 A JP2004286499 A JP 2004286499A JP 4595471 B2 JP4595471 B2 JP 4595471B2
Authority
JP
Japan
Prior art keywords
conductive
conductive paste
via hole
wiring board
resin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2004286499A
Other languages
English (en)
Other versions
JP2006100170A (ja
Inventor
良雄 岡
斉 瀧井
憲器 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2004286499A priority Critical patent/JP4595471B2/ja
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to EP11150365A priority patent/EP2333787B1/en
Priority to KR1020077006311A priority patent/KR101172557B1/ko
Priority to PCT/JP2005/017591 priority patent/WO2006035692A1/ja
Priority to US11/664,393 priority patent/US8597459B2/en
Priority to CNA2005800332006A priority patent/CN101031981A/zh
Priority to CN2010105435270A priority patent/CN101976590A/zh
Priority to EP05785720A priority patent/EP1816653B1/en
Priority to TW094133870A priority patent/TWI368231B/zh
Publication of JP2006100170A publication Critical patent/JP2006100170A/ja
Application granted granted Critical
Publication of JP4595471B2 publication Critical patent/JP4595471B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B1/00Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
    • H01B1/20Conductive material dispersed in non-conductive organic material
    • H01B1/22Conductive material dispersed in non-conductive organic material the conductive material comprising metals or alloys
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • H05K1/095Dispersed materials, e.g. conductive pastes or inks for polymer thick films, i.e. having a permanent organic polymeric binder
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0242Shape of an individual particle
    • H05K2201/0245Flakes, flat particles or lamellar particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0394Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4053Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques
    • H05K3/4069Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques for via connections in organic insulating substrates

Description

本発明は、多層プリント配線板の製造工程において形成されるビアホール等に充填され、回路間(層間)の電気的接続をする導電性ペーストに関する。本発明は、さらに、この導電性ペーストを用いてビアホールを充填する工程を有する多層プリント配線板の製造方法に関する。
多層プリント配線板は、部品の高密度の実装を可能とし、部品間を最短距離で接続できる技術として知られている。インタースティシャルビアホール(IVH)は、より高密度の実装が要求される多層プリント配線板の製造に適用される技術であり、隣接層間に開けた孔(ビアホール)に導電性材料を充填して、隣接層の回路同士を電気的に接続することを特徴とする。IVHによれば、必要な部分のみに層間接続を形成することができ、ビアホール上にも部品を搭載できるので、自由度の高い高密度配線を可能にする。
このようなビアホールに充填される導電性ペーストとしては、導電粒子を低粘度樹脂、例えば低粘度エポキシ樹脂に混練したものが用いられている。例えば、特開2003−92024号公報(特許文献1)には、「平均粒径が0.5μm以上20μm以下の範囲にあり、異なる平均粒径をもつ複数の導電性粉(=導電粒子)を混合した導電性粉を液状エポキシ樹脂(=低粘度エポキシ樹脂)に分散していることを特徴とするビアホール充填用導体ペースト組成物(=導電性ペースト)」が開示されている。この導電性ペーストは、充填時にへこみが生じるとの問題を解決するために、異なる平均粒径を持つ2種以上の導電性粉を混合した導電粒子を用いている。
このような導電性ペーストに配合される導電粒子としては、高い導電性が得られる平板状フィラーが好ましく用いられる。しかし、平板状フィラーを導電粒子とし、これを低粘度樹脂、例えば低粘度エポキシ樹脂に混練した導電性ペーストは、ビアホールへの充填性が悪く、気泡が充填後のビアホール内に残存するとの問題があった。
ビアホールへの充填性が悪くなると、回路間の接続不良等を生じさせ、接続の信頼性が低下する。特に、近年は、電子部品の小型化の要請に伴い、より高密度の多層プリント配線板が求められ、より小径のビアホールが望まれている。その結果、ビアホールへの充填がより困難になり、充填性の低下により接続の信頼性が低下するとの問題がより顕著になる傾向にあった。
又、導電性ペーストのビアホールへの充填により回路間の電気的接続がされた多層プリント配線板は、高温高湿の環境下に長時間置かれる場合もあり、この環境下でも、接続部分の電気抵抗(接続抵抗)が、経時的に変化しないことが求められる。接続抵抗が経時的に変化すると、接続の信頼性が低下する。
そこで、ビアホールへの充填性が良好な導電性ペーストであって、かつ高温高湿の環境下でも、接続抵抗の経時的変化のない接続部分(ビアホール)を形成することができる導電性ペーストの開発が望まれていた。
特開2003−92024号公報
本発明は、導電粒子をエポキシ樹脂に混練してなり、ビアホールへの充填性が良好な導電性ペーストであって、高温高湿の環境下でも、接続抵抗の経時的変化のない接続部分(ビアホール)を形成することができる導電性ペーストを提供することを課題とする。本発明は、さらに、前記の導電性ペーストを用いた多層プリント配線板の製造方法を提供することを課題とする。
本発明は、全樹脂成分中の分子量10,000以上のエポキシ樹脂の含量が30〜90重量%であり、かつ硬化後の85℃での弾性率が2GPa以下である樹脂混合物、及び導電粒子を含有し、該導電粒子の含有率が30〜75体積%であることを特徴とする導電性ペーストを提供する(請求項1)。
本発明者は、検討の結果、導電性ペーストを構成する樹脂として、分子量10,000以上のエポキシ樹脂を所定割合含む混合樹脂を用いることにより、ビアホールへの充填性が向上すること、及びこの樹脂を含有する樹脂混合物を硬化させた後の弾性率を、所定の値以下とすることにより、この導電性ペーストを使用して形成された接続部分の、高温高湿の環境下での電気抵抗の経時的変化を減少させることができることを見出し、前記の構成からなる発明を完成した。
請求項1の導電性ペーストを構成する樹脂混合物に含有される樹脂は、エポキシ樹脂を主成分とするが、エポキシ樹脂以外にも、フェノール樹脂、ポリアミドイミド樹脂、ポリイミド樹脂、ポリエステル樹脂等を含有していてもよい。
この樹脂は、分子量10,000以上のエポキシ樹脂を、30〜90重量%含有する。分子量10,000以上のエポキシ樹脂とは、GPCで測定したポリスチレン換算の重量平均分子量が10,000以上のエポキシ樹脂であり、その構造としては、ビスフェノールA型、ビスフェノールF型、ビスフェノールA/F混合型等が挙げられる。
前記のように、分子量10,000以上のエポキシ樹脂を含有させることにより、ビアホールへの充填性が向上し、充填後のビアホール中への気泡の残存を防ぐことができる。導電性ペースト中における導電粒子間の凝集力により、ビアホールへの円滑な充填が妨げられ、特に平板状フィラーの場合この凝集力が大きく、充填性の低下も大きいと考えられている。分子量10,000以上のエポキシ樹脂は、一種の粘弾性調整剤として機能し、これを含むことによりに弱い網目構造が形成され、この弱い網目構造により導電粒子間の凝集力が緩和され、レベリング性が良化し、ビアホールへの充填性が向上するものと考えられる。
樹脂中の、分子量10,000以上のエポキシ樹脂以外の成分は、分子量10,000未満のエポキシ樹脂、及びエポキシ樹脂以外の樹脂である。エポキシ樹脂以外の樹脂としては、フェノール樹脂、ポリイミド樹脂、ポリエステル樹脂等が挙げられる。分子量10,000以上のエポキシ樹脂の混合比が、30重量%未満であると、ビアホールへの充填性の向上は得られない。一方、混合比が90重量%を越えた導電性ペーストを用いて、ビアホールへの充填を行った場合は、形成された接続部分の、高温高湿環境下での接続抵抗の経時的上昇が大きくなり、好ましくない。
本発明の導電性ペーストを構成する樹脂混合物は、通常は、この樹脂の他に、エポキシ樹脂を硬化させるための硬化剤を含有する。硬化剤としては、室温での保存時、硬化反応の進行を抑え保存安定性を向上させるため、潜在性硬化剤が好ましく用いられる。
この樹脂混合物は、それが硬化された後の硬化樹脂の85℃での弾性率が、2GPa以下であることもその特徴とする。この特徴により、この導電性ペーストをビアホールに充填して形成した接続部分(層間接続部分)を、高温高湿の環境下に置いたときの、接続抵抗の経時的変化が抑えられ、接続の信頼性が向上する。
前記接続部分が、高温高湿の環境下、例えば85℃85%の耐湿試験の条件下に置かれると、樹脂の吸湿や、温度、湿度の変化等により、界面での歪み、応力が生じる。85℃での弾性率が2GPaを越える場合は、この歪み、応力を吸収出来ずに、剥離等が生じ、接続抵抗の上昇が生じるが、弾性率を2GPa以下にすることにより、歪み、応力が吸収され、緩和されると考えられる。
前記硬化樹脂の弾性率は、混合される樹脂の種類と混合比、及び硬化剤の種類や量により変化し、これらにより調整され、前記の範囲内の弾性率が得られる。例えば、弾性率の大きいエポキシ樹脂を用いる場合は、弾性率の小さい樹脂を混合することにより、85℃での弾性率が2GPa以下の樹脂を得ることができる。弾性率の小さい樹脂としては、ゴム変性エポキシ樹脂等が挙げられる。
本発明の導電性ペーストを構成する導電粒子としては、金、白金、銀、パラジウム、銅、ニッケル、錫、鉛及びこれらの合金から選ばれる少なくとも一つの微粒子、もしくは導電性または非導電性粒子を核とし、金、白金、銀、パラジウム、銅、ニッケル、錫、鉛もしくはこれらの合金から選ばれる少なくとも一つの金属で被覆された微粒子、またはこれらの微粒子の混合物や、カーボン微粒子が好ましく例示される。
導電粒子の平均粒径としては、通常0.5〜20μm程度が好ましい。なお平板状フィラーの場合は、ここで言う平均粒径は長径の平均値とする。特に、導電粒子が、平板状フィラーであると高い導電性が得られるので好ましい。又、ビアホールへの充填性が向上するとの本発明の効果は、導電粒子が平板状フィラーを含む場合に特に発揮される。請求項2は、この好ましい態様に該当する。平板状フィラーとは、フィラーの長径/フィラーの最小厚みが3以上のものをいう。
導電粒子の含有量は、硬化した後の導電性ペースト中に、該導電粒子が30〜75体積%となる割合である。含有量が30体積%より小さい場合は、充分な電気的接続が得られず、接続部分の接続抵抗が大きくなる傾向がある。一方75体積%を越えると、硬化後の導電性ペーストの機械的強度が小さくなり、割れや剥離等を生じ、接続の信頼性が低下する傾向がある。
本発明の導電性ペーストには、前記の成分に加えて、必要により、粘度を調整するための溶剤等を加えてもよい。用いられる溶剤としては、ブチルカルビトールアセテート、エチルカルビトールアセテート、トリグライム、イソホロン、ブチルカルビトール、エチルカルビトール、γ−ブチロラクトン、セロソルブアセテート等が挙げられる。溶剤の添加量は、導電粒子添加、分散後の、導電性ペーストの粘度が、10〜500Pa・S(1回転粘度)の範囲となる量が好ましい。
本発明の導電性ペーストは、樹脂混合物に導電粒子を分散したものであり、樹脂混合物を構成する樹脂の成分や硬化剤と導電粒子を混合し混練する等の方法により得られる。混合後の粘度が高く、ビアホールへの充填が困難な場合は、さらに溶剤等が含有されてもよい。混合、混練の際に、樹脂の各成分、硬化剤、導電粒子及び溶剤の添加順序は特に限定されない。又、各成分を2回以上に分割して添加してもよい。
本発明は前記の本発明の導電性ペーストを用いた多層プリント配線板の製造方法として、導電層をその1表面上に設けた絶縁性基板に、該導電層に至るビアホールを形成し、該ビアホール内に、前記の導電性ペーストを充填する工程を有する多層プリント配線板の製造方法を提供する(請求項3)。
導電層をその1表面上に設けた絶縁性基板としては、銅箔が片面に貼付けられた銅箔付きポリイミド樹脂基材(CCL)が例示される。この絶縁性基板の、層間接続(回路間の電気的接続)が所望される位置に、レーザ等により穴あけ加工を行い、ビアホール(有底穴)を形成する。ビアホールは、絶縁性基板を貫通するものであり、一端は、導電層が貼り付けられている表面とは反対の表面に開口し、他端は導電層に達している。
ビアホールの形成後、このビアホール内に、本発明の導電性ペーストが充填される。充填方法は特に限定されないが、例えば、スクリーン印刷により充填する方法が挙げられる。
本発明の多層プリント配線板の製造方法は、ビアホールの形成、及び該ビアホール内への導電性ペーストの充填を必須の工程とするが、より具体的には、次に記載する方法1、方法2が例示される。
方法1
先ず、導電層(銅箔等)をその1表面上に設けた絶縁性基板(ポリイミド樹脂基材等)の、導電層とは反対の面に接着剤層を貼り合せた後、レーザにより穴あけ加工を行い、ビアホールを形成する。すなわち、ビアホールの形成は、絶縁性基板側に接着剤層等を積層した後行なわれる。なお、このビアホールの形成前又は形成後に、導電層のエッチング等により絶縁性基板上に回路を形成し、配線板基材を得る。
この配線板基材のビアホールに、スクリーン印刷により本発明の導電ペーストを充填する。このようにして得られた配線板基材及び、回路が形成された他の配線板基材を、位置合わせしながら積層し、キュアプレス等により、加熱、加圧して層間接着をすることにより多層プリント配線板が得られる。
しかし、この方法1では、絶縁性基板と接着剤層の貼り合せの段階、及び層間接着の段階の2回、加熱が必要であり、又、絶縁性基板や配線板基材と、接着剤層とでは、弾性率や熱膨張率が通常大きく異なるため、絶縁性基板と接着剤層の貼り合せの際に反りや応力歪みが生じる。その結果、ビアホール形成段階等で位置ずれが生じやすく、不良率が高まる問題がある。
そこで、好ましくは、このような問題のない、次の方法2が挙げられる。
方法2
導電層をその1表面上に設けた絶縁性基板に、該導電層に至るビアホールを形成し、該ビアホール内に、前記の導電性ペーストを充填して導電物のバンプを形成する。なお、このバンプやビアホールの形成前又は形成後に、導電層のエッチング等により絶縁性基板上に回路を形成し、配線板基材を得る。一方、接着剤シートの前記ビアホールに対応する位置に、前記ビアホールより大きい径を有する貫通孔を形成して接着剤層を得る。
このようにして得られた配線板基材と接着剤層とを、前記回路とは反対の面に接着剤層が接触するように重ね、さらに、導電層回路を有する他の絶縁性基板(配線板基材)を重ね、これらを一括して積層し、キュアプレス等により、加熱、加圧して層間接着をすることにより多層プリント配線板が得られる。この方法では、層間接着前に、配線板基材と接着剤層との貼り合せは行われないので、反り等の問題は生じない。
請求項4は、この好ましい態様に該当し、前記の多層プリント配線板の製造方法であって、導電性ペーストの充填により導電物のバンプを形成する工程、及び前記導電層に回路を形成して得られる配線板基材と、接着剤シートの前記ビアホールに対応する位置に、前記ビアホールより大きい径を有する貫通孔を形成して得られる接着剤層とを、前記接着剤層が前記導電層とは反対の面と接触するように重ね、さらに、導電層回路を有する他の絶縁性基板を重ね、これらを一括して積層プレスする工程を有することを特徴とする多層プリント配線板の製造方法を提供するものである。
導電物のバンプとは、ビアホール上に形成された導電物の突起であり、他の配線板基材等の導電層(回路)と接触するために形成される。導電物のバンプを形成する方法は特に限定されないが、例えば、絶縁性基板上に離型層を形成して、絶縁性基板及び離型層を貫通するビアホールを形成し、このビアホールに導電性ペーストを充填した後、離型層を剥がして、突出部を形成する方法が例示される。離型層としては、ポリエチレンテレフタレート(PET)のマスキングフィルム等が挙げられ、絶縁性基板上の貼付けて離型層を形成する。又、ビアホールに導電性ペーストを充填した後、その上にさらに導電性ペーストの印刷を行って(盛上げ印刷、バンプ印刷)導電物を盛上げて、突出部を形成する方法も例示される。
前記導電層に回路を形成する方法としては、エッチング加工が例示される。例えば、導電層上に、レジスト層の回路パターンを形成した後、導電層を腐食するエッチャントに浸漬して、回路パターン以外の部分を取り除き、その後レジスト層を除去する化学エッチング(湿式エッチング)が例示される。この場合のエッチャントとしては、塩化第二鉄が主成分である塩化第二鉄系エッチャントや、塩化第二銅系エッチャント、アルカリエッチャント等が挙げられる。
接着剤層は、接着剤シートに、前記ビアホールの径より大きい径を有する貫通孔を、前記ビアホールに対応する位置に形成して得られる。貫通孔をビアホールに対応する位置に形成するとは、バンプの突起部が貫通孔内に挿入されるように貫通孔を形成することを意味する。貫通孔の形成方法は特に限定されず、レーザによる穴あけ加工や、ドリル等を用いて機械的に穴あけを行う方法等を採用することができる。貫通孔の径は、配線板基材のビアホールの径の、1.5〜5倍であることが好ましく、より好ましくは2〜4倍である。接着剤層を形成するための接着剤シートとしては、厚み10μm〜100μm程度のものが通常用いられる。
導電層回路を有する他の絶縁性基板とは、絶縁性基板の片面又は両面に導電層の回路を設けるものであり、片面又は両面に銅箔が貼り付けられたポリイミド樹脂フィルムの銅箔に、エッチング等を施して回路を形成したものが例示される。
この多層プリント配線板の製造方法は、前記のようにして製造された配線板基材及び接着剤層が複数ある場合にも適用できる。この場合は、2以上の配線板基材及び接着剤層を交互に重ね、すなわち異なる配線板基材間に接着剤層を挟むように重ね、最上部の接着剤層の上に、導電層回路を有する他の絶縁性基板を重ねた後、一括して積層プレスされる。
絶縁性基板としては、PETやポリイミドを主体とする樹脂フィルムが例示される。ポリイミドを主体とする樹脂フィルムは耐熱フィルムであり、鉛フリーはんだ採用に対応した高耐熱化の要求に応えることができる。接着剤層を形成する接着剤シートの材質としては、熱可塑性ポリイミド樹脂、熱可塑性ポリイミドを主体として熱硬化機能を一部有する樹脂、エポキシ樹脂やイミド系樹脂等の熱硬化性樹脂等が挙げられる。
前記の製造方法により製造される多層プリント配線板は、部品の高密度の実装が可能であるとともに、回路間の電気的接続の信頼性が高く、又回路間の接続抵抗の経時的変化も小さい優れた多層プリント配線板であり、種々の電気製品の製造に好適に用いられる。
本発明の導電性ペーストは、ビアホールへの充填性が良好であり、この導電性ペーストをビアホールへ充填することにより、信頼性が高い回路間の接続が得られる。又、この導電性ペーストをビアホールへ充填して得られた多層プリント配線板を高温高湿の環境下に置いても、接続抵抗の経時的変化は小さく、この面からも接続の信頼性は高い。このような優れた特徴を有する導電性ペーストを使用することを特徴とする本発明の多層プリント配線板の製造方法によれば、回路間の電気的接続の信頼性が高く、又回路間の接続抵抗の経時的変化も小さい優れた多層プリント配線板を製造することができる。
次に本発明を実施するための最良の形態を実施例により説明する。なお、本発明はこの実施例に限定されるものではない。
実施例1
ビスフェノールA型樹脂(分子量55000の高分子量タイプ)の70重量部、及びゴム(NBR)変成エポキシ樹脂[旭電化工業製 EPR4030]の30重量部に、平均粒径(50%D)が4μmの平板状Agフィラーを、硬化後の導電性ペースト中の割合が55体積%となる量加え、さらに、溶剤としてブチルカルビトールアセテートを添加し、3本ローラーにて混合し、その後さらにイミダゾール系の潜在性硬化剤を添加混合して、導電性ペーストを作製した。なお、ビスフェノールA型樹脂(分子量55000)は予めブチルカルビトールアセテートに混合した後、ゴム(NBR)変成エポキシ樹脂[エポキシ当量:380g/eq]等を混合した。
実施例2
ゴム変成エポキシ樹脂の代わりに、ビスフェノールF型エポキシ樹脂[ジャパンエポキシレジン(株)製 エピコート806、エポキシ当量:160〜170g/eq]を用いた以外は実施例1と同様にして、導電性ペーストを作製した。
実施例3
ゴム変成エポキシ樹脂の代わりに、ナフタレン2官能型エポキシ樹脂[大日本インキ化学(株)製 HP4032、エポキシ当量:135〜165g/eq]を用いた以外は実施1と同様にして、導電性ペーストを作製した。
実施例4
ビスフェノールF型エポキシ樹脂[ジャパンエポキシレジン(株)製 エピコート806、エポキシ当量:160〜170g/eq]の混合割合を40重量%にした以外は実施例2と同様にして、導電性ペーストを作製した。
実施例5
ビスフェノールF型エポキシ樹脂[ジャパンエポキシレジン(株)製 エピコート806、エポキシ当量:160〜170g/eq]の混合割合を15重量%にした以外は実施例2と同様にして、導電性ペーストを作製した。
比較例1
ゴム変成エポキシ樹脂の代わりに、ナフタレン4官能型エポキシ樹脂[大日本インキ化学(株)製 EXA−4700、エポキシ当量:155〜170g/eq]を用いた以外は、実施例1と同様にして導電性ペーストを作製した。
比較例2
ビススフェノールA型エポキシ樹脂(分子量55000の高分子量タイプ)の割合を100重量%にした以外は実施例1と同様にして、導電性ペーストを作製した。
比較例3
ビスフェノールF型エポキシ樹脂の混合割合を100重量%にした以外は実施例2と同様にして、導電性ペーストを作製した。
実施例1〜5及び比較例1〜3において使用したエポキシ樹脂の種類、分析値及びその混合比を、表1に示す。
Figure 0004595471
実施例6〜10及び比較例4〜6
回路を作製した銅張り積層板(ポリイミド厚25μm、銅厚18μm)のポリイミド側から、UV−YAGレーザの照射を行い、トップ径100μmのビアホールを8個形成した後、湿式デスミアを実施した。このビアホールに、実施例1〜5及び比較例1〜3において作製した導電性ペーストのそれぞれを、メタル版印刷により充填した。その後さらに、ビアホール上に導電性ペーストの印刷(バンプ印刷)を実施して導電性ペーストを盛上げ、バンプを形成した。図1は、ビアホールを形成した後の銅張り積層板の断面模式図を示し、図2は、バンプを形成した後の銅張り積層板の断面模式図を示す。
次に、図3の断面模式図に示すように、ビアホールに相当する部分に貫通孔を形成したボンディングシート(接着剤層)を重ね合わせて、さらに回路形成を実施した他の銅張り積層板を重ね合わせて、真空プレスを実施し、図4の断面模式図に示される多層プリント配線板(8ビアのデイジーチェーン)を作製した。
以上のようにして作製した多層プリント配線板を、85℃、85%の高温高湿状態にて保存し、500時間経過後の抵抗変化率を測定した。その結果を表2に示す。なお、抵抗変化率の測定は、8個のビアホール内に充填された導電性ペーストで結合された回路の抵抗値を、4端子法で測定した値であり、導電性ペーストの抵抗、導電層(回路)の抵抗、及び導電性ペーストと導電層の接触抵抗の合計と考えられる。
参考例1 [85℃弾性率の測定]
導電粒子を混合しない以外は、実施例1〜5及び比較例1〜3において作製した導電性ペーストと同じ組成で、樹脂、溶剤、硬化剤を充分に混合した後、脱泡装置(泡取り練太郎)を用いて脱泡した。その後フッ素樹脂フィルムに、塗布し、硬化後、膜を離型させた。得られた膜を、短冊状に切り、DMS(動的粘弾性測定装置)を用い、85℃での弾性率を測定した。結果を表2に示す。
参考例2 [ビアホールの充填性の評価]
片面銅張り積層板(ポリイミド厚25μm)のポリイミド側から、UV−YAGレーザ照射を行い、トップ径25μmのビアホール(ブラインドビア)を形成した後、デスミアを実施した。このビアホールに、実施例1〜5及び比較例1〜3において作製した導電性ペーストのそれぞれを、メタル版印刷により充填した。その後真空乾燥を行い、乾燥後、ビアホール内に導電性ペーストが充填されているものを○とし、気泡を含有しているものを×とした。結果を表2に示す。
Figure 0004595471
分子量10000以上のエポキシ樹脂を、本発明の範囲の下限(30重量%)以上含有する樹脂を用いた実施例1〜5及び比較例1、2の導電性ペーストは、優れたビアホールの充填性を示す。しかし、分子量10000以上のエポキシ樹脂を用いていない比較例6の導電性ペーストでは、ビアホールの充填性は低い。
85℃弾性率が2GPaを越える比較例1の導電性ペースト、及び分子量10000以上のエポキシ樹脂を、本発明の範囲の上限(90重量%)以上含有する樹脂を用いた比較例2の導電性ペーストは、優れたビアホールの充填性を示すものの、これらを用いて製造された多層プリント配線板の、高温高湿の環境下で放置したときの接続抵抗の経時的上昇が大きい。分子量10000以上のエポキシ樹脂の含有量及び85℃弾性率が本発明の範囲内である実施例1〜5のみが、優れたビアホールの充填性を示すとともに、高温高湿の環境下での接続抵抗の経時的変化の小さい多層プリント配線板を与えることができる。
実施例、比較例の多層プリント配線板の製造の一工程を示す断面模式図である。 実施例、比較例の多層プリント配線板の製造の一工程を示す断面模式図である。 実施例、比較例の多層プリント配線板の製造の一工程を示す断面模式図である。 実施例、比較例の多層プリント配線板の製造の一工程を示す断面模式図である。

Claims (3)

  1. 全樹脂成分中の分子量10,000以上のエポキシ樹脂の含量が60〜90重量%であり、かつ硬化後の85℃での弾性率が2GPa以下である樹脂混合物、及び導電粒子を含有し、該導電粒子の含有率が30〜75体積%であることを特徴とする導電性ペースト。
  2. 前記導電粒子が、平板状フィラーを含むことを特徴とする請求項1に記載の導電性ペースト。
  3. 導電層をその1表面上に設けた絶縁性基板に、該導電層に至るビアホールを形成し、該ビアホール内に、請求項1又は請求項2に記載の導電性ペーストを充填し、導電物のバンプを形成する工程、及び前記導電層に回路を形成して得られる配線板基材と、接着剤シートの前記ビアホールに対応する位置に、前記ビアホールより大きい径を有する貫通孔を形成して得られる接着剤層とを、前記接着剤層が前記導電層とは反対の面と接触するように重ね、さらに、導電層回路を有する他の絶縁性基板を重ね、これらを一括して積層プレスする工程を有することを特徴とする多層プリント配線板の製造方法。
JP2004286499A 2004-09-30 2004-09-30 導電性ペースト、及びそれを用いた多層プリント配線板の製造方法 Active JP4595471B2 (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP2004286499A JP4595471B2 (ja) 2004-09-30 2004-09-30 導電性ペースト、及びそれを用いた多層プリント配線板の製造方法
KR1020077006311A KR101172557B1 (ko) 2004-09-30 2005-09-26 도전성 페이스트, 및 그것을 이용한 다층 프린트 배선판의 제조방법
PCT/JP2005/017591 WO2006035692A1 (ja) 2004-09-30 2005-09-26 導電性ペースト、及びそれを用いた多層プリント配線板の製造方法
US11/664,393 US8597459B2 (en) 2004-09-30 2005-09-26 Conductive paste and method for manufacturing multilayer printed wiring board using the same
EP11150365A EP2333787B1 (en) 2004-09-30 2005-09-26 Conductive paste and method for manufacturing multilayer printed wiring board using the same
CNA2005800332006A CN101031981A (zh) 2004-09-30 2005-09-26 导电性糊剂和使用其制造多层印刷布线板的方法
CN2010105435270A CN101976590A (zh) 2004-09-30 2005-09-26 导电性糊剂和使用其制造多层印刷布线板的方法
EP05785720A EP1816653B1 (en) 2004-09-30 2005-09-26 Conductive paste and method for manufacturing multilayer printed wiring board using same
TW094133870A TWI368231B (en) 2004-09-30 2005-09-29 Conductive paste, and method for producing printed wiring board by using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004286499A JP4595471B2 (ja) 2004-09-30 2004-09-30 導電性ペースト、及びそれを用いた多層プリント配線板の製造方法

Publications (2)

Publication Number Publication Date
JP2006100170A JP2006100170A (ja) 2006-04-13
JP4595471B2 true JP4595471B2 (ja) 2010-12-08

Family

ID=36118838

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004286499A Active JP4595471B2 (ja) 2004-09-30 2004-09-30 導電性ペースト、及びそれを用いた多層プリント配線板の製造方法

Country Status (7)

Country Link
US (1) US8597459B2 (ja)
EP (2) EP2333787B1 (ja)
JP (1) JP4595471B2 (ja)
KR (1) KR101172557B1 (ja)
CN (2) CN101976590A (ja)
TW (1) TWI368231B (ja)
WO (1) WO2006035692A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200707468A (en) * 2005-04-06 2007-02-16 Toagosei Co Ltd Conductive paste, circuit board, circuit article and method for manufacturing such circuit article
JP5270852B2 (ja) * 2007-03-20 2013-08-21 株式会社東芝 組電池および電池パック
WO2009115953A2 (en) 2008-03-19 2009-09-24 Philips Intellectual Property & Standards Gmbh Connector for establishing an electrical connection with conductive tape
EP2358523B1 (en) * 2008-11-26 2020-12-23 3M Innovative Properties Company Surfacing film for composite structures
US8488271B2 (en) * 2009-07-06 2013-07-16 Samsung Electro-Mechanics Japan Advanced Technology Co., Ltd. Adhesion structure and method using electrically conductive adhesive, disk drive device using the adhesion structure and method, and method for manufacturing the disk drive device
JP2011210945A (ja) * 2010-03-30 2011-10-20 Brother Industries Ltd 多層プリント配線板の製造方法
JP5581828B2 (ja) 2010-06-09 2014-09-03 富士通株式会社 積層回路基板および基板製造方法
JP5910503B2 (ja) * 2010-11-02 2016-04-27 日立化成株式会社 導電性粒子及びその製造方法
CN108605412A (zh) * 2016-03-29 2018-09-28 积水保力马科技株式会社 柔性电路基板以及柔性电路基板的制造方法
US10943526B2 (en) * 2018-07-31 2021-03-09 Innolux Corporation Display device, backlight module and electronic device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001319523A (ja) * 2000-05-10 2001-11-16 Jsr Corp 導電性ペースト組成物
JP2002157918A (ja) * 2000-11-17 2002-05-31 Jsr Corp 導電性複合粒子およびそれを用いた応用製品
JP2003324268A (ja) * 2002-04-30 2003-11-14 Sumitomo Metal Electronics Devices Inc 導体ペースト及び印刷方法並びにセラミック多層回路基板の製造方法
JP2004165066A (ja) * 2002-11-14 2004-06-10 Ricoh Co Ltd 導電性ペースト、その製造方法、およびそれを用いた接合・分離方法
JP2004241238A (ja) * 2003-02-05 2004-08-26 Taiyo Ink Mfg Ltd アルカリ可溶性導電性ペースト組成物

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2833111B2 (ja) * 1989-03-09 1998-12-09 日立化成工業株式会社 回路の接続方法及びそれに用いる接着剤フィルム
JP3324660B2 (ja) * 1992-11-11 2002-09-17 日立化成工業株式会社 多層配線板およびそれに用いる接着フィルム
US5401913A (en) * 1993-06-08 1995-03-28 Minnesota Mining And Manufacturing Company Electrical interconnections between adjacent circuit board layers of a multi-layer circuit board
DE69417684T2 (de) * 1993-10-29 1999-09-09 Matsushita Electric Ind Co Ltd Leitfähige Pastenzusammensetzung zum Füllen von Kontaktlöchern, Leiterplatte unter Anwendung dieser leifähigen Paste und Verfahren zur Herstellung
JP3657720B2 (ja) * 1996-12-11 2005-06-08 ジャパンエポキシレジン株式会社 高分子エポキシ樹脂の製造方法
US6139777A (en) 1998-05-08 2000-10-31 Matsushita Electric Industrial Co., Ltd. Conductive paste for filling via-hole, double-sided and multilayer printed circuit boards using the same, and method for producing the same
US6620344B2 (en) 1999-05-28 2003-09-16 Dowa Mining Co., Ltd. Copper particle clusters and powder containing the same suitable as conductive filler of conductive paste
JP4103270B2 (ja) * 1999-11-01 2008-06-18 Jsr株式会社 導電性ペースト組成物、その使用方法、および回路基板
JP4385529B2 (ja) * 2001-02-05 2009-12-16 株式会社デンソー Icチップの実装方法
JP2002252437A (ja) * 2001-02-26 2002-09-06 Casio Comput Co Ltd フレキシブル配線基板の接合構造
JP2003092024A (ja) 2001-09-18 2003-03-28 Matsushita Electric Ind Co Ltd ビアホール充填用導電性ペーストとそれを用いた回路基板とその製造方法
JP3910527B2 (ja) 2002-03-13 2007-04-25 シャープ株式会社 液晶表示装置およびその製造方法
JP4019254B2 (ja) * 2002-04-24 2007-12-12 信越化学工業株式会社 導電性樹脂組成物
JP2004055402A (ja) 2002-07-22 2004-02-19 Jsr Corp 導電性ペースト組成物、電極形成用転写フィルムおよびプラズマディスプレイ用電極
JP2004214227A (ja) * 2002-12-26 2004-07-29 Sumitomo Bakelite Co Ltd 層間接続部及び多層配線板
JP2004214277A (ja) 2002-12-27 2004-07-29 Kashin Kagi Kk フィルムコンデンサ
JP2004228322A (ja) * 2003-01-22 2004-08-12 Sumitomo Bakelite Co Ltd 多層フレキシブル配線板の製造方法
WO2004070827A1 (ja) * 2003-02-05 2004-08-19 Senju Metal Industry Co., Ltd. 端子間の接続方法及び半導体装置の実装方法
JP2004286499A (ja) 2003-03-20 2004-10-14 Nec Kansai Ltd バーンイン装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001319523A (ja) * 2000-05-10 2001-11-16 Jsr Corp 導電性ペースト組成物
JP2002157918A (ja) * 2000-11-17 2002-05-31 Jsr Corp 導電性複合粒子およびそれを用いた応用製品
JP2003324268A (ja) * 2002-04-30 2003-11-14 Sumitomo Metal Electronics Devices Inc 導体ペースト及び印刷方法並びにセラミック多層回路基板の製造方法
JP2004165066A (ja) * 2002-11-14 2004-06-10 Ricoh Co Ltd 導電性ペースト、その製造方法、およびそれを用いた接合・分離方法
JP2004241238A (ja) * 2003-02-05 2004-08-26 Taiyo Ink Mfg Ltd アルカリ可溶性導電性ペースト組成物

Also Published As

Publication number Publication date
JP2006100170A (ja) 2006-04-13
EP2333787B1 (en) 2013-04-03
EP1816653B1 (en) 2012-06-06
EP1816653A1 (en) 2007-08-08
EP2333787A1 (en) 2011-06-15
KR101172557B1 (ko) 2012-08-09
TW200631035A (en) 2006-09-01
EP1816653A4 (en) 2008-11-05
US20080099121A1 (en) 2008-05-01
CN101031981A (zh) 2007-09-05
TWI368231B (en) 2012-07-11
KR20070057845A (ko) 2007-06-07
US8597459B2 (en) 2013-12-03
CN101976590A (zh) 2011-02-16
WO2006035692A1 (ja) 2006-04-06

Similar Documents

Publication Publication Date Title
JP5141249B2 (ja) 導電性ペースト及びそれを用いた多層プリント配線板
US8597459B2 (en) Conductive paste and method for manufacturing multilayer printed wiring board using the same
JP2587596B2 (ja) 回路基板接続材とそれを用いた多層回路基板の製造方法
JP2008153693A (ja) 回路部品内蔵モジュールの製造方法
JPH10256687A (ja) ビアホール充填用導体ペースト組成物とそれを用いたプリント配線基板
JP5310545B2 (ja) ビアホール充填用導電体ペースト組成物と、それを用いたプリント基板並びにその製造方法
JP5077800B2 (ja) 多層プリント配線板の製造方法
JPH10190159A (ja) 印刷基材とこれを用いた回路基板接続材及びこの回路基板接続材を用いた多層回路基板の製造方法
JP2009026700A (ja) 導電性ペーストおよびそれを用いた多層プリント配線板
WO2007043438A1 (ja) 多層プリント配線板及びその製造方法
JP4481734B2 (ja) 多層配線基板用導電性ペースト組成物
JP2002289038A (ja) ビア充填用導電ペースト組成物
JP2003347695A (ja) プリント配線板の製造方法
JP4481733B2 (ja) 多層配線基板用導電性ペースト組成物
JP2001176328A (ja) 導体ペーストおよびそれを用いた配線基板の製造方法
JP2002109956A (ja) 導体ペーストおよびそれを用いた配線基板の製造方法
JP2007142147A (ja) 導電性ペースト組成物並びにそれを用いたプリント配線基板とその製造方法
JP2002280742A (ja) 多層プリント配線板及びその製造法
KR20130140618A (ko) 다층 프린트 배선판 및 그 제조 방법
JP4763813B2 (ja) 多層プリント配線板およびその製造方法
JP2003224339A (ja) 導体ペーストおよびこれを用いた配線基板
JP2003317541A (ja) 導体ペーストおよびこれを用いた配線基板
JP2000068619A (ja) 絶縁層を介する配線間の接続用導電材料及び配線板の製造法
JPH11126972A (ja) 多層回路基板及びその製造方法
JP2007109727A (ja) 多層プリント配線板及びその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070621

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100511

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100708

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100824

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100906

R150 Certificate of patent or registration of utility model

Ref document number: 4595471

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131001

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250