JP4542147B2 - 交差伝導防止ドライバ制御回路および方法 - Google Patents
交差伝導防止ドライバ制御回路および方法 Download PDFInfo
- Publication number
- JP4542147B2 JP4542147B2 JP2007520315A JP2007520315A JP4542147B2 JP 4542147 B2 JP4542147 B2 JP 4542147B2 JP 2007520315 A JP2007520315 A JP 2007520315A JP 2007520315 A JP2007520315 A JP 2007520315A JP 4542147 B2 JP4542147 B2 JP 4542147B2
- Authority
- JP
- Japan
- Prior art keywords
- state
- signal
- lockout
- driver
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 10
- 230000002265 prevention Effects 0.000 title claims description 9
- 230000007704 transition Effects 0.000 claims description 11
- 230000000295 complement effect Effects 0.000 claims description 6
- 238000012544 monitoring process Methods 0.000 claims description 4
- 230000004044 response Effects 0.000 claims description 3
- 230000003139 buffering effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 22
- 230000009471 action Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 239000000872 buffer Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000013021 overheating Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/38—Means for preventing simultaneous conduction of switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/0812—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
- H03K17/08122—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
- Safety Devices In Control Systems (AREA)
Description
本発明は、電力スイッチドライバ回路の分野に関し、詳細には、1対の直列接続された電力スイッチ間の交差伝導(cross conduction)を防止するように設計されたドライバ回路に関する。
入力信号INおよび
交差伝導は、その各々が「ロックアウト」状態と「非ロックアウト」とを有する、ロックアウト信号LoffおよびHoffの使用によって防止される。図2に示される例示的な実施形態に示される、ANDゲート106および108に接続される場合、「ロックアウト」状態は、ゲートの他の入力における信号がゲートの出力へと通過できない、論理「0」に対応し、「非ロックアウト」状態は、ゲートの他の入力がゲートの出力へと伝えられる、論理「1」に対応する。例えば、Loffが「0」のとき、入力信号INの状態に関係なく、信号Htoも、したがってDRVHも「0」であり、Q1はオフになり、すなわち、ハイサイド電力デバイスの動作は、Loffがロックアウト状態にあるときは、「ロックアウト」される。
−ハイサイドMOSFET(MOSFET電力スイッチを仮定した場合)が、過熱および焼損が原因でソース−ドレーン短絡を起こした、
−ハイサイドドライバへの以前のターンオン要求が短すぎて、ハイサイドドライバに伝播しなかった、
などがある。ハイサイドが実際にオンになることはなく、ターンオフイベントは検出されない。
各状態機械によって実行される関数が定義されると、実装が決定されることができる。例えば、図3のローサイド状態図の1つの可能な実装が、図4に示されており、これは、設定可能な立ち下がりエッジ検出器として動作する。入力信号
図6bは、図4に示されたものとは僅かに異なる実装を示している。入力信号
図6cに示されるハイサイド完全状態図は、上で説明されたタイムアウトオーバーライド機能以外は、図5に示されたローサイド完全状態図と同様である。
Lto=Hoff・Lreq、および
Hto=Loff・Hreq
のように追加することによって、完全に定義される。
上に示された入力および式が例示的なものに過ぎないことに留意されたい。提供される実際の入力、ならびにHtoおよびLtoを定義する式は、具体的な適用例に依存する。
Claims (10)
- 交差伝導防止ドライバ制御回路であって、
オンおよびオフ状態を各々が有する、第1および第2の通常は相補的な入力信号
前記第1の入力信号と、ロックアウトおよび非ロックアウト状態を有する第1のロックアウト信号(Loff)と、をそれぞれの入力で受け取るように接続され、かつオンおよびオフ状態を有する第1のドライバターンオン信号(Hto)を提供するように構成される、第1の論理ゲート(106)であって、前記第1の論理ゲートは、前記第1のロックアウト信号が非ロックアウト状態にあり、かつ前記第1の入力信号がオン状態にある場合、前記第1のドライバターンオン信号をオン状態に設定し、それ以外の場合、前記第1のドライバターンオン信号をオフ状態に設定するように構成される、第1の論理ゲート(106)と、
前記第2の入力信号と、ロックアウトおよび非ロックアウト状態を有する第2のロックアウト信号(Hoff)と、をそれぞれの入力で受け取るように接続され、かつオンおよびオフ状態を有する第2のドライバターンオン信号(Lto)を提供するように構成される、第2の論理ゲート(108)であって、前記第2の論理ゲートは、前記第2のロックアウト信号が非ロックアウト状態にあり、かつ前記第2の入力信号がオン状態にある場合、前記第2のドライバターンオン信号をオン状態に設定し、それ以外の場合、前記第2のドライバターンオン信号をオフ状態に設定するように構成される、第2の論理ゲート(108)と、
前記第1のドライバターンオン信号を受け取るように接続される入力と、オンおよびオフ状態を有する出力(DRVH)と、を有する、第1のドライバ回路(102)であって、前記第1のドライバ回路の出力は、前記第1のドライバターンオン信号を追跡し、前記第1のドライバ回路の出力は、前記オン状態にある場合、作動させられた場合に電流を伝導する第1の電力デバイス(Q1)を作動させるのに適する、第1のドライバ回路(102)と、
前記第2のドライバターンオン信号を受け取るように接続される入力と、オンおよびオフ状態を有する出力(DRVL)と、を有する、第2のドライバ回路(104)であって、前記第2のドライバ回路の出力は、前記第2のドライバターンオン信号を追跡し、前記第2のドライバ回路の出力は、前記オン状態にある場合、作動させられた場合に電流を伝導する第2の電力デバイス(Q2)を作動させるのに適する、第2のドライバ回路(104)と、
前記第1のドライバターンオン信号と、前記第1のドライバ回路の出力と、をそれぞれの入力で受け取り、かつ出力で前記第2のロックアウト信号を提供する、第1の状態機械(HSM)であって、前記第1の状態機械は、前記第1のドライバターンオン信号がオフ状態からオン状態に切り替わったとき、前記第2のロックアウト信号を非ロックアウト状態からロックアウト状態に切り替え、かつ前記第1のドライバ回路の出力がオン状態からオフ状態に切り替わったとき、前記第2のロックアウト信号をロックアウト状態から非ロックアウト状態に切り替えるように構成される、第1の状態機械(HSM)と、
前記第2のドライバターンオン信号と、前記第2のドライバ回路の出力と、をそれぞれの入力で受け取り、かつ出力で前記第1のロックアウト信号を提供する、第2の状態機械(LSM)であって、前記第2の状態機械は、前記第2のドライバターンオン信号がオフ状態からオン状態に切り替わったとき、前記第1のロックアウト信号を非ロックアウト状態からロックアウト状態に切り替え、かつ前記第2のドライバ回路の出力がオン状態からオフ状態に切り替わったとき、前記第1のロックアウト信号をロックアウト状態から非ロックアウト状態に切り替えるように構成される、第2の状態機械(LSM)と、を備え、
その結果、前記第1および第2のドライバ回路の出力が、同時にオン状態になることから防がれる、交差伝導防止ドライバ制御回路。 - 前記論理ゲートが、ANDゲートであり、前記オンおよびオフ状態が、それぞれ「ハイ」および「ロー」論理レベルである、請求項1に記載の制御回路。
- 前記状態機械の各々が、
前記状態機械に供給される前記ドライバターンオン信号がオフからオンに切り替わったとき、前記状態機械のロックアウト信号が前記非ロックアウト状態にある第1の状態(S0)から、前記ロックアウト信号が前記ロックアウト状態にある第2の状態(S1)に遷移し、
前記状態機械に供給される前記ドライバ回路の出力がオフからオンに切り替わったとき、前記第2の状態(S1)から、前記ロックアウト信号が前記ロックアウト状態にある第3の状態(S2)に遷移し、
前記状態機械に供給される前記ドライバ回路の出力がオンからオフに切り替わったとき、前記第3の状態(S2)から、前記第1の状態(S0)に遷移し、それによって、前記ロックアウト状態をロックアウト状態から非ロックアウト状態に切り替えるように構成される、請求項1に記載の制御回路。 - 前記状態機械の各々がさらに、
前記状態機械が前記第2の状態(S1)にある間に、前記状態機械に供給される前記ドライバターンオン信号がオフからオンに切り替わった場合、前記第2の状態(S1)に留まり、
前記状態機械が前記第3の状態(S2)にある間に、前記状態機械に供給される前記ドライバターンオン信号がオフからオンに切り替わった場合、前記第3の状態(S2)から前記第2の状態(S1)に遷移するように構成される、請求項3に記載の制御回路。 - 複数の入力項を受け取り、前記入力項に基づいて、前記第1および第2の通常は相補的な入力信号を出力する、制御ロジック(200)をさらに備える、請求項3に記載の制御回路。
- 前記第1の状態機械がさらに、前記第1のドライバ回路の出力が、前記第2のロックアウト信号をロックアウト状態から非ロックアウト状態に切り替えるのに先立ち、オフ状態に切り替わる前に、オフ状態からオン状態に切り替わることを必要とするように構成され、前記第2の状態機械がさらに、前記第2のドライバ回路の出力が、前記第1のロックアウト信号をロックアウト状態から非ロックアウト状態に切り替えるのに先立ち、オフ状態に切り替わる前に、オフ状態からオン状態に切り替わることを必要とするように構成される、請求項1に記載の制御回路。
- オンおよびオフ状態を有し、通常は相補的な第1および第2の入力信号
前記第1の入力信号を、第1のロックアウト信号(Loff)を用いてゲート制御するステップと、
前記ゲート制御された第1の入力信号を追跡するように、前記ゲート制御された第1の入力信号をバッファするステップであって、前記ゲート制御されてバッファされた第1の入力信号は、オンおよびオフ状態を有し、前記第1の駆動信号となり、前記第1の駆動信号は、前記オン状態にある場合、前記第1の電力デバイスを作動させるのに適する、ステップと、
前記第1の入力信号に対して通常は相補的な前記第2の入力信号を、第2のロックアウト信号(Hoff)を用いてゲート制御するステップと、
前記ゲート制御された第2の入力信号を追跡するように、前記ゲート制御された第2の入力信号をバッファするステップであって、前記ゲート制御されてバッファされた第2の入力信号は、オンおよびオフ状態を有し、前記第2の駆動信号となり、前記第2の駆動信号は、前記オン状態にある場合、前記第2の電力デバイスを作動させるのに適する、ステップと、
前記ゲート制御された第1の入力信号と、前記第1の駆動信号とを監視するステップと、
前記第1の駆動信号が前記オン状態から前記オフ状態に切り替わったとき、前記第2の入力信号が通過可能となるように、前記第2のロックアウト信号を設定し、前記ゲート制御された第1の入力信号が前記オフ状態から前記オン状態に切り替わったとき、前記第2の入力信号をブロックするように、前記第2のロックアウト信号を設定するステップと、
前記ゲート制御された第2の入力信号と、前記第2の駆動信号とを監視するステップと、
前記ゲート制御された第2の入力信号が前記オフ状態から前記オン状態に切り替わったとき、前記第1の入力信号をブロックするように、前記第1のロックアウト信号を設定し、前記第2の駆動信号が前記オン状態から前記オフ状態に切り替わったとき、前記第1の入力信号が通過可能となるように、前記第1のロックアウト信号を設定するステップと、を含み、
その結果、前記第1および第2の駆動信号が、同時にオン状態になることから防がれる、方法。 - 前記第1の入力信号が通過可能となるように、前記第1のロックアウト信号を設定する前記ステップがさらに、前記第2の駆動信号が、前記オフ状態に切り替わる前に、前記オフ状態から前記オン状態に切り替わったことを最初に検出するステップを必要とする、請求項8に記載の方法。
- 前記第1の入力信号が通過可能となるように、前記第1のロックアウト信号を設定する前記ステップがさらに、前記第2の駆動信号が、前記オフ状態に切り替わる前に、前記オフ状態から前記オン状態に切り替わったことを最初に検出するステップを必要とし、前記第2の入力信号が通過可能となるように、前記第2のロックアウト信号を設定する前記ステップがさらに、前記第1の駆動信号が、前記オフ状態に切り替わる前に、前記オフ状態から前記オン状態に切り替わったことを最初に検出するステップを必要とする、請求項8に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US58539704P | 2004-07-01 | 2004-07-01 | |
US11/035,284 US7187226B2 (en) | 2004-07-01 | 2005-01-12 | Anti-cross conduction drive control circuit and method |
PCT/US2005/020781 WO2006007365A1 (en) | 2004-07-01 | 2005-06-13 | Anti-cross conduction driver control circuit and method |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008505599A JP2008505599A (ja) | 2008-02-21 |
JP4542147B2 true JP4542147B2 (ja) | 2010-09-08 |
Family
ID=35064495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007520315A Expired - Fee Related JP4542147B2 (ja) | 2004-07-01 | 2005-06-13 | 交差伝導防止ドライバ制御回路および方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7187226B2 (ja) |
JP (1) | JP4542147B2 (ja) |
CN (1) | CN1981438B (ja) |
TW (1) | TWI303517B (ja) |
WO (1) | WO2006007365A1 (ja) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW503620B (en) * | 2000-02-04 | 2002-09-21 | Sanyo Electric Co | Drive apparatus for CCD image sensor |
US9495381B2 (en) | 2005-01-12 | 2016-11-15 | Wandisco, Inc. | Geographically-distributed file system using coordinated namespace replication over a wide area network |
US8364633B2 (en) | 2005-01-12 | 2013-01-29 | Wandisco, Inc. | Distributed computing systems and system components thereof |
US9424272B2 (en) | 2005-01-12 | 2016-08-23 | Wandisco, Inc. | Distributed file system using consensus nodes |
US9332069B2 (en) | 2012-12-28 | 2016-05-03 | Wandisco, Inc. | Methods, devices and systems for initiating, forming and joining memberships in distributed computing systems |
US20070223154A1 (en) * | 2006-03-21 | 2007-09-27 | Christian Locatelli | High side reset logic for gate driver |
DE102007021205A1 (de) | 2007-05-05 | 2008-11-06 | Hella Kgaa Hueck & Co. | Ansteuerung für die Schalter einer H-Brückenschaltung zum Betreiben einer Hochdruck-Gasentladungslampe in Kraftfahrzeugen |
WO2010088179A1 (en) * | 2009-01-29 | 2010-08-05 | Continental Automotive Systems Us, Inc. | Configurable push-pull driver |
JP5537270B2 (ja) | 2009-07-13 | 2014-07-02 | ローム株式会社 | 出力回路 |
CN102457052A (zh) * | 2010-10-18 | 2012-05-16 | 登丰微电子股份有限公司 | 击穿电流抑制电路 |
US8487664B2 (en) | 2010-11-30 | 2013-07-16 | Infineon Technologies Ag | System and method for driving a switch |
US8310281B2 (en) * | 2010-11-30 | 2012-11-13 | Infineon Technologies Ag | System and method for driving a cascode switch |
US8558584B2 (en) | 2010-11-30 | 2013-10-15 | Infineon Technologies Ag | System and method for bootstrapping a switch driver |
EP2639932B1 (en) * | 2011-01-30 | 2018-10-10 | Haier Group Corporation | Wireless electrical power transmission system and its control method |
US8441770B2 (en) | 2011-02-18 | 2013-05-14 | ETA Semiconductor Inc | Voltage spikes control for power converters |
JP5842223B2 (ja) * | 2012-02-14 | 2016-01-13 | 富士電機株式会社 | ドライバ回路 |
US9443431B1 (en) | 2012-05-08 | 2016-09-13 | Western Digital Technologies, Inc. | System and method for preventing undesirable substantially concurrent switching in multiple power circuits |
US9264516B2 (en) * | 2012-12-28 | 2016-02-16 | Wandisco, Inc. | Methods, devices and systems enabling a secure and authorized induction of a node into a group of nodes in a distributed computing environment |
TWI500260B (zh) * | 2013-01-21 | 2015-09-11 | Realtek Semiconductor Corp | 控制電路以及控制方法 |
CN103973278A (zh) * | 2013-01-28 | 2014-08-06 | 瑞昱半导体股份有限公司 | 控制电路以及控制方法 |
US9009215B2 (en) | 2013-03-15 | 2015-04-14 | Wandisco, Inc. | Methods, devices and systems for dynamically managing memberships in replicated state machines within a distributed computing environment |
US9509300B2 (en) | 2013-05-24 | 2016-11-29 | Dialog Semiconductor Gmbh | Anti-shoot-through automatic multiple feedback gate drive control circuit |
US9130552B2 (en) * | 2013-11-05 | 2015-09-08 | Texas Instruments Incorporated | Cross-conduction detector for switching regulator |
EP2884508A1 (en) | 2013-12-16 | 2015-06-17 | Siemens Aktiengesellschaft | Method of supporting a capacitor, capacitor assembly and subsea adjustable speed drive comprising the assembly |
US9240778B2 (en) * | 2014-04-16 | 2016-01-19 | Sandisk Technologies Inc. | Analog break before make system, method and apparatus |
CN107112988B (zh) | 2014-11-07 | 2018-05-04 | 贝能思科技有限公司 | 带有预防交叉导通电路的开关驱动器 |
FR3023431A1 (fr) * | 2014-12-04 | 2016-01-08 | Continental Automotive France | Dispositif de pont en h comprenant un dispositif de limitation de courant de "cross-conduction" |
US11152857B2 (en) * | 2015-05-06 | 2021-10-19 | Flextronics Ap, Llc | Gate driver circuit for half bridge MOSFET switches providing protection of the switch devices |
US9935550B2 (en) | 2016-08-25 | 2018-04-03 | Dell Products, Lp | System and method for preventing cross-conduction when switching circuitry during voltage regulation |
CN107659128B (zh) * | 2017-07-06 | 2023-07-07 | 深圳市华芯邦科技有限公司 | Dc/dc开关变换器功率输出晶体管集成驱动电路 |
CN107301849B (zh) * | 2017-07-19 | 2018-08-14 | 深圳市华星光电半导体显示技术有限公司 | 显示驱动芯片及液晶显示装置 |
US11056875B2 (en) | 2018-02-23 | 2021-07-06 | Maxim Integrated Products, Inc. | Systems and methods for gate driver with field-adjustable UVLO |
CN111725975B (zh) * | 2019-03-20 | 2024-05-17 | 瑞萨电子美国有限公司 | 用于开关模式电源中的半桥配置的并联同步操作 |
KR20230059540A (ko) * | 2021-10-26 | 2023-05-03 | 주식회사 블라썸테크놀로지 | Mipi c-phy 토글 생성 회로 및 이를 포함하는 mipi c-phy 클럭 복원 회로 |
WO2024069400A1 (en) * | 2022-09-28 | 2024-04-04 | Delphi Technologies Ip Limited | Systems and methods for non-overlap enforcement for inverter for electric vehicle |
WO2024069449A1 (en) * | 2022-09-28 | 2024-04-04 | Delphi Technologies Ip Limited | Systems and methods for non-overlap enforcement for inverter for electric vehicle |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03169273A (ja) | 1989-11-22 | 1991-07-22 | Mitsubishi Electric Corp | スイッチングデバイス駆動回路 |
US5097149A (en) * | 1990-07-02 | 1992-03-17 | Micron Technology, Inc. | Two stage push-pull output buffer circuit with control logic feedback for reducing crossing current, switching noise and the like |
US5155398A (en) | 1990-12-21 | 1992-10-13 | Motorola, Inc. | Control circuit for high power switching transistor |
US5365118A (en) | 1992-06-04 | 1994-11-15 | Linear Technology Corp. | Circuit for driving two power mosfets in a half-bridge configuration |
US5408150A (en) | 1992-06-04 | 1995-04-18 | Linear Technology Corporation | Circuit for driving two power mosfets in a half-bridge configuration |
US5666280A (en) * | 1993-05-07 | 1997-09-09 | Philips Electronics North America Corporation | High voltage integrated circuit driver for half-bridge circuit employing a jet to emulate a bootstrap diode |
US5541541A (en) | 1994-11-23 | 1996-07-30 | Texas Instruments Incorporated | Comparator circuit for decreasing shoot-through current on power switches |
JP3336488B2 (ja) * | 1995-04-25 | 2002-10-21 | 株式会社日立製作所 | 電圧駆動型素子用ゲート駆動装置 |
US5777496A (en) | 1996-03-27 | 1998-07-07 | Aeg Schneider Automation, Inc. | Circuit for preventing more than one transistor from conducting |
JP3648151B2 (ja) * | 2000-11-20 | 2005-05-18 | 東芝三菱電機産業システム株式会社 | 半導体電力変換装置 |
US6307409B1 (en) | 2000-12-08 | 2001-10-23 | Micrel, Incorporated | Gate driver circuit for high and low side switches with primary and secondary shoot-through protection |
US6448838B1 (en) | 2001-03-16 | 2002-09-10 | Semiconductor Components Industries Llc | Circuit and method for high-speed break-before-make electronic switch |
DE10147882B4 (de) | 2001-09-28 | 2005-06-23 | Infineon Technologies Ag | Halbbrückenschaltung und Verfahren zu deren Ansteuerung |
US6958592B2 (en) * | 2003-11-26 | 2005-10-25 | Power-One, Inc. | Adaptive delay control circuit for switched mode power supply |
-
2005
- 2005-01-12 US US11/035,284 patent/US7187226B2/en active Active
- 2005-06-13 JP JP2007520315A patent/JP4542147B2/ja not_active Expired - Fee Related
- 2005-06-13 CN CN2005800224980A patent/CN1981438B/zh not_active Expired - Fee Related
- 2005-06-13 WO PCT/US2005/020781 patent/WO2006007365A1/en active Application Filing
- 2005-06-27 TW TW094121467A patent/TWI303517B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
CN1981438B (zh) | 2011-12-07 |
TW200623629A (en) | 2006-07-01 |
JP2008505599A (ja) | 2008-02-21 |
US20060001459A1 (en) | 2006-01-05 |
TWI303517B (en) | 2008-11-21 |
US7187226B2 (en) | 2007-03-06 |
WO2006007365A1 (en) | 2006-01-19 |
CN1981438A (zh) | 2007-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4542147B2 (ja) | 交差伝導防止ドライバ制御回路および方法 | |
JP3618829B2 (ja) | ノイズの影響を受けないリセット優先レベルシフト回路 | |
US7710167B2 (en) | Circuits and methods for controlling an on/off state of a switch | |
US20130141154A1 (en) | Output circuit | |
US7639045B2 (en) | Bi-directional buffer and method for bi-directional buffering that reduce glitches due to feedback | |
US6828825B2 (en) | Pulse response of fast level shifter | |
JPH11112313A (ja) | 半導体回路及びパワートランジスタ保護回路 | |
US8866525B2 (en) | Configurable time delays for equalizing pulse width modulation timing | |
WO2021238330A1 (zh) | 一种驱动电路 | |
EP2806560A1 (en) | Anti-shoot-through automatic multiple feedback gate drive control circuit | |
US20010052096A1 (en) | Low power scan flipflop | |
JP5003588B2 (ja) | 半導体回路 | |
US8299833B2 (en) | Programmable control clock circuit including scan mode | |
US8466710B2 (en) | Circuit for restraining shoot through current | |
US20040264948A1 (en) | Driving circuit for switches of direct current fan motor | |
JP3770163B2 (ja) | 電圧駆動型半導体素子の異常検出方法 | |
JPH04252512A (ja) | 出力端子電圧プリセット回路 | |
JP2009117917A (ja) | レベルシフト回路 | |
TW201434252A (zh) | 橋式開關控制電路及其操作方法 | |
WO2021199622A1 (ja) | 半導体装置 | |
JP4786298B2 (ja) | インバータ | |
US20240348242A1 (en) | Safety circuit for a gate driver device, corresponding gate driver device and driver system | |
JP2018073908A (ja) | 誘導性負荷制御装置 | |
US7385422B2 (en) | Tri-state output logic with zero quiescent current by one input control | |
CN115842540A (zh) | 运行时期间电源开关的栅极到源极监测 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091119 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100526 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100624 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4542147 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130702 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |