JP4481460B2 - 液晶表示装置及びその駆動方法 - Google Patents

液晶表示装置及びその駆動方法 Download PDF

Info

Publication number
JP4481460B2
JP4481460B2 JP2000274230A JP2000274230A JP4481460B2 JP 4481460 B2 JP4481460 B2 JP 4481460B2 JP 2000274230 A JP2000274230 A JP 2000274230A JP 2000274230 A JP2000274230 A JP 2000274230A JP 4481460 B2 JP4481460 B2 JP 4481460B2
Authority
JP
Japan
Prior art keywords
signal
liquid crystal
synchronization signal
data
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000274230A
Other languages
English (en)
Other versions
JP2002041005A (ja
Inventor
宗尚 白
Original Assignee
エルジー ディスプレイ カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー ディスプレイ カンパニー リミテッド filed Critical エルジー ディスプレイ カンパニー リミテッド
Publication of JP2002041005A publication Critical patent/JP2002041005A/ja
Application granted granted Critical
Publication of JP4481460B2 publication Critical patent/JP4481460B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、液晶表示装置及びその駆動方法に関し、特に、液晶表示装置に電源が印加された状態で、信号が入力されないときに、任意の情報を使用者に表示するための液晶表示装置及びその駆動方法に関するものである。
【0002】
【従来の技術】
液晶表示装置は、小型及び薄型であること、および、低電力消費の長所を有し、ノートブックPC、事務自動化機器、オーディオ/ビデオ機器などで利用されている。特に、スイッチ素子として薄膜トランジスタ(以下“TFT”という)が利用されるアクティブ・マトリックス・タイプの液晶表示装置は、動的な画像を表示するのに適している。
【0003】
図1は、一般的な液晶表示装置のブロック構成図である。
図1を参照すると、インターフェース(10)は、パーソナル・コンピュータ(図示されていない)などのような駆動システムから入力されるデータ(R,G,B)及び制御信号(入力クロック、水平同期信号、垂直同期信号、データイネーブル信号)などを受けてタイミングコントローラー(12)に供給する。主に、駆動システムからデータ及び制御信号伝送のためにLVDS(Low Voltage Differential Signal)インターフェース、TTLインターフェースなどが使用されている。また、このようなインターフェース機能を集めて、タイミングコントローラー(12)と共に、単一のチップに集積させて使用されている。
【0004】
タイミングコントローラー(12)は、インターフェース(10)を通して入力される制御信号を利用して、複数個のドライブ集積回路などで構成されたデータドライバ(18)と、複数個のゲートドライブ集積回路などで構成されたゲートドライバ(20)とを駆動するための制御信号を生成する。また、インターフェース(10)を通して入力されるデータをデータドライバ(18)に伝送する。
【0005】
基準電圧生成部(16)は、データドライバ(18)で使用されるD/A変換器(DAC)の基準電圧を生成する。基準電圧はパネルの透過率電圧の特性を基準として、生産者によって設定される。
【0006】
データドライバ(18)は、タイミングコントローラー(12)から入力される制御信号に応答して入力データの基準電圧などを選択し、選択された基準電圧を液晶パネル(2)に供給して液晶の回転角度を制御する。
【0007】
ゲートドライバ(20)は、タイミングコントローラー(12)から入力される制御信号などに応答して、液晶パネル(2)上に配列された薄膜トランジスタをオン/オフ制御し、データドライバ(18)から入力されるアナログ映像信号が各薄膜トランジスタに接続された画素に印加されるようにする。電源電圧生成部(14)は、各構成部に動作電源を供給するものであり、液晶パネル(2)の共通電極の電圧を生成して供給する。
【0008】
図2は、図1に示されたタイミングコントローラーを概略的に表すブロック図である。
図2を参照すると、タイミングコントローラー(12)内に含まれた制御信号発生部(22)及びデータ信号発生部(24)が示されている。タイミングコントローラー(12)は、インターフェース(10)から水平同期信号、垂直同期信号、データイネーブル、クロック及びデータ(R、G、B)の入力を受ける。垂直同期信号は、一つのフレームの画面を表示するのに必要な時間を表す。従って、水平同期信号は、一つのラインに含まれた画素数だけのパルスを含む。データイネーブル信号は画素にデータを供給する始点を表す。
【0009】
データ信号発生部(24)は、インターフェース(10)から供給される所定ビットのデータ(R、G、B)のデータドライバ(18)への供給を可能とするされるようにデータを再配置する。制御信号発生部(22)は、インターフェース(10)から水平同期信号、垂直同期信号、データイネーブル及びクロック信号を受けて、各種の制御信号を生成する。データドライバ(18)及びゲートドライバ(20)において、それぞれ必要な制御信号を詳細に説明すると、次のとおりである。ここでは、特別に必要とする信号を除き、共通に使用される制御信号に対して説明する。
【0010】
データドライバ(18)のために必要な制御信号には、ソース・サンプリング・クロック(SSC)、ソース出力イネーブル(SOE)、ソース・スタート・パルス(SSP)、液晶極性反転(POL)信号などがある。ソース・サンプリング・クロック(SSC)はデータドライバ(18)においてデータをラッチするためのサンプリング・クロックに使用され、データドライブ集積回路の駆動周波数を決定する。ソース出力イネーブル(SOE)は、ソース・サンプリング・クロック(SSC)によってラッチされたデータを液晶パネルに伝達する。ソース・スタート・パルス(SSP)は、1つの水平同期期間の中で、データのラッチまたはサンプリング・スタートを知らせる信号である。液晶極性反転(POL)は、液晶の反転駆動、即ち、液晶を正、負極性に駆動するために極性を知らせる信号である。
【0011】
ゲートドライバ(20)のために必要な制御信号には、ゲート・シフト・クロック(GSC)、ゲート出力イネーブル(GOE)、ゲート・スタート・パルス(GSP)などがある。ゲート・シフト・クロック(GSC)は、薄膜トランジスタのゲートがONまたはOFFされる時間を決定する信号である。ゲート出力イネーブル(GOE)は、ゲートドライバ(20)の出力を制御する信号である。ゲート・スタート・パルス(GSP)は、一つの垂直同期信号の中で、画面の一番目の駆動ラインを知らせる信号である。
【0012】
このようにデータドライバ(18)及びゲートドライバ(20)に入力される制御信号は、インターフェース(10)から入力される制御信号などによって生成される。従って、インターフェース(10)から制御信号が入力されないと、タイミングコントローラー(12)は制御信号を生成することができない。即ち、電源が印加された状態でインターフェース(10)から制御信号などが入力されないと液晶パネル(2)は表示されなくなる。このように、電源が印加された状態で液晶パネル(2)が表示されない状態が所定時間、持続されるようになると、液晶が劣化して跡が残るようになる。このような劣化跡は液晶表示装置が正常に表示される時にも見られるようになって液晶表示装置の故障の原因となる。
【0013】
【発明が解決しようとする課題】
従って、本発明の目的は、液晶表示装置に電源が印加された後、信号が入力されないときに、任意の情報を使用者に表示するための液晶表示装置及びその駆動方法に関する。
【0014】
【課題を解決するための手段】
前記目的を達成するために、本発明による液晶表示装置は、画素電極などがマトリックス形態で配列された液晶パネルと;外部から入力されるタイミング同期信号に対応して液晶パネルを駆動するための制御信号を生成し、入力されるデータを再配置して出力するタイミングコントローラーと;前記液晶パネルとタイミングコントローラーとの間に接続されて前記タイミングコントローラーから入力されるデータを前記制御信号に対応して前記液晶パネルに表示する駆動回路とを具備し;所定の周波数を有するプリ同期信号を生成して前記タイミングコントローラーに供給するための発振器と;前記タイミング同期信号と前記プリ同期信号を比較して前記タイミング同期信号の入力有無を表す判断信号を生成する信号の有無判定部と;前記タイミング同期信号の無入力を表す判断信号に対応して前記プリ同期信号を基準に制御信号を生成する制御信号生成部と;任意の画像データを保存して前記タイミング同期信号の無入力を表す判断信号に対応して前記画像データを駆動回路へ出力するデータ保存部とを具備する。
【0015】
本発明による液晶表示装置は、画素電極がマトリックス形態で配列された液晶パネルと;水平同期信号と同一の周波数を有する基準クロックと、垂直同期信号と同一の周波数を有するプリ同期信号を生成する発振器と;外部から入力されるデータイネーブル信号と前記基準クロックとを比較して、前記基準クロックの入力の有無状態を表す同期検出信号を生成する同期検出器と;前記同期検出信号と前記プリ同期信号とを比較してデータイネーブル信号の入力の有無を表す判断信号を生成する信号の有無判定部と;外部から入力される垂直同期信号と前記プリ同期信号を受けて前記データイネーブル信号の入力がない時、前記判断信号に対応して前記プリ同期信号を基準に制御信号を生成する制御信号の生成部と;任意の画像データを保存して前記判断信号に対応して前記画像データを駆動回路へ出力するデータ保存部と;前記データ保存部から入力される画像データを受けて前記制御信号に対応して前記液晶パネルに表示する駆動回路とを具備する。
【0016】
本発明による液晶表示装置の駆動方法は、タイミングコントローラーが所定の周波数を有するプリ同期信号を生成する段階と;タイミングコントローラーがタイミング同期信号とプリ同期信号とを比較して、タイミング同期信号が入力されないことを表す判断信号に対応してプリ同期信号を基準に制御信号を生成する段階と、判断信号に対応して画像データを駆動回路へ出力する段階とを含む。
【0017】
【作用】
本発明による液晶表示装置及びその駆動方法によれば、タイミングコントローラーに信号有無の判別部を追加してインターフェースから入力される制御信号の有無を監視することができる。従って、インターフェースから制御信号が入力されないときには、液晶パネルに任意の使用者情報、フルブラック及びフルホワイトの中のいずれか一つを表示することができ、液晶が劣化することを防ぐことができる。
【0018】
【発明の実施の態様】
以下、本発明の実施形態を添付した図3乃至図6を参照して詳細に説明する。図3は、本発明の一実施形態によるタイミングコントローラーを概略的に表したブロック図である。
図1に示された液晶表示装置と同一の機能をするブロックは、同一の符号を使用して図3を説明することにする。
【0019】
図3を参照すると、本発明の一実施形態によるタイミングコントローラー(34)は、インターフェース(10)から水平同期信号、垂直同期信号、データイネーブル及びクロックパルスなどのタイミング同期信号の入力を受けて、データドライバ(18)及びゲートドライバ(20)に供給される制御信号を生成するための制御信号発生部(30)と、インターフェース(10)から入力されるデータ(R、G、B)を受けて、これを整列してデータドライバ(18)に供給するためのデータ信号発生部(32)と、インターフェース(10)から入力される各種の制御信号などの供給の有無を監視するための信号有無判定部(28)と、信号有無判定部(28)に所定の周波数のプリ同期信号を供給するための発振器(27)とを具備する。制御信号発生部(30)は、インターフェース(10)から水平同期信号、垂直同期信号、データイネーブル及びクロックの供給を受けて、液晶パネルを駆動するための各制御信号を生成し、生成された制御信号をデータドライバ(18)及びゲートドライバ(20)に供給する。このとき、一例として制御信号発生部(30)は、入力される垂直同期信号を基準にソース・サンプリング・クロック(SSC)、ソース出力イネーブル(SOE)、ソース・スタート・パルス(SSP)、液晶極性反転(POL)信号などを生成してデータドライバ(18)に供給する。また制御信号発生部(30)は、入力される垂直同期信号を基準にゲート・シフト・クロック(GSC)、ゲート出力イネーブル(GOE)、ゲート・スタート・パルス(GSP)などを生成してゲートドライバ(20)に供給する。制御信号発生部(30)は、他の実施形態では、データイネーブル信号を基準に上述した各液晶パネル駆動用の制御信号を生成することもある。
【0020】
データ信号発生部(32)は、インターフェース(10)からデータ(R、G、B)の供給を受けて、供給されたデータを液晶パネル(2)へ供給できるように再配置して、データドライバ(18)に供給する。発振器(26)は、垂直同期信号と同一の周波数を有するプリ同期信号を生成して信号有無判定部(28)へ供給する。発振器(26)は、タイミングコントローラー(34)の外部または内部に設置されてもよい。
【0021】
以下、外部からの入力信号がないときの動作を見ると、まず、信号有無判定部(28)は、インターフェース(10)から出力される制御信号の供給の有無を監視する。信号有無判定部(28)の動作過程を、図4を参照して詳細に説明する。ここでは、インターフェース(10)から入力される垂直同期信号の周波数が60Hzと仮定し、また、一例として、図4では、信号入力有無は垂直同期信号を基準に判断する。
【0022】
図3を参照すると、信号有無判定部(28)はインターフェース(10)から垂直同期信号の入力を受けると共に、発振器(26)から垂直同期信号と同一の周波数(60Hz)を有するプリ同期信号の入力を受ける。垂直同期信号とプリ同期信号とを入力される信号有無判定部(28)は、まず、垂直同期信号が入力される図4のA区間において垂直同期信号とプリ同期信号とを比較して垂直同期信号が所定の周期(例えば、3周期)の間に入力されると有効な信号入力を表すハイ状態の判断信号を制御信号発生部(30)へ供給する。ハイ状態の判断信号を受ける制御信号発生部(30)はインターフェース(10)から供給される垂直同期信号を受ける。以下の動作は一般的な制御信号の発生動作に従う。
【0023】
しかし、信号有無判定部(28)は、図4のB区間で垂直同期信号とプリ同期信号を比較して、垂直同期信号が所定周期(例えば、3周期)の間、入力されないとロー状態の判断信号を制御信号発生部(30)へ供給する。ロー状態の判断信号を受ける制御信号発生部(30)は、発振器(26)からプリ同期信号を受けて、フルブラック、フルホワイトまたは任意の画像情報を、液晶パネル(2)に表示する。このために、制御信号発生部(30)は、図5に示されるマルチプレクサ(以下“MUX”という)(40)を具備する。即ち、MUX(40)は、前記プリ同期信号、垂直同期信号及び判断信号を受けて、前記判断信号の状態に応じて前記プリ同期信号または垂直同期信号を同期信号に選択して出力する。この時、ハイ状態の判断信号が入力されると、MUX(40)は、垂直同期信号を選択して出力し、ロー状態の判断信号が入力されると、MUX(40)は、プリ同期信号を選択して出力する。その後、制御信号発生部(30)は、MUX(40)から出力される垂直同期信号またはプリ同期信号を基準に各制御信号などを生成して出力する。また、データ信号発生部(32)は、少なくとも一つのフレーム以上の任意の画像を表示するためのデータを前もって保存している。このとき、保存手段に使用されるロムなどは、タイミングコントローラー(34)内のデータ信号発生部(32)ブロック内に集積されたり、外部フラッシュ・メモリなどが使用されることがある。
【0024】
データ信号発生部(32)は、判断信号の状態に対応して、ロー状態の判断信号が入力されると、前もって保存されていた任意のデータを出力する。このとき、任意のデータとしては、ブラックデータまたは無信号の入力状態を示すテキストデータなどが使用される。
【0025】
本発明の他の実施形態では、インターフェース(10)からタイミングコントローラー(34)に供給される制御信号の有無を判断するために、データイネーブル信号が利用されることがある。
【0026】
図6(a)を参照すると、信号有無判定部(28)は、インターフェース(10)からデータイネーブル信号と、発振器(26)から水平同期信号と同一の周波数を有する検出信号を受ける。データイネーブル信号と検出信号を受ける信号有無判定部(28)は、検出信号を基準にデータイネーブル信号と比較して、その検出結果を表す同期検出信号を生成する。図6(b)を参照すると、信号有無判定部(28)は、垂直同期信号と同一の周波数を有するプリ同期信号を発振器(26)から受けて、同期検出信号と比較する。信号有無判定部(28)は、同期検出信号とプリ同期信号とを比較して、前記同期検出信号が所定の周期(例えば、3周期)の間、データイネーブル信号の入力を検出できない状態を表すと、ロー状態の判断信号を制御信号発生部(30)及びデータ信号発生部(32)へ供給する。ロー状態の判断信号を受けた制御信号発生部(30)及びデータ信号発生部(32)は、発振器(26)からプリ同期信号を受けてフルブラック、フルホワイトまたは任意の画像情報を液晶パネル(2)に表示する。
【0027】
【発明の効果】
上述したように、本発明による液晶表示装置及びその駆動方法によれば、タイミングコントローラーに信号有無判別部を追加してインターフェースから入力される制御信号の有無を監視することができる。従って、インターフェースから制御信号が入力されない時、液晶パネルに任意の使用者の情報、フルブラック及びフルホワイトの中のいずれか一つを表示することができて、液晶が劣化することを防ぐことができる。
【0028】
以上説明した内容を通して、当業者であれば、本発明の技術思想を逸脱しない範囲で、多様な変更及び修正が可能であることが分かる。従って、本発明の技術的な範囲は、明細書の詳細な説明に記載された内容に限らず、特許請求の範囲によって定めなければならない。
【図面の簡単な説明】
【図1】 一般的な液晶表示装置を表すブロック図である。
【図2】 図1に示されたタイミングコントローラーを概略的に表すブロック図である。
【図3】 本発明の実施例によるタイミングコントローラーを概略的に表すブロック図である。
【図4】 図3に示された信号有無判定部から生成される判断信号の生成過程を表す波形図である。
【図5】 図3に示されたタイミングコントローラーに設置されるマルチプレクサを表す図である。
【図6】 (a)は、本発明の他の実施形態によって生成される判断信号の生成過程を表す波形図であり、(b)は(a)に図示された同期検出信号を利用して判断信号を生成する過程を表す波形図である。
【符号の説明】
2:液晶パネル
10:インターフェース
12:タイミングコントローラー
14:電源電圧生成部
16:基準電圧生成部
18:データドライバ
20:ゲートドライバ
22,30:制御信号発生部
24,32:データ信号発生部
26:発振器
28:信号有無判定部
40:マルチプレックサ

Claims (3)

  1. 液晶表示装置において、画素電極がマトリックス形態で配列された液晶パネルと;外部から入力され、一つのフレームの画面を表示するのに必要な時間を表す垂直同期信号と、一つの画面の1ラインを表示するのに必要な時間を表す水平同期信号と、画素にデータを供給する時間を表すデータイネーブル信号を含むタイミング同期信号に対応して液晶パネルを駆動する制御信号を生成し、入力されるデータを再配置して出力するタイミングコントローラーと;前記液晶パネルとタイミングコントローラーとの間に接続されて前記タイミングコントローラーから入力されるデータを前記制御信号に応じて前記液晶パネルに表示する駆動回路とを具備し;前記垂直同期信号と同一の周波数を有するプリ同期信号を生成して前記タイミングコントローラーに供給する発振器と;前記垂直同期信号が前記プリ同期信号の3周期の間、同一に入力されないとき、垂直同期信号の入力が無いことを表す判断信号を生成する信号有無判定部と;前記タイミング同期信号が無いことを表す判断信号に対応して前記プリ同期信号を基準に制御信号を生成する制御信号生成部と;任意の画像データを保存して前記タイミング同期信号が無いことを表す判断信号に対応して前記画像データを駆動回路へ出力するデータ保存部とを具備することを特徴とする液晶表示装置。
  2. 前記制御信号の生成部は、前記タイミング同期信号及びプリ同期信号を受けて、前記判断信号に応じて入力される2つの同期信号の中の一つを出力する選択器を含み、該選択器から出力される同期信号を基準に制御信号を生成することを特徴とする請求項1記載の液晶表示装置。
  3. 画素電極がマトリックス形態で配列された液晶パネルと、外部から入力され、一つのフレームの画面を表示するのに必要な時間を表す垂直同期信号と、一つの画面の1ラインを表示するのに必要な時間を表す水平同期信号と、画素にデータを供給する時間を表すデータイネーブル信号を含むタイミング同期信号に対応して液晶パネルを駆動するための制御信号などを生成し、入力されるデータなどを再配置して出力するタイミングコントローラーと、前記液晶パネルとタイミングコントローラーとの間に接続され、前記タイミングコントローラーから入力されるデータを前記制御信号に応じて前記液晶パネルに表示する駆動回路とを具備する液晶表示装置において;
    前記タイミングコントローラーが、前記垂直同期信号と同一の周波数を有するプリ同期信号を生成する段階と;前記垂直同期信号が前記プリ同期信号の3周期の間、同一に入力されないとき、垂直同期信号の入力が無いことを表す判断信号を生成する段階と、前記判断信号に応じて前記プリ同期信号を基準に制御信号を生成する段階と、前記判断信号に応じて前記データを駆動回路へ出力する段階とを含むことを特徴とする液晶表示装置における液晶表示方法
JP2000274230A 2000-07-06 2000-09-08 液晶表示装置及びその駆動方法 Expired - Lifetime JP4481460B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020000038469A KR100330037B1 (ko) 2000-07-06 2000-07-06 액정표시장치 및 그 구동방법
KR2000-38469 2000-07-06

Publications (2)

Publication Number Publication Date
JP2002041005A JP2002041005A (ja) 2002-02-08
JP4481460B2 true JP4481460B2 (ja) 2010-06-16

Family

ID=19676501

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000274230A Expired - Lifetime JP4481460B2 (ja) 2000-07-06 2000-09-08 液晶表示装置及びその駆動方法

Country Status (6)

Country Link
US (2) US6525720B1 (ja)
JP (1) JP4481460B2 (ja)
KR (1) KR100330037B1 (ja)
DE (1) DE10127197B4 (ja)
FR (1) FR2811462B1 (ja)
GB (1) GB2368445B (ja)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100361466B1 (ko) * 2000-09-02 2002-11-20 엘지.필립스 엘시디 주식회사 액정표시장치 및 그의 구동방법
GB2387012B (en) * 2000-12-15 2004-07-28 Lg Philips Lcd Co Ltd Liquid crystal display and driving method thereof
KR100365497B1 (ko) * 2000-12-15 2002-12-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
US6833832B2 (en) * 2000-12-29 2004-12-21 Texas Instruments Incorporated Local bit-plane memory for spatial light modulator
JP2002311880A (ja) * 2001-04-10 2002-10-25 Nec Corp 画像表示装置
TWI282030B (en) * 2002-03-19 2007-06-01 Semiconductor Energy Lab Liquid crystal display device and method of driving the same
KR100425765B1 (ko) * 2002-04-12 2004-04-01 엘지.필립스 엘시디 주식회사 액정표시장치
KR20040070559A (ko) * 2003-02-04 2004-08-11 엘지전자 주식회사 복구 기능을 갖는 디스플레이 장치 및 그 방법
JP4754166B2 (ja) * 2003-10-20 2011-08-24 富士通株式会社 液晶表示装置
KR20050062857A (ko) * 2003-12-19 2005-06-28 삼성전자주식회사 액정 표시 장치
KR100701086B1 (ko) * 2004-02-04 2007-03-29 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
KR20050087478A (ko) * 2004-02-27 2005-08-31 비오이 하이디스 테크놀로지 주식회사 액정표시장치 구동방법
JP2006010999A (ja) * 2004-06-25 2006-01-12 Sony Corp 画像表示装置及びその保護回路を備えた半導体装置
JP2007093695A (ja) * 2005-09-27 2007-04-12 Casio Comput Co Ltd 表示駆動装置及びその駆動制御方法
TWI335562B (en) * 2006-06-09 2011-01-01 Chimei Innolux Corp Liquid crystal display
KR101319088B1 (ko) * 2006-11-30 2013-10-17 엘지디스플레이 주식회사 평판 패널용 화상 모드 제어기 및 그를 포함한 평판 표시장치
TWI374418B (en) * 2007-05-15 2012-10-11 Novatek Microelectronics Corp Method and apparatus to generate control signals for display-panel driver
KR101329706B1 (ko) * 2007-10-10 2013-11-14 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR20090058359A (ko) * 2007-12-04 2009-06-09 삼성전자주식회사 액정 판넬 디스플레이 장치 및 방법
KR101237702B1 (ko) * 2010-11-19 2013-02-27 주식회사 실리콘웍스 평판표시장치의 무신호 처리회로
KR101957970B1 (ko) * 2011-12-09 2019-03-15 엘지디스플레이 주식회사 표시장치와 그 제어 방법
KR101941447B1 (ko) * 2012-04-18 2019-01-23 엘지디스플레이 주식회사 평판 표시 장치
US10128783B2 (en) * 2016-05-31 2018-11-13 Infineon Technologies Ag Synchronization of internal oscillators of components sharing a communications bus

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US757365A (en) * 1903-08-15 1904-04-12 William H Tillson Attachment for overshoes.
JPS61110198A (ja) * 1984-11-05 1986-05-28 株式会社東芝 マトリクス形表示装置
DE3689439T2 (de) * 1985-10-07 1994-07-14 Yamaha Corp Synchronisationsschaltung für eine Videoplattenwiedergabevorrichtung.
JP2757486B2 (ja) * 1989-09-05 1998-05-25 日清製粉株式会社 ピザ台およびピザパイ
JP2667590B2 (ja) * 1991-03-12 1997-10-27 三田工業株式会社 レーザビームを用いた画像形成装置の水平同期信号生成装置
JP3267990B2 (ja) * 1991-09-18 2002-03-25 株式会社東芝 オンスクリーン表示回路
DE69228929T2 (de) * 1992-02-25 1999-12-02 Citizen Watch Co Ltd Flüssigkristallanzeige
JP2531426B2 (ja) * 1993-02-01 1996-09-04 日本電気株式会社 マルチスキャン型液晶ディスプレイ装置
US5335074A (en) * 1993-02-08 1994-08-02 Panasonic Technologies, Inc. Phase locked loop synchronizer for a resampling system having incompatible input and output sample rates
KR970005937B1 (ko) * 1994-08-26 1997-04-22 삼성전자 주식회사 데이타 인에이블 신호 입력시 엘.씨.디 제어신호 출력회로
JPH08254969A (ja) * 1995-03-17 1996-10-01 Hitachi Ltd 液晶表示装置
KR0150123B1 (ko) * 1995-05-17 1998-10-15 김광호 모드 검출 및 자동 센터링 디스플레이 구동 장치
US5859635A (en) * 1995-06-06 1999-01-12 Cirrus Logic, Inc. Polarity synchronization method and apparatus for video signals in a computer system
US5757365A (en) 1995-06-07 1998-05-26 Seiko Epson Corporation Power down mode for computer system
JPH0993517A (ja) * 1995-09-22 1997-04-04 Toshiba Corp 液晶表示装置
KR0164538B1 (ko) * 1995-12-05 1999-03-20 김광호 디지탈 영상처리장치의 의사동기신호 발생회로
JPH09191435A (ja) 1996-01-09 1997-07-22 Sharp Corp 映像機器の白信号発生装置
JPH10105132A (ja) * 1996-10-03 1998-04-24 Nec Gumma Ltd Lcd省電力制御回路
KR100283572B1 (ko) 1997-02-24 2001-03-02 윤종용 Osd를 이용한 디스플레이 장치의 dpms 표시 방법
JPH10319916A (ja) 1997-05-19 1998-12-04 Matsushita Electric Ind Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
US6525720B1 (en) 2003-02-25
GB0112233D0 (en) 2001-07-11
DE10127197B4 (de) 2016-11-10
JP2002041005A (ja) 2002-02-08
KR100330037B1 (ko) 2002-03-27
FR2811462B1 (fr) 2005-06-24
GB2368445B (en) 2003-01-15
KR20020004512A (ko) 2002-01-16
FR2811462A1 (fr) 2002-01-11
US20030085860A1 (en) 2003-05-08
DE10127197A1 (de) 2002-01-24
US7310094B2 (en) 2007-12-18
GB2368445A (en) 2002-05-01

Similar Documents

Publication Publication Date Title
JP4481460B2 (ja) 液晶表示装置及びその駆動方法
US8004509B2 (en) Liquid crystal display and driving method thereof
KR100425765B1 (ko) 액정표시장치
KR101325982B1 (ko) 액정표시장치 및 이의 구동방법
JP5036864B2 (ja) 表示装置および携帯端末
JP5037680B2 (ja) 表示装置および携帯端末
KR100496545B1 (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
US7391405B2 (en) Method and apparatus for driving liquid crystal display
JP2009109955A (ja) マトリクス表示装置用タイミングコントローラ、及びこれを採用した液晶表示装置
KR100333969B1 (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
JP4291663B2 (ja) 液晶表示装置
JPH11282422A (ja) 液晶表示装置
KR100551735B1 (ko) 액정표시장치 구동회로
JP2012003122A (ja) タイミングコントローラおよびそれを用いたディスプレイ装置ならびにドライバ制御信号の生成方法
KR100848952B1 (ko) 액정표시장치 및 그 구동방법
KR101429913B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
GB2387013A (en) Liquid crystal display driving method
KR20070104076A (ko) 화상 표시장치의 구동장치와 그 구동방법
KR20050068007A (ko) Lcd 패널의 수직 블랭킹 구간에 안정된 이미지데이터를 출력할 수 있는 액정 표시 장치
KR20070110974A (ko) 액정표시장치와 그 구동회로
KR20060133198A (ko) 액정표시장치 및 그 구동방법
JPH04247424A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040602

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20071003

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071211

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080310

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080313

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080410

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080708

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20081008

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20081014

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20081106

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20081111

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100309

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100318

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130326

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4481460

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140326

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term