JP4236778B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP4236778B2 JP4236778B2 JP31064199A JP31064199A JP4236778B2 JP 4236778 B2 JP4236778 B2 JP 4236778B2 JP 31064199 A JP31064199 A JP 31064199A JP 31064199 A JP31064199 A JP 31064199A JP 4236778 B2 JP4236778 B2 JP 4236778B2
- Authority
- JP
- Japan
- Prior art keywords
- copper
- wiring
- film
- silicon
- aluminum
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 31
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 72
- 229910052802 copper Inorganic materials 0.000 claims description 66
- 239000010949 copper Substances 0.000 claims description 66
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 54
- 229910052782 aluminium Inorganic materials 0.000 claims description 33
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 33
- 229910052759 nickel Inorganic materials 0.000 claims description 27
- 239000000463 material Substances 0.000 claims description 20
- 239000000758 substrate Substances 0.000 claims description 18
- 239000000470 constituent Substances 0.000 claims description 15
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 claims description 6
- 229910052741 iridium Inorganic materials 0.000 claims description 6
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 claims description 6
- 229910052707 ruthenium Inorganic materials 0.000 claims description 6
- 239000010408 film Substances 0.000 description 84
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 33
- 239000010703 silicon Substances 0.000 description 31
- 229910052710 silicon Inorganic materials 0.000 description 31
- 239000004020 conductor Substances 0.000 description 23
- 230000004888 barrier function Effects 0.000 description 22
- 230000000694 effects Effects 0.000 description 22
- 238000001556 precipitation Methods 0.000 description 22
- 238000009792 diffusion process Methods 0.000 description 19
- 238000000151 deposition Methods 0.000 description 18
- 230000008021 deposition Effects 0.000 description 18
- 230000003405 preventing effect Effects 0.000 description 12
- 238000000034 method Methods 0.000 description 10
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 10
- 238000004544 sputter deposition Methods 0.000 description 8
- 238000001816 cooling Methods 0.000 description 7
- 230000005012 migration Effects 0.000 description 7
- 238000013508 migration Methods 0.000 description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 239000013078 crystal Substances 0.000 description 6
- 229910052814 silicon oxide Inorganic materials 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 229910052697 platinum Inorganic materials 0.000 description 5
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 4
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 238000000329 molecular dynamics simulation Methods 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- 229910052719 titanium Inorganic materials 0.000 description 4
- 239000000654 additive Substances 0.000 description 3
- 230000000996 additive effect Effects 0.000 description 3
- 239000002244 precipitate Substances 0.000 description 3
- 229920006395 saturated elastomer Polymers 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- AZDRQVAHHNSJOQ-UHFFFAOYSA-N alumane Chemical group [AlH3] AZDRQVAHHNSJOQ-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005324 grain boundary diffusion Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000002265 prevention Effects 0.000 description 2
- 238000010791 quenching Methods 0.000 description 2
- 230000000171 quenching effect Effects 0.000 description 2
- 239000006104 solid solution Substances 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000012809 cooling fluid Substances 0.000 description 1
- 239000000112 cooling gas Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000003970 interatomic potential Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 239000005360 phosphosilicate glass Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76844—Bottomless liners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/32051—Deposition of metallic or metal-silicide layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/7685—Barrier, adhesion or liner layers the layer covering a conductive structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53214—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
- H01L23/53219—Aluminium alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53214—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
- H01L23/53223—Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/10—Applying interconnections to be used for carrying current between separate components within a device
- H01L2221/1068—Formation and after-treatment of conductors
- H01L2221/1073—Barrier, adhesion or liner layers
- H01L2221/1078—Multiple stacked thin films not being formed in openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Description
【発明の属する技術分野】
本発明は半導体装置およびその製造方法に関する。
【0002】
【従来の技術】
近年、半導体装置の微細化にともない、金属配線の配線幅が小さくなる傾向にある。このため、マイグレーションによるアルミニウム配線の断線やヒロックを防止するために、アルミニウムに銅を0.5%程度含有させる方法が一般的に用いられている。しかし、配線幅だけではなく配線間隔も小さくなる傾向にあるため、配線と配線の間に銅を含有した析出物が存在すると、短絡(ショート)不良の原因となってしまう。そこで、高い温度においてアルミニウム膜を成膜することによって銅をアルミニウム中に固溶させた後、冷却時に銅が析出しないように急冷する方法が、例えば特開平8−186175号公報などにおいて提案されている。
【0003】
【発明が解決しようとする課題】
銅を含有したアルミニウム配線を前記の急冷処理を用いて形成する方法は、さらに配線間隔が小さくなり、0.4μm以下になった場合には十分でない。
そこで、本発明の第一の目的は、信頼性の高い半導体装置を提供することにある。また、本発明の第二の目的は、歩留りの高い半導体装置を提供することにある。本発明の第三の目的は、短絡を起こしにくい配線構造を有する半導体装置を提供することにある。
【0004】
【課題を解決するための手段】
アルミニウム配線における銅の析出は、結晶粒界および結晶粒内の銅原子が拡散することによって進行することが解っている。したがって、析出を防止するためには、アルミニウム配線における銅原子の拡散を抑制すれば良い。そして、発明者らは、銅原子の拡散を抑制する手段を得るために鋭意研究を行った結果、銅の拡散を抑制する添加元素をアルミニウム配線に含有させることによって、析出を防止できることを見出した。また、発明者は、銅の拡散を抑制する隣接膜をアルミニウム配線に接触させることによって、析出を防止できることを見出した。
【0005】
本願発明の課題は例えば、下記の構成を備えた半導体装置により解決される。
【0006】
(1):半導体基板と、前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線とを備え、前記配線には銅とニッケルとが含有されていること。
【0007】
なお、前記配線は0.4μm以下の間隔で隣接する領域を有すること、また、前記ニッケルの含有濃度が0.02at.%以上1 at.%以下であることが望ましい。
【0008】
(2):半導体基板と、前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線と、前記配線に隣接する主構成材料がチタンまたは窒化チタンである隣接膜(バリア膜)と、を備え、前記配線には銅とニッケルとが含有されていること。
【0009】
なお、前記配線は0.4μm以下の間隔で隣接する領域を有すること、また、前記ニッケルの含有濃度が0.02at.%以上1 at.%以下であることが望ましい。
【0010】
(3):半導体基板と、前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線とを備え、前記配線には銅とシリコンとが含有されていること。
【0011】
なお、前記配線は0.4μm以下の間隔で隣接する領域を有すること、また、前記シリコンの含有濃度が0.05at.%以上0.4at.%以下であることが望ましい。
【0012】
(4):半導体基板と、前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線と、前記配線に隣接する主構成材料がチタンまたは窒化チタンである隣接膜(バリア膜)と、を備え、前記配線には銅とシリコンとが含有されてえいること。
【0013】
(5):半導体基板と、前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線であって、0.4μm以下の間隔で隣接する領域を有する配線と、前記配線に隣接する主構成材料がルテニウム、白金、イリジウムからなる群から選ばれる一種類である隣接膜(バリア膜)と、を備え、前記配線には銅が含有されていること。
【0014】
なお、前記配線にはニッケルが0.02at.%以上1at.%以下含有されていること、または、前記配線にはシリコンが0.05at.%以上0.4at.%以下含有されていることが望ましい。
ここで、金属配線の主構成材料とは、金属配線に最も多く含まれる材料を意味する。
【0015】
【発明の実施の形態】
以下、本発明の実施の形態を図に示した実施例により詳細に説明する。
まず、本発明における第一の実施例である半導体装置における主要部分の断面構造を図1に示す。本実施例の半導体装置は、図1に示すように、シリコン基板1の上に拡散層2、3、4、5が形成され、この上にゲ−ト絶縁膜6、7およびゲ−ト電極8、9が形成されることによってMOSトランジスタが構成されている。ゲート絶縁膜6、7は、例えばシリコン酸化膜あるいは窒化珪素膜であり、ゲート電極8、9は、例えば多結晶シリコン膜や金属薄膜、あるいは金属シリサイド膜あるいはこれらの積層構造である。 MOSトランジスタは、例えばシリコン酸化膜からなる素子分離膜10によって分離されている。前記ゲート電極8、9の上部および側壁には例えばシリコン酸化膜からなる絶縁膜11、12が形成されている。 MOSトランジスタの上部全面には、例えばBPSG(Boron−Doped Phospho Silicate Glass)膜やSOG(Spin On Glass)膜、あるいは化学気相蒸着法やスパッタ法で形成したシリコン酸化膜や窒化膜等からなる絶縁膜13が形成されている。絶縁膜13に形成されたコンタクトホールには拡散防止用の隣接導電体膜(第一導電体膜)14a、14bに被覆された主導電体膜15からなるプラグが形成され、拡散層2、3、4、5に接続されている。このプラグを通じて、拡散防止用の隣接導電体膜16a、16bに被覆された主導電体膜17からなる第一積層配線が接続されている。この積層配線は、例えば、隣接導電体膜16aをスパッタ法等により成膜した後、主導電体膜17をスパッタ法等により形成し、この上に隣接導電体膜16bをスパッタ法等により形成してから、エッチングによって配線パターンをつくることにより得られる。このエッチングの際に、銅を含有した析出物がエッチングされずに残ると、配線間隔28が狭い場合には短絡を起こしてしまう。第一積層配線の上には、絶縁膜21に形成されたコンタクトホールに隣接導電体膜19に被覆された主導電体膜20からなるプラグが形成され、前記積層配線に接続されている。このプラグを通じて、隣接導電体膜22a、22bに被覆された主導電体膜23からなる第二積層配線が接続されている。この第二の積層配線は、例えば、隣接導電体膜22aをスパッタ法等により成膜した後、主導電体膜23をスパッタ法等により形成し、この上に隣接導電体膜22bをスパッタ法等により形成してから、エッチング等によって配線パターンをつくることにより得られる。
【0016】
ここで、例えば第一積層配線や第二積層配線における主導電体膜17や主導電体膜23の主構成材料はアルミニウムであり、これらにはマイグレーション耐性を強くするために銅が添加されている。本実施例では、配線間隔28、29が0.4μm以下の場合でも、銅析出による短絡が起こらないように、主導電体膜17や主導電体膜23にはニッケルとシリコンのうちのすくなくとも一種類の元素が添加されている。添加させる方法としては、例えば、合金のターゲットを用いたスタッパ法や、複数のターゲットを用いた多元スパッタ法を用いる。銅、ニッケル、シリコンの添加濃度については、本実施例の効果と合わせて以下に説明する。
【0017】
本実施例の効果を詳しく説明するために、分子動力学シミュレーションによる解析例を示す。分子動力学シミュレーションとは、例えばジャーナルオブアプライドフィジックス(Journal of Applied Physics)の第54巻(1983年発行)の4864ページから4878ページまでに記述されているように、原子間ポテンシャルを通して各原子に働く力を計算し、この力を基にニュートンの運動方程式を解くことによって各時刻における各原子の位置を算出する方法である。
なお、本実施例では、上記の分子動力学法に電荷移動を取り入れて異種元素間の相互作用を計算することにより、以下の関係を求めることができた。
【0018】
本実施例の主な効果は、ニッケルやシリコンの添加により銅の析出を防止することにあり、銅の添加がマイグレーション防止に有効であることは既によく知られている。しかし、銅の含有濃度を適正な値に限定するために、はじめにマイグレーション防止効果に対する銅濃度依存性ついて示す。マイグレーションとは、アルミニウム原子が熱、応力、電流の影響によって拡散し、ボイドやヒロックを形成する現象であり、拡散係数が大きいほど起こりやすい。したがって、マイグレーション防止効果は、拡散係数の減少率によって示すことができる。分子動力学シミュレーションにより拡散係数を計算する方法については、例えばフィジカルレビューB(Physical Review B)の第29巻(1984年発行)の5363ページから5371ページまでに記述されている。
【0019】
アルミニウム結晶の粒界および粒内におけるアルミニウム原子の粒界拡散係数DGB、粒内拡散係数DINの銅濃度依存性を解析した結果を図2、3に示す。図では、銅を添加していない場合の粒界拡散係数、粒内拡散係数をそれぞれDGB0、DIN0として結果を示した。図2からわかるように、銅濃度が0.01at.%以上になると拡散を抑制する効果が顕著となり、0.02at.%で効果はほぼ飽和する。また、図3からわかるように、銅濃度が2at.%を超えると拡散を抑制する効果が弱くなりはじめる。これは、添加元素があまり多くなると、主構成材料であるアルミニウムの結晶構造が乱されるので、拡散が活発になるためである。したがって、マイグレーション耐性を良好にするためには、銅の濃度は0.02at.%以上2at.%以下がより好ましい。これらは700Kにおける解析結果であり、銅がアルミニウム結晶中に固溶した状態のものである。500Kに設定すると銅の析出が見られるが、この場合でも同様に銅の添加効果を示すことができる。また、他の温度でも同様の効果を示すことができる。
【0020】
次に、ニッケルの添加による銅の析出防止効果について説明する。温度を500Kに設定して銅が析出するシミュレーションを行ない、析出速度Vのニッケル濃度依存性を解析した結果を図4、5に示す。図では、ニッケルを添加していない場合の析出速度をV0として結果を示した。シミュレーションにおける析出速度は、アルミニウム結晶中の銅原子の集まった部分に銅原子がさらに集まる速度を意味し、単位時間に集まる銅原子の個数で定義される。図4からわかるように、ニッケル濃度が0.008at.%以上になると銅の析出を防止する効果が顕著となり、0.02at.%で効果はほぼ飽和する。また、図5からわかるように、ニッケル濃度が1at.%を超えると銅の析出を防止する効果が弱くなりはじめる。したがって、銅の析出を防止するためには、ニッケル濃度は0.02at.%以上1at.%以下がより好ましい。
【0021】
続いて、シリコンの添加による銅の析出防止効果について説明する。温度を500Kに設定して銅が析出するシミュレーションを行ない、析出速度Vのシリコン濃度依存性を解析した結果を図6、7に示す。図では、シリコンを添加していない場合の析出速度をV0として結果を示した。図6からわかるように、シリコン濃度が0.02at.%以上になると銅の析出を防止する効果が顕著となり、0.05at.%で効果はほぼ飽和する。また、図7からわかるように、シリコン濃度が0.4at.%を超えると銅の析出を防止する効果が弱くなりはじめる。したがって、銅の析出を防止するためには、シリコン濃度は0.05at.%以上0.4at.%以下がより好ましい。
【0022】
なお、従来、アルミニウム配線がシリコン基板やシリコン酸化膜からシリコン原子を吸い上げることを防止するという目的で、アルミニウム配線にシリコンを約1 at.%添加することが知られているが、この添加量では銅の析出を防止することは期待できない。
【0023】
以上のニッケルとシリコンの効果は、銅が析出する温度であれば500K以外の場合でも同様に示すことができる。温度が350K以下になると銅の析出は本シミュレーションでは確認できないほど遅くなった。また、550K以上の高温になると固溶しやすくなるため、析出は起こりにくくなる。以上より、350Kから550Kのあいだの温度が最も析出しやすい温度といえる。したがって、析出を防止するためには、ニッケルやシリコンを添加する方法と、550K以上で成膜した後で急冷して350K以下に温度を下げる方法を組み合わせることが、より好ましい。ここでは、自然放置する場合に比べて早く冷却することを急冷と呼ぶ。急冷には、例えば冷却用のガスや流体を用いる。また、急冷する前に十分に固溶した状態を実現するために、原子堆積が終了した後、例えば5秒以上高温状態に保ってから急冷するのが好ましい。急冷した後で、エッチング等によって配線パターンを形成する前に熱処理を行なう場合には、銅の析出を防止するために、550K以上の高温で熱処理を行なうのが好ましく、冷却させる際には、急冷するのが好ましい。
【0024】
図4と図6を比較すると、ニッケルのほうがシリコンよりも析出防止効果が強いことがわかる。また、ニッケルを添加するほうがシリコンを添加するよりも、アルミニウム配線の抵抗を低くすることができる。一方、シリコンの添加には、アルミニウム配線がシリコン基板やシリコン酸化膜からシリコン原子を吸い上げることを防止するという別の効果もある。
【0025】
次に、本発明における第二の実施例である半導体装置における主要部分の断面構造を図8に示す。第二の実施例の第一の実施例との違いは、第一積層配線、第二積層配線におけて、主導電体膜17、23のバリア膜16a、16b、22a、22bの外側にさらに別のバリア膜26a、26b、27a、27bが形成されている点である。図には示さないが、さらに外側に一層以上の別のバリア膜が形成されていてもよい。また、主導電体膜17、23のバリア膜の層数は同じでなくてもよい。また、主導電体膜17、23のバリア膜の上と下の層数は異なっていてもよい。主導電体膜17、23が銅の添加されたアルミニウムである場合には、銅の析出防止のために、ニッケルやシリコンが添加されていることが好ましいという点は、第一の実施例と同様である。さらに銅の析出を起こりにくくするためには、バリア膜16a、16b、22a、22bの主構成材料が、ルテニウム、白金、イリジウムからなる群から選ばれる一種類であることが好ましい。ルテニウム、白金、イリジウムをバリア膜材料として使用した効果を以下に説明する。バリア膜をアルミニウム膜に接触させて、銅の析出速度Vを解析した結果を図9、図10に示す。図9では、例として、銅濃度が0.5at.%であり、ニッケル濃度が0.1at.%である場合の結果を示す。また、図10では、例として、銅濃度が0.5at.%であり、シリコン濃度が0.1at.%である場合の結果を示す。図9、図10では、通常バリア膜に用いられている窒化チタンを用いた場合の析出速度をVTiNとして結果を示した。これらの図より、ルテニウム、白金、イリジウムをバリア膜として使用した場合には、窒化チタンをバリア膜とした場合と比較して、銅の析出が抑制されることがわかる。ルテニウム、白金、イリジウムをバリア膜16a、16b、22a、22bとして用いる場合には、絶縁膜13、21、25との密着性を向上させるために、バリア膜26a、26b、27a、27bには窒化チタン膜やチタン膜、あるいはこれらの積層膜を用いるのが好ましい。プラグの主導電体膜15、20には、銅とニッケルまたは銅とシリコンを添加したアルミニウムを用いてもよく、また、例えばタングステンやシリコンのような別の材料を用いてもよい。また、主導電体膜17、23のような、配線を形成する膜の全てに、銅とニッケルまたは銅とシリコンを添加したアルミニウムを用いずに、一部に使用してもよい。
【0026】
【発明の効果】
本発明によれば、信頼性の高い半導体装置を提供できる。また、歩留りの高い半導体装置を提供できる。また、短絡を起こしにくい配線構造を有する半導体装置を提供できる。
【図面の簡単な説明】
【図1】本発明の第一の実施例に係る、半導体装置の主要部の断面図である。
【図2】本発明に係る、アルミニウムの拡散係数に対する銅濃度の依存性を低濃度領域について示した図である。
【図3】本発明に係るアルミニウムの拡散係数に対する銅濃度の依存性を高濃度領域について示した図である。
【図4】本発明に係る、銅の析出速度のニッケル濃度依存性を低濃度領域について示した図である。
【図5】本発明に係る、銅の析出速度のニッケル濃度依存性を高濃度領域について示した図である。
【図6】本発明に係る、銅の析出速度のシリコン濃度依存性を低濃度領域について示した図である。
【図7】本発明に係る、銅の析出速度のシリコン濃度依存性を高濃度領域について示した図である。
【図8】本発明の第二の実施例に係る、半導体装置の主要部の断面図である。
【図9】本発明に係る、銅とニッケルの添加されたアルミニウム膜にバリア膜を接触させた場合について銅の析出速度のバリア膜材料依存性を示した図である。
【図10】本発明に係る、銅とシリコンの添加されたアルミニウム膜にバリア膜を接触させた場合について銅の析出速度のバリア膜材料依存性を示した図である。
【符号の説明】
1…シリコン基板、2、3、4、5…拡散層、6、7…ゲート絶縁膜、8、9…ゲート電極、10…素子分離膜、11、12、13、18、21、24、25…絶縁膜、14a、14b、16a、16b、19、22a、22b…バリア隣接導電体膜、15、17、20、23…主導電体膜、26a、26b、27a、27b…バリア膜、28、29…配線間隔。
Claims (2)
- 半導体基板と、
前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線とを備え、
前記配線は0.4μm以下の間隔で隣接する領域を有し、
前記配線には、濃度0.02at.%以上2at.%以下の銅及び濃度0.02at.%以上1at.%以下のニッケルを含有することを特徴とする半導体装置。 - 半導体基板と、
前記半導体基板の一主面側に形成された主構成材料がアルミニウムである配線であって、0.4μm以下の間隔で隣接する領域を有する配線と、
前記配線に隣接する主構成材料がルテニウム又はイリジウムである隣接膜と、を備え、
前記配線には、濃度0.02at.%以上2at.%以下の銅及び濃度0.02at.%以上1at.%以下のニッケルを含有することを特徴とする半導体装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP31064199A JP4236778B2 (ja) | 1999-11-01 | 1999-11-01 | 半導体装置 |
TW089114845A TW541571B (en) | 1999-11-01 | 2000-07-25 | Semiconductor device |
US09/648,455 US6856021B1 (en) | 1999-11-01 | 2000-08-28 | Semiconductor device having aluminum alloy conductors |
KR10-2000-0050197A KR100417266B1 (ko) | 1999-11-01 | 2000-08-28 | 반도체장치 |
US10/184,932 US7064437B2 (en) | 1999-11-01 | 2002-07-01 | Semiconductor device having aluminum conductors |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP31064199A JP4236778B2 (ja) | 1999-11-01 | 1999-11-01 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001127157A JP2001127157A (ja) | 2001-05-11 |
JP4236778B2 true JP4236778B2 (ja) | 2009-03-11 |
Family
ID=18007705
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP31064199A Expired - Fee Related JP4236778B2 (ja) | 1999-11-01 | 1999-11-01 | 半導体装置 |
Country Status (4)
Country | Link |
---|---|
US (2) | US6856021B1 (ja) |
JP (1) | JP4236778B2 (ja) |
KR (1) | KR100417266B1 (ja) |
TW (1) | TW541571B (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7179691B1 (en) * | 2002-07-29 | 2007-02-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for four direction low capacitance ESD protection |
KR100503381B1 (ko) * | 2002-12-30 | 2005-07-26 | 동부아남반도체 주식회사 | 반도체 소자의 금속 배선과 그 형성 방법 |
US20040155349A1 (en) * | 2003-01-07 | 2004-08-12 | Naofumi Nakamura | Semiconductor device and method of fabricating the same |
JP4308691B2 (ja) * | 2004-03-19 | 2009-08-05 | 富士通マイクロエレクトロニクス株式会社 | 半導体基板および半導体基板の製造方法 |
JP4711061B2 (ja) | 2005-09-13 | 2011-06-29 | セイコーエプソン株式会社 | 半導体装置 |
US7868388B2 (en) * | 2007-01-31 | 2011-01-11 | Sandisk 3D Llc | Embedded memory in a CMOS circuit and methods of forming the same |
US7888200B2 (en) * | 2007-01-31 | 2011-02-15 | Sandisk 3D Llc | Embedded memory in a CMOS circuit and methods of forming the same |
US9013002B1 (en) | 2011-12-02 | 2015-04-21 | The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration | Iridium interfacial stack (IRIS) |
WO2019026834A1 (ja) * | 2017-08-04 | 2019-02-07 | デンカ株式会社 | セラミックス回路基板 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59211547A (ja) * | 1983-05-16 | 1984-11-30 | Furukawa Electric Co Ltd:The | 耐熱アルミニウム合金導体とその製造方法 |
JP2581666B2 (ja) * | 1985-09-06 | 1997-02-12 | 株式会社日立製作所 | 配線構造体の製造方法 |
JPS63230845A (ja) * | 1987-03-18 | 1988-09-27 | Nippon Light Metal Co Ltd | Al−Cu−Ni合金製極細線及びその製造法 |
US5098305A (en) * | 1987-05-21 | 1992-03-24 | Cray Research, Inc. | Memory metal electrical connector |
JP2709494B2 (ja) * | 1989-02-06 | 1998-02-04 | 新日本製鐵株式会社 | 半導体素子接続構造 |
US5300813A (en) * | 1992-02-26 | 1994-04-05 | International Business Machines Corporation | Refractory metal capped low resistivity metal conductor lines and vias |
JPH06120218A (ja) * | 1992-10-02 | 1994-04-28 | Miyazaki Oki Electric Co Ltd | 半導体素子の金属配線 |
JP2925416B2 (ja) * | 1992-11-09 | 1999-07-28 | 株式会社東芝 | 半導体集積回路装置の製造方法 |
JPH06260642A (ja) * | 1993-03-09 | 1994-09-16 | Nippondenso Co Ltd | 薄膜トランジスタ |
US5393703A (en) * | 1993-11-12 | 1995-02-28 | Motorola, Inc. | Process for forming a conductive layer for semiconductor devices |
JPH08186175A (ja) | 1994-12-28 | 1996-07-16 | Sony Corp | 半導体装置の配線形成方法及び成膜装置 |
EP0751567B1 (en) * | 1995-06-27 | 2007-11-28 | International Business Machines Corporation | Copper alloys for chip interconnections and method of making |
US6310300B1 (en) * | 1996-11-08 | 2001-10-30 | International Business Machines Corporation | Fluorine-free barrier layer between conductor and insulator for degradation prevention |
US6025275A (en) * | 1996-12-19 | 2000-02-15 | Texas Instruments Incorporated | Method of forming improved thick plated copper interconnect and associated auxiliary metal interconnect |
US6239703B1 (en) * | 1998-01-02 | 2001-05-29 | Intermec Ip Corp | Communication pad structure for semiconductor devices |
US6534869B2 (en) * | 1998-07-29 | 2003-03-18 | Advanced Micro Devices, Inc. | Method for reducing stress-induced voids for 0.25 μm micron and smaller semiconductor chip technology by annealing interconnect lines prior to ILD deposition and semiconductor chip made thereby |
JP3353727B2 (ja) * | 1998-12-21 | 2002-12-03 | 日本電気株式会社 | 半導体装置の配線構造の形成方法 |
US6326315B1 (en) * | 2000-03-09 | 2001-12-04 | Symetrix Corporation | Low temperature rapid ramping anneal method for fabricating layered superlattice materials and making electronic devices including same |
TW479311B (en) * | 2000-05-26 | 2002-03-11 | Ibm | Semiconductor high dielectric constant decoupling capacitor structures and process for fabrication |
-
1999
- 1999-11-01 JP JP31064199A patent/JP4236778B2/ja not_active Expired - Fee Related
-
2000
- 2000-07-25 TW TW089114845A patent/TW541571B/zh not_active IP Right Cessation
- 2000-08-28 US US09/648,455 patent/US6856021B1/en not_active Expired - Fee Related
- 2000-08-28 KR KR10-2000-0050197A patent/KR100417266B1/ko not_active IP Right Cessation
-
2002
- 2002-07-01 US US10/184,932 patent/US7064437B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20010050232A (ko) | 2001-06-15 |
US7064437B2 (en) | 2006-06-20 |
TW541571B (en) | 2003-07-11 |
US6856021B1 (en) | 2005-02-15 |
JP2001127157A (ja) | 2001-05-11 |
US20020167091A1 (en) | 2002-11-14 |
KR100417266B1 (ko) | 2004-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7253103B2 (en) | Method for producing semiconductor devices that includes forming a copper film in contact with a ruthenium film | |
JP4236778B2 (ja) | 半導体装置 | |
JP4117101B2 (ja) | 半導体装置とその製造方法 | |
JP3771801B2 (ja) | 半導体装置 | |
JP3773475B2 (ja) | 半導体装置 | |
JP3111466B2 (ja) | メッキ配線層を備えた半導体装置の製造方法 | |
JP3504175B2 (ja) | 半導体装置およびその製造方法 | |
JP2900522B2 (ja) | 半導体装置 | |
JPH05121727A (ja) | 半導体装置及びその製造方法 | |
JPH0142147B2 (ja) | ||
JP2004048066A (ja) | 半導体装置およびその製造方法 | |
JP3752449B2 (ja) | 半導体装置 | |
JPH0497531A (ja) | 半導体装置の製造方法 | |
JP3062514B2 (ja) | 薄膜トランジスタ | |
JPS61225838A (ja) | 電極配線の形成方法 | |
JP3237640B2 (ja) | 半導体装置 | |
JPH01243548A (ja) | 半導体装置およびその製造方法 | |
JPH01145834A (ja) | 金属電極配線の製造方法 | |
JPH0212946A (ja) | 半導体装置 | |
JPH04196433A (ja) | 半導体集積回路装置およびその製造方法 | |
JPH02256272A (ja) | 半導体装置 | |
JPH05267595A (ja) | 半導体装置の製造方法 | |
JPS61177716A (ja) | 半導体装置およびその製造方法 | |
JPH05198790A (ja) | 半導体装置 | |
JPS6387747A (ja) | 半導体集積回路の配線金属膜構造 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20041001 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20041001 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20060106 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060126 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080122 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080318 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080708 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080903 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081202 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081217 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111226 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111226 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111226 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111226 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121226 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121226 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131226 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |