JP4084005B2 - 半導体記憶装置及びその製造方法 - Google Patents

半導体記憶装置及びその製造方法 Download PDF

Info

Publication number
JP4084005B2
JP4084005B2 JP2001193519A JP2001193519A JP4084005B2 JP 4084005 B2 JP4084005 B2 JP 4084005B2 JP 2001193519 A JP2001193519 A JP 2001193519A JP 2001193519 A JP2001193519 A JP 2001193519A JP 4084005 B2 JP4084005 B2 JP 4084005B2
Authority
JP
Japan
Prior art keywords
trench
film
layer
insulating film
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001193519A
Other languages
English (en)
Other versions
JP2003007857A (ja
Inventor
義徳 松原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2001193519A priority Critical patent/JP4084005B2/ja
Priority to TW091113162A priority patent/TW548828B/zh
Priority to KR10-2002-0035318A priority patent/KR100515866B1/ko
Priority to US10/178,742 priority patent/US6787837B2/en
Publication of JP2003007857A publication Critical patent/JP2003007857A/ja
Priority to US10/876,591 priority patent/US6930012B2/en
Application granted granted Critical
Publication of JP4084005B2 publication Critical patent/JP4084005B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/038Making the capacitor or connections thereto the capacitor being in a trench in the substrate
    • H10B12/0385Making a connection between the transistor and the capacitor, e.g. buried strap
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/60Capacitors
    • H10D1/62Capacitors having potential barriers
    • H10D1/66Conductor-insulator-semiconductor capacitors, e.g. MOS capacitors
    • H10D1/665Trench conductor-insulator-semiconductor capacitors, e.g. trench MOS capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/201Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、SOI(Silicon On Insulator)基板を用いた半導体記憶装置及びその製造方法に係わり、特にトレンチキャパシタの構造に関する。
【0002】
【従来の技術】
半導体集積回路は年々集積度の向上が進んでおり、特にメモリ回路では集積度の向上の進歩が著しい。例えば1トランジスタ+1キャパシタ型のDRAM(Dynamic Random Access Memory)セルでは、集積度の向上と製造費用の減少が要求されるため、各部品の占有面積を縮小することが必要となる。しかし、DRAMセルの縮小に伴って抵抗素子の面積や幅が狭くなると、電気的特性を維持することが困難である。そこで、占有面積を縮小しつつ電気的特性を維持することが可能なトレンチキャパシタが提案されている。
【0003】
図32乃至図38は、従来技術によるトレンチキャパシタを有する半導体記憶装置の製造工程の断面図を示す。以下に、従来技術によるトレンチキャパシタを有する半導体記憶装置の製造方法について簡単に説明する。
【0004】
まず、図32に示すように、第1、第2の半導体層111a、111b間に例えばSiO膜からなる埋め込み層111cが形成されたSOI(Silicon On Insulator)基板111を用いる。このSOI基板111上にSiO膜112が形成され、このSiO膜112上にSiN膜113が形成される。次に、第2の半導体層111b及び埋め込み層111cを貫いて第1の半導体層111a内に至るように、トレンチ117が形成される。
【0005】
次に、トレンチ117の内側面及び内底面やSiN膜113上にAsSG(Arsenic Silicate Glass)膜118が形成される。次に、フッ酸系の溶液を用いた等方性エッチングにより、AsSG膜118の一部が除去される。次に、高温のアニールにより、AsSG膜118内のAsをトレンチ117の外側面の第1の半導体層111a内に拡散させる。これにより、第1の半導体層111a内にトレンチ117の側面及び底面に沿って、キャパシタ電極となるプレート拡散層121aが形成される。その後、AsSG膜118が除去される。
【0006】
次に、図33に示すように、トレンチ117の内側面及び内底面やSiN膜113上にキャパシタ絶縁膜122が形成され、このキャパシタ絶縁膜122上にキャパシタ電極となるAsを含むポリシリコン膜123が形成される。次に、ポリシリコン膜123及びキャパシタ絶縁膜122が第1の半導体層111aにおけるトレンチ117内に残るように除去される。これにより、第1の半導体層111aにおけるトレンチ117内に、プレート拡散層121aとキャパシタ絶縁膜122とポリシリコン膜123とからなるトレンチキャパシタ120が形成される。次に、第2の半導体層111b及び埋め込み層111cにおけるトレンチ117の側面及びポリシリコン膜123上に、TEOS膜124が形成される。
【0007】
次に、図34に示すように、トレンチ117内及びSiN膜113上にAsを含むポリシリコン膜126が形成される。
【0008】
次に、図35に示すように、ポリシリコン膜126の上面が第2の半導体層111bの上面より下に位置するように、ポリシリコン膜126が異方性エッチングで除去される。
【0009】
次に、図36に示すように、TEOS膜124の上面がポリシリコン膜126の上面より下に位置するように、TEOS膜124が異方性エッチングで除去される。
【0010】
次に、図37に示すように、トレンチ117内及びSiN膜113上にAsを含むポリシリコン膜140が形成される。
【0011】
次に、図38に示すように、ポリシリコン膜140の上面が第2の半導体層111bの上面より下に位置するように、ポリシリコン膜140が異方性エッチングで除去される。
【0012】
このようにして、ポリシリコン膜126、140からなるトランジスタ接続部128が形成され、この接続部128はキャパシタ127と電気的に接続される。
【0013】
【発明が解決しようとする課題】
しかしながら、上記従来技術では、図32に示すように、フッ酸系の溶液を用いた等方性エッチングでAsSG膜118を除去する際、埋め込み層111cやSiO膜112が横方向に後退し、凹部130a、130bが形成されてしまう。これにより、トレンチ117内をポリシリコン膜126で埋め込んだ際、図34に示すように、トレンチ117内の凹部130aの存在する領域に隙間141が発生する。
【0014】
このため、キャパシタ127とトランジスタ(図示せず)との電流経路となる接続部128の断面積が減少する。従って、DRAMセルとしての寄生抵抗が増大するため、DRAM素子として電気信号の書き込み/読み出しの高速化が図れないという問題が生じる。
【0015】
本発明は上記課題を解決するためになされたものであり、その目的とするところは、電流経路における隙間の発生を抑制することが可能な半導体記憶装置及びその製造方法を提供することにある。
【0016】
【課題を解決するための手段】
本発明は、前記目的を達成するために以下に示す手段を用いている。
【0017】
本発明の第1の視点による半導体記憶装置は、第1の半導体層と、前記第1の半導体層上に形成された絶縁体からなる埋め込み層と、前記埋め込み層上に形成された第2の半導体層と、前記第2の半導体層及び前記埋め込み層を貫いて前記第1の半導体層内に至るように形成され、前記埋め込み層の側面の一部を後退するように除去して形成されたトレンチと、前記トレンチの側面及び底面に沿って前記第1の半導体層内に形成された第1のキャパシタ電極と、前記第1のキャパシタ電極を被覆して前記トレンチ内に形成されたキャパシタ絶縁膜と、前記キャパシタ絶縁膜を介して前記第1のキャパシタ電極と対向し、前記第1の半導体層における前記トレンチ内に形成された第2のキャパシタ電極と、前記埋め込み層の後退した側面及び前記埋め込み層と前記第1の半導体層との境界部に形成され、前記埋め込み層の上面と同じ高さの上面を有する絶縁膜と、前記埋め込み層及び前記第2の半導体層における前記トレンチ内に形成され、前記第2のキャパシタ電極と電気的に接続された接続部とを具備し、前記埋め込み層における前記絶縁膜の内側面で規定された前記トレンチの第1の開口幅は、前記第2の半導体層における前記トレンチの第2の開口幅以下であり、前記埋め込み層と前記第1の半導体層との境界部における前記絶縁膜の内側面で規定された前記トレンチの第3の開口幅は、前記第1の開口幅より狭く、前記第2のキャパシタ電極の上面は、前記埋め込み層の下面より下に位置し、前記絶縁膜は、前記第2のキャパシタ電極の前記上面の一部の上に存在する
【0019】
本発明の第2の視点による半導体記憶装置の製造方法は、第1の半導体層上に設けた絶縁体からなる埋め込み層と、この埋め込み層上に設けた第2の半導体層とを有する基板を形成する工程と、前記第2の半導体層及び前記埋め込み層を貫いて前記第1の半導体層内に至るようにトレンチを形成する工程と、前記トレンチの側面及び底面上に不純物を含む第1の絶縁膜を形成する工程と、前記第2の半導体層及び前記埋め込み層における前記トレンチの側面部分の前記第1の絶縁膜を等方性エッチングで除去する工程と、前記不純物を前記第1の半導体層内に拡散し、前記トレンチの側面及び底面に沿って拡散層からなる第1のキャパシタ電極を形成する工程と、前記第1の絶縁膜を除去する工程と、前記第1の半導体層における前記トレンチの側面及び底面上にキャパシタ絶縁膜を形成する工程と、前記第1の半導体層における前記トレンチ内の前記キャパシタ絶縁膜上に第2のキャパシタ電極を形成する工程と、前記トレンチの側面上及び前記第2のキャパシタ電極上に第2の絶縁膜を形成する工程と、前記トレンチ内の前記第2の絶縁膜上にレジスト膜を形成する工程と、前記レジスト膜をマスクとして前記第2の絶縁膜を前記埋め込み層の上面の高さまで除去する工程と、前記レジスト膜を除去する工程と、前記第2のキャパシタ電極上の前記第2の絶縁膜を除去することで前記第2のキャパシタ電極の表面を露出するとともに、前記埋め込み層と前記第2の半導体層との境界部における前記第2の絶縁膜を除去する工程と、前記第2の半導体層及び前記埋め込み層における前記トレンチ内の前記第2のキャパシタ電極の露出された表面上に接続部を形成し、前記接続部を前記第2のキャパシタ電極に電気的に接続する工程とを含み、前記埋め込み層における前記第2の絶縁膜の内側面で規定された前記トレンチの第1の開口幅は、前記第2の半導体層における前記トレンチの第2の開口幅以下であり、前記埋め込み層と前記第1の半導体層との境界部における前記第2の絶縁膜の内側面で規定された前記トレンチの第3の開口幅は、前記第1の開口幅より狭い。
【0021】
【発明の実施の形態】
本発明の実施の形態は、例えば、1トランジスタ+1キャパシタで構成されるDRAM(Dynamic Random Access Memory)セルに係わり、特に、SOI(Silicon On Insulator)基板を用いたトレンチキャパシタの構造に関するものである。
【0022】
本発明の実施の形態を以下に図面を参照して説明する。この説明に際し、全図にわたり、共通する部分には共通する参照符号を付す。
【0023】
[第1の実施形態]
第1の実施形態は、埋め込み層の凹部を絶縁膜で埋め込み、トレンチの側面における段差を無くすことを特徴とする。
【0024】
図1乃至図16は、本発明の第1の実施形態に係る半導体記憶装置の製造工程の断面図を示す。以下に、第1の実施形態に係る半導体記憶装置の製造方法について説明する。
【0025】
まず、図1に示すように、第1、第2の半導体層11a、11b間に例えばSiO膜からなる埋め込み層11cが形成されたSOI基板11を用いる。このSOI基板11上に、例えば30Å乃至200Åの膜厚を有するSiO膜12が形成される。次に、このSiO膜12上に、例えば1500Å乃至2500Åの膜厚を有するSiN膜13が形成される。次に、このSiN膜13上に、例えば8000Å乃至11000Åの膜厚を有するBSG(Boron Silicate Glass)膜14が形成される。次に、このBSG膜14上に、例えば350Å乃至650Åの膜厚を有するTEOS(Tetra Ethyl Ortho Silicate)膜15が形成される。
【0026】
次に、図2に示すように、TEOS膜15上にレジスト膜16が塗布され、このレジスト膜16がパターニングされる。このパターニングされたレジスト膜16をマスクとして用いて、TEOS膜15、BSG膜14、SiN膜13、SiO膜12が異方性エッチングで除去される。その後、パターニングされたレジスト膜16が除去される。
【0027】
次に、図3に示すように、BSG膜14をマスクとしてSOI基板11が異方性エッチングで除去され、第2の半導体層11b及び埋め込み層11cを貫いて第1の半導体層11a内に至るように深いトレンチ17が形成される。このトレンチ17は、SOI基板11の表面から例えば5乃至10μmの深さを有する。このトレンチ17の形成の際、TEOS膜15の全部及びBSG膜14の一部が除去される。その後、残存しているBSG膜14が全て除去され、SOI基板11が洗浄される。
【0028】
次に、図4に示すように、トレンチ17の内側面及び内底面やSiN膜13上に、例えば400Å乃至800Åの膜厚を有するAsSG(Arsenic Silicate Glass)膜18が形成される。このAsSG膜18は、不純物を含む絶縁膜であれば何でもよいが、例えばPSG(Phosphorous Silicate Glass)膜やSiO膜のようにフッ酸系の溶液で除去しやすい膜が望ましい。次に、AsSG膜18上に例えば200Å乃至300Åの膜厚を有するTEOS膜19が形成される。
【0029】
次に、図5に示すように、TEOS膜19上にレジスト膜20が形成され、このレジスト膜20でトレンチ17が埋め込まれる。次に、SOI基板11の表面から例えば8000Å乃至15000Åの深さまで、レジスト膜20が除去される。これにより、レジスト膜20は、埋め込み層11cの下面より下に残存する。次に、フッ酸系の溶液を用いた等方性エッチングによりTEOS膜19及びAsSG膜18の一部が除去され、埋め込み層11cの下面より下にのみTEOS膜19及びAsSG膜18を残存させる。この際、SiO膜からなる埋め込み層11cやSiO膜12が横方向に後退して凹部30a、30bが形成される。その後、レジスト膜20が除去される。
【0030】
次に、図6に示すように、1000℃以上の高温のアニールにより、AsSG膜18内のAsをトレンチ17の外側面の第1の半導体層11a内に拡散させる。これにより、第1の半導体層11a内にトレンチ17の側面及び底面に沿って、キャパシタ電極となるプレート拡散層21aが形成される。その後、例えばフッ酸系の溶液を用いてAsSG膜18及びTEOS膜19が除去され、SOI基板11が洗浄される。
【0031】
次に、図7に示すように、SOI基板11が窒化された後、酸化される。これにより、トレンチ17の内側面及び内底面やSiN膜13上に、薄いNO膜からなるキャパシタ絶縁膜22が形成される。このキャパシタ絶縁膜22上にキャパシタ電極となるAsを含むポリシリコン膜23が形成され、このポリシリコン膜23でトレンチ17が埋め込まれる。このポリシリコン膜23は、例えば3000Å乃至4000Åの膜厚を有する。
【0032】
次に、図8に示すように、ポリシリコン膜23及びキャパシタ絶縁膜22が、SOI基板11の表面から例えば7000Å乃至9000Åの深さまで除去される。これにより、ポリシリコン膜23及びキャパシタ絶縁膜22は埋め込み層11cの下面より下にのみ残存させる。ここで、埋め込み層11c及びSiO膜12の凹部30a、30bに残存したポリシリコン膜23及びキャパシタ絶縁膜22は、等方性エッチングで除去される。このようにして、プレート拡散層21aとキャパシタ絶縁膜22とポリシリコン膜23とからなるトレンチキャパシタ27が形成される。
【0033】
次に、図9に示すように、SiN膜13、トレンチ17の側面及びポリシリコン膜23上に、例えば500Å乃至700Åの膜厚を有する厚いTEOS膜24が形成される。
【0034】
次に、図10に示すように、TEOS膜24上にレジスト膜25が塗布される。その後、第2の半導体層11bの上面より下でかつ埋め込み層11cの上面より上に位置するように、レジスト膜25が除去される。
【0035】
次に、図11に示すように、レジスト膜25をマスクとして、埋め込み層11cの上面の高さまでTEOS膜24が除去される。ここで、TEOS膜24は、まず等方性エッチングによりレジスト膜25の上面の高さまで除去された後、次に、異方性エッチングにより埋め込み層11cの上面の高さまで除去される。
【0036】
次に、図12に示すように、レジスト膜25が除去される。
【0037】
次に、図13に示すように、異方性エッチングによりTEOS膜24がエッチングされる。これにより、埋め込み層11c及び第1の半導体層11aの側面に接した部分のTEOS膜24は残り、ポリシリコン膜23に接した部分のTEOS膜24の一部は除去され、埋め込み層11cと第2の半導体層11bとの境界部におけるTEOS膜24が除去される。従って、ポリシリコン膜23の表面の一部が露出され、埋め込み層11cと第2の半導体層11bとの境界部におけるトレンチ17の側面の段差が無くなる。その結果、埋め込み層11cにおけるトレンチ17の開口幅Yは、第2の半導体層11bにおけるトレンチ17の開口幅X以下となる。また、埋め込み層11cと第1の半導体層11aとの境界部にTEOS膜24は残存するため、この境界部におけるトレンチ17の開口幅Zは埋め込み層11cにおけるトレンチ17の開口幅Yよりも狭くなる。
【0038】
次に、図14に示すように、トレンチ17内及びSiN膜13上に、例えば3500Å乃至4500Åの膜厚を有するAsを含むポリシリコン膜26が形成される。これにより、ポリシリコン膜26がポリシリコン膜23の露出された表面に接続する。
【0039】
次に、図15に示すように、ポリシリコン膜26がSOI基板11の表面まで異方性エッチングで除去され、このポリシリコン膜26で第2の半導体層11bにおけるトレンチ17内が埋め込まれる。このようにして、ポリシリコン膜26からなるトランジスタ接続部28が形成される。
【0040】
最後に、図16に示すように、公知の技術を用いて、ゲート電極31、ソース/ドレイン拡散層32、このソース/ドレイン拡散層32及び接続部28に接する拡散層33が形成される。これにより、接続部28を介してキャパシタ27に電気的に接続するトランジスタ29が形成される。
【0041】
上記第1の実施形態によれば、フッ酸系の溶液を用いた等方性エッチングでAsSG膜18を除去する際、埋め込み層11cが横方向に後退して凹部30が形成された場合であっても、凹部30にTEOS膜24を形成し、トレンチ17の側面の段差を無くしている。従って、トレンチ17内をポリシリコン膜26で埋め込んだ際、ポリシリコン膜26内に隙間が発生することを抑制できる。このため、キャパシタ27とトランジスタ29との電流経路となる接続部28の断面積の減少を防止できる。その結果、DRAMセルとしての寄生抵抗の増大を抑えることができ、DRAM素子として電気信号の書き込み/読み出しの高速化が図れないという問題を回避できる。
【0042】
なお、TEOS膜24の除去は、図11、図12に示す方法に限られない。例えば、図17に示すように、レジスト膜25を埋め込み層11cの上面の高さまで除去し、このレジスト膜25をマスクとして等方性エッチングでレジスト膜25の上面の高さまでTEOS膜24を除去してもよい。
【0043】
また、キャパシタ27を構成するポリシリコン膜23及びキャパシタ絶縁膜22の除去は、図8に示す方法に限られない。例えば、図18、19に示すように、ポリシリコン膜23及びキャパシタ絶縁膜22を埋め込み層11cの下面より上に残存させてもよい。つまり、ポリシリコン膜23及びキャパシタ絶縁膜22は、埋め込み層11cの上面より下に形成されていればよい。
【0044】
[第2の実施形態]
第2の実施形態は、埋め込み層が横方向に後退する処理を無くすことにより、埋め込み層に凹部が形成されることを防止することを特徴とする。
【0045】
図20乃至図31は、本発明の第2の実施形態に係る半導体記憶装置の製造工程の断面図を示す。以下に、第2の実施形態に係る半導体記憶装置の製造方法について説明する。この第2の実施形態に係る半導体記憶装置の製造方法では、上記第1の実施形態に係る半導体記憶装置の製造方法と同様の工程は説明を省略し、異なる工程のみ説明する。
【0046】
まず、図20示すように、第1の実施形態と同様に、SOI基板11内に、SOI基板11の表面から例えば5乃至10μmの深さを有する深いトレンチ17が形成される。
【0047】
次に、図21に示すように、トレンチ17の内側面及び内底面やSiN膜13上に、例えば300Å乃至500Åの膜厚を有するTEOS膜24が形成される。
【0048】
次に、図22に示すように、異方性エッチングにより、SiN膜13及びトレンチ17底面上のTEOS膜24が除去される。次に、SOI基板11に高濃度のイオン注入が行われ、トレンチ17の底面に沿って拡散層(図示せず)が形成される。この拡散層によって隣接するキャパシタが接続される。
【0049】
次に、図23に示すように、SiN膜13、TEOS膜24及びトレンチ17底面上に、Asを含むポリシリコン膜からなるプレート電極膜21bが形成される。このプレート電極膜21bは、キャパシタ電極となり、例えば200Å乃至500Åの膜厚を有する。
【0050】
次に、図24に示すように、トレンチ17内にレジスト膜(図示せず)が形成される。プレート電極膜21bの上面が第2の半導体層11bの上面より下に位置するように、レジスト膜をマスクとして、プレート電極膜21bが等方性エッチングで除去される。その後、レジスト膜が除去され、SOI基板11が洗浄される。
【0051】
次に、図25に示すように、SOI基板11が窒化された後、酸化される。これにより、プレート電極膜21b、TEOS膜24及びSiN膜13上に、薄いNO膜からなるキャパシタのキャパシタ絶縁膜22が形成される。
【0052】
次に、図26に示すように、キャパシタ絶縁膜22上にキャパシタ電極となるAsを含むポリシリコン膜23が形成され、このポリシリコン膜23でトレンチ17が埋め込まれる。このポリシリコン膜23は、例えば3000Å乃至4000Åの膜厚を有する。
【0053】
次に、図27に示すように、ポリシリコン膜23及びキャパシタ絶縁膜22の上面が第2の半導体層11bの上面より下に位置するように、ポリシリコン膜23及びキャパシタ絶縁膜22が異方性エッチングで除去される。このようにして、プレート電極膜21bとキャパシタ絶縁膜22とポリシリコン膜23とからなるトレンチキャパシタ27が形成される。
【0054】
次に、図28に示すように、TEOS膜24の上面が第2の半導体層11bの上面より下に位置するように、TEOS膜24が等方性エッチングで除去される。これにより、第2の半導体層11bの上部におけるトレンチ17の側面が露出される。
【0055】
次に、図29に示すように、トレンチ17内及びSiN膜13上に、例えば3500Å乃至4500Åの膜厚を有するAsを含むポリシリコン膜26が形成される。これにより、第2の半導体層11bの上部におけるトレンチ17内がポリシリコン膜26で埋め込まれ、このポリシリコン膜26がポリシリコン膜23に電気的に接続する。
【0056】
次に、図30に示すように、異方性エッチングにより、ポリシリコン膜26が第2の半導体層11bの上面まで除去される。このようにして、ポリシリコン膜26からなるトランジスタ接続部28が形成される。
【0057】
最後に、図31に示すように、公知の技術を用いて、ゲート電極31、ソース/ドレイン拡散層32、このソース/ドレイン拡散層32及び接続部28に接する拡散層33が形成される。これにより、接続部28を介してキャパシタ27に電気的に接続するトランジスタ29が形成される。
【0058】
上記第2の実施形態によれば、トレンチ17内にキャパシタ20を形成する工程において、埋め込み層11cの側面を露出する工程がないため、埋め込み層11cの側面が後退して凹部30が形成されるという問題が生じない。従って、トレンチ17内をポリシリコン膜26で埋め込んだ際、ポリシリコン膜26内に隙間が発生しない。このため、キャパシタ27とトランジスタ29との電流経路となる接続部28の断面積の減少を防止できる。その結果、DRAMセルとしての寄生抵抗の増大を抑えることができ、DRAM素子として電気信号の書き込み/読み出しの高速化が図れないという問題を回避できる。
【0059】
その他、本発明は、上記各実施形態に限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で、種々に変形することが可能である。さらに、上記実施形態には種々の段階の発明が含まれており、開示される複数の構成要件における適宜な組み合わせにより種々の発明が抽出され得る。例えば、実施形態に示される全構成要件から幾つかの構成要件が削除されても、発明が解決しようとする課題の欄で述べた課題が解決でき、発明の効果の欄で述べられている効果が得られる場合には、この構成要件が削除された構成が発明として抽出され得る。
【0060】
【発明の効果】
以上説明したように本発明によれば、電流経路における隙間の発生を抑制することが可能な半導体記憶装置及びその製造方法を提供できる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図2】図1に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図3】図2に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図4】図3に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図5】図4に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図6】図5に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図7】図6に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図8】図7に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図9】図8に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図10】図9に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図11】図10に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図12】図11に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図13】図12に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図14】図13に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図15】図14に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図16】図15に続く、本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図17】本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図18】本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図19】本発明の第1の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図20】本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図21】図20に続く、発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図22】図21に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図23】図22に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図24】図23に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図25】図24に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図26】図25に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図27】図26に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図28】図27に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図29】図28に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図30】図29に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図31】図30に続く、本発明の第2の実施形態に係わる半導体記憶装置の製造工程を示す断面図。
【図32】従来技術による半導体記憶装置の製造工程を示す断面図。
【図33】図32に続く、従来技術による半導体記憶装置の製造工程を示す断面図。
【図34】図33に続く、従来技術による半導体記憶装置の製造工程を示す断面図。
【図35】図34に続く、従来技術による半導体記憶装置の製造工程を示す断面図。
【図36】図35に続く、従来技術による半導体記憶装置の製造工程を示す断面図。
【図37】図36に続く、従来技術による半導体記憶装置の製造工程を示す断面図。
【図38】図37に続く、従来技術による半導体記憶装置の製造工程を示す断面図。
【符号の説明】
11…SOI基板、
11a、11b…半導体層、
11c…埋め込み層、
12…SiO膜、
13…SiN膜、
14…BSG膜、
15、19、24…TEOS膜、
16、20、25…レジスト膜、
17…トレンチ、
18…AsSG膜、
21a…プレート拡散層、
21b…プレート電極膜、
22…キャパシタ絶縁膜、
23、26…Asを含むポリシリコン膜、
27…キャパシタ、
28…トランジスタ接続部、
29…トランジスタ、
30a、30b…凹部。

Claims (8)

  1. 第1の半導体層と、
    前記第1の半導体層上に形成された絶縁体からなる埋め込み層と、
    前記埋め込み層上に形成された第2の半導体層と、
    前記第2の半導体層及び前記埋め込み層を貫いて前記第1の半導体層内に至るように形成され、前記埋め込み層の側面の一部を後退するように除去して形成されたトレンチと、
    前記トレンチの側面及び底面に沿って前記第1の半導体層内に形成された第1のキャパシタ電極と、
    前記第1のキャパシタ電極を被覆して前記トレンチ内に形成されたキャパシタ絶縁膜と、
    前記キャパシタ絶縁膜を介して前記第1のキャパシタ電極と対向し、前記第1の半導体層における前記トレンチ内に形成された第2のキャパシタ電極と、
    前記埋め込み層の後退した側面及び前記埋め込み層と前記第1の半導体層との境界部に形成され、前記埋め込み層の上面と同じ高さの上面を有する絶縁膜と、
    前記埋め込み層及び前記第2の半導体層における前記トレンチ内に形成され、前記第2のキャパシタ電極と電気的に接続された接続部と
    を具備し、
    前記埋め込み層における前記絶縁膜の内側面で規定された前記トレンチの第1の開口幅は、前記第2の半導体層における前記トレンチの第2の開口幅以下であり、
    前記埋め込み層と前記第1の半導体層との境界部における前記絶縁膜の内側面で規定された前記トレンチの第3の開口幅は、前記第1の開口幅より狭く、
    前記第2のキャパシタ電極の上面は、前記埋め込み層の下面より下に位置し、
    前記絶縁膜は、前記第2のキャパシタ電極の前記上面の一部の上に存在することを特徴とする半導体記憶装置。
  2. 前記接続部に接して前記第2の半導体層内に形成された接続用拡散層と、
    前記接続用拡散層及び前記接続部を介して、前記第2のキャパシタ電極に電気的に接続するトランジスタと
    をさらに具備することを特徴とする請求項1の半導体記憶装置。
  3. 第1の半導体層上に設けた絶縁体からなる埋め込み層と、この埋め込み層上に設けた第2の半導体層とを有する基板を形成する工程と、
    前記第2の半導体層及び前記埋め込み層を貫いて前記第1の半導体層内に至るようにトレンチを形成する工程と、
    前記トレンチの側面及び底面上に不純物を含む第1の絶縁膜を形成する工程と、
    前記第2の半導体層及び前記埋め込み層における前記トレンチの側面部分の前記第1の絶縁膜を等方性エッチングで除去する工程と、
    前記不純物を前記第1の半導体層内に拡散し、前記トレンチの側面及び底面に沿って拡散層からなる第1のキャパシタ電極を形成する工程と、
    前記第1の絶縁膜を除去する工程と、
    前記第1の半導体層における前記トレンチの側面及び底面上にキャパシタ絶縁膜を形成する工程と、
    前記第1の半導体層における前記トレンチ内の前記キャパシタ絶縁膜上に第2のキャパシタ電極を形成する工程と、
    前記トレンチの側面上及び前記第2のキャパシタ電極上に第2の絶縁膜を形成する工程と、
    前記トレンチ内の前記第2の絶縁膜上にレジスト膜を形成する工程と、
    前記レジスト膜をマスクとして前記第2の絶縁膜を前記埋め込み層の上面の高さまで除去する工程と、
    前記レジスト膜を除去する工程と、
    前記第2のキャパシタ電極上の前記第2の絶縁膜を除去することで前記第2のキャパシタ電極の表面を露出するとともに、前記埋め込み層と前記第2の半導体層との境界部における前記第2の絶縁膜を除去する工程と、
    前記第2の半導体層及び前記埋め込み層における前記トレンチ内の前記第2のキャパシタ電極の露出された表面上に接続部を形成し、前記接続部を前記第2のキャパシタ電極に電気的に接続する工程と
    を含み、
    前記埋め込み層における前記第2の絶縁膜の内側面で規定された前記トレンチの第1の開口幅は、前記第2の半導体層における前記トレンチの第2の開口幅以下であり、
    前記埋め込み層と前記第1の半導体層との境界部における前記第2の絶縁膜の内側面で規定された前記トレンチの第3の開口幅は、前記第1の開口幅より狭いことを特徴とする半導体記憶装置の製造方法。
  4. 前記トレンチ内の前記第2の絶縁膜上に前記レジスト膜を形成した後、前記第2の半導体層の上面より下でかつ前記埋め込み層の上面より上に位置するように前記レジスト膜を除去し、
    前記レジスト膜を用いて、前記第2の絶縁膜は、前記レジスト膜の上面と等しい位置まで等方性エッチングで除去した後に、前記埋め込み層の上面と等しい位置まで異方性エッチングで除去することを特徴とする請求項3記載の半導体記憶装置の製造方法。
  5. 前記トレンチ内の前記第2の絶縁膜上に前記レジスト膜を形成した後、前記レジスト膜を前記埋め込み層の上面と等しい高さまで形成し、その後、前記第2の絶縁膜を前記埋め込み層の上面と等しい位置まで方性エッチングで除去することを特徴とする請求項3記載の半導体記憶装置の製造方法。
  6. 前記キャパシタ絶縁膜及び前記第2のキャパシタ電極は、前記埋め込み層の下面より下における前記トレンチ内に形成することを特徴とする請求項3記載の半導体記憶装置の製造方法。
  7. 前記第1の絶縁膜はシリコン酸化膜であることを特徴とする請求項3記載の半導体記憶装置の製造方法。
  8. 前記第2の半導体層内に前記接続部に接する接続用拡散層を形成する工程と、
    前記接続用拡散層及び前記接続部を介して、前記キャパシタに電気的に接続するトランジスタを形成する工程と
    をさらに含むことを特徴とする請求項3記載の半導体記憶装置の製造方法。
JP2001193519A 2001-06-26 2001-06-26 半導体記憶装置及びその製造方法 Expired - Fee Related JP4084005B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2001193519A JP4084005B2 (ja) 2001-06-26 2001-06-26 半導体記憶装置及びその製造方法
TW091113162A TW548828B (en) 2001-06-26 2002-06-17 Semiconductor memory device and method of manufacturing the same
KR10-2002-0035318A KR100515866B1 (ko) 2001-06-26 2002-06-24 반도체 기억 장치 및 그 제조 방법
US10/178,742 US6787837B2 (en) 2001-06-26 2002-06-25 Semiconductor memory with trench capacitor and method of manufacturing the same
US10/876,591 US6930012B2 (en) 2001-06-26 2004-06-28 Semiconductor memory with trench capacitor and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001193519A JP4084005B2 (ja) 2001-06-26 2001-06-26 半導体記憶装置及びその製造方法

Publications (2)

Publication Number Publication Date
JP2003007857A JP2003007857A (ja) 2003-01-10
JP4084005B2 true JP4084005B2 (ja) 2008-04-30

Family

ID=19031793

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001193519A Expired - Fee Related JP4084005B2 (ja) 2001-06-26 2001-06-26 半導体記憶装置及びその製造方法

Country Status (4)

Country Link
US (2) US6787837B2 (ja)
JP (1) JP4084005B2 (ja)
KR (1) KR100515866B1 (ja)
TW (1) TW548828B (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10119873A1 (de) * 2001-04-24 2002-10-31 Infineon Technologies Ag Verfahren zur Herstellung von Metall/Halbleiter-Kontakten
US6759292B2 (en) * 2002-10-30 2004-07-06 Infineon Technologies Ag Method for fabricating a trench capacitor
KR100532509B1 (ko) * 2004-03-26 2005-11-30 삼성전자주식회사 SiGe를 이용한 트렌치 커패시터 및 그 형성방법
US7320912B2 (en) * 2005-05-10 2008-01-22 Promos Technologies Inc. Trench capacitors with buried isolation layer formed by an oxidation process and methods for manufacturing the same
US7982281B2 (en) * 2007-07-25 2011-07-19 Infineon Technologies Ag Method of manufacturing a semiconductor device, method of manufacturing a SOI device, semiconductor device, and SOI device
JP2009206418A (ja) * 2008-02-29 2009-09-10 Elpida Memory Inc 不揮発性メモリ装置及びその製造方法
US7749835B2 (en) * 2008-03-14 2010-07-06 International Business Machines Corporation Trench memory with self-aligned strap formed by self-limiting process
US7939876B2 (en) * 2008-04-09 2011-05-10 International Business Machines Corporation Metallized conductive strap spacer for SOI deep trench capacitor
US9064744B2 (en) * 2012-07-31 2015-06-23 International Business Machines Corporation Structure and method to realize conformal doping in deep trench applications
CN112928069B (zh) * 2021-02-05 2023-02-28 长鑫存储技术有限公司 半导体结构的制作方法及半导体结构

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4833094A (en) * 1986-10-17 1989-05-23 International Business Machines Corporation Method of making a dynamic ram cell having shared trench storage capacitor with sidewall-defined bridge contacts and gate electrodes
CH676354A5 (ja) * 1988-07-14 1991-01-15 Ehrensperger C Ag
KR910007181B1 (ko) * 1988-09-22 1991-09-19 현대전자산업 주식회사 Sdtas구조로 이루어진 dram셀 및 그 제조방법
JP2994110B2 (ja) * 1991-09-09 1999-12-27 株式会社東芝 半導体記憶装置
JPH079948B2 (ja) * 1991-12-17 1995-02-01 財団法人韓国電子通信研究所 Soi型ダイナミック半導体記憶装置の製造方法
US5363327A (en) * 1993-01-19 1994-11-08 International Business Machines Corporation Buried-sidewall-strap two transistor one capacitor trench cell
JPH08204146A (ja) * 1995-01-25 1996-08-09 Toshiba Corp 半導体装置
US5618751A (en) * 1996-05-23 1997-04-08 International Business Machines Corporation Method of making single-step trenches using resist fill and recess
US5770484A (en) 1996-12-13 1998-06-23 International Business Machines Corporation Method of making silicon on insulator buried plate trench capacitor
US6001684A (en) * 1997-06-04 1999-12-14 Siemens Aktiengesellschaft Method for forming a capacitor
US6190988B1 (en) * 1998-05-28 2001-02-20 International Business Machines Corporation Method for a controlled bottle trench for a dram storage node
JP2000269462A (ja) * 1999-03-19 2000-09-29 Toshiba Corp 半導体装置およびその製造方法
US6472702B1 (en) * 2000-02-01 2002-10-29 Winbond Electronics Corporation Deep trench DRAM with SOI and STI

Also Published As

Publication number Publication date
US20040262659A1 (en) 2004-12-30
KR100515866B1 (ko) 2005-09-21
US6930012B2 (en) 2005-08-16
US20020195636A1 (en) 2002-12-26
KR20030001322A (ko) 2003-01-06
US6787837B2 (en) 2004-09-07
TW548828B (en) 2003-08-21
JP2003007857A (ja) 2003-01-10

Similar Documents

Publication Publication Date Title
US9263452B2 (en) Reservoir capacitor of semiconductor device
JP2002208631A (ja) 導電層を充填したトレンチ素子分離型半導体装置及びその形成方法
TW202243139A (zh) 動態隨機存取記憶體及其製造法方法
US6872629B2 (en) Method of forming a memory cell with a single sided buried strap
JP4084005B2 (ja) 半導体記憶装置及びその製造方法
US5066609A (en) Method of manufacturing a semiconductor device including a trench capacitor
US7241659B2 (en) Volatile memory devices and methods for forming same
US7553737B2 (en) Method for fabricating recessed-gate MOS transistor device
TW465028B (en) Semiconductor device and method of production thereof
US7510930B2 (en) Method for fabricating recessed gate MOS transistor device
JP3906198B2 (ja) 半導体記憶装置及びその製造方法
JP4360780B2 (ja) 半導体装置の製造方法
US7084450B2 (en) Semiconductor memory device and method of manufacturing the same
US7700435B2 (en) Method for fabricating deep trench DRAM array
KR100590201B1 (ko) 자기정렬 콘택 패드의 제조 방법
JP2661156B2 (ja) 半導体メモリ装置
JPH0310235B2 (ja)
KR100278914B1 (ko) 반도체소자 제조방법
CN100437982C (zh) 动态随机存取存储器及其形成方法
KR930000718B1 (ko) 반도체장치의 제조방법
KR100269621B1 (ko) 캐패시터 형성방법
KR20040009383A (ko) 스택형 커패시터 및 트랜치형 커패시터를 포함하는 반도체메모리 소자 및 그 제조 방법
JP2517424B2 (ja) 半導体メモリ装置の製造方法
KR100283484B1 (ko) 트렌치 캐패시터의 형성 방법
US20090104748A1 (en) Method for fabricating self-aligned recess gate trench

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050311

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070810

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070904

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071102

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071127

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080118

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080212

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080214

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110222

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees