JP4036786B2 - 電子部品実装方法 - Google Patents
電子部品実装方法 Download PDFInfo
- Publication number
- JP4036786B2 JP4036786B2 JP2003120408A JP2003120408A JP4036786B2 JP 4036786 B2 JP4036786 B2 JP 4036786B2 JP 2003120408 A JP2003120408 A JP 2003120408A JP 2003120408 A JP2003120408 A JP 2003120408A JP 4036786 B2 JP4036786 B2 JP 4036786B2
- Authority
- JP
- Japan
- Prior art keywords
- bonding
- bump
- electronic component
- load
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- A—HUMAN NECESSITIES
- A47—FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
- A47G—HOUSEHOLD OR TABLE EQUIPMENT
- A47G9/00—Bed-covers; Counterpanes; Travelling rugs; Sleeping rugs; Sleeping bags; Pillows
- A47G9/10—Pillows
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05568—Disposition the whole external layer protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05573—Single external layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81053—Bonding environment
- H01L2224/81054—Composition of the atmosphere
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8119—Arrangement of the bump connectors prior to mounting
- H01L2224/81191—Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8119—Arrangement of the bump connectors prior to mounting
- H01L2224/81192—Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8119—Arrangement of the bump connectors prior to mounting
- H01L2224/81193—Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/812—Applying energy for connecting
- H01L2224/81201—Compression bonding
- H01L2224/81203—Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0103—Zinc [Zn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01049—Indium [In]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0105—Tin [Sn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/08—Treatments involving gases
- H05K2203/085—Using vacuum or low pressure
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/08—Treatments involving gases
- H05K2203/086—Using an inert gas
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/4913—Assembling to base an electrical component, e.g., capacitor, etc.
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/4913—Assembling to base an electrical component, e.g., capacitor, etc.
- Y10T29/49144—Assembling to base an electrical component, e.g., capacitor, etc. by metal fusion
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49147—Assembling terminal to base
- Y10T29/49149—Assembling terminal to base by metal fusion bonding
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49194—Assembling elongated conductors, e.g., splicing, etc.
- Y10T29/49195—Assembling elongated conductors, e.g., splicing, etc. with end-to-end orienting
- Y10T29/49197—Assembling elongated conductors, e.g., splicing, etc. with end-to-end orienting including fluid evacuating or pressurizing
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Health & Medical Sciences (AREA)
- Pulmonology (AREA)
- Otolaryngology (AREA)
- General Health & Medical Sciences (AREA)
- Wire Bonding (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Description
【発明の属する技術分野】
本発明は、半導体チップ又はパッケージ等の電子部品の実装方法に関する。
【0002】
【従来の技術】
例えば半導体チップを、基板に実装する接合方法は、現在、はんだリフローあるいは樹脂キュア等の熱による接合と、超音波接合に大別される。接合に用いるバンプの種類によってやり方は異なるが、両方の方法とも熱と荷重により接合(以下「通常接合」)を行っている。チップへの影響を考えると、理想の接合は常温、常圧、無荷重による接合だが、このような接合法は現在存在しない。
【0003】
この理想に近い接合方法として、東京大学先端科学技術研究センター須賀唯知教授により提唱されている表面活性による常温接合法(以下 「常温接合」)がある。この接合方法によれば、接合表面を活性化させることで、相互の接合面を触れさせるだけの荷重をかけることにより接合ができる。その ため、常温での無荷重に近い条件での接合が可能となる。常温接合の可能な材料としては、様々な無機材料や有機材料が検討されている。
【0004】
しかし、常温接合では、接合面の粗度や高さのバラツキを一定のレベル以下に抑えることで接合面の接触機会を増して低荷重接合を可能に するための接合面前処理が必要になる。常温接合を半導体チップの基板への接合に応用する場合、この接合面前処理は、現在チップのAuやCuといった材料の バンプをCMPあるいは電解研磨等で処理することにより行っており、通常接合の前処理に比ベチップへの負担が増加し、同時に工数が増加する。このような過 酷な接合面前処理を使用しなくても常温接合が可能であれば、チップへの負担の軽減や工数削減が可能となる。
【0005】
更に、こうした接合面前処理によりバンプの粗度と高さのバラツキを抑えても、チップを接合する相手の基板の状態によっては基板面端子の面粗度や高さのバラツキがある。そのため、一定の荷重を加えてのバンプ変形によっても、チップのバンプ接合面と基板面との間のギャップのバラツキを吸収できず、接合が果たせないことがある。バラツキ吸収のため、必要以上に大きな圧力を加えると、チップや基板にダメージを与えてしまう。パッケージを基板に実装する際にも上記と同様の問題が生じることがある。
【0006】
半導体チップと基板との接合に常温接合を応用した例は、例えば特許文献1、2等に記載されている。特許文献1には、半導体チップ等の電子部品を基板等の回路形成体へ常温接合により接合する方法が記載され、電子部品と回路形成体との接続部の材料としてAu、Cu、Al、In、Snのいずれかを用いることが示されている。特許文献2には、接合部位に形成したインジウム層を持つ一方の電子部品と、対応する接合部位に金又は銅の金属により形成した接続端子を持つ他方の電子部品とを、電解液又は還元性溶液中にて接合部位において常温で接合する技術が開示されている。
【0007】
【特許文献1】
特開2002−50861号公報
【特許文献2】
特開2002−373913号公報
【0008】
【発明が解決しようとする課題】
本発明の目的は、半導体チップ又はパッケージなどの電子部品、あるいは実装基板のバンプの接合面の粗度や高さのバラツキを抑えるための、CMPや電解研磨等による過酷な接合面前処理を行う必要なしに、電子部品を常温接合により基板に接合する新しい電子部品実装方法を提供することである。
【0009】
【課題を解決するための手段】
本発明の電子部品実装方法は、半導体チップや半導体パッケージに代表される電子部品とこれを実装する基板とを真空又は不活性雰囲気下に配置し、常温で両者の接合部材どうしを相互に接触させることにより電子部品を基板に実装する方法であって、電子部品及び基板の少なくとも一方の接合部材をはんだ材料により形成し、且つ当該接合部材の接合面前処理を行うことなく、電子部品と基板の接合部材どうしを接触させることを特徴とする電子部品実装方法である。
【0010】
前記はんだ材料としては、例えば、電子部品本体と平行な方向の直径が130μmの球状バンプに垂直方向に荷重をかけた際に当該球状バンプが8μmの高さ方向の変化量を示すときの荷重が100g以下であるはんだ材料を使用することができる。また、前記接合部材としてはんだバンプを用いる場合、はんだバンプは、電解めっきしたはんだ材料のリフローにより形成したものでも、はんだボールを直接つけて得られたものでもよい。
【0011】
【発明の実施の形態】
本発明の電子部品実装方法で利用する常温接合法は、酸化皮膜を除去して活性化した接合面どうしを真空雰囲気(又は不活性雰囲気)下に常温で接触させることにより、2つの材料どうしを接合する方法である。この常温接合法の利点として、
(1)一般的に接合工程における加熱を必要とせず、加熱を行うとしても接合材料の融点よりずっと低い温度への加熱でよい、
(2)異種材料どうしの直接接合が可能である、
(3)接合する部品の構成材料に低耐熱性材料を含めることができる、
等を挙げることができる。
【0012】
常温接合の重要な要素として、接合作業の雰囲気(真空又は不活性雰囲気)、接合面の活性化、接合面の表面粗度、接合部材のバンプやパッドの高さのバラツキ、の4項目が挙げられる。発明者らは、これらの要素のうち、接合面の表面粗度と接合部材の高さのバラツキに着目して、金の接合部材どうしの常温接合実験を行った。この実験では、金バンプ(直径100μm、高さ15μm)を縦13列×横13列、ピッチ300μmで計169個配置したチップを、全面に金を蒸着した平坦なシリコン基板に接合した。チップの金バンプに対して、ウエハー段階でCMP処理を施し、バンプ端面を、粗度≦10nm、1チップ内バンプ高さバラツキ≦1μm、の条件に設定した。接合加重207g/バンプ、接合時間30秒、接合面活性化のためのArイオン照射時間10分、真空度5×10-5torrの条件で接合後、接合シェア強度を測定して3.0〜4.0kgの値が得られたが、各接合部位における接合にバラツキがあり、全バンプの安定した接合は得られなかった。
【0013】
この実験において安定した接合が得られなかった原因として、チップと基板相互の平行度不足による片当たり接合や、チップと基板の接合部材間のギャップの残存が考えられたため、新たにバンプの「変形能」という条件を追加検討した。変形能は、材料が外力によってどれだけ変形できるかという能力であり、一般に、引張り、圧縮、ねじれ、たわみ等の外力によって生じる材料の伸び、縮み、たわみ等の値によって定めることができる。
【0014】
半導体チップをバンプを介して基板に常温接合によりフリップチップ接続する場合について言えば、バンプの変形能は、荷重負荷時のバンプの潰れ量(高さの変化量)により評価することができる。金バンプを接合する場合、バンプ変形能が、表面粗度、基板側接合部材の高さのバラツキ、チップバンプ高さのバラツキ、接合装置の平行度の不足によるチップ及び基板の接合部材どうしの片当たり、といった未接合要因を吸収する要素となるが、そうしたバラツキや片当たりの度合いが大きい場合には荷重を増加して全バンプの接合を行わなければならないが、この荷重増大は、チップ、パッドや、対する基板端子に機械的圧力が増大することを意味し、好まれない。
【0015】
バンプの形状が同じであっても変形能が大きくなれば、より低荷重での接合が可態になる。バンプの変形能は、バンプの形状と硬度に関係しており、
(1)バンプの接合面積を小さく、高さを大きくするほど変形能は大きくなり、
(2)同形状・同材質でも、硬度の小さいバンプの方が変形能が大きい。
【0016】
直径100μm、高さ15μmの金バンプを有し、アニール処理によりバンプの硬度を変えた2種類の試料チップ(バンプ硬度68.0Hv、39.5Hv)について、金バンプの変形能を測定した。これらの試料チップは同一ウエハに形成した。各バンプの高さの変化量をチップにかけた荷重に対しプロットしたグラフを図1に示す。
【0017】
断面が50×50μmの正方形で、高さが15μmの、硬度40.1Hvの金バンプを備えたチップと、断面が直径100μmの円形で、高さが15μm、硬度39.5Hvの金バンプを備えたチップについて、同様の実験を行って得られた結果を図2に示す。
【0018】
図1、2より、荷重負荷によるバンプ高さの変化量はバンプの硬度と形状寸法により変化し、大きな変化量を得るためには低い硬度又は小さな断面形状を必要とし、またそれらが同一であれば大きな荷重を必要とすることが分かる。
【0019】
変形能を考慮し、硬度を39.5Hvに下げた低硬度の金バンプ(直径100μm、高さ15μm)を設けたチップで、金蒸着シリコン基板への接合実験を行った。接合加重207g/バンプ又は355g/バンプ、接合時間30秒、Arイオン照射時間10分、真空度5×10-5torrの条件で接合後、接合シェア強度を測定して、接合荷重207g/バンプの場合に3.1〜7.2kgの値が得られたが、接合荷重355g/バンプではチップ破壊が生じ、測定不能であった。1チップ当たりのバンプ接合率は、接合荷重207g/バンプ及び355g/バンプの場合それぞれ83%及び100%であった。比較のために、高硬度(68Hv)の金バンプの場合のバンプ接合率を調べると、35%であった。
【0020】
上記の低硬度金バンプの接合界面状態をTEM観察にて分析したところ、加熱を伴う通常の高温による金−金接合における再結晶化現象等は観察されず、界面が明確に識別できていた。355g/バンプの接合荷重の事例では、6,000,000倍の倍率で金の結晶格子線(111)が見え、空隙や格子歪は観察されず、結晶格子どうしが強固に結合している状態が確認できた。
【0021】
このように、変形能という新たな条件を加味することによる金−金接合における常温接合の可能性を確認したが、現段階では前記のように、この接合法の利点を活かすためにバンプ端面の接合面前処理(CMP等)を必要とする。そこで、バンプ端面の接合面前処理なしでも常温接合が可能な条件を更に模索した末に、各種のはんだ材料がそのような条件を満足できることを見いだした。
【0022】
一例として、Sn−37Pbはんだの柱状バンプをリフロー処理して球状にしたバンプ(チップ面に平行な方向の直径130μm)を持つチップを、はんだバンプ端面の接合面前処理を行わずに金蒸着シリコン基板に接合した事例を説明する。接合条件は、接合荷重177.5g/バンプ又は355g/バンプ、接合時間60秒、Arイオン照射時間10分、真空度1×10-5torrであった。
【0023】
接合荷重177.5g/バンプ及び355g/バンプの場合のいずれでも、バンプの金蒸着シリコン基板への接合率は100%であった。接合したバンプのシェア強度は、接合荷重177.5g/バンプの場合で11.1〜11.3kg、355g/バンプの場合には測定装置の測定限界を超えていた。シェア強度測定時の破壊モードは全てはんだバンプ内破壊であり、接合界面からの剥離は観察されなかった。TEMによる接合界面状態の観察から、界面近傍には錫−金合金と思われる層が観察されるが、界面にボイドや格子歪は見られず良好な接合であることが示された。
【0024】
これらから、はんだのように極端な低硬度を有する材料が、常温接合の効果を実用レベルでより発揮できる可能性が示された。
【0025】
発明者らの行った一連の実験から、常温接合に必要なバンプの最低限の高さ変化量は2〜3μmであった。また、一般的に、半導体チップをフリップチップ接続する樹脂配線基板のパッドの接合面の高さのバラツキは、通常で4〜5μmである。配線基板がシリコン基板の場合には、パッド接合面の高さのバラツキはそれより小さい値となる。これらから、はんだバンプの高さ方向の変化量が低荷重で6〜8μm確保できれば、一般的にフリップチップ接続で使用される全てのタイプの配線基板に、はんだバンプの接合面前処理を施すことなく、半導体チップを常温接合できると判断できる。そしてこのような条件を満足するはんだ材料は、チップ本体と平行な方向の直径が130μmの球状バンプに垂直方向に荷重をかけた際に当該球状バンプが8μmの高さ方向の変化量を示すときの荷重が100g以下であるはんだ材料であるとの知見を得た。
【0026】
図3に模式的に示すように、アルミニウムのパッド3を有するダミーチップ1を用意し、パッド3上に球状のバンプ5(柱状のはんだをリフローさせて得た)を、チップ当たり169個形成した。このバンプの特性は次のとおりであった。
はんだ組成: Sn−37Pb
硬度: 平均9.1Hv(7.8〜11.0Hv)
直径: 130μm
高さ: 平均102μm(98〜106μm)
【0027】
上記のバンプ高さは、三鷹光器社製NH−3測定装置を用い、平らな基板にバンプ付きダミーチップをフェイスダウンの形に載せて測定して、チップの厚さを差し引いて得た。従って、図3に見られるように、ここでのバンプ高さHはパッド3の厚さ2μmを含んでいる。
【0028】
バンプ変形能を調べるため、クリーンルーム内で平らな基板にバンプ付きダミーチップをフェイスダウンの形に載せ、1kg、5kg、10kg、20kgの各荷重で押圧して、バンプの高さ方向の変化量を基板面からの高さの変化量として測定した。102μmの上記の平均バンプ高さを変形前の基準のバンプ高さとして、表1の結果が得られた。基準となるバンプ高さとして平均値(102μm)を使ったため、変形前の高さが基準高さより高いバンプの場合、低荷重時の測定値がマイナスとなった。
【0029】
【表1】
【0030】
これらの測定結果から、ダミーチップ自体に負荷した荷重とバンプ高さ変化量との関係を示す図4のグラフ、及びバンプ当たりの荷重とバンプ高さ変化量との関係を示す図5のグラフが得られた。図4、5には、Sn−37Pbはんだのバンプについての測定結果とともに、この測定結果を基に、形状寸法が同一のバンプの変形量はバンプ材料の硬度に比例するとして算出した、下記の表2に示すはんだ材料についての変化量も示してある(Sn−37PbとSn−95Pbは硬度が近いため重なり合ってプロットされている)。図4、5には、最小二乗法によるSn−37Pb(最低硬度のはんだ材料)及びSn−Zn−Bi(最高硬度のはんだ材料)の近似曲線も示してある。
【0031】
【表2】
【0032】
はんだバンプを持つ半導体チップを基板に常温接合するためにはバンプの高さ方向の変化量が6〜8μm確保できることが必要であるという上記条件を、図5に当てはめると、チップ面に水平方向の直径が130μmの球状バンプに垂直方向に荷重をかけたときに当該球状バンプが8μmの垂直方向の変化量を示すときの荷重は、60〜70g以下でよいことが分かる。従って、この結果からは、バンプ当たりの荷重が60g以下、あるいは70g以下の条件で、はんだバンプの接合面前処理を行わずにチップを基板に常温接合可能なことが分かる。実際には、常温接合に必要なバンプ当たりの荷重は、基板側のバンプあるいはパッド等の表面状態などにも影響されるものと考えられることから、本発明においては、はんだバンプの接合面前処理を行わずに常温接合を可能にするはんだ材料を、チップ本体と平行な方向の直径が130μmの球状バンプに垂直方向に荷重をかけた際に当該球状バンプが8μmの高さ方向の変化量を示すときの荷重が100g以下のはんだ材料であるとする。
【0033】
実際、表2に掲げた各はんだにより形成したバンプを備えた、上記と同様のダミーチップを、バンプの接合面前処理を行わずに、金メッキを施した銅パッドを有するシリコン基板に常温接合したところ、荷重10kg(バンプ当たりの荷重59g)の場合、全てのバンプについて良好な接合が行えた。同様の条件で、上記と同様のダミーチップを、バンプの接合面前処理を行わずに、表面凹凸がずっと激しいPCB基板に常温接合できることも確認された。それに対し、金バンプの場合には、バンプ当たりの荷重を355gとすると、シリコン基板への常温接合は可能であるが、バンプ高さの変化量が不足(図1参照)のため、PCB基板への常温接合はできなかった。しかも、シリコン基板への接合の場合においても、バンプの接合面前処理が必要であった。
【0034】
常温接合の技術分野、特に半導体チップの常温接合分野で知られているように、一般に常温接合という技術概念には、接合材料を加熱して昇温することなく接合を行う場合はもちろんのこと、接合材料の融点より低い温度に加熱して接合する場合も包含される(例えば金バンプの場合、200℃程度に加熱して接合することが知られており、この場合も常温接合と呼ばれている)。本発明における常温接合も、はんだバンプをその融点より低い温度に加熱して行う接合を包含するものである。本発明においてバンプ材料を融点より低い温度に加熱して接合することには、真空雰囲気でなく、窒素あるいはアルゴンなどの不活性雰囲気での接合を容易にするという利点があり、また、接合加重が低下するという利点もある。発明者らは、接合面前処理を施していないはんだバンプを備えたチップを、窒素雰囲気中において100℃に加熱した基板に接合できることを実験により確かめている。
【0035】
次に、本発明の種々の態様を、図6(a)〜6(d)を参照して説明する。
図6(a)は、はんだバンプ13を形成した半導体チップ11(又は半導体パッケージでもよい)を、バンプ13の接合面前処理を行うことなく、パッド17を形成した配線基板15に常温接合する態様を例示している。
図6(b)は、金バンプ23を形成した半導体チップ21(又は半導体パッケージでもよい)を、パッド27上にはんだバンプ29を形成した配線基板25に、バンプ23及び29の接合面前処理を行うことなく、常温接合する態様を例示している。
図6(c)は、はんだバンプ33を形成した半導体チップ31(又は半導体パッケージでもよい)を、パッド37上にはんだバンプ39を形成した配線基板35に、バンプ33及び39の接合面前処理を行うことなく、常温接合する態様を例示している。
図6(d)は、パッド43を形成した半導体チップ41(又は半導体パッケージでもよい)を、パッド47上にはんだバンプ49を形成した配線基板45に、バンプ49の接合面前処理を行うことなく、常温接合する態様を例示している。
【0036】
【発明の効果】
本発明によれば、半導体チップ又はパッケージ等の電子部品と実装基板の少なくとも一方の接合部材として、十分な変形能を持つはんだ材料により形成した接合部材を使用することにより、接合部材の接合面前処理を行わずに、電子部品を実装基板に常温接合により実装することができる。CMPや電解研磨のような電子部品にとって過酷な接合面前処理が回避されることにより、電子部品への負担が軽減され、また工数の削減が可能となる。更に、従来の金バンプ等の常温接合では難しかった有機配線基板への電子部品の常温接合による実装も可能になる。
【図面の簡単な説明】
【図1】バンプの硬度を変数とし、バンプ高さの変化量をチップにかけた荷重に対しプロットしたグラフである。
【図2】バンプの形状を変数とし、バンプ高さの変化量をチップにかけた荷重に対しプロットしたグラフである。
【図3】ダミーチップに形成した球状バンプを説明する模式図である。
【図4】ダミーチップに負荷した荷重とバンプ高さ変化量との関係を示すのグラフである。
【図5】バンプ当たりの荷重とバンプ高さ変化量との関係を示すグラフである。
【図6】本発明の種々の態様を説明する模式図である。
【符号の説明】
1…ダミーチップ
3…パッド
5…バンプ
11、21、31、41…チップ
13、29、33、39、49…はんだバンプ
15、25、35、45…配線基板
17、27、37、43、47…パッド
23…金バンプ
Claims (2)
- 電子部品とこれを実装する基板とを真空又は不活性雰囲気下に配置し、常温で両者 の接合部材どうしを相互に接触させることにより電子部品を基板に実装する方法であって、電子部品及び基板の少なくとも一方の接合部材をはんだ材料により形成し、且つ当該接合部材の、酸化皮膜を除去して活性化した接合面の粗度、高さのバラツキを抑えるための接合面前処理を行うことなく、電子部品と基板の接合部材どうしを接触させることを特徴とする電子部品実装方法。
- 前記はんだ材料として、電子部品本体と平行な方向の直径が130μmの球状バンプに垂直方向に荷重をかけた際に当該球状バンプが8μmの高さ方向の変化量を示すときの荷重が100g以下であるはんだバンプを使用する、請求項1記載の電子部品実装方法。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003120408A JP4036786B2 (ja) | 2003-04-24 | 2003-04-24 | 電子部品実装方法 |
US10/828,210 US7100279B2 (en) | 2003-04-24 | 2004-04-21 | Method of mounting an electronic part |
CNB2004100341290A CN100527919C (zh) | 2003-04-24 | 2004-04-22 | 安装电子部件的方法 |
KR1020040028193A KR100760965B1 (ko) | 2003-04-24 | 2004-04-23 | 전자 부품 실장 방법 |
EP04009746A EP1471570A1 (en) | 2003-04-24 | 2004-04-23 | Method of mounting an electronic part on a mounting board |
TW093111420A TWI301738B (en) | 2003-04-24 | 2004-04-23 | Method of mounting an electronic part |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003120408A JP4036786B2 (ja) | 2003-04-24 | 2003-04-24 | 電子部品実装方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004327718A JP2004327718A (ja) | 2004-11-18 |
JP4036786B2 true JP4036786B2 (ja) | 2008-01-23 |
Family
ID=32959673
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003120408A Expired - Lifetime JP4036786B2 (ja) | 2003-04-24 | 2003-04-24 | 電子部品実装方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7100279B2 (ja) |
EP (1) | EP1471570A1 (ja) |
JP (1) | JP4036786B2 (ja) |
KR (1) | KR100760965B1 (ja) |
CN (1) | CN100527919C (ja) |
TW (1) | TWI301738B (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7495179B2 (en) | 2003-10-06 | 2009-02-24 | Tessera, Inc. | Components with posts and pads |
JP4411123B2 (ja) | 2004-03-31 | 2010-02-10 | 新光電気工業株式会社 | 放熱板の製造方法 |
JP4050732B2 (ja) * | 2004-08-30 | 2008-02-20 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
JP4715503B2 (ja) * | 2005-12-22 | 2011-07-06 | パナソニック電工株式会社 | センサモジュールの製造方法 |
JP4988303B2 (ja) * | 2006-10-26 | 2012-08-01 | 日本アビオニクス株式会社 | 超音波接合強度の予測方法 |
EP2206145A4 (en) | 2007-09-28 | 2012-03-28 | Tessera Inc | FLIP-CHIP CONNECTION WITH DOUBLE POSTS |
KR101194092B1 (ko) * | 2008-02-14 | 2012-10-24 | 미츠비시 쥬고교 가부시키가이샤 | 반도체 소자 모듈 및 그 제조 방법 |
JP2011003780A (ja) * | 2009-06-19 | 2011-01-06 | Advanced Systems Japan Inc | 導電性接合構造およびその製造方法 |
JP2011109002A (ja) * | 2009-11-20 | 2011-06-02 | Citizen Holdings Co Ltd | 集積デバイスおよび集積デバイスの製造方法 |
TWI401825B (zh) * | 2009-11-27 | 2013-07-11 | Ind Tech Res Inst | 發光二極體晶片的固晶方法及固晶完成之發光二極體 |
US8330272B2 (en) * | 2010-07-08 | 2012-12-11 | Tessera, Inc. | Microelectronic packages with dual or multiple-etched flip-chip connectors |
US8580607B2 (en) | 2010-07-27 | 2013-11-12 | Tessera, Inc. | Microelectronic packages with nanoparticle joining |
US8853558B2 (en) | 2010-12-10 | 2014-10-07 | Tessera, Inc. | Interconnect structure |
CN102300419B (zh) * | 2011-06-20 | 2012-11-07 | 中国电子科技集团公司第十三研究所 | 一种同轴二极管与电路板的焊接方法 |
US10886250B2 (en) | 2015-07-10 | 2021-01-05 | Invensas Corporation | Structures and methods for low temperature bonding using nanoparticles |
US9633971B2 (en) | 2015-07-10 | 2017-04-25 | Invensas Corporation | Structures and methods for low temperature bonding using nanoparticles |
US20170179069A1 (en) * | 2015-12-18 | 2017-06-22 | Jonathon R. Carstens | Ball grid array solder attachment |
JP6587107B2 (ja) | 2016-05-12 | 2019-10-09 | パナソニックIpマネジメント株式会社 | 回路部材の接続方法 |
TW202414634A (zh) | 2016-10-27 | 2024-04-01 | 美商艾德亞半導體科技有限責任公司 | 用於低溫接合的結構和方法 |
CN110557903A (zh) * | 2019-09-05 | 2019-12-10 | 深圳市星河电路股份有限公司 | 一种pcb超高金线邦定值加工方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3500532A (en) * | 1966-12-15 | 1970-03-17 | Anaconda American Brass Co | Method of cold pressure welding |
US4245768A (en) * | 1978-07-28 | 1981-01-20 | The Unites States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Method of cold welding using ion beam technology |
US4865245A (en) * | 1987-09-24 | 1989-09-12 | Santa Barbara Research Center | Oxide removal from metallic contact bumps formed on semiconductor devices to improve hybridization cold-welds |
US4937653A (en) | 1988-07-21 | 1990-06-26 | American Telephone And Telegraph Company | Semiconductor integrated circuit chip-to-chip interconnection scheme |
JP2626001B2 (ja) | 1988-12-13 | 1997-07-02 | 富士通株式会社 | フラックスレス接合方法 |
US5090609A (en) * | 1989-04-28 | 1992-02-25 | Hitachi, Ltd. | Method of bonding metals, and method and apparatus for producing semiconductor integrated circuit device using said method of bonding metals |
US5549237A (en) * | 1995-02-16 | 1996-08-27 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Apparatus and method for cold welding thin wafers to hard substrates |
NL1006366C2 (nl) * | 1997-06-20 | 1998-12-22 | Meco Equip Eng | Werkwijze en inrichting voor het hechten van soldeerballen aan een substraat. |
US6210546B1 (en) * | 1998-10-29 | 2001-04-03 | Lucent Technologies Inc. | Fixture with at least one trough and method of using the fixture in a plasma or ion beam |
JP2002050861A (ja) | 2000-08-01 | 2002-02-15 | Matsushita Electric Ind Co Ltd | 常温接合装置及び方法 |
JP4669600B2 (ja) * | 2000-08-18 | 2011-04-13 | 東レエンジニアリング株式会社 | 実装装置 |
JP4240848B2 (ja) | 2001-06-15 | 2009-03-18 | 新光電気工業株式会社 | 電子部品の接合方法 |
-
2003
- 2003-04-24 JP JP2003120408A patent/JP4036786B2/ja not_active Expired - Lifetime
-
2004
- 2004-04-21 US US10/828,210 patent/US7100279B2/en active Active
- 2004-04-22 CN CNB2004100341290A patent/CN100527919C/zh not_active Expired - Lifetime
- 2004-04-23 EP EP04009746A patent/EP1471570A1/en not_active Ceased
- 2004-04-23 KR KR1020040028193A patent/KR100760965B1/ko active IP Right Grant
- 2004-04-23 TW TW093111420A patent/TWI301738B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP1471570A1 (en) | 2004-10-27 |
US7100279B2 (en) | 2006-09-05 |
TW200501856A (en) | 2005-01-01 |
US20040211060A1 (en) | 2004-10-28 |
CN100527919C (zh) | 2009-08-12 |
KR20040095645A (ko) | 2004-11-15 |
KR100760965B1 (ko) | 2007-09-21 |
CN1541052A (zh) | 2004-10-27 |
JP2004327718A (ja) | 2004-11-18 |
TWI301738B (en) | 2008-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4036786B2 (ja) | 電子部品実装方法 | |
KR100531393B1 (ko) | 반도체 장치 및 그 제조 방법 | |
JP4609296B2 (ja) | 高温半田及び高温半田ペースト材、及びそれを用いたパワー半導体装置 | |
US7847399B2 (en) | Semiconductor device having solder-free gold bump contacts for stability in repeated temperature cycles | |
KR101655926B1 (ko) | 반도체장치 및 반도체장치의 제조방법 | |
US7095121B2 (en) | Metallic strain-absorbing layer for improved fatigue resistance of solder-attached devices | |
JP5656144B2 (ja) | 金属部材の接合方法 | |
TWI237310B (en) | Semiconductor device and manufacturing method of the same | |
US20120292375A1 (en) | Method of joining a chip on a substrate | |
JP4731495B2 (ja) | 半導体装置 | |
US20060043603A1 (en) | Low temperature PB-free processing for semiconductor devices | |
KR20150081223A (ko) | 스터드 범프 및 그의 패키지 구조체 및 그의 제조 방법 | |
JP7176048B2 (ja) | 半導体ダイと受動熱交換器との間に熱界面接合を形成するための装置及び方法 | |
JP2007128982A (ja) | 半導体バンプ接続構造体及びその製造方法 | |
US7325716B2 (en) | Dense intermetallic compound layer | |
Zama et al. | Flip chip interconnect systems using wire stud bumps and lead free solder | |
JP2011187635A (ja) | 半導体装置およびその製造方法 | |
US9601374B2 (en) | Semiconductor die assembly | |
JP4318886B2 (ja) | 突起電極接合型半導体装置およびその製造方法 | |
JP2000101014A (ja) | 半導体装置 | |
JP3050172B2 (ja) | フリップチップicの検査方法及び検査用基板 | |
JP3520410B2 (ja) | 電子部品の実装方法 | |
JP2000223534A (ja) | 半導体実装装置及び半導体チップの実装方法 | |
WO2009145196A1 (ja) | 半導体チップ、中間基板および半導体装置 | |
Xiong et al. | Eutectic Sn/Pb solder bump cracking issue of large-die flip chip ball grid array (FCBGA) package with electroless Ni/immersion au (ENIG) build-up substrate |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20040824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20041026 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20041221 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050201 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20051130 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070705 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070710 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070910 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20071002 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20071030 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4036786 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101109 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101109 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101109 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101109 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101109 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101109 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111109 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111109 Year of fee payment: 4 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111109 Year of fee payment: 4 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121109 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131109 Year of fee payment: 6 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
EXPY | Cancellation because of completion of term |