JP3838559B2 - 低い抵抗値を有するチップ抵抗器とその製造方法 - Google Patents

低い抵抗値を有するチップ抵抗器とその製造方法 Download PDF

Info

Publication number
JP3838559B2
JP3838559B2 JP2002172892A JP2002172892A JP3838559B2 JP 3838559 B2 JP3838559 B2 JP 3838559B2 JP 2002172892 A JP2002172892 A JP 2002172892A JP 2002172892 A JP2002172892 A JP 2002172892A JP 3838559 B2 JP3838559 B2 JP 3838559B2
Authority
JP
Japan
Prior art keywords
resistor
resistance
metal
resistance value
chip resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002172892A
Other languages
English (en)
Other versions
JP2004022658A (ja
Inventor
虎之 塚田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2002172892A priority Critical patent/JP3838559B2/ja
Priority to US10/517,943 priority patent/US7342480B2/en
Priority to AU2003242299A priority patent/AU2003242299A1/en
Priority to CNB038036045A priority patent/CN100498986C/zh
Priority to PCT/JP2003/007456 priority patent/WO2003107361A1/ja
Publication of JP2004022658A publication Critical patent/JP2004022658A/ja
Application granted granted Critical
Publication of JP3838559B2 publication Critical patent/JP3838559B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は,例えば,1Ω以下というように低い抵抗値を有するチップ抵抗器と,これを製造する方法とに関するものである。
【0002】
【従来の技術】
従来,この種のチップ抵抗器は,例えば,特開2001−118701号公報等に記載されているように,抵抗体を,例えば,銅等のように低い抵抗を有する基材の金属(以下,低抵抗の金属と称する)に対してニッケル等のように前記基材の金属よりも高い抵抗を有する金属(以下,高抵抗の金属と称する)を添加して成る合金にて直方体に形成し,この抵抗体のうち直方体における長手方向に沿った左右両端に,プリント基板等に対して半田付け等にて接続するために接続端子電極を設ける一方,前記抵抗体のうち少なくとも両接続端子電極間の部分を絶縁体にて被覆するという構成にしている。
【0003】
そして,この種のチップ抵抗器において,その両接続端子電極間における抵抗値は,その抵抗体を構成する合金における固有抵抗に依存するところが大きく,前記合金における固有の抵抗は,高抵抗の金属に対する低抵抗の金属の割合が大きいときには低く,低抵抗の金属に対する高抵抗の金属の割合が多くなると高くなるように,高抵抗の金属に対する低抵抗の金属の割合に比例して低くなり,低抵抗の金属に対する高抵抗の金属の割合に比例して高くなる。
【0004】
このために,従来のチップ抵抗器においては,その抵抗体の直方体における長手方向に沿った長さ寸法と,その長手方向と直角方向の幅寸法とが予め決められている場合において,その両接続端子電極間における抵抗値,つまり,チップ抵抗器における抵抗値をより低くするには,
(1).前記合金を,高抵抗の金属に対する低抵抗の金属の割合を少なくした合金にする。
(2).前記抵抗体における板厚さ寸法を厚くする。
のいずれか一方又は両方を採用するという構成にしている。
【0005】
【発明が解決しようとする課題】
しかし,一般に,金属材料には,抵抗が温度によって変化するという抵抗温度係数が存在し,この抵抗温度係数は,合金によりも純粋の金属のほうが高いという性質を有していることが知られている。
【0006】
従って,前記チップ抵抗器における抵抗値を低くすることのために,前記(1)のように,その抵抗体を構成する合金において低抵抗の金属(基材の金属)の割合を多くすることは,この合金は,前記低抵抗の金属(基材の金属)の純度に近づくことになるから,前記チップ抵抗器における抵抗温度係数が高くなるという問題がある。
【0007】
また,前記チップ抵抗器における抵抗値を低くすることのために,前記(2)のように,前記抵抗体における板厚さ寸法を厚くすることは,チップ抵抗器における重量のアップを招来するばかりか,抵抗体における長手方向の両端を接続端子電極に曲げ加工することが困難になり,且つ,抵抗値を,抵抗体に対するトリミング溝の刻設にて所定値に調節するためのトリミング調整が,著しく困難になるという問題がある。
【0008】
一方,金属材料における抵抗温度係数は,殆どの純金属の場合において正であるが,この純金属の複数を合金化した合金の場合には,その一部の合金に,負の抵抗温度係数を呈するものが存在し,この負の抵抗温度係数を有する合金を抵抗体に使用した場合には,この負の抵抗温度係数が,前記チップ抵抗器に,そのまま,マイナスの抵抗温度係数となって現れるという点も問題であった。
【0009】
本発明は,これら問題を解消したチップ抵抗器と,これを製造する方法とを提供することを技術的課題とするものである。
【0010】
【課題を解決するための手段】
この技術的課題を達成するため本発明における請求項1は,
「高抵抗の金属と低抵抗の金属との合金にて直方体に形成した抵抗体と,この抵抗体の両端に設けた接続端子電極とから成るチップ抵抗器において,
前記抵抗体における表面には,当該抵抗体を構成する合金よりも低い抵抗の純金属によるメッキ層が形成され,更に,前記両接続端子電極は,前記抵抗体の両端から当該抵抗体の下面側に一体的に延びる形態にされていて,その表面にまで前記メッキ層が延長して形成されている。
ことを特徴としている。
【0011】
本発明における請求項2は,
「前記請求項1の記載において,前記抵抗体を構成する合金が,負の抵抗温度係数を有するものである。」
ことを特徴としている。
【0012】
また,本発明における請求項3は,
「前記請求項1又は2の記載において,前記抵抗体における途中部分には,断面積の部分的縮小部が設けられていて,この断面積の部分的縮小部は,前記メッキ層にて埋められている。」
ことを特徴としている。
【0013】
更にまた,本発明における請求項3は,
「前記請求項1〜3のいずれかの記載において,前記メッキ層のうち前記抵抗体における表面の部分には,左右に分断する部分か,或いは,幅狭にする部分が設けられている。」
を特徴としている。
【0014】
次に,本発明における製造方法は,
「高抵抗の金属と低抵抗の金属との合金板にて抵抗体を構成するリードの多数本を一体的に設けて成るリードフレームを製作する工程と,
前記リードフレームの各リードにおける抵抗体の表面に対して純金属によるメッキ層を形成する工程と,
前記リードフレームの各リードにおける抵抗体の抵抗値を調整する工程と,
前記リードフレームの各リードにおける抵抗体を絶縁体にて被覆したのちリードフレームから切り離す工程と,
前記抵抗体のうち前記絶縁体から突出する部分を折り曲げる工程と,
を備えている。」
ことを特徴としている。
【0015】
【発明の作用・効果】
前記したように,高抵抗の金属と低抵抗の金属との合金製の抵抗体における表面に,前記合金よりも低い抵抗の純金属によるメッキ層を形成することにより,両接続端子電極間における抵抗値は,抵抗体を合金のみで構成する場合よりも,前記純金属のメッキ層の分だけ低くなる。
【0016】
これにより,両接続端子電極間における抵抗値,つまり,チップ抵抗器における抵抗値を,前記抵抗体を構成する合金において高抵抗の金属に対する低抵抗の金属の割合を多くすることなく,且つ,前記抵抗体における板厚さ寸法を厚くすることなく,低くすることができるから,チップ抵抗器における抵抗値を,その長さ寸法及び幅寸法を同じにした状態で低くする場合に,抵抗温度係数が増大すること,及び,前記抵抗値のトリミング調整及び前記接続端子電極の曲げ加工が困難になること,並びに,重量が増大することを確実に回避できるのである。
【0017】
しかも,前記両接続端子電極を,前記抵抗体の両端から当該抵抗体の下面側に一体的に延びる形態にして,その表面にまで前記メッキ層を延長して形成したことにより,前記抵抗体の両端に接続端子電極を設けることが容易にできるとともに,この両接続端子電極のプリント基板等に対する半田付け性を,その表面にまで延長したメッキ層にて向上でき,しかも,チップ抵抗器における抵抗値を,両接続端子電極の表面にまで延長したメッキ層にて低くすることができる。
【0018】
この場合,前記純金属のメッキ層における抵抗温度係数は,一般的にいって正であるから,請求項2に記載したように,抵抗体を,負の抵抗温度係数を有する金属合金製にすることにより,この抵抗体における負の抵抗温度係数を,この抵抗体の表面に形成したメッキ層における正の抵抗温度係数にて相殺できるから,チップ抵抗器に負の抵抗温度係数が現れることを回避できるか,或いは,チップ抵抗器に現れる負の抵抗温度係数を小さくできるのである。
【0019】
また,請求項3に記載した構成することにより,チップ抵抗器における抵抗値を,更に低くすることができる。
【0020】
更にまた,請求項4に記載した構成することにより,メッキ層の形状によって,抵抗値を高くたり,低くしたりすることができる。
【0021】
加えて,請求項4に記載した製造方法によると,前記した構成のチップ抵抗器の多数個を,同時に低コストで製造できる。
【0022】
【発明の実施の形態】
以下,本発明の実施の形態を,図1〜図11の図面について説明する。
【0023】
図1及び図2は,本発明の実施の形態によるチップ抵抗器1を示す。
【0024】
このチップ抵抗器1は,長さ寸法がLで,幅寸法がWで,厚さ寸法がTの直方体に形成された抵抗体2と,この抵抗体2の両端に当該抵抗体2の下面側に折り曲げるようにして一体的に設けた一対の接続端子電極3と,前記抵抗体2を被覆する耐熱合成樹脂又はガラス等の絶縁体4とで構成されている。
【0025】
前記抵抗体2及び両接続端子電極3は,例えば,銅・ニッケル合金,ニッケル・クロム合金又は鉄・クロム合金等のように,低い抵抗を有する基材の金属(以下,低抵抗の金属と称する)に対してこの基材の金属よりも高い抵抗を有する金属(以下,高抵抗の金属と称する)を添加して成る合金製である。
【0026】
なお,前記低抵抗の金属及び高抵抗の金属のいずれか一方又は両方を,低抵抗の金属と高抵抗の金属との合金にしても良いことはいうまでもない。
【0027】
そして,前記抵抗体2の表面に,当該抵抗体2を構成する合金よりも低い抵抗を有する銅又は銀等の純金属によるメッキ層5を,当該メッキ層5が前記両接続端子電極3の表面にまで延びるように形成する。
【0028】
なお,前記メッキ層5は,前記抵抗体2を絶縁体4にて被覆する前において形成することはいうまでもなく,また,図1において,符号6は,前記抵抗体2に対して,その抵抗値を調節するためにレーザ光線の照射等にて刻設したトリミング溝であり,このトリミング溝6の刻設による抵抗値の調整は,前記メッキ層5の形成したあとで,且つ,前記抵抗体2を絶縁体4にて被覆する前において行われる。
【0029】
このように,高抵抗の金属と低抵抗の金属との合金製の抵抗体2における表面に,前記合金よりも低い抵抗の純金属によるメッキ層5を形成することにより,両接続端子電極3間における抵抗値は,抵抗体2を合金のみで構成する場合よりも,前記純金属のメッキ層5の分だけ低くなるから,両接続端子電極3間における抵抗値,つまり,チップ抵抗器1における抵抗値を,前記抵抗体2を構成する金属合金において高抵抗の金属に対する低抵抗の金属の割合を多くすることなく,且つ,前記抵抗体2における板厚さ寸法Tを厚くすることなく,低くすることができる。
【0030】
一方,チップ抵抗器1は,その両接続端子電極3においてプリント基板等に対して半田付けされるものであり,この場合において,前記抵抗体2の表面に形成するメッキ層5を,前記両接続端子電極3の表面にまで延長することにより,この両接続端子電極3のプリント基板等に対する半田付け性を,その表面にまで延長したメッキ層5にて向上できるとともに,チップ抵抗器1における抵抗値を,両接続端子電極3の表面にまで延長したメッキ層5にて更に低くすることができる。
【0031】
前記チップ抵抗器1における抵抗値は,抵抗体2の表面に形成するメッキ層5を,図3に示すように,適宜長さSだけ分断するか,図4に示すように,幅狭に形成することによって,高くすることができ,また,図5に示すように,抵抗体2の下面にも,メッキ層5′を形成するか,或いは,前記メッキ層5を厚くすることによって,低くすることができるというように,前記メッキ層5によって抵抗値を任意に設定することができる。
【0032】
更にまた,図6及び図7に示すように,抵抗体2に対してその長手側面から横方向に延びるスリット溝7を少なくとも一つ以上穿設するか,貫通孔を穿設する等して,当該抵抗体2における断面積を部分的に縮小し,このスリット溝7又は貫通孔等のような断面積の部分的縮小部を,抵抗体2の表面に形成したメッキ層5,又は抵抗体2の両面に形成したメッキ層5,5′にて埋めるように構成することにより,チップ抵抗器1における抵抗値を,更に低い,微小な抵抗値にすることができる。
【0033】
ところで,前記メッキ層5,5′の純金属における抵抗温度係数は,一般的に正であるから,この正の抵抗温度係数を有する純金属のメッキ層5,5′を,例えば,43〜45wt%がニッケルで残りが銅の銅ニッケル合金等のように負の抵抗温度係数を有する合金金属製の抵抗体2に対して形成することにより,前記抵抗体2における負の抵抗温度係数を,この抵抗体2の表面に形成したメッキ層5における正の抵抗温度係数にて相殺できるから,チップ抵抗器1に負の抵抗温度係数が現れることを回避できるか,或いは,チップ抵抗器1に現れる負の抵抗温度係数を小さくできる。
【0034】
次に,前記実施の形態によるチップ抵抗器1の製造に際しては,以下に述べる方法を採用できる。
【0035】
すなわち,図8に示すように,板厚さTの合金板より打ち抜いたリードフレームAにおいて,所定長さ寸法Lの抵抗体2と,その両端における接続端子電極3とを形成するリードA1を,長手方向に適宜ピッチの間隔で多数本一体的に設けて,この各リードA1における上面のうち,前記抵抗体2及び両接続端子電極3の長さに相当する幅寸法Kの部分に,純金属によるメッキ層5を形成する。
【0036】
次いで,図9に示すように,前記各リードA1の一端をリードフレームAから切り離したのち,この各リードA1の両端に通電用のプローブを接触して,抵抗体2における抵抗値を測定しながら,抵抗体2にレーザ光線の照射等にてトリミング溝6を穿設することにより,抵抗体2における抵抗値が所定の定格値になるように調整する。
【0037】
次いで,図10に示すように,前記各リードA1のうち抵抗体2の部分を,絶縁体4にて被覆する。
【0038】
次いで,図11に示すように,前記各リードA1の他端をリードフレームAから切り離したのち,両接続端子電極3に対する曲げ加工を行うことにより,図1及び図2に示す構造のチップ抵抗器1を得ることができる。
【図面の簡単な説明】
【図1】 本発明の実施の形態によるチップ抵抗器を示す斜視図である。
【図2】 図1のII−II視断面図である。
【図3】 前記チップ抵抗器における第1の変形例を示す斜視図である。
【図4】 前記チップ抵抗器における第2の変形例を示す斜視図である。
【図5】 前記チップ抵抗器における第3の変形例を示す斜視図である。
【図6】 前記チップ抵抗器における第3の変形例を示す部分平面図である。
【図7】 図6のVII −VII 視断面図である。
【図8】 前記チップ抵抗器の製造に際しての第1の工程を示す斜視図である。
【図9】 前記チップ抵抗器の製造に際しての第2の工程を示す斜視図である。
【図10】前記チップ抵抗器の製造に際しての第3の工程を示す斜視図である。
【図11】前記チップ抵抗器の製造に際しての第4の工程を示す斜視図である。
【符号の説明】
1 チップ抵抗器
2 抵抗体
3 接続端子電極
4 絶縁体
5 メッキ層
6 トリミング溝

Claims (5)

  1. 高抵抗の金属と低抵抗の金属との合金にて直方体に形成した抵抗体と,この抵抗体の両端に設けた接続端子電極とから成るチップ抵抗器において,
    前記抵抗体における表面には,当該抵抗体を構成する合金よりも低い抵抗の純金属によるメッキ層が形成され,更に,前記両接続端子電極は,前記抵抗体の両端から当該抵抗体の下面側に一体的に延びる形態にされていて,その表面にまで前記メッキ層が延長して形成されていることを特徴とする低い抵抗値を有するチップ抵抗器。
  2. 前記請求項1の記載において,前記抵抗体を構成する合金が,負の抵抗温度係数を有するものであることを特徴とする低い抵抗値を有するチップ抵抗器。
  3. 前記請求項1又は2の記載において,前記抵抗体における途中部分には,断面積の部分的縮小部が設けられていて,この断面積の部分的縮小部は,前記メッキ層にて埋められていることを特徴とする低い抵抗値を有するチップ抵抗器。
  4. 前記請求項1〜3のいずれかの記載において,前記メッキ層のうち前記抵抗体における表面の部分には,左右に分断する部分か,或いは,幅狭にする部分が設けられていることを特徴とする低い抵抗値を有するチップ抵抗器。
  5. 高抵抗の金属と低抵抗の金属との合金板にて抵抗体を構成するリードの多数本を一体的に設けて成るリードフレームを製作する工程と,
    前記リードフレームの各リードにおける抵抗体の表面に対して純金属によるメッキ層を形成する工程と,
    前記リードフレームの各リードにおける抵抗体の抵抗値を調整する工程と,
    前記リードフレームの各リードにおける抵抗体を絶縁体にて被覆したのちリードフレームから切り離す工程と,
    前記抵抗体のうち前記絶縁体から突出する部分を折り曲げる工程と,
    を備えていることを特徴とする低い抵抗値を有するチップ抵抗器の製造方法。
JP2002172892A 2002-06-13 2002-06-13 低い抵抗値を有するチップ抵抗器とその製造方法 Expired - Fee Related JP3838559B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2002172892A JP3838559B2 (ja) 2002-06-13 2002-06-13 低い抵抗値を有するチップ抵抗器とその製造方法
US10/517,943 US7342480B2 (en) 2002-06-13 2003-06-12 Chip resistor and method of making same
AU2003242299A AU2003242299A1 (en) 2002-06-13 2003-06-12 Chip resistor having low resistance and its producing method
CNB038036045A CN100498986C (zh) 2002-06-13 2003-06-12 具有低电阻值的芯片电阻器及其制造方法
PCT/JP2003/007456 WO2003107361A1 (ja) 2002-06-13 2003-06-12 低い抵抗値を有するチップ抵抗器とその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002172892A JP3838559B2 (ja) 2002-06-13 2002-06-13 低い抵抗値を有するチップ抵抗器とその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2006175079A Division JP4036464B2 (ja) 2006-06-26 2006-06-26 低い抵抗値を有するチップ抵抗器

Publications (2)

Publication Number Publication Date
JP2004022658A JP2004022658A (ja) 2004-01-22
JP3838559B2 true JP3838559B2 (ja) 2006-10-25

Family

ID=31172331

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002172892A Expired - Fee Related JP3838559B2 (ja) 2002-06-13 2002-06-13 低い抵抗値を有するチップ抵抗器とその製造方法

Country Status (1)

Country Link
JP (1) JP3838559B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100498986C (zh) * 2002-06-13 2009-06-10 罗姆股份有限公司 具有低电阻值的芯片电阻器及其制造方法
JP4681964B2 (ja) * 2005-07-15 2011-05-11 北陸電気工業株式会社 電流検出用金属板抵抗器のトリミング方法及びこの方法により製造された電流検出用金属板抵抗器
JP4812375B2 (ja) * 2005-09-07 2011-11-09 ローム株式会社 可変式チップ抵抗器
JP2013055130A (ja) * 2011-09-01 2013-03-21 Rohm Co Ltd ジャンパー抵抗器
JP6486705B2 (ja) * 2015-02-10 2019-03-20 Koa株式会社 抵抗器及びその製造方法
WO2018216455A1 (ja) * 2017-05-23 2018-11-29 パナソニックIpマネジメント株式会社 金属板抵抗器およびその製造方法

Also Published As

Publication number Publication date
JP2004022658A (ja) 2004-01-22

Similar Documents

Publication Publication Date Title
JP4138215B2 (ja) チップ抵抗器の製造方法
US20090108986A1 (en) Chip Resistor
JP5237299B2 (ja) 抵抗器(特にsmd抵抗器)及びその製造方法
US7342480B2 (en) Chip resistor and method of making same
US20200011899A1 (en) Current measuring device and current sensing resistor
KR20060002939A (ko) 칩 저항기 및 그 제조 방법
JP3838559B2 (ja) 低い抵抗値を有するチップ抵抗器とその製造方法
US7221254B2 (en) Chip resistor having low resistance and method of making the same
JP4565556B2 (ja) 低抵抗のチップ抵抗器とその製造方法
JP4727638B2 (ja) 低い抵抗値を有するチップ抵抗器の製造方法
JP4780689B2 (ja) チップ抵抗器
JP3838560B2 (ja) 低い抵抗値を有するチップ抵抗器とその製造方法
JP2007103976A (ja) チップ抵抗器
JP2006228980A (ja) 金属板製のチップ抵抗器とその製造方法
JP4712943B2 (ja) 抵抗器の製造方法および抵抗器
JP3969991B2 (ja) 面実装電子部品
JP3837091B2 (ja) 低い抵抗値を有するチップ抵抗器とその製造方法
JP3913121B2 (ja) 低い抵抗値を有するチップ抵抗器の製造方法
JP4036464B2 (ja) 低い抵抗値を有するチップ抵抗器
JPH10116710A (ja) 電流検出用抵抗器
JP2009088368A (ja) 低抵抗チップ抵抗器の製造方法
JPH0636675A (ja) ヒユーズ抵抗器およびその製造方法
JPH11162721A (ja) チップ抵抗器の製造方法
JP4457420B2 (ja) チップ抵抗器の製造方法
JPH11204303A (ja) 抵抗器およびその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040924

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060516

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060626

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060726

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060728

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees