JP3733008B2 - Iii−n系化合物半導体装置 - Google Patents

Iii−n系化合物半導体装置 Download PDF

Info

Publication number
JP3733008B2
JP3733008B2 JP2000266479A JP2000266479A JP3733008B2 JP 3733008 B2 JP3733008 B2 JP 3733008B2 JP 2000266479 A JP2000266479 A JP 2000266479A JP 2000266479 A JP2000266479 A JP 2000266479A JP 3733008 B2 JP3733008 B2 JP 3733008B2
Authority
JP
Japan
Prior art keywords
gan
type
substrate
layer
impurity concentration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000266479A
Other languages
English (en)
Other versions
JP2001148357A (ja
Inventor
淳 小河
貴之 湯浅
吉裕 上田
有三 津田
正浩 荒木
元隆 種谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2000266479A priority Critical patent/JP3733008B2/ja
Priority to US09/657,875 priority patent/US6455877B1/en
Publication of JP2001148357A publication Critical patent/JP2001148357A/ja
Application granted granted Critical
Publication of JP3733008B2 publication Critical patent/JP3733008B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Semiconductor Lasers (AREA)
  • Led Devices (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、III−N系化合物半導体基板、特にGaN系化合物半導体基板上に作製する半導体装置、特に、発光素子に関する。
【0002】
【従来の技術】
従来より、GaN系化合物半導体はその特性を利用して、発光素子やハイパワーデバイスとして利用または研究されている。例えば、発光素子を作製する場合、その構成する組成を調整することにより、技術的には紫色から橙色までの幅の広い発光素子として利用することができる。
【0003】
近年、その特性を利用して、青色発光ダイオードや、緑色発光ダイオードの実用化がなされ、また、半導体レーザー素子として青紫色半導体レーザーが開発されてきている。
【0004】
GaN系化合物半導体膜を製造する際には、基板として、サファイア、SiC、スピネル、Si、GaAs等からなる基板が使用される。例えば、基板としてサファイアを使用する場合、GaN膜をエピタキシャル成長させる前に、あらかじめ、約550℃の低温で、GaNまたはALNのバッファー層を形成し、その後、基板を約1050℃の高温に昇温してGaN系化合物半導体膜のエピタキシャル成長を行うと表面状態の良い、構造的および電気的に良好な結晶を得ることができることが知られている。
【0005】
また、SiCを基板として使用する場合、エピタキシャル成長を行う成長温度で薄いAlN膜をバッファー層として使用すると良いことが知られている。しかし、GaN系化合物半導体以外の基板を使用すると、成長させるGaN系化合物半導体膜と基板との熱膨張係数の違いや、格子定数の違いにより、製造されるGaN系化合物半導体中には多数の欠陥が発生する。その欠陥は刃状転位と螺旋転位に分類され、その密度は合計で約1×109cm-2〜1×1010cm-2程度にもなる。これらの欠陥は、キャリアをトラップして、調製した膜の電気的特性を損ねることが知られている他、大電流を流すようなレーザーに対しては、寿命の低下を招くことが知られている。
【0006】
そのため、これらの欠陥を低減し、かつ、調製する半導体の電気的特性を良好な状態にするための検討がなされている。たとえば、有機金属気相成長(MOCVD)法等により成長させたGaN膜上に、転位等の欠陥の上昇を抑えるため、SiO2、タングステン等のマスクを用いて、ハイドライド気相成長(H−VPE)法等によりGaNの厚膜を成長させ、得られた厚膜を基板として、その上に発光素子を作製する技術が開発されている。
【0007】
【発明が解決しようとする課題】
しかし、そのようなGaN基板上でのn型電極の特性については明らかでなかった。本発明者らは、Ti/Al等のn型電極をGaN基板のGa終端面に形成した場合、該電極はショットキー特性を示す傾向が強いことを明らかにした。本発明者らは、Ga終端面において、炭素(C)等が、Gaのダングリングボンドと結合し易いと考えた。Cが存在する状態で、Ga終端面上にTi/Al等のn型電極を形成した場合、障壁層が形成され、電極はショットキー特性を示し得る。一方、p型電極であるNi、Pd等の膜は、炭素(C)等を、自らに取り込み、障壁層を減らすことができる。これは、p型電極について、比較的オーミック特性の得られやすい原因の一つと考えられた。
【0008】
GaN基板のGa終端面上にオーミック特性のTi/Al等のn型電極を得るためには、基板表面を塩酸等で洗浄処理を行ったり、電極形成後にアロイ形成のための熱処理を行い、GaNとそれに接するTiとの中間生成物を形成し、障壁層を軽減させる等の工程を入れる必要があった。しかし、このような工程を導入してもn型電極との接触比抵抗は高かった。
【0009】
本発明の一つの目的は、前述の表面処理や熱処理工程を行わずに、窒化物半導体基板、たとえばGaN基板を用いた半導体装置構造にn型電極を形成してオーミック特性を得る技術を提供することにある。
【0010】
本発明のもう一つの目的は、n型電極の接触比抵抗が低い窒化物半導体装置、特に発光素子を提供することにある。
【0011】
本発明のさらなる目的は、低閾値電圧または低閾値電流密度の窒化物半導体装置、特に発光素子を提供することにある。
【0012】
本発明者らは、窒化物半導体のN終端面上にn型電極を形成すれば、オーミック特性が容易に得られることを見出した。さらに、本発明者は、窒化物半導体基板に添加する不純物濃度とn電極の接触比抵抗との関係を明らかにした。さらに、本発明者らは、発光素子、特にレーザーダイオード素子に関して、窒化物半導体基板に添加する不純物濃度と閾値電圧との関係、および窒化物半導体基板に添加する不純物濃度と閾値電流密度との関係について明らかにするとともに、低接触比抵抗、低閾値電圧、または低閾値電流密度が得られる適当な不純物濃度を見出した。本発明は以上の知見に基づく。
【0013】
【課題を解決するための手段】
本発明によりIII−N系化合物半導体装置が提供され、該装置は、III−N系化合物半導体基板の窒素終端面上に電極を有する。具体的に、本発明による半導体装置は、III−N系化合物半導体基板、該半導体基板上に形成された複数のIII−N系化合物半導体層、並びに、該半導体基板及び該半導体基板上に形成された複数の半導体層に電圧を印加するためのn型オーミック電極およびp型電極を備え、そこにおいて、該半導体基板はn型であり、該n型オーミック電極は、該半導体基板の窒素終端面上に形成されている。
【0014】
図23に、種基板の(0001)面上に成長したGaNのGa終端面とN終端面を示す。図中、2301は種基板、2302はバッファ層、2303aはGa終端面、2303bはN終端面、白丸2304はGa原子、黒丸2305はN原子を表す。図に示すように、N終端面2303bでは、N原子2305が優先的に突出し、一方、Ga終端面2303aでは、Ga原子2304が優先的に突出している。
【0015】
ここで、GaN結晶の(0001)面に関するN終端面とGa終端面を以下のように定義することができる。N終端面が露出している該結晶を、室温で1.8MのNaOH溶液中に3分間浸すと、容易に表面状態が変化し、サイズ50nm程度のヒルロックが消失する。また、原子間力顕微鏡(AFM)を用いれば、5μm領域の観察でエッチング後に表面が荒れていることがわかる。表面原子の60%以上がN原子で終端している面はこの性質があり、本明細書では、このような性質をもつ面をN終端面と呼ぶ。一方、Ga終端面は、同様の処理方法により、表面状態が変化しにくく、AFMを用いても、5μm領域の観察でエッチング後に表面変化が殆どみられない(例えば、Appl. Phys. Lett. 71, 2635 (1997))。表面原子の60%以上がGa原子で終端している面は、この性質があり、本明細書では、このような性質をもつ面をGa終端面と呼ぶ。したがって、III−N系化合物半導体に関し、表面に露出する終端原子の60%以上がN原子であり、かつ所定のエッチングにより荒れやすい性質を有する面をN終端面と呼ぶことができ、一方、表面に露出する終端原子の60%以上がIII族原子であり、かつ所定のエッチングにより変化しにくい性質を有する面をIII族原子終端面と呼ぶことができる。
【0016】
また、エッチング以外に、極性の違い(終端原子の違い)は、反射高速電子線回折(RHEED)法(例えば、Appl. Phys. Lett. 72, 2114 (1998))や、同軸型直衝突イオン散乱分光法(CAICISS)を用いることにより、非破壊で判別、評価できる。
【0017】
III−N系化合物半導体には、例えば、GaN、AlN、AlxGal-xN(0<x<1)、InN、InxGa1-xN(0<x<1)、InxGayAl1-x-yN(0<x<1、0<y<1)等がある。特に、本発明は、Gaを含むIII−N系化合物半導体、すなわちGaN系化合物半導体を使用することが好ましい。
【0018】
典型的に、本発明において、半導体基板中のn型不純物の濃度は、1×1017cm-3〜1×1021cm-3の範囲内である。好ましくは、半導体基板中のn型不純物の濃度は、1×1017cm-3〜1×1019cm-3の範囲内である。これらの範囲において、n型不純物の濃度は、基板の厚みの方向において一定であってもよいし、変化していてもよい。
【0019】
本発明において、半導体基板中のn型不純物の濃度は、該半導体基板の厚み方向において一定であってもよいし、あるいは変化していてもよい。該n型不純物の濃度が該厚みの方向において変化している場合、該半導体基板は、窒素終端面を形成しかつ第1のn型不純物濃度を有する第1の部分と、第1のn型不純物濃度より低い第2のn型不純物濃度を有する第2の部分とを少なくとも有することが好ましい。n型不純物の濃度が基板の厚みの方向において変化している場合、第1の部分の第1のn型不純物濃度は、3×1018cm-3以上であることが好ましい。第1の部分の厚みは、0.05μm〜50μmであることが好ましい。
【0020】
n型不純物の濃度が基板の厚みの方向において変化している場合、第1のn型不純物濃度より低いn型不純物濃度を有する第2の部分上に複数の半導体層が形成されていることが好ましい。この場合も、第1の部分の厚みは、0.05μm〜50μmであることが好ましい。さらに、第1の部分の第1のn型不純物濃度は、3×1018cm-3以上であることが好ましい。
【0021】
本発明による半導体装置は、典型的には、発光素子である。
本発明により、もう一つの半導体装置が提供され、該半導体装置は、III−N系化合物半導体基板、該半導体基板上に形成された複数のIII−N系化合物半導体層、並びに、該半導体基板及び該半導体基板上に形成された複数の半導体層に電圧を印加するためのn型オーミック電極およびp型電極を備え、そこにおいて、該半導体基板はp型であり、該複数の半導体層の最上層はn型でかつ窒素終端面を有しており、n型オーミック電極は該窒素終端面上に形成されている。III−N系化合物半導体は、典型的にGaN系化合物半導体である。この場合、p型電極は、半導体基板のGa終端面上に形成されていることが好ましい。本発明による半導体装置は、特に、発光素子に適用できる。さらに、本発明の半導体装置におけるn型オーミック電極は、AuまたはAlと、Sc、Y、La、Ti、Zr、Hf、V、Nb、Ta、W、Mo、Cr、Mn、Tc、ReまたはNとを組合わせてなることができる。
【0022】
【発明の実施の形態】
本発明における不純物濃度は、例えば、SIMS(2次イオン分析)装置を用いて測定することができる。本発明において、n型オーミック電極は、Ti/Al、Hf/Au、W/Al、V/Al等の、AuまたはAlと、Sc、Y、La、Ti、Zr、Hf、V、Nb、Ta、W、Mo、Cr、Mn、Tc、ReまたはNとを組合わせて、形成することができる。さらには、n型III−N系化合物半導体の表面と良好なオーミック特性を示す材料であれば、その他材料を使用してもよい。
【0023】
本発明において、III−N系化合物半導体基板中の不純物濃度は、1×1017cm-3以上1×1021cm-3以下が好ましく、さらには1×1017cm-3以上1×1019cm-3以下が好ましい。n型不純物としてSiが好ましいが、n型伝導性を付与できる他の不純物も、Siと同様の効果をもたらすことができる。
【0024】
III−N系化合物半導体基板において、高い不純物濃度を有する部分の厚さは、表面の凹凸に影響を及ぼさない程度の厚みとすることが好ましく、たとえば、0.05μm〜50μmが好ましく、0.05μm〜10μm程度がより好ましい。
【0025】
本発明において、III−N系化合物半導体基板は、種基板上に、III−N系化合物半導体の厚膜をエピタキシャル成長させ、得られた厚膜を種基板から分離することにより得ることができる。(0001)面を有するサファイア基板を、III−N系化合物半導体基板、特にGaN系化合物半導体基板を得るための、種基板として好ましく使用することができる。さらに、他の結晶面を有するサファイア基板、GaN、SiC、スピネル、マイカ等を種基板として適用してもよい。いずれの種基板を使用しても、本発明の目的を達成することができる。
【0026】
GaN系化合物半導体基板の調製にあたり、種基板上に形成する低温バッファー層としてGaN膜を好ましく使用することができる。該低温バッファー層上に、GaN系化合物半導体の厚膜を形成し、該厚膜を研磨によって取り出すことにより、基板を得ることができる。さらに、低温バッファー層としてAlxGa1-xN(0≦x≦1)、またはZnOを用いてもよく、いずれの場合でもGaN低温バッファー層を使用する場合と同様の効果を得ることができる。
【0027】
基板調製における厚膜は、H−VPE法より成長させることが好ましい。H−VPE法によって成長させたGaN基板を用いて作製したレーザは、昇華法、高圧合成法、およびその他の厚膜成長方法で作製したGaN基板を用いて作製したレーザと比べて、より低い閾値電圧、より低い閾値電流で発振し得る。H−VPE法では成長時にHClを用いるため、成長させたGaN厚膜には、塩素(Cl)が含有され、このClが電極部分で、中間生成物を形成し、電気的な障壁を緩和し、その結果、良好な特性をもたらすと考えられる。しかし、H−VPE法の代わりに他の厚膜成長方法を使用しても、従来より低い閾値電圧等の効果を得ることができる。
【0028】
本発明において、種基板から分離されたIII−N系化合物半導体基板、たとえば、GaN基板上に、レーザ等の素子の構造を形成することができる。素子構造は、たとえば、有機金属気相成長法(MOCVD法)により好ましく形成することができる。一方、種基板に付着した状態のGaN厚膜上に、MOCVD法で発光層を含む多層構造のGaN系化合物半導体層を成長させてもよい。その後、種基板、下地のアンドープGaN膜、マスクを研磨等で除去して得られるGaN系化合物半導体レーザも、最初に分離された基板を使用する場合と同様に、良好な特性を示し得る。
【0029】
本発明では、特にGaN基板を好ましく使用できるが、他のGaN系化合物半導体、および他のIII−N系化合物半導体からなる基板も、使用できる。さらに、GaN系化合物半導体を構成する元素のうち、窒素元素の一部(10%程度以下)を、P、AsおよびSbからなる群より選ばれる元素で置換してもよい。そのような材料も同様の効果をもたらし得る。
【0030】
本発明において、c軸の方向に成長した六方晶の基板を使用することが好ましい。この場合、基板のN終端面およびGa終端面には、六方晶のC面が露出している。そのような基板は、種基板の(0001)面上でのエピタキシャル成長により得ることができる。一方、他の結晶面から成長させた厚膜を基板として使用してもよい。そのような成長には、M面(01−10)上でのGaNの<01−13>方向への成長、A面(2−1−10)上でのGaNのc軸方向への成長、R面(011−2)上へのGaNの<2−1−10>方向への成長、および、立方晶の[(111)面+微傾斜面]上でのGaNのc軸方向への成長がある。それらの場合においても、n型オーミック電極のためのN終端面を得ることができる。
【0031】
本発明において、主面にC結晶面が露出する基板を用いる場合、基板主面に垂直な方向(結晶の積層方向)に対し、基板結晶のc軸が0.10°〜0.25°ずれていることが好ましく、0.15°〜0.20°ずれていることがより好ましい。この場合、基板上に成長させる結晶表面の平坦性が促進され、素子全体の結晶性を向上させ、活性層ひいては素子の特性をさらに向上させることができる。
【0032】
また、基板上にレーザ等の素子構造の作製するため、MOCVD法が好ましく使用される。そのほか、分子線エピタキシー(MBE)法等の他のエピタキシャル成長方法を用いてもよい。MOCVD法に使用される原料には、たとえば、トリメチルガリウム(TMG)、トリメチルアルミニウム(TMA)、トリメチルインジウム(TMI)、NH3、およびビスシクロペンタジエニルマグネシウム(Cp2Mg)がある。これら以外でも、必要な化合物を成長できる原料であれば任意のものを使用することができる。III−N系化合物半導体基板、特にGaN基板、およびレーザ等の素子構造へのドーパントとして、n型の場合は、Si、Ge、Sn、O、S、SeまたはTe、p型の場合は、Mg、Be、Ca、Sr、Ba、ZnまたはCdを使用することができる。
【0033】
また、本発明は、特に、発光素子に適用される。発光素子は、たとえば、レーザおよび発光ダイオード(LED)を含む。レーザの場合、本発明によれば、低い接触比抵抗、低い閾値電圧、または低い閾値電流密度を得ることができる。発光ダイオードの場合、本発明によれば、駆動時の電圧の低減、および表面の平坦性の向上を実現することができる。
【0034】
図1(a)は、半導体レーザとして適用される本発明による半導体装置の一具体例を示している。GaN基板102の一方の主面102A上にn型オーミック電極101が形成されている。n型オーミック電極101と接する主面102AはN終端面である。GaN基板102の他方の主面上には、n型GaN層103、n型Al0.1Ga0.9Nクラッド層104、n型GaN光ガイド層105、多重量子井戸の発光層106、p型Al0.2Ga0.8Nキャリアブロック層107、p型GaN光ガイド層108、p型Al0.1Ga0.9Nクラッド層109、p型GaNコンタクト層110、およびp型電極111が順に形成されている。以下、この半導体レーザの製造プロセスについて説明する。
【0035】
実施例1
以下に示すように、サファイア基板上にH−VPE法によりGaN厚膜を成長させ、得られた厚膜を基板として使用し、図1(a)に示す半導体レーザを調製した。
【0036】
まず、(0001)面を有するサファイア基板を洗浄し、MOCVD法を用いて、以下の手順で、約3μmの厚みのアンドープGaN膜を下地層として成長させる。洗浄したサファイア基板をMOCVD装置内に導入し、H2雰囲気の中で、1100℃の高温でクリーニングを行う。その後、降温して、キャリアガスとして水素(H2)を10L/min流しながら、600℃でNH3とトリメチルガリウム(TMG)をそれぞれ5L/min、20mol/min導入して、約20nmの厚みのGaN低温バッファー層を成長させる。
【0037】
その後、一旦TMGの供給を停止し、再び1050℃まで昇温して、TMGを約100mol/min導入し、1時間で3μmの厚さのアンドープGaN膜を成長させる。その後、TMGおよびNH3の供給を停止し、室温まで降温し、アンドープGaN下地層を成長させたサファイア基板を取り出す。低温バッファー層としては、GaN膜の代わりに、トリメチルアルミニウム(TMA)、TMG、NH3を使用して、AlN膜やGaAlN膜を形成してもよい。
【0038】
上記方法で作製したアンドープGaN下地層(その最表面はGa終端面)上にGaN厚膜を成長させる際、クラックが生じないよう、厚さ2000Åで、幅7μm、間隔10μmのストライプ状の成長抑制膜を形成し、その上にH−VPE法で選択成長を行い、平坦なGaN厚膜を成長させる。本実施例では、成長抑制膜として、電子ビーム蒸着法(EB法)により蒸着したSiO2膜をフォトリソグラフィを用いてエッチングしたものを使用する。ストライプ状の成長抑制膜で部分的に覆われたアンドープGaN下地膜を有するサファイア基板を、H−VPE装置内に導入する。N2キャリアガスとNH3を、それぞれ5L/min流しながら、基板の温度を約1050℃まで昇温させる。その後、基板上にGaClを100cc/min導入してGaN厚膜の成長を開始する。GaClは850℃に保持されたGa金属にHClガスを流すことにより生成される。また、基板近傍まで単独で配管してある不純物ドーピングラインを用いて不純物ガスを流すことにより、任意に成長中にドーピングを行うことができる。本実施例では、Siをドーピングする目的で、成長を開始すると同時に、モノシラン(SiH4)を200nmol/min供給して、SiドープGaN層(Si不純物濃度:3.8×1018cm-3)を成長させ、計3時間の成長で350μmのGaN厚膜を得る。このような成長条件でつくったGaNの最表面はGa終端面である。Siのドーピングに関しては、SiH4に限らず、モノクロロシラン(SiH3Cl)、ジクロロシラン(SiH2Cl2)、トリクロロシラン(SiHCl3)等、他の原料を使用してもよい。
【0039】
成長後、研磨によりサファイア基板、MOCVD法によるアンドープGaN膜、SiO2膜を除去し、N終端面が出るまで研磨して、図1(a)に示すGaN基板102を得る。GaN基板の研磨を行った面はN終端面であり、反対側の成長最表面はGa終端面である。
【0040】
得られたGaN厚膜を基板として使用し、以下のとおり、MOCVD法により発光素子構造を成長させる。まず、基板をMOCVD装置内に導入し、N2とNH3をそれぞれ5L/min流しながら1050℃まで昇温する。温度が上がればキャリアガスをN2からH2に代えて、TMGを100μmol/min、SiH4を10nmol/min導入して、図1に示すn型GaN層103を4μm成長させる。その後、TMGの流量を50μmol/minに調整し、TMAを40μmol/min導入して、n型Al0.1Ga0.9Nクラッド層104を0.5μmの厚さで成長させる。Al0.1Ga0.9Nの成長が終了すると、TMAの供給を停止し、TMGを100μmol/minに調整して、n型GaN光ガイド層105を0.1μmの厚さになるように成長させる。その後、TMG、SiH4の供給を停止して、キャリアガスをH2からN2に再び代えて、700℃まで降温し、インジウム原料であるトリメチルインジウム(TMI)を10μmol/min、TMGを15μmol/min導入し、In0.05Ga0.95Nよりなる4nm厚の障壁層を成長させる。その後、TMIの供給量を50μmol/minに増加し、In0.2Ga0.8Nよりなる2nm厚の井戸層を成長させる。井戸層は合計3層、同様の手法で成長させ、井戸層と井戸層との間および両側に合計4層の障壁層が存在するような多重量子井戸(MQW)の発光層106を成長させる。MQWの成長が終了すると、TMIおよびTMGの供給を停止して、再び1050℃まで昇温し、キャリアガスを再びN2からH2に代えて、TMGを50μmol/min、TMAを30μmol/min、P型ドーピング原料であるビスシクロペンタジエニルマグネシウム(Cp2Mg)を10nmol/min流し、20nm厚のp型Al0.2Ga0.8Nキャリアブロック層107を成長させる。キャリアブロック層の成長が終了すると、TMAの供給を停止し、TMGの供給量を100μmol/minに調整して、0.1μmの厚さのp型GaN光ガイド層108を成長させる。その後、TMGの供給を50μmol/minに調整し、TMAを40μmol/min導入し、0.4μm厚のp型Al0.1Ga0.9Nクラッド層109を成長させ、最後に、TMGの供給を100μmol/minに調整して、TMAの供給を停止し、0.1μm厚のp型GaNコンタクト層110の成長を行い、発光素子構造の成長を終了する。成長が終了すると、TMGおよびCp2Mgの供給を停止して降温し、室温で基板をMOCVD装置より取り出す。
【0041】
その後、ドライエッチング装置を用いて、p−GaNコンタクト層110を5μm幅のストライプ状に残し、p−Al0.1Ga0.9N光ガイド層109までエッチングを行い、光導波路を形成する。次いで、p−GaN部分にPdを150Å、Auを1000Å順次蒸着して、p型電極111を形成する。また、基板温度を200℃程度に保ち、GaN基板のN終端面102Aに、Tiを厚さ150Å、Alを1000Å順次蒸着し、n型オーミック電極101を形成する。最後に、素子長が約1mmとなるように、劈開あるいはドライエッチング法を行い、ミラーとなる端面を形成する。
【0042】
以上のプロセスにより得られた半導体レーザーにおいて、GaN基板の不純物濃度プロファイルは図1(b)に示すとおりである。n型であるGaN基板102の厚み方向において、n型不純物(Si)の濃度はほぼ一定であり、3.8×1018cm-3である。本実施例で作製したレーザは、発振の閾値電圧が約5V、閾値電流密度が1.2kA/cm2である。該レーザに対して、閾値近傍の条件で約1000時間の寿命試験を実施したが、特性の変化は見られなかった。
【0043】
比較例1
実施例1で得られたGaN基板のN終端面に各層をエピタキシャル成長させ、Ga終端面にn型電極を形成し、レーザを得た。図2(a)に作製されたGaN系化合物半導体のレーザの断面図、図2(b)にGaN基板の成長方向(厚み方向)の不純物濃度プロファイルを示す。レーザは以下のプロセスに従って調製された。
【0044】
MOCVD法によるアンドープGaN膜とSiO2膜の形成、およびH−VPE法による成長は、実施例1と同様にして行う。次いで、GaN基板のN終端面をエピタキシャル成長面にし、その後は、実施例1と同様の方法で、GaN基板202上に、n型GaN層203、n型Al0.1Ga0.9Nクラッド層204、n型GaN光ガイド層205、多重量子井戸の発光層206、p型Al0.2Ga0.8Nキャリアブロック層207、p型GaN光ガイド層208、p型Al0.1Ga0.9Nクラッド層209、p型GaNコンタクト層210、およびp型電極211を形成し、さらに、Ga終端面202Aにn型電極201を形成する。
【0045】
得られた素子は、室温でレーザ発振に至らなかった。
レーザ発振に到らなかった原因を探るために、実施例1と同様にしてGaN基板を作製し、N終端面とGa終端面に、径0.5mmのTi(150Å)/Al(1000Å)電極201を1.0mmの間隔でそれぞれ9個、計18個、順次蒸着し、それらの電圧−電流特性を調べた。図3は、GaN基板のN終端面またはGa終端面に蒸著されたn型電極のパターンを示し、301はn型電極、302はGaN基板を示す。図4は、GaN基板のN終端面に蒸著されたn型電極の電流−電圧特性を示し、図5は、GaN基板のGa終端面に蒸著されたn型電極の電流−電圧特性を示す。図4に示すようにN終端面上のn型電極は、良好なオーミック特性を示す。一方、図5に示すようにGa終端面上のn型電極は、ショットキー特性を示し、障壁層の存在を示唆する。
【0046】
Ga終端面に存在するGaのダングリングボンドには、C等が結合し易い。したがって、C等が存在する状態で、Ti/Al等の電極を形成した場合、障壁層が形成され、得られた電極はショットキー特性を示し得る。一方、N終端面では、このような障壁を形成する原子が表面に存在し得る確率は低い。したがって、N終端面上には、表面処理等を行わなくとも、良好なオーミック特性を示すn型オーミック電極を形成することができる。
【0047】
一方、Ga終端面上でのGaN系化合物半導体層のエピタキシャル成長は、1000℃以上の高温で行われる。この場合、表面の不純物は離脱し、清浄化され、その結果、良好なGaN系化合物半導体層を形成することができると考えられる。
【0048】
実施例2
ドーパント源SiH4の供給量を10nmol/min〜1000nmol/minの範囲で種々の値とし、H−VPE法により不純物濃度の異なるGaN厚膜をそれぞれ成長させた。各GaN厚膜の成長中、SiH4の流量は一定にした。その他の条件は、実施例1と同様であった。得られたGaN厚膜を基板として使用して実施例1と同様にレーザを作製し、それらの特性を測定した。レーザのための各層は、GaN基板のGa終端面上でエピタキシャル成長させた。n型オーミック電極は、GaN基板のN終端面上に形成した。
【0049】
図6は、GaN厚膜を成長させる際の、SiH4供給量と該膜中に含まれる不純物濃度との関係を表わす。囲7は、GaN基板中の不純物濃度と、該GaN基板を使用して作製したレーザの閾値電圧との関係を示す。図8は、GaN基板中の不純物濃度と、該GaN基板を使用して作製したレーザの閾値電流密度との関係を示す。図9は、GaN基板中の不純物濃度と、該GaN基板の表面粗さとの関係を示す。
【0050】
図6に示されるように、SiH4供給量とGaN基板中の不純物濃度は、比例関係にあり、SiH4供給量が1000nmol/minの時の不純物濃度は、1.6×1019cm-3である。図7に示されるように、GaN基板中の不純物濃度が増加するに従って、作製したレーザの発振閾値電圧が徐々に下がる傾向にある。これは、GaN基板の抵抗が、不純物の影響で低下してきている事にもよるが、それ以上にN終端面とn型オーミック電極コンタクト部分で生じるショットキー障壁が低減して接触比抵抗が低下し、その結果、閾値電圧が低くなっていると考えられる。発振閾値電圧は、GaN基板の不純物濃度が約1×1017cm-3以上でほぼ5V程度の値に収束している。
【0051】
反面、図8は、GaN基板の不純物濃度が、約1×1019cm-3以上になると、レーザの発振閾値電流密度が徐々に増加し始め、5×1021cm-3以上でほぼ2kA/cm2程度の値に収束している。このことは、図9に示されるように、GaN基板中の不純物濃度が約1×1019cm-3を超えるあたりから、膜表面の平均表面粗さが増加し始めてきている事に起因していると思われる。即ち、膜の表面粗さが増加すると、その上に成長したレーザ構造における各層の界面の凹凸が増加し、レーザ光を伝搬するガイド層内での光の分散が増加し、それが閾値電流密度の増加につながってきていると考えられる。
【0052】
また、レーザの作製に使用したGaN基板のN終端面側にn型オーミック電極を形成し、Trans Mission Line Model(TLM)法により、不純物濃度に対する接触比抵抗を調べた。これは、測定サンプルが面内で均一であると仮定して、電極間距離依存性から接触比抵抗を求める方法である。今回は、Ti(150Å)/Al(1000Å)、サイズ300μm、間隔10〜100μmの電極パッドパターンを使用した。
【0053】
図10は、GaN基板中の不純物濃度と接触比抵抗との関係を示す。不純物濃度が1×1017cm-3を超えると接触比抵抗が1×10-5Ω・cm2以下となり、その後は不純物濃度の増加とともに比抵抗は下がっていく。
【0054】
以上の結果から、GaN基板の不純物濃度は、1×1017cm-3以上1×1021cm-3以下が望ましく、1×1017cm-3以上1×1019cm-3以下がより望ましい。不純物濃度が低過ぎる場合は、基板自体の抵抗が上がり、さらに、電極とGaN基板との中間生成物が形成され、障壁を減らすことが困難になり得る。一方、不純物濃度が高過ぎる場合、成長表面が荒れて、再成長時の結晶性が低下し、素子の特性が劣化し得る。適当な不純物濃度を有する基板のN終端面にn型オーミック電極を形成することでより好ましい特性が得られる。
【0055】
実施例3
以下に示すように、GaN基板のキャリア濃度を厚さ方向に変化させ、レーザ素子を調製した。図11(a)に、作製されたGaN系化合物半導体のレーザの断面図、図11(b)に、GaN基板の厚み方向の不純物濃度プロファイルを示す。ここで使用されるGaN基板1002は、Si高ドープGaN層1002a(Si不純物濃度:8.0×1018cm-3)と、Si通常ドープGaN層1002b(Si不純物濃度:3.8×1018cm-3)とからなる。n型オーミック電極1001は、基板1002のN終端面1002Aに形成されている。n型オーミック電極1001に接触するN終端面を形成するGaN層1002aは、レーザ構造に接触するGaN層1002bよりも高い不純物濃度を有する。以下に製造プロセスを示す。
【0056】
MOCVD法によるアンドープGaN膜とSiO2膜の形成は、実施例1と同様に行う。その後、以下のように、H−VPE法による成長を行う。
【0057】
まず、ストライプ状の成長抑制膜を有するアンドープGaN下地層を成長したサファイア基板を、H−VPE装置内に導入する。N2キャリアガスとNH3を、それぞれ5L/min流しながら、基板の温度を1050℃まで昇温する。その後、基板上にGaClを100cc/min導入してGaN厚膜の成長を開始する。GaClは約850℃に保持されたGa金属にHClガスを流すことにより生成される。また、基板近傍まで単独で配管してある不純物ドーピングラインを用いて不純物ガスを流すことにより、任意に成長中にドーピングを行うことができる。Siをドーピングしながら成長を開始し、モノシラン(SiH4)を3分間、500nmol/min供給して、Si高ドープGaN層1002a(Si不純物濃度:8.0×1018cm-3)を5μm成長させ、その後、SiH4の流量を200nmol/minに変えて、Si通常ドープGaN層1002b(Si不純物濃度:3.8×1018cm-3)を成長させ、計3時間の成長で350μmのGaN厚膜を得る。このような条件で作製したGaNの最表面(エピタキシャル面)はGa終端面であった。Siのドーピングに関しては、SiH4に限らず、モノクロロシラン(SiH3Cl)、ジクロロシラン(SiH2Cl2)、トリクロロシラン(SiHCl3)等、他の原料を使用してもよい。
【0058】
成長後、研磨によりサファイア基板、MOCVD法によるアンドープGaN膜、SiO2膜を除去し、N終端面が出るまで研磨して、GaN基板1002を得る。以上の様にして得られたGaN厚膜を基板として使用し、N終端面1002Aとは反対側のGa終端面上に、MOCVD法を用いてエピタキシャル成長層を形成し、発光素子構造を得る。実施例1と同様の方法で、n型GaN層1003、n型Al0.1Ga0.9Nクラッド層1004、n型GaN光ガイド層1005、多重量子井戸の発光層1006、p型Al0.2Ga0.8Nキャリアブロック層1007、p型GaN光ガイド層1008、p型Al0.1Ga0.9Nクラツド層1009、p型GaNコンタクト層1010、およびp型電極1011を形成し、GaN基板のN終端面1002A上にn型オーミック電極1001を作り込み、素子を得る。
【0059】
得られたレーザは、発振の閾値電圧が約5V、閾値電流密度が1.0kA/cm2であった。閾値近傍の条件で約1500時間の寿命試験を実施したが、特性の変化は見られなかった。
【0060】
比較例2
GaN基板のGa終端面側にSi高ドープ層を形成し、そのGa終端面にn型電極を作製した。一方、GaN基板のN終端面上にレーザ素子構造のためのエピタキシャル成長層を形成した。図12(a)に、作製されたGaN系化合物半導体レーザの断面図、図12(b)にGaN基板の成長方向(厚み方向)における不純物濃度プロファイルを示す。GaN基板1102は、Si通常ドープGaN層1102a(Si不純物濃度:3.8×1018cm-3)と、Si高ドープGaN層1102b(Si不純物濃度:8.0×1018cm-3)とからなる。レーザ構造は、Si高ドープGaN層1102b上に形成されている。n型電極1101は、Si通常ドープGaN層1102aのGa終端面1102A上に形成されている。以下に製造プロセスを示す。
【0061】
MOCVD法によるアンドープGaN膜とSiO2膜の形成は、実施例1と同様に行う。ストライプ状の成長抑制膜を有するアンドープGaN下地層を成長させたサファイア基板を、H−VPE装置内に導入する。N2キャリアガスとNH3を、それぞれ5L/min流しながら、基板の温度を1050℃まで昇温する。その後、基板上にGaClを100cc/min導入してGaN厚膜の成長を開始する。GaClは850℃に保持されたGa金属にHClガスを流すことにより生成される。また、基板近傍まで単独で配管してある不純物ドーピングラインを用いて不純物ガスを流すことにより、任意に成長中にドーピングを行うことができる。
【0062】
Siをドーピングしながら成長を開始し、モノシラン(SiH4)を約3時間、200nmol/minで供給して、Si通常ドープGaN層1102a(Si不純物濃度:3.8×1018cm-3)を345μm成長させ、その後、SiH4の流量を500nmol/minに変えて、Si高ドープGaN層1102b(Si不純物濃度:8.0×1018cm-3)を3分間成長させ(約5μmの厚さに相当)、約350μmのGaN厚膜を得る。このような成長条件で作製したGaNの最表面はGa終端面である。
【0063】
成長後、研磨によりサファイア基板、MOCVD法によるアンドープGaN膜、SiO2膜を除去し、N終端面になるまで研磨して、GaN基板1102を得る。以上の様にして得られたGaN厚膜を基板として使用し、N終端面上にMOCVD法によりエピタキシャル成長を形成し、発光素子構造を得る。実施例1と同様に、n型GaN層1103、n型Al0.1Ga0.9Nクラッド層1104、n型GaN光ガイド層1105、多重量子井戸の発光層1106、p型Al0.2Ga0.8Nキャリアブロック層1107、p型光ガイド層1108、p型Al0.1Ga0.9Nクラッド層1109、p型GaNコンタクト層1110、およびp型電極1111を形成し、Ga終端面1102A上にn型電極1101を形成して、レーザ素子を得る。
【0064】
得られたレーザは、室温で連続発振しなかつた。
作製したGaN基板のN終端面とGa終端面にそれぞれTi/Alのn型電極を形成し、それらの特性を調べた。その結果、N終端面上のn型電極は良好なオーミック特性を示したが、Ga終端面上のn型電極はショットキー特性を示し、障壁層の存在を示唆していた。
【0065】
一方、Si通常ドープ層のN終端面にn型オーミック電極(図1(a)の101)を形成した場合も、Si高ドープ層のN終端面にn型オーミック電極(図11(a)の1001)を形成した場合も、良好なオーミック特性が得られ、双方とも優れた電極特性を示す。一方、n型オーミック電極101の接触比抵抗は3×10-6Ω・cm2程度であり、n型オーミック電極1001の場合は、9×10-7Ω・cm2であった。したがって、Si高ドープ層のN終端面にn型オーミック電極を形成した方が接触比抵抗が小さくなるため好ましい。
【0066】
また、MOCVD法によって形成されるアンドープGaN膜の代わりに不純物濃度8×1018cm-3程度のSi高ドープ層を形成し、該Si高ドープ層上に不純物濃度2×1018cm-3のGaN膜を形成した。その後、GaNのN終端面が得られるまで研磨を行い、高SiドープGaN層のN終端面にn型オーミック電極を作製した。このようなプロセスを使用して得られたレーザー素子も、発振の閾値電圧が約5V、閾値電流密度が1.1kA/cm2であった。転位等の欠陥が比較的多い高ドープ領域でも、特性の良好な電極が形成されていると考えられる。
【0067】
実施例4
膜厚方向に不純物ドーピング量を変化させたGaN基板を用い、レーザを作製した。図13(a)、図14(a)、図15(a)、図16(a)、図17(a)、図18(a)は、それぞれ、本実施例で使用した不純物濃度を変化させたGaN基板の断面図であり、図13(b)、図14(b)、図15(b)、図16(b)、図17(b)、図18(b)は、各GaN基板の厚み方向の不純物濃度プロファイルを示す。
【0068】
図13(a)の番号1302は、GaN基板(そこにおいて、素子成長方向(厚み方向)に、不純物濃度が減少する)を表し、番号1302AはN終端面表す。n型オーミック電極(図示省略)はN終端面に接する。基板1302中の不純物濃度は、図13(b)に示すように、N終端面から、レーザのためのエピタキシャル成長面にむかって、直線的に減少している。
【0069】
図14(a)および(b)に示すように、GaN基板1402は、不純物濃度が最も高く一定である第1GaN層1402a、素子成長方向(厚み方向)に不純物濃度が直線的に減少する第2GaN層1402b、および不純物濃度が最も低く一定である第3GaN層1402cを有する。N終端面1402Aはn型オーミック電極(図示省略)と接する。
【0070】
図15(a)および(b)に示すように、GaN基板1502は、最も高い不純物濃度から厚み方向に直線的に不純物濃度が減少する第1GaN層1502a、不純物濃度一定の第2GaN層1502b、および厚み方向に不純物濃度が最小まで直線的に減少する第三GaN層1502cを有する。n型オーミック電極(図示省略)はN終端面1502Aと接する。
【0071】
図16(a)および(b)に示すように、GaN基板1602は、不純物濃度が最も高く一定である第1GaN層1602a、不純物濃度が厚み方向に減少する第2GaN層1602b、および不純物濃度が最も低く一定である第3GaN層1602cを有する。n型オーミック電極(図示省略)はN終端面1602Aに接する。
【0072】
図17(a)および(b)に示すように、GaN基板1702において、不純物濃度は、厚み方向に減少する。n型オーミック電極(図示省略)は、N終端面1702Aと接する。
【0073】
図18(a)および(b)に示すように、GaN基板1802において、不純物濃度は、厚み方向に減少する。n型オーミック電極(図示省略)はN終端面1802Aに接する。
【0074】
図13(b)、図14(b)、図15(b)、図16(b)、図17(b)および図18(b)に示すような濃度分布をそれぞれ有するGaN基板を用いて、実施例1と同様にレーザ素子を作製した。その結果、良好な特性のレーザが得られ、それらの特性は、図7に示すようにn型オーミック電極近傍の不純物濃度に大きく依存した。本実施例においても、表面に現れる終端原子の60%以上がN原子であるN終端面にn型オーミック電極を形成することにより、良好なレーザ特性が得られた。
【0075】
実施例5
本実施例では、GaN基板中に不純物濃度の異なる複数の領域を設けた。
【0076】
まず、図19(a)に示すようなGaN基板を使用した。基板1902は、図19(b)に示すような不純物濃度プロファイルを有する。N終端面1902Aを有するGaN基板1902は、厚さ5μm程度のSi高ドープ層1902a(Si不純物濃度:8.0×1018cm-3)、Siドープ層1902b(Si不純物濃度:4.2×1018cm-3、Si高ドープ層1902c(Si不純物濃度:8.0×1018cm-3)、Siドープ層1902d(Si不純物濃度:4.2×1018cm-3)、およびSi高ドープ層1902e(Si不純物濃度:8.0×1018cm-3)から構成される。
【0077】
GaN基板の調製にあたっては、H−VPE法により、n型オーミック電極と接触すべきN終端面側(Si高ドープ層1902a)とGa終端面側(Si高ドープ層1902e)の少なくとも2箇所に高不純物領域を設けた。GaN基板の各層においてSi濃度は一定にした。実施例3と同様の方法で、Ga終端面上にエピタキシャル成長を行い、n型GaN層、n型Al0.1Ga0.9Nクラッド層、n型GaN光ガイド層、多重量子井戸の発光層、p型Al0.2Ga0.8Nキャリアブロック層、p型光ガイド層、p型Al0.1Ga0.9Nクラッド層、p型GaNコンタクト層、およびp型電極を形成し、N終端面上にn型オーミック電極を形成し、半導体装置を得た。得られたレーザは、閾値電圧が約5V、閾値電流密度が約1kA/cm2で発振し、長寿命の特性を示した。
【0078】
作製したGaN基板のN終端面とGa終端面にTi/Alのn型電極を形成し、特性を調べた。その結果、N終端面上のn型電極は、良好なオーミック特性を示す一方、Ga終端面上では、ショットキー特性を示し、障壁層の存在を示していた。
【0079】
さらに、図20(a)、図21(a)、および図22(a)に示すGaN基板をそれぞれ使用して、半導体レーザを作製した。図20(b)、図21(b)、図22(b)は、それぞれ使用したGaN基板の厚み方向における不純物濃度プロファイルを示す。
【0080】
図20(a)に示すGaN基板2002は、不純物濃度一定の第1GaN層2002a、第1GaN層2002aより低くかつ一定の不純物濃度を有する第2GaN層2002b、第2GaN層2002bより高くかつ一定の不純物濃度を有する第3GaN層2002c、第3GaN層2002cより低くかつ一定の不純物濃度を有する第4GaN層2002d、および第4GaN層2002dより高くかつ一定の不純物濃度を有する第5GaN層2002eから構成される。第1GaN層2002aはN終端面2002Aを形成する。不純物濃度の大小関係は、式(1)に示す通りである。
【0081】
第5GaN層2002e>第1GaN層2002a>第3GaN層2002c>第2GaN層2002b=第4GaN層2002d (式1)
図21(a)に示すGaN基板2102は、不純物濃度一定の第1GaN層2102a、不純物濃度一定の第2GaN層2102b、不純物濃度一定の第3GaN層2102c、不純物濃度一定の第4GaN層2102d、および不純物濃度一定の第5GaN層2102eから構成される。第1GaN層2102aはN終端面2102Aを形成する。不純物濃度の大小関係は、(式2)に示す通りである。
【0082】
第5GaN層2102e>第1GaN層2102a>第2GaN層2002b=第4GaN層2002d>第3GaN層2002c (式2)
図22(a)に示すGaN基板2202は、不純物濃度一定の第1GaN層2202a、素子成長方向(厚み方向)に不純物濃度が増加する第2GaN層2202b、不純物濃度一定の第3GaN層2202c、素子成長方向(厚み方向)に不純物濃度が増加する第4GaN層2202d、および不純物濃度一定の第5GaN層2202eから構成される。第1GaN層2202aはN終端面2202Aを形成する。不純物濃度の大小関係は、(式3)に示す通りである。
【0083】
第1GaN層2202a>第3GaN層2202c>第5GaN層2202e(式3)
図20(b)、図21(b)、および図22(b)に示す不純物濃度分布をそれぞれ有するGaN基板を用いて、実施例1と同様にレーザ素子を作製した。得られたレーザ素子は良好な特性を示した。本実施例に使用した基板はSi高ドープ層を3層含んでいるが、基板の両端面にSi高ドープ層を有していれば、本実施例とほぼ同様な効果を奏することができる。したがって、Si高ドープ層が2層でも、4層以上であっても構わない。GaN基板において、n型オーミック電極と接触すべきN終端面を形成する部分は、他の部分より高いn型不純物濃度を有していることが好ましいが、最も高い不純物濃度を有している必要はない。好ましい特性を得るため、N終端面を形成する部分より低い不純物濃度を有する部分が基板中に少なくとも1つあればよい。適当に高い不純物濃度を有するN終端面上にn型オーミック電極を形成することにより好ましい特性を有するレーザ素子が得られる。
【0084】
実施例6
本実施例では、n型伝導特性を示すGaN基板を成長させる際、GaN基板のN終端面を形成する部分の不純物としてGeを使用した。
【0085】
まず、実施例1と同様に、H−VPE法によりGaN厚膜の成長を始めると同時に、SiH4とゲルマニウム(Ge)を所定量導入し、合計350μmの厚みの所定の不純物濃度分布を有するn型GaN厚膜を作製した。成長後、研磨によりサファイア基板、MOCVD法によるアンドープGaN膜、SiO2膜を除去し、N終端面が出るまで研磨してGaN基板を得た。該基板を用いて、実施例1と同様に、Ga終端面側にレーザ構造およびp型電極を形成し、N終端面上にn型オーミック電極を形成して、レーザを得た。得られたレーザは室温で連続発振した。また、その閾値電圧および閾値電流密度は、それぞれ6V程度、1.8kA/cm2程度であった。
【0086】
比較例3
実施例6と同様にH−VPE法によりGaN厚膜を成長させた。GaN厚膜の成長中、SiH4とゲルマニウム(Ge)を所定量導入し、合計350μmの厚みの所定の不純物濃度分布を有するn型GaN厚膜を作製した。厚膜形成において、Ga終端面側にSiおよびGeの高ドープ層を作り込んだ。実施例6と同様に研磨を行いGaN基板を得た。得られたGaN基板のGa終端面にn型電極を作製し、GaN基板のN終端面に素子構造をエピタキシャル成長させてレーザを得た。得られたレーザ構造物は、室温で連続発振しなかった。これは、比較例1と同様に、障壁層が存在することにより、電極がショットキー特性を有するためであると考えられた。
【0087】
実施例7
実施例3のように不純物濃度を変化させた。H−VPE法によりGaN厚膜の成長を開始するとともに、SiH4を所定量導入し、さらに成長開始から3分間、Geを導入した。こうして、SiおよびGeを含む不純物濃度の高い第1領域を形成した後、Geの供給を停止し、SiH4のみを所定量導入して第1領域より不純物濃度の低い第2領域を形成した。合計350μm厚みの所定の不純物濃度分布を有するn型GaN厚膜を作製した。その後、研磨により得られたGaN基板をMOCVD装置に導入し、実施例3と同様に、Ga終端面側にエピタキシャル成長を行い、N終端面にn型オーミック電極を形成して、レーザ素子を作製した。GaN基板の第1領域と第2領域の不純物濃度の関係は、第1領域>第2領域である。
【0088】
このようにして得られたレーザ素子の閾値電圧および閾値電流密度は、それぞれ5V程度、1.0kA/cm2程度という低い値であった。このようにn型不純物としてSiだけでなくGeも使用できることがわかる。また、Oもn型不純物として利用でき、実際効果を確認している。具体的には、H−VPE法において、HClガスに含まれるO量を調整したり、GaN成長中に酸素ガスを流して膜中にOを導入することができる。
【0089】
実施例8
本実施例では、GaN成長面を分子線エピタキシー(MBE)法によりN終端面に変え、その上にn型オーミック電極を形成した。本実施例によるレーザ素子の構造を図24に示す。GaN基板2402の一方の主面2402A上にp型電極2401が形成されている。p型電極2401と接する主面2402AはGa終端面である。GaN基板2402の他方の主面上には、p型GaN層2403、p型Al0.1Ga0.9Nクラッド層2404、p型GaN光ガイド層2405、多重量子井戸の発光層2406、n型Al0.2Ga0.8Nキャリアブロック層2407、n型GaN光ガイド層2408、n型Al0.1Ga0.9Nクラッド層2409、n型GaNコンタクト層2410、およびn型オーミック電極2411が順に形成されている。GaN系半導体層の最上層であるn型GaNコンタクト層2410は、N終端面2410Aを有しており、その上にn型オーミック電極2411が形成されている。以下、この半導体レーザの製造プロセスについて説明する。
【0090】
まず、実施例1と同様に、洗浄した(0001)面を有するサファイア基板上に、MOCVD法により3μmの厚さのアンドープGaN膜を成長させ、その上にストライプ状の成長抑制膜を形成する。次いで、ストライプ状の成長抑制膜で部分的に覆われたアンドープGaN下地膜を有するサファイア基板を、H−VPE装置内に導入する。N2キャリアガスとNH3を、それぞれ5L/min流しながら、基板の温度を約1050℃まで昇温させる。その後、基板上にGaClを100cc/min導入してGaN厚膜の成長を開始する。GaClは850℃に保持されたGa金属にHClガスを流すことにより生成される。また、基板近傍まで単独で配管してある不純物ドーピングラインを用いて不純物ガスを流すことにより、任意に成長中にドーピングを行うことができる。GaNの成長を開始すると同時に、Cp2Mgを90nmol/min供給して、MgドープGaN層(Mg不純物濃度:9.5×1018cm-3)を成長させ、計3時間の成長で350μmのGaN厚膜を得る。このような成長条件でつくったGaNの最表面はGa終端面である。
【0091】
成長後、研磨によりサファイア基板、MOCVD法によるアンドープGaN膜、SiO2膜を除去し、N終端面が出るまで研磨して、GaN基板を得る。得られた基板上に、以下のとおり、MOCVD法によって発光素子構造を成長させる。まず、基板をMOCVD装置内に導入し、N2とNH3をそれぞれ5L/min流しながら1050℃まで昇温する。温度が上がればキャリアガスをN2からH2に代えて、TMGを100μmol/min、Cp2Mgを10nmol/min導入して、p型GaN層を4μm成長させる。その後、TMGの流量を50μmol/minに調整し、TMAを40μmol/min導入して、p型Al0.1Ga0.9Nクラッド層を0.5μmの厚さで成長させる。Al0.1Ga0.9Nの成長が終了すると、TMAの供給を停止し、TMGを100μmol/minに調整して、p型GaN光ガイド層を0.1μmの厚さになるように成長させる。その後、TMG、Cp2Mgの供給を停止して、キャリアガスをH2からN2に再び代えて、700℃まで降温し、インジウム原料であるトリメチルインジウム(TMI)を10μmol/min、TMGを15μmol/min導入し、In0.05Ga0.95Nよりなる4nm厚の障壁層を成長させる。その後、TMIの供給量を50μmol/minに増加し、In0.2Ga0.8Nよりなる2nm厚の井戸層を成長させる。井戸層は合計3層、同様の手法で成長させ、井戸層と井戸層との間および両側に合計4層の障壁層が存在するような多重量子井戸(MQW)の発光層を成長させる。MQWの成長が終了すると、TMIおよびTMGの供給を停止して、再び1050℃まで昇温し、キャリアガスを再びN2からH2に代えて、TMGを50μmol/min、TMAを30μmol/min、n型ドーピング原料であるSiH4を3nmol/min流し、20nm厚のn型Al0.2Ga0.8Nキャリアブロック層を成長させる。キャリアブロック層の成長が終了すると、TMAの供給を停止し、TMGの供給量を100μmol/minに調整して、0.1μmの厚さのn型GaN光ガイド層を成長させる。その後、TMGの供給を50μmol/minに調整し、TMAを40μmol/min導入し、0.4μm厚のn型Al0.1Ga0.9Nクラッド層を成長させ、最後に、TMGの供給を100μmol/minに調整して、TMAの供給を停止し、0.1μm厚のn型GaNコンタクト層110の成長を行い、発光素子構造の成長を終了する。成長が終了すると、TMGおよびSiH4の供給を停止して降温し、室温で基板をMOCVD装置より取り出す。
【0092】
次に、GaN基板をMBE装置に導入し、基板の温度を600℃まで上げる。N源となる高周波(RF)励起N2プラズマの出力を350W、流量を3cc/minとし、<11−20>方向のRHEEDパターンがストリーク状になるように、Gaセル温度(910℃前後)、およびSiセル温度を調整する。そして、N/Ga比を大きくし、Nリッチ条件でGaNの成長を行い、N終端面を有するSiドープGaN層を成長させる。RHEED観察により、300℃以上で1×1パターンを示し、それが、250℃前後で3×3パターン、200℃で6×6パターンに変化すれば、成長面はN終端面であると判断できる。その後、得られたN終端面上にn型オーミック電極を形成する。また、N終端面が出るまで研磨したGaN基板の下地面をさらに研磨して、Ga終端面を露出させる。得られた新しい下地面上にp型電極を形成する。
【0093】
このようにして得られたレーザ素子は、4.8Vの発振閾値電圧を有した。かくして、基板以外でも、本発明によりGaN層のN終端面上にn型オーミック電極を形成すれば、良好な特性を有する電極を形成できることがわかった。本実施例においても、表面に現れる終端原子の60%以上がN原子であるN終端面にn型オーミック電極を形成することによる効果が現れている。
【0094】
代わりに、H−VPE法、MOCVD法、あるいはMBE法により、基板の窒化、バッファ層のアニール等の操作を行って、極性を制御することもできる。この場合も、上述と同様にN終端面上に形成したn型オーミック電極の接触比抵抗を小さくすることができる。
【0095】
以上の実施例1〜実施例8により、半導体レーザダイオード素子について説明したが、発光ダイオード素子についても本発明を適用することができる。本発明を発光ダイオード素子に適用した場合、低い接触比抵抗、低い動作電圧、表面粗さの低減に伴う発光色の色むらの防止、または発光強度の向上を効果的にもたらすことができる。
【0096】
【発明の効果】
以上に示すように、本発明によれば、閾値電圧および閾値電流密度が低く、かつ長寿命の窒化物半導体素子、特にGaN系化合物半導体発光素子を歩留まり良く供給できる。
【図面の簡単な説明】
【図1】 (a)および(b)は、実施例1において作製された半導体レーザの断面図および基板厚み方向の不純物濃度プロファイルを示す図である。
【図2】 (a)および(b)は、比較例1において作製された半導体レーザの断面図および基板厚み方向の不純物濃度プロファイルを示す図である。
【図3】 GaN基板のN終端面またはGa終端面に蒸著されたn型電極のパターンを示す平面図である。
【図4】 GaN基板のN終端面に蒸著されたn型電極の電流−電圧特性を示す図である。
【図5】 GaN基板のGa終端面に蒸著されたn型電極の電流−電圧特性を示す図である。
【図6】 GaN厚膜を成長させる際のSiH4供給量と、形成される膜中に含まれる不純物濃度との関係を示す図である。
【図7】 GaN基板中の不純物濃度と、該GaN基板を使用したレーザの閾値電圧との関係を示す図である。
【図8】 GaN基板中の不純物濃度と、該GaN基板を使用したレーザの閾値電流密度との関係を示す図である。
【図9】 GaN基板中の不純物濃度と、該GaN基板の表面粗さとの関係を示す図である。
【図10】 GaN基板中の不純物濃度と、n型オーミック電極の接触比抵抗との関係を示す図である。
【図11】 (a)および(b)は、実施例3において作製された半導体レーザの断面図および基板厚み方向の不純物濃度プロファイルを示す図である。
【図12】 (a)および(b)は、比較例2において作製された半導体レーザの断面図および基板厚み方向の不純物濃度プロファイルを示す図である。
【図13】 (a)および(b)は、実施例4で使用したGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図14】 実施例4で使用したもう一つのGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図15】 実施例4で使用した他のGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図16】 実施例4で使用した他のGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図17】 実施例4で使用した他のGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図18】 実施例4で使用した他のGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図19】 実施例5で使用したGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図20】 実施例5で使用したもう一つのGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図21】 実施例5で使用した他のGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図22】 実施例5で使用した他のGaN基板の概略断面図、および該基板中の不純物濃度プロファイルを示す図である。
【図23】 種基板の(0001)面上に成長したGaNのGa終端面とN終端面の関係を示す模式図である。
【図24】 実施例8において作製されたレーザ素子の概略断面図である。
【符号の説明】
101 n型オーミック電極、102 GaN基板、102A N終端面、103 n型GaN層、104 n型Al0.1Ga0.9Nクラッド層、105 n型GaN光ガイド層、106 多重量子井戸の発光層、107 p型Al0.2Ga0.8Nキャリアブロック層、108 p型GaN光ガイド層、109 p型Al0.1Ga0.9Nクラッド層、110 p型GaNコンタクト層、111 p型電極、201 n型電極、202 GaN基板、202A Ga終端面、203 n型GaN層、204 n型Al0.1Ga0.9Nクラッド層、205 n型GaN光ガイド層、206 多重量子井戸の発光層、207 p型Al0.2Ga0.8Nキャリアブロック層、208 p型GaN光ガイド層、209 p型Al0.1Ga0.9Nクラッド層、210 p型GaNコンタクト層、211 p型電極、301 n型電極、302 GaN基板、1001 n型オーミック電極、1002 GaN基板、1002A N終端面、1002a Si高ドープGaN層、1002b SiドープGaN層、1003 n型GaN層、1004 n型Al0.1Ga0.9Nクラッド層、1005 n型GaN光ガイド層、1006 多重量子井戸の発光層、1007 p型Al0.2Ga0.8Nキャリアブロック層、1008 p型GaN光ガイド層、1009 p型Al0.1Ga0.9Nクラッド層、1010 p型GaNコンタクト層、1011 p型電極、1101 n型電極、1102 GaN基板、1102A N終端面、1102a SiドープGaN層、1102b Si高ドープGaN層、1103 n型GaN層、1104 n型Al0.1Ga0.9Nクラッド層、1105 n型GaN光ガイド層、1106 多重量子井戸の発光層、1107 p型Al0.2Ga0.8Nキャリアブロック層、1108 p型GaN光ガイド層、1109 p型Al0.1Ga0.9Nクラッド層、1110 p型GaNコンタクト層、1111 p型電極、1302 厚み方向に不純物濃度が減少するGaN基板、1302A N終端面、1402 GaN基板、1402A N終端面、1402a 不純物濃度一定のGaN層、1402b 厚み方向に不純物濃度が減少するGaN層、1402c 不純物濃度一定のGaN層、1502 GaN基板、1502A N終端面、1502a 厚み方向に不純物濃度が減少するGaN層、1502b 不純物濃度一定のGaN層、1502c 厚み方向に不純物濃度が減少するGaN層、1602 GaN基板、1602A N終端面、1602a 不純物濃度一定のGaN層、1602b 厚み方向に不純物濃度が減少するGaN層、1602c 不純物濃度一定のGaN層、1702 GaN基板、1702A N終端面、1802 GaN基板、1802A N終端面、1902 GaN基板、1902A N終端面、1902a Si高ドープGaN層、1902b SiドープGaN層、1902c Si高ドープGaN層、1902d SiドープGaN層、1902e Si高ドープGaN層、2002 GaN基板、2002A N終端面、2002a,2002b,2002c,2002d,2002e 不純物濃度一定のGaN層、2102 GaN基板、2102A N終端面、2102a,2102b,2102c,2102d,2102e 不純物濃度一定のGaN層、2202 GaN基板、2202A N終端面、2202a 不純物濃度一定のGaN層、2202b 不純物濃度ドープGaN層、2202c 不純物濃度一定のGaN層、2202d 不純物ドープGaN層、2202e 不純物濃度一定のGaN層、2301 種基板、2302 バッファ層、2303 GaN基板、2303a Ga終端面、2303b N終端面、2304 Ga原子、2305 N原子、2401 p型電極、2402 GaN基板、2402A 主面、2403 p型GaN層、2404 p型Al0.1Ga0.9Nクラッド層、2405 p型GaN光ガイド層、2406 多重量子井戸の発光層、2407 n型Al0.2Ga0.8Nキャリアブロック層、2408 n型GaN光ガイド層、2409 n型Al0.1Ga0.9Nクラッド層、2410 n型GaNコンタクト層、2410A N終端面、2411 n型オーミック電極。

Claims (21)

  1. III−N系化合物半導体基板、
    前記半導体基板上に形成された複数のIII−N系化合物半導体層、並びに、前記半導体基板及び前記半導体基板上に形成された前記複数の半導体層に電圧を印加するためのn型オーミック電極およびp型電極を備え、
    前記半導体基板はn型であり、かつ
    前記n型オーミック電極は、前記半導体基板の窒素終端面上に形成されている、III−N系化合物半導体装置。
  2. 前記III−N系化合物半導体はGaを含む、請求項1に記載の半導体装置。
  3. 前記半導体基板中のn型不純物の濃度は、1×1017cm-3〜1×1021cm-3の範囲内である、請求項1または2に記載の半導体装置。
  4. 前記n型不純物の濃度が前記半導体基板の厚みの方向において一定である、請求項3に記載の半導体装置。
  5. 前記n型不純物の濃度が前記半導体基板の厚みの方向において変化している、請求項3に記載の半導体装置。
  6. 前記半導体基板中のn型不純物の濃度は、1×1017cm-3〜1×1019cm-3の範囲内である、請求項1または2に記載の半導体装置。
  7. 前記n型不純物の濃度が前記半導体基板の厚みの方向において一定である、請求項6に記載の半導体装置。
  8. 前記n型不純物の濃度が前記半導体基板の厚みの方向において変化している、請求項6に記載の半導体装置。
  9. 前記半導体基板中のn型不純物の濃度は、前記半導体基板の厚み方向において変化しており、かつ
    前記半導体基板は、前記窒素終端面を形成しかつ第1のn型不純物濃度を有する第1の部分と、前記第1のn型不純物濃度より低い第2のn型不純物濃度を有する第2の部分とを少なくとも有する、請求項1、2、3、5、6および8のいずれか1項に記載の半導体装置。
  10. 前記第1の部分の前記第1のn型不純物濃度は、3×1018cm-3以上である、請求項9に記載の半導体装置。
  11. 前記第1の部分の厚みは、0.05μm〜50μmである、請求項10に記載の半導体装置。
  12. 前記第2の部分上に前記複数の半導体層が形成されている、請求項9に記載の半導体装置。
  13. 前記第1の部分の厚みは、0.05μm〜50μmである、請求項12に記載の半導体装置。
  14. 前記第1の部分の前記第1のn型不純物濃度は、3×1018cm-3以上であり、
    前記第2の部分上に前記複数の半導体層が形成されている、請求項9に記載の半導体装置。
  15. 前記第1の部分の厚みは、0.05μm〜50μmである、請求項14に記載の半導体装置。
  16. 発光素子である、請求項1〜15のいずれか1項に記載の半導体装置。
  17. III−N系化合物半導体基板、
    前記半導体基板上に形成された複数のIII−N系化合物半導体層、並びに、前記半導体基板及び前記半導体基板上に形成された前記複数の半導体層に電圧を印加するためのn型オーミック電極およびp型電極を備え、
    前記半導体基板はp型であり、
    前記複数の半導体層の最上層はn型でかつ窒素終端面を有しており、
    前記n型オーミック電極は前記窒素終端面上に形成されている、III−N系化合物半導体装置。
  18. 前記III−N系化合物半導体はGaを含む、請求項17に記載の半導体装置。
  19. 前記p型電極は、前記半導体基板のGa終端面上に形成されている、請求項18に記載の半導体装置。
  20. 発光素子である、請求項17〜19のいずれか1項に記載の半導体装置。
  21. 前記n型オーミック電極は、AuまたはAlと、Sc、Y、La、Ti、Zr、Hf、V、Nb、Ta、W、Mo、Cr、Mn、Tc、ReまたはNとを組合わせてなることを特徴とする請求項1〜20のいずれか1項に記載の半導体装置。
JP2000266479A 1999-09-08 2000-09-04 Iii−n系化合物半導体装置 Expired - Lifetime JP3733008B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2000266479A JP3733008B2 (ja) 1999-09-08 2000-09-04 Iii−n系化合物半導体装置
US09/657,875 US6455877B1 (en) 1999-09-08 2000-09-08 III-N compound semiconductor device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP11-253741 1999-09-08
JP25374199 1999-09-08
JP2000266479A JP3733008B2 (ja) 1999-09-08 2000-09-04 Iii−n系化合物半導体装置

Publications (2)

Publication Number Publication Date
JP2001148357A JP2001148357A (ja) 2001-05-29
JP3733008B2 true JP3733008B2 (ja) 2006-01-11

Family

ID=26541372

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000266479A Expired - Lifetime JP3733008B2 (ja) 1999-09-08 2000-09-04 Iii−n系化合物半導体装置

Country Status (1)

Country Link
JP (1) JP3733008B2 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6488767B1 (en) * 2001-06-08 2002-12-03 Advanced Technology Materials, Inc. High surface quality GaN wafer and method of fabricating same
JP4244542B2 (ja) * 2001-08-28 2009-03-25 日亜化学工業株式会社 窒化ガリウム系化合物半導体発光素子及びその製造方法
US6791120B2 (en) * 2002-03-26 2004-09-14 Sanyo Electric Co., Ltd. Nitride-based semiconductor device and method of fabricating the same
WO2004086579A1 (ja) 2003-03-25 2004-10-07 Matsushita Electric Industrial Co., Ltd. 窒化物半導体素子およびその製造方法
JP5217077B2 (ja) * 2004-02-20 2013-06-19 日亜化学工業株式会社 窒化物半導体素子及び窒化物半導体基板の製造方法、並びに窒化物半導体素子の製造方法
JP4513421B2 (ja) * 2004-05-31 2010-07-28 住友電気工業株式会社 AlxGayIn1−x−yN結晶の製造方法
JP2006193348A (ja) 2005-01-11 2006-07-27 Sumitomo Electric Ind Ltd Iii族窒化物半導体基板およびその製造方法
US8685764B2 (en) * 2005-01-11 2014-04-01 SemiLEDs Optoelectronics Co., Ltd. Method to make low resistance contact
JP4529846B2 (ja) * 2005-09-06 2010-08-25 日立電線株式会社 Iii−v族窒化物系半導体基板及びその製造方法
JP2007273844A (ja) * 2006-03-31 2007-10-18 Matsushita Electric Ind Co Ltd 半導体素子
KR100809243B1 (ko) * 2006-04-27 2008-02-29 삼성전기주식회사 질화물막 제조방법 및 질화물 구조
KR101495381B1 (ko) * 2007-11-21 2015-02-24 미쓰비시 가가꾸 가부시키가이샤 질화물 반도체의 결정 성장 방법
JP2009130316A (ja) 2007-11-28 2009-06-11 Panasonic Corp 窒化物半導体装置およびその製造方法
JP2009117864A (ja) * 2009-02-02 2009-05-28 Sumitomo Electric Ind Ltd Iii族窒化物半導体基板
EP2484816B1 (en) * 2009-09-28 2015-03-11 Tokuyama Corporation Method for production of laminate
JP5718093B2 (ja) * 2010-03-04 2015-05-13 古河電気工業株式会社 半導体発光素子
SG10201406276WA (en) * 2011-04-25 2015-01-29 Ultratech Inc Phase-shift mask with assist phase regions
WO2017150280A1 (ja) 2016-03-01 2017-09-08 スタンレー電気株式会社 縦型紫外発光ダイオード
JP6458880B2 (ja) * 2018-01-03 2019-01-30 日亜化学工業株式会社 窒化物半導体層にn電極を形成する方法及び半導体レーザ素子の製造方法

Also Published As

Publication number Publication date
JP2001148357A (ja) 2001-05-29

Similar Documents

Publication Publication Date Title
US6455877B1 (en) III-N compound semiconductor device
JP3733008B2 (ja) Iii−n系化合物半導体装置
US8304756B2 (en) Deep ultraviolet light emitting device and method for fabricating same
US6635901B2 (en) Semiconductor device including an InGaAIN layer
US6829273B2 (en) Nitride semiconductor layer structure and a nitride semiconductor laser incorporating a portion of same
US8563995B2 (en) Ultraviolet light emitting diode/laser diode with nested superlattice
US6020602A (en) GaN based optoelectronic device and method for manufacturing the same
JP3470623B2 (ja) 窒化物系iii−v族化合物半導体の成長方法、半導体装置の製造方法および半導体装置
JP4282173B2 (ja) 窒素化合物半導体発光素子およびその製造方法
US20010002048A1 (en) Light-emitting device using group III nitride group compound semiconductor
JP4412827B2 (ja) 窒化物半導体厚膜基板
JP3361285B2 (ja) 窒化ガリウム系化合物半導体発光素子及び窒化ガリウム系化合物半導体の製造方法
JP2001160627A5 (ja)
US8222658B2 (en) Semiconductor light emitting element and method of manufacturing therefor
US20110220867A1 (en) Superlattice free ultraviolet emitter
JP2000232238A (ja) 窒化物半導体発光素子及びその製造方法
US20110042646A1 (en) Nitride semiconductor wafer, nitride semiconductor chip, method of manufacture thereof, and semiconductor device
JP2001203385A (ja) 窒化物半導体発光ダイオード
JP4424840B2 (ja) Iii−n系化合物半導体装置
JP3446660B2 (ja) 窒化物半導体発光素子
JP3233139B2 (ja) 窒化物半導体発光素子及びその製造方法
JP2010040692A (ja) 窒化物系半導体素子及びその製造方法
JP3884969B2 (ja) 半導体発光素子およびその製造方法
JP4743989B2 (ja) 半導体素子およびその製造方法ならびに半導体基板の製造方法
JP3064891B2 (ja) 3−5族化合物半導体とその製造方法および発光素子

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041214

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050202

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051004

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051014

R150 Certificate of patent or registration of utility model

Ref document number: 3733008

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081021

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091021

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091021

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101021

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111021

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121021

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131021

Year of fee payment: 8

EXPY Cancellation because of completion of term