JP3730281B2 - モノラル信号判定回路 - Google Patents

モノラル信号判定回路 Download PDF

Info

Publication number
JP3730281B2
JP3730281B2 JP08286595A JP8286595A JP3730281B2 JP 3730281 B2 JP3730281 B2 JP 3730281B2 JP 08286595 A JP08286595 A JP 08286595A JP 8286595 A JP8286595 A JP 8286595A JP 3730281 B2 JP3730281 B2 JP 3730281B2
Authority
JP
Japan
Prior art keywords
signal
input
point
level
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP08286595A
Other languages
English (en)
Other versions
JPH08289400A (ja
Inventor
美重 乙黒
Original Assignee
エルジー電子株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー電子株式会社 filed Critical エルジー電子株式会社
Priority to JP08286595A priority Critical patent/JP3730281B2/ja
Priority to KR1019950068674A priority patent/KR0186152B1/ko
Priority to US08/628,157 priority patent/US5703953A/en
Publication of JPH08289400A publication Critical patent/JPH08289400A/ja
Application granted granted Critical
Publication of JP3730281B2 publication Critical patent/JP3730281B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04SSTEREOPHONIC SYSTEMS 
    • H04S1/00Two-channel systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Television Receiver Circuits (AREA)
  • Stereophonic System (AREA)
  • Television Signal Processing For Recording (AREA)

Description

【0001】
【産業上の利用分野】
本発明はモノラル信号判定回路に関し、外部より入力されたTV、ビデオテープレコーダ、オーディオテープレコーダ、CD等の信号を入力した時に、その入力がモノラルか否か判定し、モノラル信号であれば擬似ステレオ等のファンクションに切り換えるモノラル信号判定回路に関する。
【0002】
【従来の技術】
図3は従来のモノラル信号判定回路図である。従来、この種の判定回路は図示のように演算回路10と信号検出部11で構成されている。Lは左信号、Rが右信号である。また、Ra=Rb=Rc=Rdに設定されている。
このような構成において、オペアンプQの出力側のp点では、L信号及びR信号のレベルが全く同一(即ち、モノラル信号)で、かつRa=Rb=Rc=Rdであれば、理論的にp点での出力は「ゼロ」になり、この「ゼロ」が信号検出部11で検出されて「モノラル信号」と判定することができる。従って、モノラル信号では、L/R信号が完全に同一レベルでなければ、減算回路10からの出力が「ゼロ」にならない。
【0003】
【発明が解決しようとする課題】
しかしながら、実使用において、上述の従来回路では、抵抗値のバラツキによりL信号及びR信号に出力差があり、さらにL/R信号の間で周波数特性が一致しないので、広帯域になればなるほどL/R信号が同一レベルになるのが困難である。その結果、演算回路10の出力側p点にレベル差信号が現れ、ステレオ等の位相差による出力と区別出来なくなり、誤った判定(モノラル信号判定)をすることがある。
【0004】
本発明の目的は、上述の問題を解消するために、確実にモノラル信号を判定する回路を提供することにある。
【0005】
【課題を解決するための手段】
図1は本発明の原理構成図である。本発明のモノラル信号判定回路は、入力された左信号(L)及び右信号(R)を各々別個に波形整形する波形整形手段1と、前記波形整形された前記右信号及び左信号の信号レベル差を算出する演算手段2と、前記演算手段の出力に基づいて、制御信号を作成する制御信号作成手段3と、前記演算手段の入力側と前記制御信号作成手段の出力側の間に接続され、前記制御信号に基づき、前記演算手段の一方の入力側の信号レベルを調整して前記演算手段の出力側における信号レベルを所定の範囲内(例えば、「ゼロ」)にするように、予め定められた範囲内で制御する入力制御手段4と、前記演算手段の出力信号が前記所定の範囲内か否かを検出してモノラル信号か否かを判定する信号検出手段5と、を備えることを特徴とする。
【0006】
また、前記入力制御手段は、前記演算手段の一方の入力側に接続される第1の抵抗R13、第2の抵抗R14及びトランジスタQを有し、前記トランジスタのベースに前記制御信号を入力することによりオン/オフし、前記第1及び第2の抵抗を選択することにより前記演算手段の一方の入力側の信号レベルを調整する。
【0007】
【作用】
本発明では、演算手段の入力にL/R信号のレベルの相違する信号が入力されたときに、片方の入力レベルを基準にして、他方の入力レベルを同一にするように、後段で発生される制御信号を用いて、入力段の抵抗群の抵抗値の分配を調整する。これにより、モノラル信号であれば、常にL/R信号の差信号を「ゼロ」にすることができる。
【0008】
【実施例】
図2は本発明の一実施例構成図である。本発明では、要するに、オペアンプQ5の出力側のe点の信号レベルでモノラル信号か否か判定する。即ち、オペアンプQ5の入力側のd点の信号レベルを、同じ入力側のc点に基づくe点の信号レベルと同一レベルでかつ逆相になるように合わせると、モノラル信号は位相が同一であるから、同時入力時はe点の信号レベルは「ゼロ」になる。一方、ステレオ信号の場合は左右の信号に位相差があるので、e点における信号レベルは「ゼロ」にならない。従って、e点の信号レベルが「ゼロ」であれば、モノラル信号と判定することができる。
【0009】
以下、本発明の動作を図面に沿って詳細に説明する。図中、1は波形整形回路であり、判定感度を向上させるために入力信号を波形整形(整流)するものである。2は演算回路であり、波形整形回路1の出力側のa点及びb点における信号のレベル及び位相を判定するものである。即ち、左(L)信号及び右(R)信号が同一レベルか、さらに同一位相か、を判定するものである。3は制御信号作成回路であり、左右のレベル差を無くすための制御信号を作成する。4は入力制御回路であり、a点及びb点の入力差についてa点に対してb点の信号レベルを±x(dB)の範囲内で制御するように設定する。5は信号検出回路であり、演算回路2のe点における出力の有無(即ち、ゼロか否か)を判定し、これに応じて検出信号を出力する。
【0010】
波形整形回路1は、図示のように、L側及びR側ともに同一回路で構成されており、各チャネルは2段のオペアンプQ1,Q2(Q3,Q4)で構成されている。L/R信号はオペアンプQ1(Q3)の出力側のダイオードD1,D2(D3,D4)によって全波整流される。従って、この全波整流によって負の入力信号も正の入力信号に変換されて判定感度を上げることができる。全波整流して得られたa点及びb点の出力は演算回路2に送出される。
【0011】
演算回路2はオペアンプQ5により構成され、入力制御回路4はトランジスタQ7により構成され、制御信号作成回路3はオペアンプQ6により構成されている。さらに演算回路2の出力は信号検出回路5に送出される。
このような構成において、a点の信号は抵抗R11を経てc点に、b点の信号は抵抗R12を経てd点に送られる。この場合、b点の信号レベルはa点の信号レベルに対して、予め±x(dB)の範囲内で同一レベルに設定されるように、入力制御回路4の抵抗R13及びR14で調整されている。
【0012】
即ち、トランジスタQ7がオフの時は、
d点の信号レベル=(R13×b)/(R12+R13) ・・・(1)
となり、a点とb点の信号レベルが同じときは、d点の信号レベルによるe点への出力が、a点の信号レベルによるe点への出力(即ちc点の信号レベルによるe点への出力)よりも、x(dB)高くなるように各抵抗を設定する。
一方、トランジスタQ7がオンの時は、
d点の信号レベル=
〔(R13‖R14)×b〕/〔R12+(R13‖R14)〕・・(2)
となり、同じくa点とb点の信号レベルが同じときは、d点の信号レベルによるe点への出力が、a点の信号レベルによるe点への出力(即ちc点の信号レベルによるe点への出力)よりも、x(dB)低くなるように各抵抗を設定する。但し、“‖”はパラレル記号を示す。
【0013】
従って、最初にオペアンプQ5に加えられる信号は、トランジスタQ7がオフなので、a点におけるモノラル信号レベルがb点における信号レベルよりもx(B)高ければ、e点における信号レベルは「ゼロ」になるが、a点の信号レベルが、+x(B)>(b−a)>−x(B)であれば、a点及びb点の信号は正信号なので、常にe点には正の信号が出力される。
【0014】
そして、オペアンプQ5の出力はe点から、制御信号作成回路3に入力され、オペアンプQ6で増幅され、その出力のf点において制御信号が出力される。この制御信号はダイオードD5を経てトランジスタQ7のベースに印加される。e点の出力が所定の範囲を超えると、このダイオードD5の出力により、トランジスタQ7がオンされ、d点の信号レベルは下がる方向に作用し、モノラル信号であればc点及びd点の信号レベルは同じになる方向に変えられるので、e点での信号レベルが所定の範囲内(±x(dB)以内)となり、実質的に「ゼロ」になるように、トランジスタQ7にて平衡を得るようになっている。従って、トランジスタQ7をオフのままでか、あるいはオンにすることにより、e点の信号レベルが所定の範囲内に入れば、入力信号L/Rがモノラル信号であると判断する。
【0015】
しかし、モノラル信号以外であれば、a点及びb点の間で位相が相違するので、e点では出力差が現れ、トランジスタQ7による平衡が取れなくなる。従って、信号検出回路5はその入力側のh点における入力が所定値以下、即ち実質的に「ゼロ」のときは、L/Rの位相が同一で、L/R信号のレベル差が、Q7のオン又はオフの場合に、e点での信号レベルの±x(B)に対応するレベル差以内であれば、入力信号L/Rをモノラル信号と判定し、i点に検出信号を出力する。
【0016】
【発明の効果】
以上説明したように、本発明によれば、TV、ステレオ装置等において、容易かつ確実にモノラル信号を判定することができる。
【図面の簡単な説明】
【図1】本発明の原理構成図である。
【図2】本発明の一実施例構成図である。
【図3】従来のモノラル信号判定回路図である。
【符号の説明】
1…波形整形回路
2,10…演算回路
3…制御信号作成回路
4…入力制御回路
5,11…信号検出回路

Claims (2)

  1. 入力された左信号(L)及び右信号(R)を各々別個に波形整形する波形整形手段(1)と、
    前記波形整形された前記右信号及び左信号の信号レベル差を算出する演算手段(2)と、
    前記演算手段の出力に基づいて、制御信号を作成する制御信号作成手段(3)と、
    前記演算手段の入力側と前記制御信号作成手段の出力側の間に接続され、前記制御信号に基づき、前記演算手段の一方の入力側の信号レベルを調整して前記演算手段の出力側における信号レベルを所定の範囲内にるように、予め定められた範囲内で制御する入力制御手段(4)と、
    前記演算手段の出力信号が前記所定の範囲内か否かを検出して前記の入力された信号がモノラル信号か否かを判定する信号検出手段(5)と、
    を備えることを特徴とするモノラル信号判定回路。
  2. 前記入力制御手段は、前記演算手段の一方の入力側に接続される第1の抵抗(R13)、第2の抵抗(R14)及びトランジスタ(Q)を有し、前記トランジスタのベースに前記制御信号を入力することによりオン/オフし、前記第1及び第2の抵抗を選択することにより前記演算手段の一方の入力側の信号レベルを調整する請求項1に記載のモノラル信号判定回路。
JP08286595A 1995-04-07 1995-04-07 モノラル信号判定回路 Expired - Fee Related JP3730281B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP08286595A JP3730281B2 (ja) 1995-04-07 1995-04-07 モノラル信号判定回路
KR1019950068674A KR0186152B1 (ko) 1995-04-07 1995-12-30 모노랄 신호판정회로
US08/628,157 US5703953A (en) 1995-04-07 1996-04-05 Monaural signal judgement circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP08286595A JP3730281B2 (ja) 1995-04-07 1995-04-07 モノラル信号判定回路

Publications (2)

Publication Number Publication Date
JPH08289400A JPH08289400A (ja) 1996-11-01
JP3730281B2 true JP3730281B2 (ja) 2005-12-21

Family

ID=13786230

Family Applications (1)

Application Number Title Priority Date Filing Date
JP08286595A Expired - Fee Related JP3730281B2 (ja) 1995-04-07 1995-04-07 モノラル信号判定回路

Country Status (3)

Country Link
US (1) US5703953A (ja)
JP (1) JP3730281B2 (ja)
KR (1) KR0186152B1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8369532B2 (en) * 2006-08-10 2013-02-05 Koninklijke Philips Electronics N.V. Device for and a method of processing an audio signal

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4236041A (en) * 1979-04-13 1980-11-25 H. H. Scott, Inc. Stereophonic signal indicating apparatus
JPS5750145A (en) * 1980-09-10 1982-03-24 Toshiba Corp Detection circuit for stereo identifying signal
DE3267678D1 (en) * 1981-07-25 1986-01-09 Thorn Emi Ferguson Stereo indicating circuit
JP3099892B2 (ja) * 1990-10-19 2000-10-16 リーダー電子株式会社 ステレオ信号の位相関係判定に使用する方法及び装置
JPH04176279A (ja) * 1990-11-09 1992-06-23 Sony Corp ステレオ/モノラル判別装置

Also Published As

Publication number Publication date
US5703953A (en) 1997-12-30
JPH08289400A (ja) 1996-11-01
KR960038882A (ko) 1996-11-21
KR0186152B1 (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
CA1102000A (en) Detection and monitoring device
JP3730281B2 (ja) モノラル信号判定回路
US4293821A (en) Audio channel separating apparatus
JPS633520B2 (ja)
JP2943713B2 (ja) 疑似ステレオ機能付きサラウンド回路
JP2823255B2 (ja) ピークレベル検出器
JP3009207B2 (ja) ディジタルホワイトバランス装置
JPH01304000A (ja) 音場再生装置
KR100194016B1 (ko) 음향기기의 자동 밸런스 조정장치
JPH0463006A (ja) 信号レベル検出回路
JPH0314368A (ja) フィードバッククランプ回路
JP3283785B2 (ja) 音量バランス自動調整スピーカ装置
JPH096530A (ja) 座標位置入力装置
JPH04192894A (ja) ドロップアウト検出装置
JP2906797B2 (ja) 光ビーム追尾受信器
JPH06178396A (ja) ヘッドホンの音像定位装置
JP2765879B2 (ja) パイロット信号除去回路
JPS5928268B2 (ja) 2信号の位相検出回路
JPH03103699U (ja)
JPH07306066A (ja) 双方向渦流量計
JPH0213188A (ja) 映像信号処理装置
JPH01144711A (ja) 自動レベル制御回路
JPH0377562U (ja)
JPH0294907A (ja) 電力検波回路
JPH06204771A (ja) 収音装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050121

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050208

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20050506

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20050517

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050808

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050906

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051006

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091014

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091014

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101014

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111014

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111014

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121014

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131014

Year of fee payment: 8

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees