JP3651945B2 - コンピュータシステムのための電力管理システム - Google Patents

コンピュータシステムのための電力管理システム Download PDF

Info

Publication number
JP3651945B2
JP3651945B2 JP01226195A JP1226195A JP3651945B2 JP 3651945 B2 JP3651945 B2 JP 3651945B2 JP 01226195 A JP01226195 A JP 01226195A JP 1226195 A JP1226195 A JP 1226195A JP 3651945 B2 JP3651945 B2 JP 3651945B2
Authority
JP
Japan
Prior art keywords
power management
state
state machine
clock signal
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP01226195A
Other languages
English (en)
Other versions
JPH0836445A (ja
Inventor
マイケル・ティー・ワイザー
リタ・エム・オブライエン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advanced Micro Devices Inc
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of JPH0836445A publication Critical patent/JPH0836445A/ja
Application granted granted Critical
Publication of JP3651945B2 publication Critical patent/JP3651945B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Description

【0001】
【発明の分野】
本発明はコンピュータシステムに関し、より特定的には、コンピュータシステム内で用いられる電力管理ユニットおよび電力管理技術に関する。
【0002】
【関連技術の説明】
製造業者により進められている開発の1つの目的にコンピュータシステムの電力消費量を低減するということがある。電力消費量を低減することにより典型的にはシステムにおいて発生する熱が低減され、それにより信頼性が向上しかつコストが削減される。さらに、電力を減らすことは、電池で電力供給を行なうポータブルコンピュータシステムの動作寿命を最大限に延ばす上でも特に重要なことである。
【0003】
コンピュータシステムの電力消費量を低減するために種々の技術が工夫されてきた。これらの技術には、回路の高集積化や、改良した回路および電力管理ユニット(PMU)を組込むことがある。ある特定の電力低減技術には、不活性回路部を駆動するクロック信号を停止させることができるようにすることが含まれる。そのような技術を用いるシステムには、典型的には、不活性回路部を検出または予測し、それに従ってその不活性回路部に関連するクロック信号を停止させる電力管理ユニットが必要である。不活性回路部を駆動する「使用されない」クロック信号をオフにすることにより、システム全体の電力消費量を減らす。これと類似する技術には、時間が重要でない動作モードの間に回路部を駆動するクロック信号の周波数を低下させることができるようにすることが含まれ、別の技術には、不活性回路部から電力を取除くことができるようにすることが含まれる。
【0004】
上述の電力低減技術を採用するソフトウェア規格は、アドバンスト・パワー・マネージメント(APM)ソフトウェア規格として既知である。APMソフトウェアを適用するコンピュータシステムは、オペレーティングシステムが、種々のアプリケーションプログラムが使用中であるかアイドル状態であるかを判断するためにアイドル呼出を開始することができるようにする。オペレーティングシステムからのアイドル呼出に応答して、所与のアプリケーションプログラムは、それがアイドル状態であればオペレーティングシステムにアイドル表示を戻す。システム内にロードされたアプリケーションプログラムがすべてアイドル状態であることを示せば、オペレーティングシステムは、システムBIOSにオール・アイドル表示を通過させ、これによりたとえばこのシステムBIOSは選択されたクロック信号の周波数を低下させ得るおよび/または選択された不活性回路部から電力を取除き得る(オペレーティングシステムのその後のポーリングによる判断に従って)アプリケーションプログラムのいずれかがその後に活性になれば、システムBIOSは、クロック信号の周波数をその通常レベルに戻すおよび/または種々の回路部に再び電力を与える。
【0005】
このアドバンスト・パワー・マネージメントソフトウェア規格を採用するシステムにおいて遭遇する問題は、システム内にいわゆる「誤動作する」ソフトウェアがアプリケーションプログラムとしてロードされる場合に生じる。誤動作するソフトウェアとは、このアドバンスト・パワー・マネージメントソフトウェア規格と両立しないかまたはそれを認識しないソフトウェアである。したがって、オペレーティングシステムが誤動作するソフトウェアが使用中であるかアイドル状態であるかを判断するためにその誤動作するソフトウェアをポーリングする場合、この誤動作するソフトウェアはそれに応答せず、オペレーティングシステムはその誤動作するソフトウェアが使用中であると推定する。したがって、実際にはすべてのアプリケーションソフトウェアが不活性である場合でも、システムBIOSは、電力管理のために電力管理ユニットに種々のクロック信号の周波数を低下させず、かつ不活性回路部から電力を取除くことをしない。そのため、コンピュータシステム全体の電力消費量は比較的高いままであり、電力管理システムの効率は悪くなる。
【0006】
【発明の概要】
本発明に従ったソフトウェア構成可能状態レジスタとタイムアウトカウンタとを含む電力管理ユニットによって、上述の問題の大部分が解決される。一実施例では、マイクロプロセッサおよび関連する周辺装置等のコンピュータシステムの種々のコンポーネントに電力を与えるための電力切換ユニットを含むコンピュータシステムが設けられる。このコンピュータシステムは、CPUクロック信号およびシステムクロック信号を発生するためのクロックジェネレータをさらに含む。電力管理ユニットは、電力切換ユニットとクロックジェネレータとに結合され、コンピュータシステム全体の電力消費量を管理する。電力管理ユニットの状態に依存して、電力制御ユニットは、コンピュータシステムのある特定のコンポーネントに電力を与えるかまたはそこから電力を取除くように電力切換ユニットを制御し、クロック制御ユニットは、CPUクロック信号およびシステムクロック信号の周波数を増加するかまたは低減させるようにクロックジェネレータを制御する。電力管理ユニットは、システムBIOS内のAPM対応ソフトウェア等のシステムソフトウェアが電力管理ユニットの状態を制御できるようにするソフトウェア構成可能状態レジスタを含む。したがって、アドバンスト・パワー・マネージメントソフトウェアは、電力管理ユニットの状態を制御するために適用される。電力管理ユニットは1組のタイムアウトカウンタをさらに含み、このタイムアウトカウンタも電力管理ユニットの状態を制御する。電力管理ユニットが、CPUクロック信号およびシステムクロック信号が最大周波数で駆動されかつコンピュータのすべてのコンポーネントに電力が与えられるレディ状態である場合、タイムアウトカウンタのうちの1つが活性化され第1のカウントダウン期間を開始する。システムモニタはこの期間の間コンピュータシステムの種々の回路部をモニタし、あるシステムアクティビティが検出されなければ、タイムアウトカウンタのカウントが経過すると電力管理ユニットは休息状態に入る。この休息状態の間、CPUクロック信号およびシステムクロック信号の周波数は低減され、および/または選択された不活性回路部から電力が取除かれる。したがって、システム内に誤動作するソフトウェアがロードされていても、コンピュータシステム全体の電力消費量は最小限となる。
【0007】
大まかに言うと、本発明は、第1のクロック信号の周波数を制御するためのクロック制御ユニットと、このクロック制御ユニットに結合される電力管理ステートマシンとを含むコンピュータシステムのための電力管理システムを企図する。電力管理ステートマシンは、クロック制御ユニットが第1のクロック信号を第1の周波数で駆動するようにする通常状態と、クロック制御ユニットが第1のクロック信号を低減された周波数で駆動するようにする休息状態(すなわち、停止状態を含む)とを含む。電力管理ステートマシンにはプログラマブルレジスタが結合され、このプログラマブルレジスタは、電力管理ステートマシンが通常状態となるか休息状態となるかを制御する状態値を受取ることができる。電力管理ステートマシンには第1のカウンタがさらに結合され、この第1のカウンタは、第1の予め定められたカウント期間が経過すると電力管理ステートマシンを通常状態から休息状態に切換わらせることができる。
【0008】
本発明の他の目的および利点は、添付の図面を参照して以下の詳細な説明を読めば明らかになるであろう。
【0009】
本発明には種々の変形例および変更例が可能であるが、特定の実施例のみを例示的に図面に示し詳細に説明する。しかしながら、この図面およびそれに対する詳細な説明は本発明を開示した特定の形に限定するものではなく、前掲の特許請求の範囲に規定されるような本発明の精神および範囲内にあるすべての変形例、均等物および変更例を含むものであることが理解されるはずである。
【0010】
【好ましい実施例の詳細な説明】
次に図面を参照して、図1は、本発明に従った電力管理ユニットを含むコンピュータシステム100のブロック図である。図1に示されるように、コンピュータシステム100は、マイクロプロセッサ(CPU)102、システムメモリ104、および周辺装置108を含む。コンピュータシステム100は、電力切換ユニット110、クロックジェネレータ112、および電力管理ユニット120をさらに含む。
【0011】
マイクロプロセッサ102は、たとえばモデル80486マイクロプロセッサで例示的に構成される。クロックジェネレータ112は、CPUクロック信号およびシステムクロック信号を発生し、電力切換ユニット110は、コンピュータシステムの種々のコンポーネントに電力を与える。周辺装置108は、たとえばキーボード、プリンタ、モデム等の種々の周辺装置を例示的に示すものである。
【0012】
電力管理ユニット120は、電力切換ユニット110に結合される電力制御ユニット122と、クロックジェネレータ112に結合されるクロック制御ユニット124とを含む。電力管理ユニット120は、デコーダ126、マスクレジスタ128、レディカウンタ130、休息カウンタ132、待機カウンタ134、および電力管理状態レジスタ136をさらに含み、これらはすべてバス138に結合される。電力管理ユニット120は、マスクレジスタ128に結合されるシステムモニタ140、および電力制御ユニット122とクロック制御ユニット124とに結合される電力管理ステートマシン142をさらに含む。
【0013】
電力管理ユニット120は、コンピュータシステム100によって消費される電力を調整しかつ最小限にするために設けられる。図1の実施例に関しては、電力切換ユニット110は、電力管理ユニット120の状態に依存してマイクロプロセッサ102、システムメモリ104および周辺装置108に電力を選択的に与えるように制御される。同様に、クロックジェネレータ112は、電力管理ユニット120の状態に依存して以下に詳細に説明するようにCPUクロック信号およびシステムクロック信号の周波数を変えるように制御される。
【0014】
電力制御ユニット122およびクロック制御ユニット124は、電力管理ステートマシン142の内部状態に依存して、それぞれ電力切換ユニット110およびクロックジェネレータ112を制御する。図2は、電力管理ステートマシン142のいくつかの内部状態を示す状態図である。具体的には、電力管理ステートマシン142は、レディ状態200、休息状態202、待機状態204、および保留状態206を含む。レディ状態200の間、コンピュータシステム100はフル稼働状態であると考えられる。コンピュータシステム100のすべてのコンポーネントは最速でクロックされ、そこに電力が投入される。コンピュータシステムのパワーアップの際およびリセットの際に、電力管理ステートマシン142はレディ状態200に入る。以下に説明するように、システムモニタ140によって主要システムアクティビティが検出されても、またはソフトウェアによるレディ状態値の電力管理状態レジスタ136への書込に応答しても、電力管理ステートマシン142はレディ状態200に入る。
【0015】
コンピュータシステム100がレディカウンタ130およびシステムモニタ140による判断に従ってプログラム可能な時間(0.125秒ないし16秒)の間アイドル状態であれば、電力管理ステートマシン142はレディ状態200から休息状態202に遷移する。代替的には、電力管理ステートマシン142は、ソフトウェアにより休息状態値を電力管理状態レジスタ136に書込むことによって休息状態202に入ることができる。休息状態202の間、クロック制御ユニット124は、CPUクロック信号を予めプログラムされた周波数まで低下させるようにクロックジェネレータ112を制御する。なお、休息状態202の間、システムクロック信号は最大周波数で駆動され続け、すべてのコンポーネントに電力が投入される。
【0016】
休息カウンタ132およびシステムモニタ140による判断に従って、いかなる主要アクティビティも起こらずにシステムがプログラム可能な時間(1秒ないし16秒)の間アイドル状態であれば、電力管理ステートマシン142は休息状態202から待機状態204に遷移する。代替的には、電力管理ステートマシン142は、ソフトウェアにより電力管理状態レジスタ136に書込むことによって待機状態204に入ることができる。待機状態204の間、電力制御ユニット122は、電力切換ユニット110に周辺装置108から電力を取除かせる。さらに、待機状態204の間、クロック制御ユニット124は、クロックジェネレータ112にCPUクロック信号をオフにさせる。システムクロック信号は、最大周波数で駆動され続ける。
【0017】
待機カウンタ134およびシステムモニタ140による判断に従って、いかなる主要アクティビティも生じずにシステムがプログラム可能な時間(5秒ないし60秒)の間アイドル状態であれば、電力管理ステートマシン142は待機状態204から保留状態206に遷移する。代替的には、電力管理ステートマシン142は、ソフトウェアにより保留状態値を電力管理状態レジスタ136に書込むことによって保留状態206に入ることができる。電力管理ステートマシン142が保留状態206であるとき、電力制御ユニット122は電力切換ユニット110に周辺装置108から電力を取除かせ、クロック制御ユニット124はクロックジェネレータ112にCPUクロック信号およびシステムクロック信号を停止させる。システムによっては、電力制御ユニット122はさらに、電力切換ユニット110にマイクロプロセッサ102およびシステムメモリ104から電力を取除かせる場合もある。
【0018】
デコーダ126は、たとえばマイクロプロセッサ102によりバス138上で実行されるI/O書込サイクルをデコードするために設けられる。そのようなI/O書込サイクルの間、マスクレジスタ128、レディカウンタ130、休息カウンタ132、待機カウンタ134、および電力管理状態レジスタ136には、電力管理ユニット120を制御する種々のデータがロードされ得る。データは、バス138から内部データバス150を介してマスクレジスタ128、レディカウンタ130、休息カウンタ132、待機カウンタ134、および電力管理状態レジスタ136に与えられる。なお、バス138は直接またはバスブリッジを介してマイクロプロセッサ102に結合され得る。
【0019】
システムモニタ140は、ある特定の主要アクティビティが起こっているかどうかを判断するためにマイクロプロセッサ102、システムメモリ104および他のシステムコンポーネントをモニタする。たとえば、システムモニタ140は、ある特定のサイクルが現在実行されているかどうかを判断するためにCPUローカルバスをモニタし得る。同様に、システムモニタ140は、主要システムアクティビティが開始されているかどうかを判断するために種々の割込信号をモニタし得る。コンピュータシステムの種々のコンポーネントが現在活性状態であるかどうかを判断する例示的なシステムモニタは、1992年11月24日スミス(Smith )他に発行された米国特許番号第5,167,024号に記載されている。この特許全体を引用によりここに援用する。
【0020】
システムモニタ140が主要システムアクティビティを検出すれば、「プライマリ・システム・アクティビティ」と呼ばれる信号が電力管理ステートマシン142に与えられる。マスクレジスタ128により、プログラマは、通常システムモニタ140によって検出されるある特定のアクティビティをマスクすることができる。たとえば、システムプログラマは、システムモニタ140がビデオモニタのアクティビティを「主要アクティビティ」であるとみなさないようにしたいと考えるかもしれない。その場合には、ビデオモニタのアクティビティが無視されるようにマスクレジスタ128を設定することができる。
【0021】
上述のように、電力管理状態レジスタ136は、電力管理ステートマシン142の現在の状態を制御するいくつかの予め定められた状態値のうちの1つに従ってソフトウェアによりプログラムされ得る。バス138上でI/O書込サイクルを実行することによって、特定の状態値が電力管理状態レジスタ136に書込まれる。このようにして、電力管理状態レジスタ136は、アドバンスト・パワー・マネージメント(APM)ソフトウェアに対応する。
【0022】
レディカウンタ130、休息カウンタ132、および待機カウンタ134は、たとえばこのアドバンスト・パワー・マネージメントソフトウェア規格に従って動作しない誤動作するソフトウェアから保護するためにシステム内に構成される。動作中、レディカウンタ130には、レディカウンタ130に0.125秒ないし16秒の時間をカウントさせる値がロードされる。上で述べたように、システムモニタ140によって主要システムアクティビティが検出されなければ、電力管理ステートマシン142はこのプログラム可能な時間が経過するとレディ状態200から休息状態202に遷移する。同様に、休息カウンタ132には、休息カウンタ132に1秒ないし16秒のプログラム可能な時間をカウントさせる値がロードされ得る。休息カウンタ132は、システムモニタ140によって主要システムアクティビティが検出されなければ電力管理ステートマシン142を休息状態202から待機状態204に遷移させる休息タイムアウト期間を制御する。待機カウンタ134には、待機カウンタ134に5秒ないし60秒のプログラム可能な時間をカウントさせる値がロードされ得る。待機カウンタ134は、システムモニタ140によって主要アクティビティが検出されなければ電力管理ステートマシン142を待機状態204から保留状態206に遷移させるタイムアウト期間を制御する。システムモニタ140が主要システムアクティビティを検出するまで、またはソフトウェアにより電力管理状態レジスタ136に新しい状態値が書込まれるまで、電力管理ステートマシン142は保留状態206のままである。電力管理ステートマシン142を保留状態206からレディ状態200に遷移させる主要システムアクティビティは、たとえばキーボード入力の検出である。なお、レディカウンタ130、休息カウンタ132、および待機カウンタ134はそれぞれ、システムモニタ140によって主要システムアクティビティが検出されるとリセットされる。
【0023】
上述の電力管理ユニット120に従えば、アドバンスト・パワー・マネージメントソフトウェアは、ソフトウェアによる電力管理状態レジスタ136へのI/O書込によって電力管理ユニット120の状態を制御するために用いられ得る。電力管理ユニット120は、レディカウンタ130、休息カウンタ132、および待機カウンタ134を設けることによって、誤動作するソフトウェアから保護する。種々のカウンタ内でプログラムされた時間内に主要アクティビティが検出されなければ、電力管理ステートマシン142は、コンピュータシステムの種々のコンポーネントへの電力が取除かれ得る、およびCPUクロック信号とシステムクロック信号との周波数が低減(または停止)され得るいくつかの電力低減状態に連続的に入る。したがって、アドバンスト・パワー・マネージメントソフトウェア規格を認識しないソフトウェアが用いられる場合でも、コンピュータシステム100によって消費される電力は減少する。
【0024】
なお、電力管理ステートマシン142には図2に示す以外の電力低減状態が用いられてもよく、それに応じてプログラマブルカウンタ(すなわち、レディカウンタ130、休息カウンタ132、待機カウンタ134)の数を変えてもよい。一実施例では、電力管理ステートマシン142は、CPUクロック信号およびシステムクロック信号の周波数のみを制御し、コンピュータシステムの種々のコンポーネントへの電力の投入およびそこからの電力の除去は制御しない。
【0025】
なお、システムモニタ140による検出に従って主要アクティビティであるとみなされるシステムアクティビティは、システムによって変わり得る。そのような主要アクティビティも、ユーザによってプログラム可能である。一実施例では、システムモニタ140は、パラレルポートアクティビティ、シリアルポートアクティビティ、ハードディスクアクティビティ、フロッピーディスクアクティビティ、およびコプロセッサアクティビティを検出しかつ主要アクティビティとして規定する。システムメモリ104に対するメモリサイクル、キーボードアクティビティ、ビデオアクティビティ、バスリクエストアクティビティ、およびマスク不能アクティビティはさらに主要アクティビティとして規定され得る。上で述べたように、主要アクティビティにより、電力管理ステートマシンはレディ状態200に戻り、レディカウンタ130、休息カウンタ132、および待機カウンタ134はリセットされる。
【0026】
上述の電力管理ステートマシン142を順序論理制御回路に縮小するために、計算機援用設計ツールを用いてもよい。例示的な計算機援用設計ツールには、VHSICハードウェア記述言語およびベリログ記述言語が含まれる。
【0027】
上述のようなソフトウェア構成可能状態レジスタおよびタイムアウトカウンタを有する電力管理ユニットを用いるコンピュータシステムに、同一人に譲渡された同時係属中の以下の特許出願、すなわち、(1)同時係属中のワイザー(Wisor )他による「周期的システム管理割込源、およびそれを用いる電力管理システム(Periodic System Management Interrupt Source and Power Management System Employing the Same)」、(2)同時係属中のワイザー(Wisor )他による「関連する理由レジスタを備える即時システム管理割込源(Immediate System Management Interrupt Source with Associated Reason Register)」、(3)同時係属中のオブライエン(O'Brien )他による「集積プロセッサのための電力管理システム(Power Management System For an Integrated Processor )」、(4)同時係属中のゲファート(Gephardt)他による「集積プロセッサのための電力管理メッセージバス(Power Management Message Bus For Integrated Processor )」に記載される回路および技術をさらに用いてもよい。これらの同一人に譲渡された同時係属中の特許出願をすべて引用によりここに援用する。
【0028】
上述の開示を十分に認識すれば、種々の変形例および変更例が当業者に明らかになるであろう。たとえば、電力管理状態レジスタ136を電力管理ステートマシン142と一体の部分として組込んでもよい。前掲の特許請求の範囲は、そのような変形例および変更例をすべて含むものである。
【図面の簡単な説明】
【図1】本発明に従った電力管理ユニットを含むコンピュータシステムのブロック図である。
【図2】電力管理ユニットのレディ状態、休息状態、待機状態および保留状態を示す状態図である。
【符号の説明】
124 クロック制御ユニット
130 レディカウンタ
132 休息カウンタ
134 待機カウンタ
136 電力管理状態レジスタ
142 電力管理ステートマシン

Claims (14)

  1. コンピュータシステムのための電力管理システムであって、
    第1のクロック信号の周波数を制御するためのクロック制御ユニットと、
    前記クロック制御ユニットに結合される電力管理ステートマシンとを含み、前記電力管理ステートマシンは、前記クロック制御ユニットが前記第1のクロック信号を第1の周波数で駆動されるようにする通常状態と、前記クロック制御ユニットが前記第1のクロック信号を低減された周波数で駆動されるようにする休息状態とを含み、
    前記電力管理ステートマシンに結合され、前記電力管理ステートマシンを前記通常状態から前記休息状態へ遷移させる第1の値を受けるように構成され、さらに、前記電力管理ステートマシンを前記休息状態から前記通常状態へ遷移させる第2の値を受けるように構成されたソフトウェアプログラマブルレジスタと、
    前記電力管理ステートマシンに結合され、予め定められたシステムアクティビティを検出するように構成されたシステムモニタと、
    前記電力管理ステートマシンに結合され、第1の予め定められたカウント期間が経過すると前記電力管理ステートマシンを前記通常状態から前記休息状態に遷移させるように構成された第1のカウンタとをさらに含み、前記電力管理ステートマシンは、前記ソフトウェアプログラマブルレジスタ内にストアされた値に関係なく、前記第1の予め定められたカウント期間中に前記システムモニタが前記予め定められたシステムアクティビティを検出しなければ、前記通常状態から前記休息状態への遷移を生じさせるように構成される、電力管理システム。
  2. 前記システムモニタが前記予め定められたシステムアクティビティを検出すると、前記電力管理ステートマシンは前記通常状態に遷移する、請求項1に記載の電力管理システム。
  3. 前記第1のカウンタはプログラマブルである、請求項1に記載の電力管理システム。
  4. 前記第1のクロック信号はCPUクロック信号である、請求項1に記載の電力管理システム。
  5. 前記電力管理ステートマシンに結合される第2のカウンタをさらに含み、
    前記電力管理ステートマシンは、前記クロック制御ユニットが前記CPUクロック信号を停止させる待機状態をさらに含み、前記第2のカウンタは第2の予め定められたカウント期間が経過すると前記電力管理ユニットを前記休息状態から前記待機状態に切換わらせるように構成される、請求項4に記載の電力管理システム。
  6. 前記電力管理ステートマシンに結合される第3のカウンタをさらに含み、
    前記電力管理ステートマシンは、前記クロック制御ユニットが前記CPUクロック信号を停止させかつシステムクロック信号を停止させる保留状態をさらに含み、前記第3のカウンタは、第3の予め定められたカウント期間が経過すると前記電力管理ステートマシンを前記待機状態から前記保留状態に切換わらせることができる、請求項5に記載の電力管理システム。
  7. 前記電力管理ステートマシンに結合される電力制御ユニットをさらに含み、前記電力制御ユニットは、前記電力管理ステートマシンが前記保留状態にあるとき周辺装置から電力を取除くように構成される、請求項6に記載の電力管理システム。
  8. 前記システムモニタに結合されるマスクレジスタをさらに含み、前記マスクレジスタは、前記システムモニタによってモニタされる選択されたアクティビティをマスクするための値をストアするように構成される、請求項1に記載の電力管理システム。
  9. コンピュータシステムのための電力管理システムであって、
    第1のクロック信号の周波数を制御するためのクロック制御ユニットを含み、前記第1のクロック信号はプロセッサをクロックするためのものであり、
    前記クロック制御ユニットに結合される電力管理ステートマシンをさらに含み、前記電力管理ステートマシンは、前記クロック制御ユニットが前記第1のクロック信号を第1の周波数で駆動されるようにする通常状態と、前記クロック制御ユニットが前記第1のクロック信号を低減された周波数で駆動されるようにする休息状態とを含み、
    前記電力管理ステートマシンに結合され、前記電力管理ステートマシンを前記通常状態から前記休息状態へ遷移させる第1の値を受け、さらに、前記電力管理ステートマシンを前記休息状態から前記通常状態へ遷移させる第2の値を受けるように構成されたソフトウェアプログラマブルレジスタと、
    前記電力管理ステートマシンに結合され、予め定められたシステムアクティビティを検出するように構成されたシステムモニタと、
    前記電力管理ステートマシンに結合され、第1の予め定められたカウント期間が経過すると前記電力管理ステートマシンを前記通常状態から前記休息状態に遷移させるように構成された第1のプログラマブルカウンタとをさらに含み、前記電力管理ステートマシンは、前記ソフトウェアプログラマブルレジスタ内にストアされた値に関係なく、前記第1の予め定められたカウント期間中に前記システムモニタが前記予め定められたシステムアクティビティを検出しなければ、前記通常状態から前記休息状態への遷移を生じさせるように構成される、前記電力管理システム。
  10. 前記システムモニタが前記予め定められたシステムアクティビティを検出すると、前記電力管理ステートマシンは前記通常状態に遷移する、請求項9に記載の電力管理システム。
  11. 前記電力管理ステートマシンに結合される第2のカウンタをさらに含み、
    前記電力管理ステートマシンは、前記クロック制御ユニットが前記CPUクロック信号を停止させる待機状態をさらに含み、前記第2のカウンタは、第2の予め定められたカウント期間が経過すると前記電力管理ユニットを前記休息状態から前記待機状態に切換わらせるように構成される、請求項10に記載の電力管理システム。
  12. 前記電力管理ステートマシンに結合される第3のカウンタをさらに含み、
    前記電力管理ステートマシンは、前記クロック制御ユニットが前記CPUクロック信号を停止させかつシステムクロック信号を停止させる保留状態をさらに含み、前記第3のカウンタは、第3の予め定められたカウント期間が経過すると前記電力管理ステートマシンを前記待機状態から前記保留状態に切換わらせるように構成される、請求項11に記載の電力管理システム。
  13. 前記電力管理ステートマシンに結合される電力制御ユニットをさらに含み、前記電力制御ユニットは、前記電力管理ステートマシンが前記保留状態であるとき周辺装置から電力を取除くように構成される、請求項12に記載の電力管理システム。
  14. 前記システムモニタに結合されるマスクレジスタをさらに含み、前記マスクレジスタは、前記システムモニタによってモニタされる選択されたアクティビティをマスクするための値をストアするように構成される、請求項10に記載の電力管理システム。
JP01226195A 1994-02-02 1995-01-30 コンピュータシステムのための電力管理システム Expired - Lifetime JP3651945B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US190279 1994-02-02
US08/190,279 US5504910A (en) 1994-02-02 1994-02-02 Power management unit including software configurable state register and time-out counters for protecting against misbehaved software

Publications (2)

Publication Number Publication Date
JPH0836445A JPH0836445A (ja) 1996-02-06
JP3651945B2 true JP3651945B2 (ja) 2005-05-25

Family

ID=22700684

Family Applications (1)

Application Number Title Priority Date Filing Date
JP01226195A Expired - Lifetime JP3651945B2 (ja) 1994-02-02 1995-01-30 コンピュータシステムのための電力管理システム

Country Status (5)

Country Link
US (1) US5504910A (ja)
EP (1) EP0666527B1 (ja)
JP (1) JP3651945B2 (ja)
AT (1) ATE282853T1 (ja)
DE (1) DE69533762T2 (ja)

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5752050A (en) * 1994-10-04 1998-05-12 Intel Corporation Method and apparatus for managing power consumption of external devices for personal computers using a power management coordinator
US6192479B1 (en) * 1995-01-19 2001-02-20 Texas Instruments Incorporated Data processing with progressive, adaptive, CPU-driven power management
US5758171A (en) * 1995-07-05 1998-05-26 Cirrus Logic, Inc. Apparatus and method for reading back socket power status information
US5696952A (en) * 1995-08-03 1997-12-09 Pontarelli; Mark C. Dynamic speed switching software for power management
US5638541A (en) * 1995-08-25 1997-06-10 Intel Corporation System and method for managing power on desktop systems
US5652894A (en) * 1995-09-29 1997-07-29 Intel Corporation Method and apparatus for providing power saving modes to a pipelined processor
US5708819A (en) * 1995-10-10 1998-01-13 Standard Microsystems Corporation Process and apparatus for generating power management events in a computer system
DE19541651C1 (de) * 1995-11-08 1997-01-30 Siemens Nixdorf Inf Syst Schnelleinschaltungsverfahren
US5784627A (en) * 1996-01-24 1998-07-21 Advanced Micro Devices, Inc. Integrated timer for power management and watchdog functions
US5732281A (en) * 1996-02-08 1998-03-24 Ncr Corporation Programmable power management circuit for a power supply in a computer system
US5862394A (en) * 1996-03-21 1999-01-19 Texas Instruments Incorporated Electronic apparatus having a software controlled power switch
US5654509A (en) * 1996-05-08 1997-08-05 Hewlett-Packard Company Control system that distinguishes between imaging and nonimaging environments in an ultrasound system
US5953536A (en) * 1996-09-30 1999-09-14 Intel Corporation Software-implemented tool for monitoring power management in a computer system
US5881297A (en) * 1996-12-31 1999-03-09 Intel Corporation Apparatus and method for controlling clocking frequency in an integrated circuit
JP3179363B2 (ja) * 1997-04-18 2001-06-25 日本電気株式会社 回路設計方法及び記憶媒体
JP3961619B2 (ja) 1997-06-03 2007-08-22 株式会社東芝 コンピュータシステムおよびその処理速度制御方法
US5925134A (en) * 1997-09-30 1999-07-20 Intel Corporation Method and apparatus for power management
US6216187B1 (en) 1997-12-01 2001-04-10 Toshiba America Information Systems, Inc. System for powering down a portable computer in a docking station
WO1999050738A2 (en) * 1998-03-27 1999-10-07 Koninklijke Philips Electronics N.V. Passive data carrier having means for reducing the power consumption
US6215764B1 (en) * 1998-06-04 2001-04-10 Silicon Integrated Systems Corp. Method and apparatus for detecting the network link status of computer systems
US6212645B1 (en) * 1998-10-09 2001-04-03 Mediaq Inc. Programmable and flexible power management unit
US6088806A (en) * 1998-10-20 2000-07-11 Seiko Epson Corporation Apparatus and method with improved power-down mode
US6298448B1 (en) 1998-12-21 2001-10-02 Siemens Information And Communication Networks, Inc. Apparatus and method for automatic CPU speed control based on application-specific criteria
US6510525B1 (en) * 1999-04-26 2003-01-21 Mediaq, Inc. Method and apparatus to power up an integrated device from a low power state
EP1085396A1 (en) * 1999-09-17 2001-03-21 Hewlett-Packard Company Operation of trusted state in computing platform
US7100061B2 (en) 2000-01-18 2006-08-29 Transmeta Corporation Adaptive power control
US6684341B1 (en) 2000-03-09 2004-01-27 International Business Machines Corporation Method of altering the appearance of an icon of a program to provide an indication to a user that a power management is associated with the particular program
GB2376763B (en) * 2001-06-19 2004-12-15 Hewlett Packard Co Demonstrating integrity of a compartment of a compartmented operating system
GB0102516D0 (en) * 2001-01-31 2001-03-21 Hewlett Packard Co Trusted gateway system
GB0102518D0 (en) * 2001-01-31 2001-03-21 Hewlett Packard Co Trusted operating system
GB2372592B (en) 2001-02-23 2005-03-30 Hewlett Packard Co Information system
GB2372595A (en) * 2001-02-23 2002-08-28 Hewlett Packard Co Method of and apparatus for ascertaining the status of a data processing environment.
US7058834B2 (en) * 2001-04-26 2006-06-06 Paul Richard Woods Scan-based state save and restore method and system for inactive state power reduction
GB0114898D0 (en) * 2001-06-19 2001-08-08 Hewlett Packard Co Interaction with electronic services and markets
GB2376762A (en) * 2001-06-19 2002-12-24 Hewlett Packard Co Renting a computing environment on a trusted computing platform
GB2376764B (en) * 2001-06-19 2004-12-29 Hewlett Packard Co Multiple trusted computing environments
GB2378013A (en) * 2001-07-27 2003-01-29 Hewlett Packard Co Trusted computer platform audit system
US20030079152A1 (en) * 2001-08-14 2003-04-24 Triece Joseph W. Microprocessor with multiple low power modes and emulation apparatus for said microprocessor
GB2382419B (en) * 2001-11-22 2005-12-14 Hewlett Packard Co Apparatus and method for creating a trusted environment
US8645954B2 (en) * 2001-12-13 2014-02-04 Intel Corporation Computing system capable of reducing power consumption by distributing execution of instruction across multiple processors and method therefore
US7093153B1 (en) 2002-10-30 2006-08-15 Advanced Micro Devices, Inc. Method and apparatus for lowering bus clock frequency in a complex integrated data processing system
FR2853776B1 (fr) * 2003-04-09 2006-04-21 Alstom Procede et systeme de commande d'urgence de la commutation d'un transistor de puissance
US7080269B2 (en) * 2003-05-15 2006-07-18 International Business Machines Corporation Method and apparatus for implementing power-saving sleep mode in design with multiple clock domains
EP1596270A1 (en) 2004-05-10 2005-11-16 Dialog Semiconductor GmbH Micro-controller controlled power management chip
US7337335B2 (en) * 2004-12-21 2008-02-26 Packet Digital Method and apparatus for on-demand power management
US7228446B2 (en) 2004-12-21 2007-06-05 Packet Digital Method and apparatus for on-demand power management
US7395443B1 (en) 2004-12-28 2008-07-01 Advanced Micro Devices, Inc. Integrated circuit with a hibernate mode and method therefor
US8539587B2 (en) 2005-03-22 2013-09-17 Hewlett-Packard Development Company, L.P. Methods, devices and data structures for trusted data
US7418605B1 (en) * 2005-04-13 2008-08-26 Advanced Micro Devices, Inc. System for controlling power to sequential and combinatorial logic circuitry in an integrated circuit
US20080215908A1 (en) * 2005-05-10 2008-09-04 Nxp B.V. Sleep Watchdog Circuit For Asynchronous Digital Circuits
WO2009047664A1 (en) * 2007-10-09 2009-04-16 St Wireless Sa Non-recursive adaptive filter for predicting the mean processing performance of a complex system´s processing core
GB2466762B (en) * 2007-10-30 2013-05-15 Synopsys Inc Method and system for clock control for power-state transitions
KR101452958B1 (ko) 2008-03-28 2014-10-22 삼성전자주식회사 전력 조절 집적 회로를 포함하는 반도체 장치
JP5586924B2 (ja) * 2009-11-24 2014-09-10 キヤノン株式会社 画像形成装置
GB2476650A (en) * 2009-12-30 2011-07-06 1E Ltd Computer which enters a low power state when there is no user activity and no process requiring a high power state
US9395799B2 (en) 2012-08-09 2016-07-19 Nvidia Corporation Power management techniques for USB interfaces
US9785217B2 (en) * 2012-09-28 2017-10-10 Synaptics Incorporated System and method for low power input object detection and interaction
US9760150B2 (en) 2012-11-27 2017-09-12 Nvidia Corporation Low-power states for a computer system with integrated baseband

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4317180A (en) * 1979-12-26 1982-02-23 Texas Instruments Incorporated Clocked logic low power standby mode
JPS60198618A (ja) * 1984-03-21 1985-10-08 Oki Electric Ind Co Ltd ダイナミツク論理回路
US5086387A (en) * 1986-01-17 1992-02-04 International Business Machines Corporation Multi-frequency clock generation with low state coincidence upon latching
US4665536A (en) * 1986-03-10 1987-05-12 Burroughs Corporation Programmable automatic power-off system for a digital terminal
US5163153A (en) * 1989-06-12 1992-11-10 Grid Systems Corporation Low-power, standby mode computer
US5222239A (en) * 1989-07-28 1993-06-22 Prof. Michael H. Davis Process and apparatus for reducing power usage microprocessor devices operating from stored energy sources
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
AU629019B2 (en) * 1989-09-08 1992-09-24 Apple Computer, Inc. Power management for a laptop computer
US5218704A (en) * 1989-10-30 1993-06-08 Texas Instruments Real-time power conservation for portable computers
JP3193039B2 (ja) * 1990-11-20 2001-07-30 キヤノン株式会社 電子装置及び情報処理方法
EP0584257B1 (en) * 1991-05-17 2004-08-04 Packard Bell NEC, Inc. Power management capability for a microprocessor having backward compatibility
US5369771A (en) * 1991-12-23 1994-11-29 Dell U.S.A., L.P. Computer with transparent power-saving manipulation of CPU clock

Also Published As

Publication number Publication date
ATE282853T1 (de) 2004-12-15
EP0666527B1 (en) 2004-11-17
JPH0836445A (ja) 1996-02-06
DE69533762D1 (de) 2004-12-23
EP0666527A1 (en) 1995-08-09
DE69533762T2 (de) 2005-11-10
US5504910A (en) 1996-04-02

Similar Documents

Publication Publication Date Title
JP3651945B2 (ja) コンピュータシステムのための電力管理システム
EP0676686B1 (en) Power management architecture for computer systems
EP0666526B1 (en) Power management system for an integrated processor
TW487846B (en) Power management and control
JP3442810B2 (ja) チップの消費電力を自動的に減少する方法および装置
JP3260355B2 (ja) コンピューターシステムの電力消費を減少させる装置
JP2769082B2 (ja) ポータブル・コンピュータの電力配分管理システム
US5560024A (en) Computer power management system
US6760850B1 (en) Method and apparatus executing power on self test code to enable a wakeup device for a computer system responsive to detecting an AC power source
US6981163B2 (en) Method and apparatus for power mode transition in a multi-thread processor
US7100062B2 (en) Power management controller and method
US20030159076A1 (en) Keyboard controller providing power management for a portable computer system
EP0666528B1 (en) Integrated processor providing indications of internal activity to an external power management bus
JPH0850523A (ja) コンピュータシステムにおける消費電力管理方法及び装置
KR20090026895A (ko) 시스템 온 칩에서 전력 소모를 감소시키기 위한 장치 및방법
JPH09237463A (ja) ハードディスク制御方法及び情報処理装置
CN103339582A (zh) 对微处理器低功率模式的模块化选通
JP2007503057A (ja) Ac電力不足における電力管理
WO2012126345A1 (zh) 计算机的启动方法、启动装置、状态转换方法和状态转换装置
JPH07121259A (ja) コンピュータシステム
KR100472177B1 (ko) 전원스위치를이용한전원복구방법
JP3302149B2 (ja) コンピュータシステム
JPH09269854A (ja) 中央処理装置のための電力節減装置
JPH10161624A (ja) 表示制御装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041005

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050104

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050222

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080304

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090304

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100304

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100304

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110304

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110304

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120304

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130304

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130304

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140304

Year of fee payment: 9

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term