JP3577871B2 - 電源スタート時水平パルス出力安定化回路 - Google Patents
電源スタート時水平パルス出力安定化回路 Download PDFInfo
- Publication number
- JP3577871B2 JP3577871B2 JP3587697A JP3587697A JP3577871B2 JP 3577871 B2 JP3577871 B2 JP 3577871B2 JP 3587697 A JP3587697 A JP 3587697A JP 3587697 A JP3587697 A JP 3587697A JP 3577871 B2 JP3577871 B2 JP 3577871B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- horizontal
- pulse output
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
- Details Of Television Scanning (AREA)
Description
【発明の属する技術分野】
本発明は、スイッチングトランス二次巻線のうち水平偏向回路に電圧供給する電源ラインの電圧変化分を検出し、スイッチングを制御する電源回路を用いた電源スタート時水平パルス出力安定化回路に関する。
【0002】
【従来の技術】
従来、電源出力安定化回路は実開平5−41392号公報や特開平6−105549号公報に記載されたものが知られている。
【0003】
図5に従来回路の一例を、図6−1、図6−2に前記従来回路の動作電圧変遷を示す。
図5において符号1はスイッチングトランス、2は整流ダイオード、3は平滑コンデンサ、4は電圧レギュレータ、5は水平パルス出力ブロック、6はフライバックトランス、7は整流ダイオード、8は平滑コンデンサ、9は6の二次側出力電圧端子、10は水平出力トランジスタ、11は10のドライブブロック、12は整流ダイオード、13は平滑コンデンサ、14は抵抗、15はフォトカプラ、16は誤差検出増幅器である。
【0004】
また図6−1、図6−2において1Cは電源スタート時、2Cは水平偏向回路動作スタート時、3Cは図5の水平パルス出力ブロック5の動作保証電圧スレッショルド値、4Cは図5の整流ダイオード2のカソード電圧変遷、5Cは図5の水平パルス出力ブロック5に印可される電圧変遷、6Cは水平偏向回路動作スタート前の4C、5Cの電位差、7Cは水平偏向回路動作スタート後の4C、5Cの電位差である。
【0005】
【発明が解決しようとする課題】
図5の回路構成においては図6−1から図6−2にかけての期間は水平パルス出力ブロック5が動作していないためフライバックトランス6、水平出力トランジスタ10もまた動作を行っていない。そのため誤差検出増幅器16により二次側負荷が無負荷と判断され、スイッチングトランス1の一次側のスイッチング波形オンデューティは通常動作時の制御範囲からはずれて狭い波形となる。
従って、二次側各巻線の出力インピーダンスも通常動作時の制御範囲からはずれて高くなる。
一方、スイッチングトランス1の二次巻線のうち誤差検出増幅器16により制御を行っていない巻線より供給している負荷はフライバックトランス6、及び水平出力トランジスタ10の動作、未動作にかかわらず同一の負荷状態にあるため平滑コンデンサ3の電圧は通常動作時の状態より下がり、また電圧レギュレータ4により、さらに下がるため最悪の場合、図6−2に示すように水平パルス出力ブロック5に印可される電圧5Cが水平パルス出力ブロック5の動作保証電圧スレッショルド値を下回るため水平パルスが出力されず、フライバックトランス6、水平出力トランジスタ10が動作しなくなってしまう。
【0006】
また前述の状態を回避するため、誤差検出増幅器16により制御を行うスイッチングトランス1の巻線の巻数を下げ、誤差検出増幅器16により制御を行っていない巻線電圧を相対的に上げる方法があるが、この方法だと図6−1のように水平偏向回路動作後の電圧レギュレータ4の入出力電位差が大きく電力ロスにつながってしまう。
【0007】
【課題を解決するための手段】
この課題を解決するために本発明は、電源スタート1から水平偏向回路動作スタート2までの期間のみ、水平パルス出力ブロックに電圧供給する電源ラインに接続される電圧レギュレータ4の入出力端をスイッチ素子によりショートし、前記電源ラインの電圧が水平偏向回路動作時よりも低くなる分を電圧レギュレータ4による電圧降下分を無効とすることで水平パルス出力ブロック動作を保証する。
【0008】
また、水平動作後はフライバックトランス6の二次巻線出力を整流平滑した直流電圧により、前記スイッチ素子に直流バイアスを加えショートを解除し、電圧レギュレータ4を動作させる構成にしたものである。
【0009】
これにより、電源スタートから水平偏向回路動作スタートまでの不安定期間でも水平パルス出力ブロックに一定の電圧を供給し、安定した水平偏向回路動作の保証、かつ電力ロスの低減ができるものである。
【0010】
【発明の実施の形態】
本発明の請求項1に記載の発明は、スイッチングトランス二次巻線のうち水平偏向回路に電圧供給する電源ラインの電圧変化分を検出し、スイッチングを制御する電源回路において、フライバックトランス二次巻線中の1巻線、トランジスタ、抵抗を用いて前記スイッチングトランス二次側負荷に供給する出力電圧を切換えることを特徴とする電源スタート時水平パルス出力安定化回路であり、電源スタートから水平偏向回路動作スタートまでの不安定期間でも水平パルス出力ブロックに一定の電圧を供給し、安定した水平偏向回路動作の保証、かつ電力ロスの低減ができる、という作用を有する。
【0011】
また請求項2に記載の発明は、スイッチングトランス二次巻線のうち水平偏向回路に電圧供給する電源ラインの電圧変化分を検出し、スイッチングを制御する電源回路において、フライバックトランス二次巻線中の1巻線、リレー、トランジスタ、抵抗を用いて前記スイッチングトランス二次側負荷に供給する出力電圧を切換えることを特徴とする電源スタート時水平パルス出力安定化回路であり、電源スタートから水平偏向回路動作スタートまでの不安定期間でも水平パルス出力ブロックに一定の電圧を供給し、安定した水平偏向回路動作の保証、かつ電力ロスの低減ができ、なおかつ前記請求項1であげたトランジスタのVCESAT 分の電力ロスが軽減できるスイッチングトランス設計が可能となる、という作用を有する。
【0012】
【実施例】
(実施例1)
以下に、本発明の請求項1の一実施例における電源スタート時水平パルス出力安定化回路について図1、図2を用いて説明する。
【0013】
図1は本発明の電源スタート時水平パルス出力安定化回路の回路図、図2は図1の動作電圧変遷を示す。
【0014】
図1において、符号1はスイッチングトランス、2は整流ダイオード、3は平滑コンデンサ、4は電圧レギュレータ、5は水平パルス出力ブロック、6はフライバックトランス、7は整流ダイオード、8は平滑コンデンサ、9は6の二次側出力電圧端子、10は水平出力トランジスタ、11は10のドライブブロック、12は整流ダイオード、13は平滑コンデンサ、14は抵抗、15はフォトカプラ、16は誤差検出増幅器、17はトランジスタ、18、19、20は抵抗である。
【0015】
また図2において1Aは電源スタート時、2Aは水平偏向回路動作スタート時、3Aは図1の水平パルス出力ブロック5の動作保証電圧スレッショルド値、4Aは図1の整流ダイオード2のカソード電圧変遷、5Aは図1の水平パルス出力ブロック5に印可される電圧変遷、6Aは水平偏向回路動作スタート前の4A、5Aの電位差、7Aは水平偏向回路動作スタート後の4A、5Aの電位差である。
【0016】
以上のように構成された電源スタート時水平パルス出力安定化回路について以下その動作を説明する。
【0017】
電源スタートするとスイッチングトランス1から図2の4Aの電圧が出力され平滑コンデンサ3に充電される。この時抵抗18、19によりトランジスタ17は導通し、電圧レギュレータ4による電圧降下分は無効になり、水平パルス出力ブロック5には図2の5Aに示されるように、図2の4Aの電圧からトランジスタ17のVCESAT 分のみ下がった電圧が印加されており、水平パルス出力ブロック5の動作保証電圧スレッショルド値3を上回る。
【0018】
次にフライバックトランス6、水平出力トランジスタ10が動作スタートすると整流ダイオード7を介し、平滑コンデンサ8に電圧が充電される。すると、抵抗20を介してトランジスタ17がカットオフし、図2の4Aは電圧レギュレータ4で安定化された5Aの電圧値となる。
【0019】
(実施例2)
次に請求項2の一実施例における電源スタート時水平パルス出力安定化回路について図3、図4を用いて説明する。
【0020】
図3は本発明の電源スタート時水平パルス出力安定化回路の回路図、図4は図3の動作電圧変遷を示す。
【0021】
図3において1はスイッチングトランス、2は整流ダイオード、3は平滑コンデンサ、4は電圧レギュレータ、5は水平パルス出力ブロック、6はフライバックトランス、7は整流ダイオード、8は平滑コンデンサ、9は6の二次側出力電圧端子、10は水平出力トランジスタ、11は10のドライブブロック、12は整流ダイオード、13は平滑コンデンサ、14は抵抗、15はフォトカプラ、16は誤差検出増幅器、17はリレー、18はトランジスタ、19、20、21は抵抗である。
【0022】
また図4において1Bは電源スタート時、2Bは水平動作スタート時、3Bは図3の水平パルス出力ブロック5の動作保証電圧スレッショルド値、4Bは図3の整流ダイオード2のカソード電圧変遷、5Bは図3の水平パルス出力ブロック5に印可される電圧変遷、6Bは水平動作スタート前の4B、5Bの電位差(リレー17をスイッチ素子として使用しているため理論上電位差は生じない。)、7Bは水平動作スタート後の4B、5Bの電位差である。
【0023】
以上のように構成された電源スタート時水平パルス出力安定化回路について以下その動作を説明する。
【0024】
電源スタートするとスイッチングトランス1から図4の4Bの電圧が出力され平滑コンデンサ3に充電される。この時抵抗19、20によりトランジスタ18は導通し、リレー17もONし、電圧レギュレータ4による電圧降下分は無効になり、水平パルス出力ブロック5には図4の5Bに示されるように、図4の4Bの電圧がそのまま水平パルス出力ブロック5に印加されており、水平パルス出力ブロック5の動作保証電圧スレッショルド値3を上回る。
【0025】
次にフライバックトランス6、水平出力トランジスタ10が動作スタートすると整流ダイオード7を介し、平滑コンデンサ8に電圧が充電される。
すると、抵抗20を介してトランジスタ17がカットオフし、図4の4Bは電圧レギュレータ4で安定化された5Bの電圧値となる。
【0026】
【発明の効果】
以上のように本発明の電源スタート時水平パルス出力安定化回路によれば、フライバックトランス二次側出力電圧をトリガとして電圧レギュレータ動作を切換えるためフライバックトランス等の未動作時の電源回路不安定動作時も安定した電圧供給ができ、水平パルス出力も安定したものとなり、電力ロスも必要最小限となるスイッチングトランスを含めた安定化回路が実現する。
【図面の簡単な説明】
【図1】本発明の一実施例における電源スタート時水平パルス出力安定化回路の回路図
【図2】図1の二次側出力電圧動作図
【図3】本発明の一実施例における電源スタート時水平パルス出力安定化回路の回路図
【図4】図3の二次側出力電圧動作図
【図5】従来の電源スタート時水平パルス出力回路の回路図
【図6】図5の二次側出力電圧動作図
【符号の説明】
1 スイッチングトランス
2 整流ダイオード
3 平滑コンデンサ
4 電圧レギュレータ
5 水平パルス出力ブロック
6 フライバックトランス
7 整流ダイオード
8 平滑コンデンサ
9 6の二次側出力電圧端子
10 水平出力トランジスタ
11 10のドライブブロック
12 整流ダイオード
13 平滑コンデンサ
14 抵抗
15 フォトカプラ
16 誤差検出増幅器
17 トランジスタ
18 抵抗
19 抵抗
20 抵抗
Claims (2)
- スイッチングトランスの第1の二次巻線の出力を整流する整流ダイオードと平滑コンデンサからなる第1の整流回路と、前記スイッチングトランスの第2の二次巻線の出力を整流する整流ダイオードと平滑コンデンサからなる第2の整流回路と、前記第2の整流回路からの第2の直流電圧が電圧レギュレータを介して供給される水平偏向回路と、前記第1の整流回路からの第1の直流電圧が一次巻線の一端に供給されるとともに前記水平偏向回路の水平出力が一次巻線の他端に接続されたフライバックトランスと、前記電圧レギュレータの入力端と出力端に接続配設されたスイッチング素子と、前記スイッチング素子を短絡制御する制御手段とを備え、前記水平偏向回路に供給される前記第1の直流電圧の電圧変化分を検出してスイッチングを制御する電源回路の電源スタート時において、前記水平偏向回路の不動作時に前記スイッチング素子を短絡して前記水平偏向回路に供給する電圧を切換えるようにしたことを特徴とする電源スタート時水平パルス出力安定化回路。
- スイッチング素子をリレーで構成し、前記リレーをオン/オフ制御する制御手段により、水平偏向回路の不動作時に前記リレーを短絡して前記水平偏向回路に供給する電圧を切換えるようにしたことを特徴とする請求項1記載の電源スタート時水平パルス出力安定化回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3587697A JP3577871B2 (ja) | 1997-02-20 | 1997-02-20 | 電源スタート時水平パルス出力安定化回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3587697A JP3577871B2 (ja) | 1997-02-20 | 1997-02-20 | 電源スタート時水平パルス出力安定化回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH10233935A JPH10233935A (ja) | 1998-09-02 |
JP3577871B2 true JP3577871B2 (ja) | 2004-10-20 |
Family
ID=12454211
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3587697A Expired - Fee Related JP3577871B2 (ja) | 1997-02-20 | 1997-02-20 | 電源スタート時水平パルス出力安定化回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3577871B2 (ja) |
-
1997
- 1997-02-20 JP JP3587697A patent/JP3577871B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH10233935A (ja) | 1998-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2755612B2 (ja) | スイツチング電源回路 | |
EP0651310B1 (en) | Power supply apparatus | |
US6154375A (en) | Soft start scheme for resonant converters having variable frequency control | |
WO1998011657A1 (en) | A switched-mode power supply control circuit | |
JPH02273072A (ja) | 電源回路 | |
KR19980046508A (ko) | 배터리 충전회로 | |
JP3470693B2 (ja) | 自励発振型スイッチング電源装置 | |
JP2002171750A (ja) | 電源装置 | |
JP3577871B2 (ja) | 電源スタート時水平パルス出力安定化回路 | |
US5903451A (en) | SMPS with a variable frequency start up circuit | |
JP3826804B2 (ja) | 2重化電源システム | |
JP3396768B2 (ja) | スイッチング電源回路 | |
JP2000148265A (ja) | スイッチング電源 | |
JPH10337017A (ja) | スイッチング電源装置 | |
JP2002017086A (ja) | スイッチング電源 | |
JP3939587B2 (ja) | 昇圧型スイッチング電源装置 | |
JPH06225523A (ja) | 安定化電源 | |
JP3881262B2 (ja) | 電源回路 | |
JP2794665B2 (ja) | コンバータ型直流電源の保護装置 | |
JPH08308236A (ja) | スイッチング電源回路 | |
JP3616278B2 (ja) | 電圧低下検出回路 | |
JPH10108462A (ja) | 自励式スイッチング電源回路 | |
JP3465529B2 (ja) | 電源制御装置 | |
JP2002233146A (ja) | スイッチング電源装置 | |
JP4153589B2 (ja) | 電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040206 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040217 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040330 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040427 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040526 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040622 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040705 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070723 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080723 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |