JP3533186B2 - 制御メモリのデータ転送装置及び転送方法 - Google Patents

制御メモリのデータ転送装置及び転送方法

Info

Publication number
JP3533186B2
JP3533186B2 JP2001010732A JP2001010732A JP3533186B2 JP 3533186 B2 JP3533186 B2 JP 3533186B2 JP 2001010732 A JP2001010732 A JP 2001010732A JP 2001010732 A JP2001010732 A JP 2001010732A JP 3533186 B2 JP3533186 B2 JP 3533186B2
Authority
JP
Japan
Prior art keywords
copy
data
control
reception
board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001010732A
Other languages
English (en)
Other versions
JP2002218576A (ja
Inventor
正司 岩田
泰司 菊池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Communication Systems Ltd
Original Assignee
NEC Corp
NEC Communication Systems Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Communication Systems Ltd filed Critical NEC Corp
Priority to JP2001010732A priority Critical patent/JP3533186B2/ja
Publication of JP2002218576A publication Critical patent/JP2002218576A/ja
Application granted granted Critical
Publication of JP3533186B2 publication Critical patent/JP3533186B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は制御メモリのデータ
転送装置及び転送方法に係り、特に複数の時分割多重ス
イッチ内の各制御メモリから別の複数の時分割多重スイ
ッチ内の各制御メモリへデータ転送を行う制御メモリの
データ転送装置及び転送方法に関する。
【0002】
【従来の技術】二重化された交換機では、試験時、保守
時又は故障時などにおいて、現在使用している現用系の
交換機から、現在使用していない予備系の交換機へ切り
替えを行う必要が生ずる。このとき、これから使用する
予備系の交換機を、それまで使用していた現用系の交換
機と同じ状態に設定するために、現用系の交換機の時分
割多重スイッチを制御している制御メモリのスイッチ制
御データ(通話路設定データ)を、予備系の交換機の時
分割多重スイッチを制御する制御メモリに転送してコピ
ーする(以下、このことを「制御メモリのコピー」とも
いう)ことが行われる。
【0003】このような現用系の交換機の複数の時分割
多重スイッチ内にそれぞれ設けられた第1の制御メモリ
から、予備系の交換機の複数の時分割多重スイッチ内に
それぞれ設けられた第2の制御メモリへデータ転送して
コピーする従来の制御メモリのデータ転送装置は、一般
的に時分割多重スイッチを1対1に接続してデータ転送
することを基本的な考え方としている。
【0004】図5はこの従来の制御メモリのデータ転送
装置の一例のブロック図を示す。同図において、現用系
の交換機などの送信側の装置又はボードIIIには、n個
(nは2以上の整数:以下同じ)の時分割多重スイッチ
(TSW)11、12、13、・・・、1nが設けられ
ており、予備系の交換機などの受信側の装置又はボード
IVには、n個の時分割多重スイッチ(TSW)21、2
2、23、・・・、2nが設けられている。
【0005】TSW11〜1nのそれぞれには、そのT
SW11〜1nの動作を制御するための制御メモリ10
0が設けられており、同様に、TSW21〜2nのそれ
ぞれには、そのTSW21〜2nの動作を制御するため
の制御メモリ200が設けられている(図5では、図示
の便宜上、TSW11、21にのみ制御メモリ100、
200を図示している。)。そして、制御メモリのコピ
ーを行う時には、TSW11〜1n内の各制御メモリ1
00の記憶データが、TSW21〜2n内の各制御メモ
リ200へ1対1に対応してデータ転送されてTSW2
1〜2n内の各制御メモリ200に記憶される。
【0006】
【発明が解決しようとする課題】しかるに、上記の従来
の制御メモリのデータ転送装置では、装置又はボードII
IとIVとの間で、TSW11〜1n内の各制御メモリ1
00のコピーに必要な端子と、TSW21〜2n内の各
制御メモリ200のコピーに必要な端子とを1対1に対
応させて接続する構成であるため、装置又はボードIII
とIVのそれぞれに、制御メモリのコピーのためにn個ず
つの端子が必要であり、TSWの個数nが増えるほど、
制御メモリのコピーのための端子数が増加するという問
題がある。
【0007】本発明は以上の点に鑑みなされたもので、
複数の時分割多重スイッチが搭載されている装置又はボ
ード間での時分割多重スイッチ内の制御メモリのコピー
を少ない端子数で実現し得る制御メモリのデータ転送装
置及び転送方法を提供することを目的とする。
【0008】
【課題を解決するための手段】上記の目的を達成するた
め、第1の発明のデータ転送装置は、各々スイッチ制御
用の制御データが格納される制御メモリを有する複数の
時分割多重スイッチがそれぞれ搭載されている第1及び
第2の装置又はボードのうち、第1の装置又はボードに
搭載されている複数の第1の時分割多重スイッチ内の制
御メモリの各制御データを、第2の装置又はボードに搭
載されている複数の第2の時分割多重スイッチ内の制御
メモリへ転送してコピーさせるデータ転送装置におい
て、第1の装置又はボードは、搭載されている複数の第
1の時分割スイッチ内の制御メモリからの各制御データ
を多重する多重手段と、多重手段により多重された制御
データをコピーデータとして送信するコピーデータ送信
手段とを有し、第2の装置又はボードは、コピーデータ
を受信するコピーデータ受信手段と、コピーデータ受信
手段からのコピーデータを分離する分離手段と、分離手
段により分離された各制御データを、搭載されている複
数の第2の時分割スイッチ内の制御メモリへ転送して書
き込む書き込み手段とを有する構成としたものである。
【0009】この発明では、第1の装置又はボードに搭
載されている複数の第1の時分割スイッチ内の制御メモ
リからの各制御データを多重してコピーデータとして送
信し、第2の装置又はボードではコピーデータを受信し
て複数の制御データに分離し、分離したそれら複数の制
御データを第2の装置又はボードに搭載されている複数
の第2の時分割スイッチ内の制御メモリにコピー記憶す
るようにしたため、制御メモリのコピーのためには、第
1の装置又はボードと第2の装置又はボードにコピーデ
ータ送受信用の端子を設ければよい。
【0010】また、上記の目的を達成するため、第2の
発明は、第1の発明の第1の装置又はボードを、第2の
装置又はボードからのコピー受信許可を受信して複数の
第1の時分割多重スイッチへ転送するコピー受信許可受
信手段と、コピー送信要求により複数の第1の時分割多
重スイッチへ各制御メモリの制御データの出力を許可す
る出力許可手段とを更に有する構成とし、複数の第1の
時分割多重スイッチを、コピー受信許可の入力によりコ
ピー送信要求を出力するコピー送信要求出力手段と、出
力許可手段による出力許可により制御メモリの制御デー
タを多重手段へ出力する制御データ出力手段を有する構
成とし、複数の第2の時分割多重スイッチが、コピー受
信要求によりコピー受信許可を出力するコピー受信許可
出力手段を有し、第2の装置又はボードを、複数の第2
の時分割多重スイッチのすべてからコピー受信許可が出
力されたときにコピー受信許可を第1の装置又はボード
へ送信するコピー受信許可送信手段を有する構成とした
ものである。
【0011】また、上記の目的を達成するため、第3の
発明のデータ転送装置は、各々スイッチ制御用の制御デ
ータが格納される制御メモリを有する複数の時分割多重
スイッチと、複数の時分割多重スイッチ内の各制御メモ
リから制御データが入力されるときにはそれらを多重し
てコピーデータを出力し、コピーデータが入力されると
きにはそれらを分離して得た制御データを複数の時分割
多重スイッチ内の各制御メモリへ出力する多重/分離手
段と、多重/分離手段からコピーデータが入力されとき
には、そのコピーデータを送信し、コピーデータを受信
したときには、多重/分離手段へ受信したコピーデータ
を供給するコピーデータ送受信手段と、コピー送信要求
が入力されたときには、コピー受信許可を示すコピー制
御信号を受信し、コピー受信要求が入力されたときに
は、複数の時分割多重スイッチからのコピー受信許可を
受けてコピー受信許可を示すコピー制御信号を送信する
コピー制御信号送受信手段と、初期状態においてはコピ
ーデータ送受信手段及びコピー制御信号送受信手段をそ
れぞれ受信状態とし、コピー送信要求及びコピー受信許
可に応じてコピーデータ送受信手段又はコピー制御信号
送受信手段を送信状態に制御する制御手段とを備えた装
置又はボードが2つからなり、これら2つの装置又はボ
ードの一方から他方へコピーデータを転送させて制御デ
ータの制御メモリへのコピーを行うことを特徴とする。
【0012】この発明では、同一構成の2つの装置又は
ボードを用意し、これら2つの装置又はボードの一方か
ら他方へコピーデータを転送させて制御データの制御メ
モリへのコピーを行うようにしたため、装置又はボード
の汎用性を確保できる。
【0013】第4の発明は第3の発明の制御手段を、初
期状態ではコピー制御信号送受信手段を受信状態に制御
し、コピー受信要求の入力によりコピー制御信号送受信
手段を、コピー受信許可を示すコピー制御信号の送信状
態に制御し、コピー制御信号送受信手段によりコピー受
信許可を示すコピー制御信号を受信したときは、複数の
時分割多重スイッチからの各制御メモリに記憶されてい
る制御データを多重/分離手段へ出力させるコピー制御
信号送受信制御手段と、初期状態ではコピーデータ送受
信手段をコピーデータ受信状態とし、複数の時分割多重
スイッチからのコピー送信要求を受けてコピーデータ送
受信手段をコピーデータ送信状態に制御するコピーデー
タ送受信制御手段とよりなる構成としたものである。
【0014】また、上記の目的を達成するため、第5の
発明のデータ転送方法は、各々スイッチ制御用の制御デ
ータが格納される制御メモリを有する複数の時分割多重
スイッチがそれぞれ搭載されている第1及び第2の装置
又はボードのうち、第1の装置又はボードに搭載されて
いる複数の第1の時分割多重スイッチ内の制御メモリの
各制御データを、第2の装置又はボードに搭載されてい
る複数の第2の時分割多重スイッチ内の制御メモリへ転
送してコピーさせるデータ転送方法において、第2の装
置又はボードから第1の装置又はボードへコピー受信許
可を送信する第1のステップと、第1の装置又はボード
によるコピー受信許可の受信に基づき、複数の第1の時
分割多重スイッチ内の制御メモリの各制御データを読み
出す第2のステップと、複数の第1の時分割多重スイッ
チ内の制御メモリから読み出された各制御データをそれ
ぞれ多重してコピーデータを得る第3のステップと、コ
ピーデータを第2の装置又はボードへ送信する第4のス
テップと、第2の装置又はボードによりコピーデータを
受信する第5のステップと、第5のステップにより受信
されたコピーデータを複数の制御データに分離する第6
のステップと、第6のステップにより分離された各制御
データを、複数の第2の時分割多重スイッチのうち対応
する時分割多重スイッチ内の制御メモリへそれぞれ転送
してコピー記憶させる第7のステップとを含むことを特
徴とする。
【0015】この発明では、複数の第1の時分割スイッ
チ内の制御メモリからの各制御データを多重してコピー
データとして第2の装置又はボードへ送信して受信さ
せ、複数の制御データに分離させ、分離したそれら複数
の制御データを第2の装置又はボードに搭載されている
複数の第2の時分割スイッチ内の制御メモリにコピー記
憶するようにしたため、制御メモリのコピーのために
は、第1の装置又はボードと第2の装置又はボードにコ
ピーデータ送受信用の端子を設ければよい。
【0016】また、第6の発明は、複数の第2の時分割
多重スイッチ内の各制御メモリへの制御データのコピー
記憶が終了した時点で、複数の第2の時分割多重スイッ
チからコピー受信終了を出力する第8のステップと、コ
ピー受信終了を第1の装置又はボードへ送信する第9の
ステップと、第1の装置又はボードによりコピー受信終
了を受信して複数の第1の時分割多重スイッチへ出力す
る第10のステップとを更に含むことを特徴とする。
【0017】この発明では、制御メモリのコピー後に、
送信側の第1の装置又はボードの複数の第1の時分割多
重スイッチにコピー終了を通知するようにしているの
で、第1の装置又はボードを元のコピーデータ受信状態
にすることができる。
【0018】
【発明の実施の形態】次に、本発明の実施の形態につい
て図面と共に説明する。図1は本発明になる制御メモリ
のデータ転送装置の一実施の形態のブロック図を示す。
同図中、図5と同一構成部分には同一符号を付してあ
る。図1において、現用系の交換機などの送信側の装置
又はボードIには、n個の時分割多重スイッチ(TS
W)11、12、13、・・・、1nとTSW制御メモ
リコピー制御ブロック30とが設けられており、予備系
の交換機などの受信側の装置又はボードIIには、n個の
時分割多重スイッチ(TSW)21、22、23、・・
・、2nとTSW制御メモリコピー制御ブロック40と
が設けられている。
【0019】TSW制御メモリコピー制御ブロック30
は、TSW11〜1n内の各制御メモリ100に共通接
続され、各制御メモリ100からのコピー用の制御デー
タ(以下、「コピーデータ」ともいう)を送信時には多
重し、コピーデータ受信時は分離して制御メモリ100
へ転送するコピーデータ多重/分離部31と、コピーデ
ータ多重/分離部31から多重されたコピーデータが入
力されるときは装置又はボードIIへ送信し、装置又はボ
ードIIから多重されたコピーデータが入力されたときに
は受信してコピーデータ多重/分離部31へ転送するコ
ピーデータ送受信部32と、TSW11〜1nからのコ
ピー送信要求を監視するコピーデータ送受信制御部33
を有する。
【0020】更に、TSW制御メモリコピー制御ブロッ
ク30は、TSW11〜1nからのコピー受信許可及び
コピー受信終了を監視するコピー制御信号送受信制御部
34と、コピー制御信号送受信制御部34からのコピー
制御信号は装置又はボードIIへ送信し、装置又はボード
IIからのコピー制御信号は受信してコピー制御信号送受
信制御部34へ出力するコピー制御信号送受信部35を
有している。
【0021】また、TSW制御メモリコピー制御ブロッ
ク40は、TSW21〜2nに接続されている点がTS
W制御メモリコピー制御ブロック30と異なるだけで、
TSW制御メモリコピー制御ブロック30と基本的には
同様の構成であり、コピーデータ多重/分離部41、コ
ピーデータ送受信部42、コピーデータ送受信制御部4
3、コピー制御信号送受信制御部44及びコピー制御信
号送受信部45より構成されている。
【0022】また、TSW11〜1n及びTSW21〜
2nはそれぞれ同一構成で、従来と同様の図2のブロッ
ク図で示す構成とされている。図2において、TSW
は、シリアル入力データHWI0〜HWInの直並列変
換を行うS/P部50〜5nと、S/P部50〜5nか
らパラレルに出力されるデータを多重する多重化部(M
UX)61と、MUX61からの音声やデータを蓄える
通話メモリ62と、通話メモリ62を制御する制御メモ
リ65(図1の制御メモリ100又は200に相当)
と、制御メモリ65への外部からのアクセスを制御する
制御情報制御部63と、制御メモリ65内のスイッチ制
御データの読み書きを制御する制御メモリ制御部64と
を有する。
【0023】更に、TSWは、通話メモリ62から出力
されるデータを分離する分離部(DMUX)67と、D
MUX67からのパラレルデータをシリアルデータに変
換してデータHWO0〜HWOnとして出力するP/S
部70〜7nと、制御メモリ65内のすべてのスイッチ
制御データのコピー制御を行う制御メモリコピー制御部
66とを有する。
【0024】かかる構成のTSWは、従来と同じ構成で
あるので、その詳細な説明は省略するが、制御メモリ6
5はMUX61からの音声信号やデータを順次に書き込
んだ通話メモリ62に対して、記憶制御データに従って
読み出しアドレスを入力し、読み出し制御を行う。この
制御メモリ65に記憶されている制御データは、必要な
場合に制御メモリコピー制御部66により読み出されて
コピーデータCDOとして送信されるか、あるいは、外
部から入力されたコピーデータCDIが制御メモリコピ
ー制御部66の制御の下に制御メモリ65に制御データ
として書き込まれる。
【0025】次に、図1の実施の形態の動作について、
図3の本発明方法のシーケンス図及び図4のデータ多重
及び分離説明図を併せ参照して説明する。図1におい
て、送信側の装置又はボードI及び受信側の装置又はボ
ードIIは、コピー要求がくる前は、いずれもコピーデー
タ送受信制御部23、43とコピー制御信号送受信制御
部34、44の制御により、コピーデータ受信状態、コ
ピー制御信号受信状態及びコピー受信許可監視状態にあ
る(図3のステップS1、S2)。
【0026】この状態で、TSW11〜1nにコピー送
信要求があり、TSW21〜2nにコピー受信要求があ
ると、受信側の装置又はボードII内のTSW21〜2n
がコピー受信許可を送信する(図3のステップS3)。
コピー制御信号送受信制御部44はTSW21〜2nか
らのコピー受信許可を監視しており、TSW21〜2n
のすべてからコピー受信許可を受信すると、コピー制御
信号送受信部45をコピー制御信号送信状態とし(図3
のステップS4)、コピー制御信号送受信部45からコ
ピー受信許可を示すコピー制御信号を送信させる(図3
のステップS5)。
【0027】送信側の装置又はボードI内のコピー制御
信号送受信部35は、受信側の装置又はボードIIからの
コピー受信許可を示すコピー制御信号を受信して、その
受信結果をコピー制御信号送受信制御部34へ通知する
と、コピー制御信号送受信制御部34はコピー受信許可
送信状態となり(図3のステップS6)、すべてのTS
W11〜1nに対してコピー受信許可を送信し(図3の
ステップS7)、これによりコピーデータ送受信制御部
33はコピー送信要求監視状態となる(図3のステップ
S8)。
【0028】TSW11〜1nは、コピー受信許可を受
信するとコピー送信要求を出力する。コピーデータ送受
信制御部33は、すべてのTSW11〜1nからコピー
送信要求を受信すると(図3のステップS9)、コピー
データ送受信部32をコピーデータ送信状態に制御する
と共に(図3のステップS10)、TSW11〜1nに
対してコピー送信許可を送信する(図3のステップS1
1)。TSW11〜1nは、コピー送信許可を受信する
と内部の制御メモリ100からコピーデータを出力する
(図3のステップS12)。
【0029】TSW11〜1n内の各制御メモリ100
から出力されたコピーデータは、コピーデータ多重/分
離部31で多重される(図3のステップS13)。この
多重処理について、更に図4と共に詳細に説明するに、
TSW11の制御メモリからA1〜Anで示すコピーデ
ータが出力され、TSW12の制御メモリからはB1〜
Bn、TSW13の制御メモリからはC1〜Cn、TS
W1nの制御メモリからはZ1〜Znでそれぞれ示すコ
ピーデータが出力されるものとすると、コピーデータ多
重/分離部31は図4に80で示すように、TSW11
〜1nの各制御メモリからのコピーデータの最初のデー
タ(例えば1バイト)A1、B1、C1、・・・、Z1
を順次に時分割多重し、以下同様に同じ順番のデータ同
士を順次に時分割多重する。
【0030】このようにして多重されたTSW11〜1
n内の各制御メモリから出力されたコピーデータは、コ
ピーデータ送信状態に制御されているコピーデータ送受
信部32により、受信側の装置又はボードIIへ送信され
(図3のステップS14)、コピーデータ送受信部42
で受信された後、コピーデータ多重/分離部41で分離
される(図3のステップS15)。
【0031】コピーデータ多重/分離部41により分離
されたコピーデータは、TSW21〜2nの各制御メモ
リ200へ出力されて書き込まれる(図3のステップS
16)。ここで、コピーデータ多重/分離部41は、図
4に80で示した入力される多重コピーデータに対し、
n番目のデータ毎にまとめるように分離するので、コピ
ーデータA1、A2、A3、・・・、Anがまとめられ
てTSW21へ順次に出力され、同様に、コピーデータ
B1、B2、B3、・・・、BnがまとめられてTSW
22へ、コピーデータC1、C2、C3、・・・、Cn
がまとめられてTSW23へ、コピーデータZ1、Z
2、Z3、・・・、ZnがまとめられてTSW2nへそ
れぞれ出力される。
【0032】従って、TSW11〜1n内の各制御メモ
リ100から出力されたコピーデータは、対応するTS
W21〜2n内の各制御メモリ200に入力されて書き
込まれることになる。
【0033】コピー制御信号送受信制御部44は、上記
のコピーデータの送信によりコピー受信終了監視状態に
なる(図3のステップS17)。TSW21〜2n内の
各制御メモリ200へのコピーデータの書き込みが終了
すると、TSW21〜2nはコピー受信終了を示すコピ
ー制御信号を出力するように構成されている。従って、
コピー制御信号送受信制御部44は、TSW21〜2n
のすべてからコピー受信終了を示すコピー制御信号を受
信すると(図3のステップS18)、コピー制御信号送
受信部45を制御して、コピー受信終了を示すコピー制
御信号を出力させた後(図3のステップS19)、コピ
ー制御信号受信状態とする(図3のステップS20)。
【0034】一方、送信側の装置又はボードI内のコピ
ー制御信号送受信部35は、受信側の装置又はボードII
からのコピー受信終了を示すコピー制御信号を受信し
て、その受信結果をコピー制御信号送受信制御部34へ
通知すると、コピー制御信号送受信制御部34は、すべ
てのTSW11〜1nに対してコピー受信終了を送信し
(図3のステップS21)、これによりコピーデータ送
受信制御部33はコピー送信終了監視状態となる(図3
のステップS22)。
【0035】TSW11〜1nは、コピー受信終了を受
信すると、コピー送信終了を出力する。コピーデータ送
受信制御部33は、すべてのTSW11〜1nからコピ
ー送信終了を受信すると(図3のステップS23)、コ
ピーデータ送受信部32をコピーデータ受信状態に制御
し(図3のステップS24)、コピー動作を終了する。
【0036】このように、本実施の形態によれば、複数
のTSW11〜1nからのコピーデータを多重して受信
側装置又はボードIIへ送信し、また受信側装置又はボー
ドIIから送信側装置又はボードIへコピー受信終了を応
答送信するようにしたため、装置又はボードI及びIIの
コピーデータ用の端子はnの値に関係なく、それぞれ2
個で済み、従来に比べて少ない端子数で制御メモリのコ
ピーができる。
【0037】
【発明の効果】以上説明したように、本発明によれば、
複数の第1の時分割スイッチ内の制御メモリからの各制
御データを多重してコピーデータとして第2の装置又は
ボードへ送信して受信させて複数の制御データに分離さ
せ、分離したそれら複数の制御データを第2の装置又は
ボードに搭載されている複数の第2の時分割スイッチ内
の制御メモリにコピー記憶することにより、制御メモリ
のコピーのために、第1の装置又はボードと第2の装置
又はボードにコピーデータ送受信用の端子を設けるだけ
で済むようにしたため、第1及び第2の時分割多重スイ
ッチの数に関係なく、従来に比べて大幅に少ない端子数
で制御メモリのコピーを実現できる。
【図面の簡単な説明】
【図1】本発明装置の一実施の形態のブロック図であ
る。
【図2】図1中の時分割多重スイッチの一例のブロック
図である。
【図3】本発明方法の一実施の形態のシーケンス図であ
る。
【図4】本発明におけるコピーデータの多重/分離処理
の説明図である。
【図5】従来装置の一例のブロック図である。
【符号の説明】
I、II 装置又はボード 11〜1n、21〜2n 時分割多重スイッチ(TS
W) 30、40 TSW制御メモリコピー制御ブロック 31、41 コピーデータ多重/分離部 32、42 コピーデータ送受信部 33、43 コピーデータ送受信制御部 34、44 コピー制御信号送受信制御部 35、45 コピー制御信号送受信部 65、100、200 制御メモリ 66 制御メモリコピー制御部
フロントページの続き (56)参考文献 特開2000−92075(JP,A) 特開 昭53−132204(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04M 3/08 - 3/14 H04M 3/22 - 3/36 H04Q 1/20 - 1/26 H04Q 3/52 H04Q 11/00 - 11/08

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】 各々スイッチ制御用の制御データが格納
    される制御メモリを有する複数の時分割多重スイッチが
    それぞれ搭載されている第1及び第2の装置又はボード
    のうち、前記第1の装置又はボードに搭載されている複
    数の第1の時分割多重スイッチ内の制御メモリの各制御
    データを、前記第2の装置又はボードに搭載されている
    複数の第2の時分割多重スイッチ内の制御メモリへ転送
    してコピーさせるデータ転送装置において、 前記第1の装置又はボードは、 搭載されている前記複数の第1の時分割スイッチ内の制
    御メモリからの各制御データを多重する多重手段と、 前記多重手段により多重された前記制御データをコピー
    データとして送信するコピーデータ送信手段とを有し、
    前記第2の装置又はボードは、 前記コピーデータを受信するコピーデータ受信手段と、 前記コピーデータ受信手段からの前記コピーデータを分
    離する分離手段と、 前記分離手段により分離された各制御データを、搭載さ
    れている前記複数の第2の時分割スイッチ内の制御メモ
    リへ転送して書き込む書き込み手段とを有することを特
    徴とするデータ転送装置。
  2. 【請求項2】 前記第1の装置又はボードは、前記第2
    の装置又はボードからのコピー受信許可を受信して前記
    複数の第1の時分割多重スイッチへ転送するコピー受信
    許可受信手段と、コピー送信要求により前記複数の第1
    の時分割多重スイッチへ各制御メモリの制御データの出
    力を許可する出力許可手段とを更に有し、前記複数の第
    1の時分割多重スイッチは、前記コピー受信許可の入力
    により前記コピー送信要求を出力するコピー送信要求出
    力手段と、前記出力許可手段による出力許可により前記
    制御メモリの制御データを前記多重手段へ出力する制御
    データ出力手段を有し、 前記複数の第2の時分割多重スイッチは、コピー受信要
    求によりコピー受信許可を出力するコピー受信許可出力
    手段を有し、前記第2の装置又はボードは、前記複数の
    第2の時分割多重スイッチのすべてから前記コピー受信
    許可が出力されたときに前記コピー受信許可を前記第1
    の装置又はボードへ送信するコピー受信許可送信手段を
    有することを特徴とする請求項1記載のデータ転送装
    置。
  3. 【請求項3】 各々スイッチ制御用の制御データが格納
    される制御メモリを有する複数の時分割多重スイッチ
    と、 前記複数の時分割多重スイッチ内の各制御メモリから制
    御データが入力されるときにはそれらを多重してコピー
    データを出力し、前記コピーデータが入力されるときに
    はそれらを分離して得た前記制御データを前記複数の時
    分割多重スイッチ内の各制御メモリへ出力する多重/分
    離手段と、 前記多重/分離手段から前記コピーデータが入力されと
    きには、そのコピーデータを送信し、前記コピーデータ
    を受信したときには、前記多重/分離手段へ受信したコ
    ピーデータを供給するコピーデータ送受信手段と、 コピー送信要求が入力されたときには、コピー受信許可
    を示すコピー制御信号を受信し、コピー受信要求が入力
    されたときには、前記複数の時分割多重スイッチからの
    コピー受信許可を受けてコピー受信許可を示す前記コピ
    ー制御信号を送信するコピー制御信号送受信手段と、 初期状態においては前記コピーデータ送受信手段及び前
    記コピー制御信号送受信手段をそれぞれ受信状態とし、
    前記コピー送信要求及び前記コピー受信許可に応じて前
    記コピーデータ送受信手段又は前記コピー制御信号送受
    信手段を送信状態に制御する制御手段とを備えた装置又
    はボードが2つからなり、これら2つの装置又はボード
    の一方から他方へ前記コピーデータを転送させて前記制
    御データの前記制御メモリへのコピーを行うことを特徴
    とするデータ転送装置。
  4. 【請求項4】 前記制御手段は、初期状態では前記コピ
    ー制御信号送受信手段を受信状態に制御し、前記コピー
    受信要求の入力により前記コピー制御信号送受信手段
    を、コピー受信許可を示すコピー制御信号の送信状態に
    制御し、前記コピー制御信号送受信手段により前記コピ
    ー受信許可を示すコピー制御信号を受信したときは、前
    記複数の時分割多重スイッチからの各制御メモリに記憶
    されている制御データを前記多重/分離手段へ出力させ
    るコピー制御信号送受信制御手段と、初期状態では前記
    コピーデータ送受信手段をコピーデータ受信状態とし、
    前記複数の時分割多重スイッチからの前記コピー送信要
    求を受けて前記コピーデータ送受信手段をコピーデータ
    送信状態に制御するコピーデータ送受信制御手段とより
    なることを特徴とする請求項3記載のデータ転送装置。
  5. 【請求項5】 各々スイッチ制御用の制御データが格納
    される制御メモリを有する複数の時分割多重スイッチが
    それぞれ搭載されている第1及び第2の装置又はボード
    のうち、前記第1の装置又はボードに搭載されている複
    数の第1の時分割多重スイッチ内の制御メモリの各制御
    データを、前記第2の装置又はボードに搭載されている
    複数の第2の時分割多重スイッチ内の制御メモリへ転送
    してコピーさせるデータ転送方法において、 前記第2の装置又はボードから前記第1の装置又はボー
    ドへコピー受信許可を送信する第1のステップと、 前記第1の装置又はボードによる前記コピー受信許可の
    受信に基づき、前記複数の第1の時分割多重スイッチ内
    の制御メモリの各制御データを読み出す第2のステップ
    と、 前記複数の第1の時分割多重スイッチ内の制御メモリか
    ら読み出された各制御データをそれぞれ多重してコピー
    データを得る第3のステップと、 前記コピーデータを前記第2の装置又はボードへ送信す
    る第4のステップと、 前記第2の装置又はボードにより前記コピーデータを受
    信する第5のステップと、 前記第5のステップにより受信された前記コピーデータ
    を複数の前記制御データに分離する第6のステップと、 前記第6のステップにより分離された各制御データを、
    前記複数の第2の時分割多重スイッチのうち対応する時
    分割多重スイッチ内の制御メモリへそれぞれ転送してコ
    ピー記憶させる第7のステップとを含むことを特徴とす
    るデータ転送方法。
  6. 【請求項6】 前記複数の第2の時分割多重スイッチ内
    の各制御メモリへの制御データのコピー記憶が終了した
    時点で、該複数の第2の時分割多重スイッチからコピー
    受信終了を出力する第8のステップと、前記コピー受信
    終了を前記第1の装置又はボードへ送信する第9のステ
    ップと、前記第1の装置又はボードにより前記コピー受
    信終了を受信して前記複数の第1の時分割多重スイッチ
    へ出力する第10のステップとを更に含むことを特徴と
    する請求項5記載のデータ転送方法。
JP2001010732A 2001-01-18 2001-01-18 制御メモリのデータ転送装置及び転送方法 Expired - Fee Related JP3533186B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001010732A JP3533186B2 (ja) 2001-01-18 2001-01-18 制御メモリのデータ転送装置及び転送方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001010732A JP3533186B2 (ja) 2001-01-18 2001-01-18 制御メモリのデータ転送装置及び転送方法

Publications (2)

Publication Number Publication Date
JP2002218576A JP2002218576A (ja) 2002-08-02
JP3533186B2 true JP3533186B2 (ja) 2004-05-31

Family

ID=18877995

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001010732A Expired - Fee Related JP3533186B2 (ja) 2001-01-18 2001-01-18 制御メモリのデータ転送装置及び転送方法

Country Status (1)

Country Link
JP (1) JP3533186B2 (ja)

Also Published As

Publication number Publication date
JP2002218576A (ja) 2002-08-02

Similar Documents

Publication Publication Date Title
US4635253A (en) Exchange system including plural terminals for voice and data transmission
US5014268A (en) Parallel time slot interchanger matrix and switch block module for use therewith
JPH0552118B2 (ja)
JPH08125591A (ja) エコーキャンセラシステム
JPS61290838A (ja) 電気通信交換装置
JP3533186B2 (ja) 制御メモリのデータ転送装置及び転送方法
JPH0897796A (ja) デマンドアサイン多重化装置
JPH04287494A (ja) 時分割スイッチ及びかかるスイッチを構成する接続モジュール
JP3875490B2 (ja) 遠隔通信スイッチノードのためのリソースインタフェイスユニット
JPH10262272A (ja) 時分割多重化通信媒体の簡単なインターフェース
JP2953438B2 (ja) ハイウェイスイッチ制御方式および方法
JP2924713B2 (ja) 二次群ディジタル回線収容装置
US5475678A (en) Signalling processing system for circuit mode systems of a telecommunications installation
JP2675208B2 (ja) 同報通信制御方法
KR950003970B1 (ko) 디지탈 전자교환기의 피시엠 데이타 접속장치
JP2654027B2 (ja) ディジタルボタン電話装置
JP3194924B2 (ja) 電子交換機
JP2630117B2 (ja) Isdnインタフェース回路
US20030147429A1 (en) Data transfer interface for a switching network and a test method for said network
JPS62131652A (ja) Isdn加入者線信号処理装置
KR100354269B1 (ko) 이동통신 기지국에서의 블럭간 데이터 통신 장치 및 그 방법
JP2538644B2 (ja) インタ―フェイス変換装置
KR930008360B1 (ko) 2k 타임스위치
JPS6039996A (ja) デイジタル通話路方式
JP2000332718A (ja) 半導体集積回路

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040217

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040224

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040305

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080312

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090312

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090312

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100312

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100312

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110312

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees