JP3351425B2 - 発電装置付電子時計 - Google Patents

発電装置付電子時計

Info

Publication number
JP3351425B2
JP3351425B2 JP2000401600A JP2000401600A JP3351425B2 JP 3351425 B2 JP3351425 B2 JP 3351425B2 JP 2000401600 A JP2000401600 A JP 2000401600A JP 2000401600 A JP2000401600 A JP 2000401600A JP 3351425 B2 JP3351425 B2 JP 3351425B2
Authority
JP
Japan
Prior art keywords
circuit
voltage
storage unit
power storage
boosting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000401600A
Other languages
English (en)
Other versions
JP2001249191A (ja
Inventor
求 早川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2000368496A external-priority patent/JP3246508B2/ja
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2000401600A priority Critical patent/JP3351425B2/ja
Publication of JP2001249191A publication Critical patent/JP2001249191A/ja
Application granted granted Critical
Publication of JP3351425B2 publication Critical patent/JP3351425B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02TCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO TRANSPORTATION
    • Y02T10/00Road transport of goods or passengers
    • Y02T10/80Technologies aiming to reduce greenhouse gasses emissions common to all road transportation technologies
    • Y02T10/92Energy efficient charging or discharging systems for batteries, ultracapacitors, supercapacitors or double-layer capacitors specially adapted for vehicles

Landscapes

  • Electromechanical Clocks (AREA)
  • Control Of Charge By Means Of Generators (AREA)
  • Control Of Eletrric Generators (AREA)
  • Dc-Dc Converters (AREA)
  • Electric Clocks (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、発電装置を有
し、発電電力を2次電源に充電して、2次電源の出力に
より時計回路を作動する時計の具体的回路構成に関す
る。
【0002】
【従来の技術】従来から電池を用いた腕時計にあって
は、電池寿命を長くすることが大きな課題であった。し
かし小型な腕時計に用いられる電池の大きさには自ずと
限界があった。これらを解決するための1つの手段とし
て実現されているのが、米国特許4653931号に示
されるように太陽電池を文字板上等表示面に設け、太陽
電池によって二次電池あるは充電用コンデンサを充電
し、該二次電池あるいはコンデンサの出力によって時計
回路を駆動する電子腕時計である。しかしこの構成では
黒色もしくは青色の太陽電池が文字板上に配置されるた
めデザイン的な限定を与えることになり、デザインを売
りものとする電子時計として好ましいものではなかっ
た。
【0003】更に他の手段として時計内に交流発電機を
設け、その発電電力によって時計回路を駆動する方式も
あった。この場合、発電機が稼動していない時にも時刻
を狂わせないで、時計回路を動かし続けるためには、発
電電力を2次電池、もしくはキャパシターに充電して、
その出力によって常時、時計回路を駆動している必要が
ある。しかし時計回路の動作電圧範囲には限界があり、
2次電源(以後、2次電池、もしくはキャパシターの総
称として使用する。)の電圧が、回路の動作電圧範囲下
限以上に充電されないと、時計は動かなかった。また、
2次電源の充電時間を早めるために、2次電源容量を小
さくすると、上記問題はある程度解決されるのだが、そ
うした場合、逆に、発電機の稼動していない時の、電圧
降下時間が早まるという問題も生じてしまう。
【0004】
【発明が解決しようとする課題】そこで本発明は、デザ
イン的に美観を損なわれることのない交流発電機を使用
した充電式時計の、上記回路的問題点を解決するもの
2次電源の広い電圧範囲において、動作する発電装
置付電子時計を提供する。
【0005】
【課題を解決するための手段】本発明の発電装置付電子
時計は、発電装置と、前記発電装置の起電力が充電され
る第1の蓄電部と、前記第1の蓄電部の電圧を昇圧可能
で昇圧動作用のスイッチングTrを有した昇圧回路と、
前記昇圧回路の出力が充電される第2の蓄電部と、前記
第2の蓄電部の出力により駆動される時計回路と、前記
第1の蓄電部の電圧を検出する第1蓄電部電圧検出回路
と、前記第1蓄電部電圧検出回路により検出された前記
第1の蓄電部の電圧が設定電圧より低い場合には前記発
電装置の起電力に基づいて前記第2の蓄電部を充電可能
とする即スタート回路と前記即スタート回路が前記発
電装置の起電力に基づいて前記第2の蓄電部を充電可能
とする即スタート時には前記即スタート回路と前記第2
の蓄電部との導通がはかられるよう前記昇圧回路の
記スイッチングTrに並列なダイオード導通手段とが設
けられており、前記即スタート時には前記第1蓄電部電
圧検出回路の出力により前記昇圧回路の前記スイッチン
グTrがオフすることを特徴とする。
【0006】
【0007】
【0008】
【0009】
【0010】
【0011】
【0012】
【0013】
【発明の実施の形態】本発明をより詳細に記述するため
に、以下図面に従ってこれを説明する。
【0014】図1は本発明の発電装置付電子腕時計の全
体回路図である。1は発電コイルで発電機による交流誘
起電圧がコイル両端に発生することになる。2は整流ダ
イオードで交流誘起電圧を半波整流していて、整流した
電力を高容量キャパシター3に充電している。4はキャ
パシター3の過充電防止用のリミッターTr で、キャパ
シター3の電圧VSC(以後、キャパシター3の電圧値を
VSCと定義する。)が所定の電圧VLim に達した時にオ
ン状態となり発電コイル1に発生する電力をバイパスさ
せるためにある。リミッター設定電圧VLim は、回路系
で必要とする電圧の最大値以上であり、キャパシター3
の定格電圧以内の範囲に入るように設定されている。5
は逆流防止ダイオードで、後述するが、逆電流による電
磁ブレーキ増大のための発電効率の減少を防止してい
る。7は多段昇圧回路で、昇圧コンデンサー8,9、キ
ャパシター3、補助コンデンサー10の接続状態を切り
換えることにより、キャパシター3の電荷を補助コンデ
ンサー10に転送することにより昇圧を実現している。
また、多段昇圧回路7は3倍、2倍、1.5倍、1倍の
4種類の昇圧倍率を切換可能で、昇圧された電圧は補助
コンデンサー10に充電される。この補助コンデンサー
10の電圧VSS(以後、補助コンデンサー10の電圧値
をVSSと定義する。)により回路は動作する。この様な
多段昇圧回路7を採用することにより、回路系の動作電
圧値を最適化している。11は補助コンデンサ一10の
電圧を検出するVSS検出回路で、リファレンス電圧に
は、 Vup<Vdown なる関係を持つ、VupとVdownの2値があり、VSSがV
downを越えたなら、昇圧倍率を下げ、VSSがVupを下ま
わったなら、昇圧倍率を上げる様に、多段昇圧回路7に
検出結果を出力している。12は時計回路であり、32
768HZ の原振を持つ水晶振動子13を駆動する発振
回路、分周回路、モータ一用コイル14を駆動するモー
ター駆動回路を含んでいて、電圧VSSで動作している。
モーター用コイル14は指針回転用のステッピングモー
ターを駆動するためのものである。15のショート用T
r と、16の直列抵抗とで即スタート回路を構成してお
り、VSCが所定の電圧VONより低い時は、即スタート
作となる様になっているが、詳細は後述する。VSCが前
述のVLim ,VONになったことを検出するのは、VSC
出回路6である。前述のVup,Vdownとの上下関係は、 VON<Vup<Vdown<VLim の様になっている。以上、回路の概略説明を行ってきた
が、以後は、各部の詳細な動作説明とその効果を記述す
る。
【0015】まず、本実施例にて使用する交流発電機の
原理を図2を用いて説明する。
【0016】15は回転トルクを生じせしめる手段であ
り回転中心と重心とが偏心した回転錘より成る。この回
転手段15の回転運動を増速輪列16により増速し、発
電機構としてのローター17を回転せしめる。ローター
17は永久磁石17aを含み、ローター17をかこむ様
にステーター18が配置されている。コイル1は磁心1
9aに巻かれており磁心19aとステーター18とはネ
ジ20により固着されている。このローター17が回転
する事によりコイル1には e=N(dφ/dt) と表わされる起電力が生じ i= e/(R+(WL))と表わされる電流が生
じる。
【0017】 N:コイルの巻数 φ:磁心19aを通る磁束数 t:時間 R:コイルの抵抗 W:ローター17の回転速度 L:コイルのインダクタンス この起電力はほぼsinカーブを持つ交流である。又ロ
ーター17とそれをかこむステーター18の穴とが同心
円でありほぼ全周にわたりローター磁石をかこんでい
る。これによりローターのある場所に止まっていようと
する力(引力トルク)を最小にする事ができる。
【0018】この様な交流発電機によって得られた交流
電圧を整流して、キャパシター3に充電する訳だが、本
発明では、よりダイオード構成の簡単な半波整流方式を
用いている。図2の発電機と半波整流方式を組み合わせ
たことによって、全波整流方式と同等の発電効率を得て
いる。以下にその理由を記す。
【0019】図3Aは半波整流回路であり、図3Bは従
来の全波整流回路である。1が発電コイル、3がキャパ
シター、2、2a〜dが、整流ダイオードである。図3
Aの半波整流回路は充電ループ内において、ダイオード
が1個しか介在しないのに対して、図3Bの全波整流回
路は充電ループ内において、ダイオードが2個介在す
る。したがって、ダイオードによる電圧ドロップ分は全
波整流方式の方が2倍となる。また、それぞれの方式の
電流波形を比較すると、図4の様になる。24が基準線
であり、25が従来の整流回路での発生電流、26は本
発明での発生電流、27は従来の整流回路での電圧ドロ
ップによるロス分であり、28は本発明による整流回路
での電圧ドロップによるロス分である。蓄電手段に蓄え
られる電荷量は従来は25と27とに包まれた面積分で
あり本発明によるものは26と28とに包まれた面積分
である。この面積比較ではほとんど差はなく蓄電性能は
同等である。従来の全波整流に比べ半波整流にしても蓄
電性能に差のない理由を次に述べる。半波整流でカット
されている期間(図4では29に示す)はコイル1に電
流が流れず、したがってローター17に加わるブレーキ
トルクが小さい為回転錘の動きが速くなる。すなわち2
9の期間のエネルギーは回転錘の運動エネルギーとして
蓄えられ発電時に開放される。したがって25に比べ2
6のピーク値も大になっているのである。又整流ロスも
ダイオード2コが1コになり半分となる事も有利に働い
ている。この結果半波整流にしたにもかかわらずこの発
電及び蓄電性能は全波整流に比べ悪くならないのであ
る。
【0020】次にリミッター回路の構成を図5に示す。
図5Aが本発明によるリミッター回路であり、図5Bは
従来より用いられているー般的なリミッター回路であ
る。4はリミッター作動時に電流をバイパスさせるため
のリミッタ一Tr で、PchMOSFETより成る。これ
は、時計用ICは低消費電力を必要条件としており、そ
のため、CーMOSプロセスを用いていることによる。
すなわち、リミッターTr はIC内に構成されていて、
MOSFETとなる訳だが、IC外に外付の素子を設け
るより、スペース効率、コスト面で有利となる。従来の
リミッターTr4をキャパシター3と並列に接続する方式
では、リミッターTr4がオンした時に点線30の経路で
キャパシター3の電荷が放電してしまう。リミッターの
目的はキャパシター3の過充電を防止するためのもので
あり、従来例においては、キャパシター3の余分な電荷
を放出するのだから、これで良いように思われるが、リ
ミッターTr4がオンになりっ放しだと、必要以上に電荷
を放電してしまう。それを、避けるには常時キャパシタ
ー3の電圧値をモニターして、VLim 以下にVSCがなっ
たら、ただちにリミッターTr4をオフにする必要があ
る。しかし、常時電圧検出回路を作動させると、基準電
圧作成回路、コンパレーター回路により、大きく消費電
流が増大してしまう。また、従来例の欠点として更に、
リミッターTr4がオンした時は、直接キャパシター3の
高電圧がかかり、リミッターTr4には大電流が流れるこ
とになる。Tr4の破壊を防ぐには、極めて大きなTr サ
イズとしなければならず、ICサイズの増大につなが
り、コスト面で不利となる。以上の問題を解決するため
に、本発明によるリミッター回路は、逆流防止ダイオー
ド5を付加して、図5Aの構成とした。これによるとリ
ミッターTr4がオンしても、整流ダイオード2のため、
キャパシター3の電荷が放電することが無い。そのた
め、VSCがVLim になった後も、VSCの変動は、時計体
の電荷消費分だけとなるため、ゆるやかな減少カーブと
なり、常時、VSC検出回路6を作動させる必要か無い。
すなわちVSC検出回路6はサンプリング的に間欠駆動す
るのみで良く、消費電流の増大分を最小限に押えること
ができる。また、Tr4に大電流が流れることがなく、必
要以上にTr サイズを大きくする必要もない。ここで、
点線31は、リミッターによるバイパス電流の向きであ
り、VSCがVLim に達したなら、以後、発電による供給
電流をカットしてやれば良いのである。52は、リミッ
ターTr のサブストレート、ドレイン間にできる寄生ダ
イオードであり、仮に逆流防止ダイオード5が無いとす
ると、リミッターTr4がオフの時でも、発電時には点線
31と逆向きの電流が流れてしまう。そうすると、整流
回路の項でも述べたが発電機のプレーキトルクが増大し
て、発電効率が落ちてしまう。それを防止するためのダ
イオードであり、この逆流防止ダイオード5を付加し
て、リミッタ一Tr4の結線位置を変えただけで、電圧検
出回路の間欠作動による低消費電力化、リミッターTr4
の小サイズ化、発電性能の確保等の効果を達成してい
る。
【0021】また、本発明によるリミッター回路の構成
はスイッチング素子にバイポーラTr を用いた場合も有
効となる。図6にスイッチング素子にバイポーラTr を
用い、逆流防止回路が無いときのリミッター回路を示
す。図6AはバイポーラTr にPNP型、図6Bはバイ
ポーラTr にNPN型を用いたものである。まず図6A
においては、PNP型Tr 44がオフの時でも、そのコ
レクタ・べース間に形成されるダイオード44bとスイ
ッチング制御回路45を通して、逆方向電流46(点
線)が流れてしまう。ここでスイッチング制御回路45
はPNP型Tr 44をオフに制御するために、PNP型
Tr 44のべースを高電位側のレべル(PNP型Tr 4
4のエミッタと同電位)にしている。したがって、スイ
ッチング制御回路45に点線46の電流を流すことを可
能とする何らかの電流経路が存在していることになる。
この様にして図6Aには逆方向電流46が流れてしま
い、また図6Bも同様にして、NPN型Tr 47のべー
ス・コレクタ間に形成されるダイオード47aとスイッ
チング制御回路48とを電流経路として逆方向電流49
(点線)が流れてしまう。そこで、本発明の別の実施例
である図7によれば、バイポーラTr 44もしくは47
と直列に逆流防止ダイオード5を構成することにより、
逆流電流をカットして発電性能を低下させることなくリ
ミッター回路を構成することが可能となる。
【0022】また、本発明のリミッター回路構成は、ダ
イオードブリッジを用いた全波整流回路にも有劾であ
り、その実施例は図8に示している。発電コイル1に発
生した誘起電圧が、図8のごとくコイル1の下側の電位
が高い時は、正常時は点線50の電流経路をとる。ここ
で仮に逆流防止ダイオード5が無かったとすると、リミ
ッターTr 4がオフでも寄生ダイオード52を通って、
点線51の電流経路をとってしまい、全波整流の片側し
かキャパシター3には充電されず、充電性能は半減して
しまう。従って本発明の逆流防止ダイオード5を付加す
ることは、全波整流回路にも有効となる訳である。
【0023】次に図9を用いて、多段昇圧の具体例を示
す。横軸は時間をとってあり、縦軸はキャパシター3の
電圧VSC(点線)と、補助コンデンサー10の電圧VSS
(実線)とをそれぞれ示している。また、前述のVON,
Vup,Vdown,VLim はそれぞれ、以下の様に設定して
ある。
【0024】 VON=0.4V Vup=1.2V Vdowm=2.0V VLim =2.3V ここでt0 〜t6 までの区間は主に発電機 が稼動して
いる状態で充電期間となり、t6 以後は発電されていな
い状態を想定しており放電期間となる。なお、図9にお
いては充電期間も放電期間も同様な時間スケールで書い
ているが、実際は充電期間は数分のオーダーであり、放
電期間は数日のオーダーとなる。t0 〜t1 及びt10以
降は即スタート状態であり後述する。VSCが増加してい
きVSCが0.4Vを越えたt1 から3倍昇圧状態とな
り、VSSにはVSC×3の電圧が充電される。さらに充電
されるとt2 においてVSSは2.0Vに達する。そこ
で、昇圧倍率は1段落ちて2倍昇圧となる。以後、さら
に充電が進むと、t3 ,t4 においてそれぞれVSSが
2.0Vに達し、VSSが2.0Vになったことにより昇
圧倍率を1段下げていくことになる。すなわち、t1 〜
t2 は3倍昇圧、t2 〜t3 は2倍昇圧、t3 〜t4 は
1.5倍昇圧、t4 〜t7 は1倍昇圧となる。なお、1
倍昇圧時は、VSC=VSSとなって電圧上昇していくこと
になるが、この時はVSSが2.0Vに達しても、昇圧倍
率は変化させない。さらに電圧が上昇してVSC=VSS=
2.3Vとなるt5 〜t6 においては、リミッターTr4
をオンとして、2.3V以上に電圧上昇しない様にして
いる。次にt6 以降の放電期間においては、1.2Vが
昇圧倍率の切換点となる。すなわち、電圧が下降してい
き、VSS=1.2Vになると昇圧倍率を1段上げて1.
5倍昇圧とする。以後、VSSが1.2Vを割るごとに昇
圧倍率は1段上がっていくことになる。よって、t7 〜
t8 は1.5倍昇圧、t8 〜t9 は2倍昇圧、t9 〜t
10は3倍昇圧となる。この様な昇圧システムを採用する
ことにより、時計の駆動電源であるVSSは、VSC≧0.
4Vの条件においては、常に1.2V以上を確保でき、
時計の動作時間を長くすることに成功した。なお、Vup
(1.2V)は回路、指針用ステッピングモーターの動
作最低電圧に設定してあり仮に昇圧が無くVSCを駆動電
圧とするシステムであったなら、VSC=1.2V以上、
すなわちt11 〜t7 までの期間しか時計は動かず、充
電期間においては、時計の動き出すまでの時間が長く、
放電期間においては、時計の止まるまでの時間が短くな
ってしまい、使用者にとって好ましくない時計となって
しまう。なおVON(0.4V)は3倍昇圧に起動がかか
る電圧Bであるため、VON×3≧Vupなる条件に設定す
るのは、明白である。また、VLim (2.3V)は、本
実施例に使用したキャパシター3の耐圧が2.4Vであ
ったことより、余裕をとり、2.3Vに設定してある。
【0025】ここで、昇圧倍率の切換はVSSとVup,V
downの比較によって行っているが、これには以下の効果
ある。本発明において昇圧倍率の切換に寄与する検出
電圧は3コあり、即スタート←→3倍昇圧のVON、それ
と上述のVup,Vdownであるが、昇圧倍率の切換をVSC
の電圧検出により行うシステムとすると、4コの検出電
圧が必要となる。すなわち即スタート←→3倍昇圧、3
倍昇圧←→2倍昇圧、2倍昇圧←→1.5倍昇圧、1.
5倍昇圧←→1倍昇圧の4ケ所の切換点に検出電圧を設
定しなけばなならない。常にVSCを昇圧したVSSがVup
(1.2V)以上を確保するためには、以下の様に検出
電圧を設ける必要がある。
【0026】 即スタート←→3倍昇圧 ・・・0.4V 3倍昇圧 ←→2倍昇圧 ・・・0.6V 2倍昇圧 ←→1.5倍昇圧・・・0.8V 1.5倍昇圧←→1倍昇圧 ・・・1.2V この様に、本発明においては、検出電圧を1コ減らすこ
とができ、ICのチップ面積を減らすことができる。さ
らに、時計体の動作最低電圧が設計上もしくは工程上の
理由によって変更があった時も、本発明では、VON
(0.4V),Vup(1.2V)の2コの検出電圧値の
変更で済むが、VSC検出により昇圧切換を行うシステム
では4コの検出電圧を変更する必要がある。すなわち、
ICより検出電圧の調整端子を出して検出電圧の調整を
行おうとすると、たくさんの調整端子を必要とするが、
本発明によると調整端子の数を少なくすることができ、
ICのチップ面積の増大を防ぐことができる。更に本発
明は4値の多段昇圧回路であるが、昇圧コンデンサー
8.9を2コに対して3コに増やすと8値の昇圧倍率を
設定できる。すなわち、1倍、1倍、1.5倍、
倍、2倍、2.5倍、3倍、4倍の8値であ
り、VSC検出による昇圧倍率切換システムは、上記の全
てに検出電圧を設ける必要があるが、本発明において
は、検出電圧はそのままで良い。この様に本発明による
と簡単に昇圧回路のシステムupができることになる。
【0027】次に多段昇圧回路7の具体的構成を図10
に示す。Tr1〜Tr7はコンデンサーつなぎかえ用のFE
Tであり、このFETのオン/オフをlKHZ の昇圧ク
ロックで制御している。32の破線ブロックは公知のア
ップダウンカウンターであり、その2bit出力である
SA ,SB の組合わせにより、4値の昇圧倍率を保持し
ている。図11にSA ,SB と昇圧倍率の関係を示して
ある。アップダウンカウンター32に入力されるMup
は、VSS検出回路11より出力される信号で、VSSがV
up(1.2V)を下った時に出力されるクロックパルス
となり「0」がアクティブである。同様に、MdownはV
SSがVdown(2.0V)を越えた時に出力されるクロッ
クパルスである。この様に、VSS検出回路11の出力に
よって、昇圧倍率の切換を行っている。以後、ロジック
信号の説明には「0」,「1」の表現を使用し、「0」
とは補助コンデンサー10の−側(VSS側)であり、
「1」とは補助コンデンサー10の+側(VDD側)のこ
とを示す。33は昇圧基準信号作成回路で、分周期より
出力される標準信号φ1K,φ2KMより、昇圧基準信
号となるCLl,CL2を出力している。34はスイッ
チング制御回路で、上記CL1,CL2を出力してい
る。34はスイッチング制御回路で、上記CL1,CL
2とSA ,SB よりデコードされた信号を出力し、Tr1
一Tr7のスイッチングを制御している。以上の回路動作
を各昇圧倍率ごとにタイミングチャートで示したのが、
図12であり、各昇圧倍率ごとにコンデンサー接続等価
示したのが図13である。図12においては、Trn
が1になった時にTrnがオンすることを意味している。
図12(A)は1倍昇圧時のスイッチング制御信号であ
り、Tr1,3,4,5,7が常時オンしている。この時コンデン
サー等価回路は図13(A)のごとくなり、3,8,
9,10の全てのコンデンサーが並列に接続され、キャ
パシター3の電圧VSCと補助コンデンサー10の電圧V
SSが等しくなる。図12(B)には、1.5倍昇圧時の
スイッチング制御信号を示し、(イ)の区間ではTr1,
3,6がオンし、(ロ)の区間ではTr2,4,5,7がオンす
る。図13(B)が1.5倍昇圧時のコンデンサー等価
回路で(イ)の区間では、昇圧コンデンサー8,9にそ
れぞれ0.5×VSCが充電され、(ロ)の区間ではVSC
と0.5×VSCの和である1.5×VSCが補助コンデン
サー10に充電される。同様に、図12及び図13の
(C)は、2倍昇圧時で、(イ)の区間ではTr1,3,5,7
がオンし、(ロ)の区間ではTr2,4,5,7がオンし、その
結果補助コンデンサ一10には2×VSCが充電される。
また(D)は、3倍昇圧時で、(イ)の区間はTrI,3,
5,7がオンし、(ロ)の区間はTr2,4,6がオンし、その
結果補助コンデンサー10には3×VSCが充電される。
【0028】図10における信号“OFF”は、VSC≦
VON(0.4V)なる条件、すなわち即スタート状態の
時は1となり、その時は昇圧基準信号作成回路33の出
力を止めて、Tr1〜7の全てがオフになる様にして、昇
圧を行わない。また、アップダウンカウンター32の出
力SA ,SB を共に1に初期設定しておき、即スタート
解除時は3倍昇圧からスタートする様にしている。
【0029】図14はVSS検出回路の具体例である。S
P1.2,SP2.0 はサンプリング信号であり「1」のと
き回路が作動し、「0」のとき電流を消費しないように
回路状態を固定する。破線内35は公知の定電圧回路で
あり、その出力電圧をVREGと表わしている。36はVS
S検出用の抵抗であり、37は基準電圧作成用の抵抗で
ある。それぞれ中間タップは、 VSS=1.2Vの時は、VM =VREG ー(r1/r1+
r2十r3) VSS=2.0Vの時、VM =VREG( r1+r2/ r
1十r2+r3) となる様に設定されている。38はトランスミッション
ゲートであり、VSSの1.2Vを検出するときと、2.
0Vを検出するときとで検出電圧を切り換えている。3
9はコンパレータでこれによって、VSSと検出電圧の上
下関係を比較している。40はマスターラッチでR1.2
の立ち上がりによりコンパレータ39出力をラッチして
いる。同様に41もマスターラッチでR2.0 によって、
コンパレータ39出力をラッチしている。42は公知の
微分回路であり、マスターラッチ40,41の内容が変
化した時に、MupもしくはMdownのクロックパルスを出
力し、図10におけるアップダウンカウンター32の内
容を変えている。φ8,φ64,φ128は分周器より
出力される基準信号であり、φ8は次のサンプリング時
のために、マスターラッチ40,41及び微分回路42
を初期化するためにある。図15に、タイミングチャー
トを示し、以上の動作を説明する。前半はVSS>2.0
Vのときのチャートで、後半はVSS<1.2Vのときの
チャートである。R2.0 ,SP2.0,R1.2 ,SP1.2
は後述のサンプリング信号生成回路より2秒に1回出力
される。VSS>2.0VのときはMdownを出力して昇圧
倍率を1段下げ、VSS<1.2VのときはMupを出力し
て昇圧倍率を1段上げる様に出力する。
【0030】次に即スタート回路の説明をする。その目
的はVSCが0.4V以下から0.4V以上になる遷移点
において、スムーズかつ確実に昇圧動作に移行できるた
めにある。上記遷移点において昇圧はスタートする必要
があるが、昇圧がスタートするためには、発振回路が発
振していて、回路が動作している必要がある。しかし、
遷移点での電圧は0.4Vと低く、遷移点にいたるまで
は当然昇圧もされてないことから、回路は動作しようが
ない。また、遷移点を回路動作可能電圧に設定したので
あれば、昇圧システムを導入した意味が無くなる。以上
の問題点を解決するために、即スタート回路は、遷移点
において、昇圧回路とは別の方式でVSS電圧を高電圧に
することを可能とした。その具体的回路構成は図16に
示す。VSC検出回路6によって、VSC<VON(0.4
V)であることが検出されたなら、“off”信号は1
となりショート用Tr15 はオフとなる。またoff信号
により図10における昇圧回路の初期設定を行うととも
に、Tr1〜Tr7を全てオフにする。この状態で発電機が
稼動すると、充電電流iがキャパシター3に流れること
になるが、その時、直列抵抗16にはその抵抗値×i=
vの電圧降下分が生ずる。すなわちiが流れている時に
限って、v+VSCの電圧が補助コンデンサー10の両端
にかかる。また即スタート時にTr3,Tr4はオフである
が、その寄生ダイオード43により、先のv+VSCの電
圧を補助コンデンサー10に充電することが可能とな
る。また補助コンデンサー10は平滑コンデンサーの役
割もはたし、以後、補助コンデンサー10にv+VSCが
充電されたなら、回路動作は可能となる。直列抵抗16
の抵抗値は、その抵抗値×i=vがVON(0.4V)以
上になるように設定すれば良い。また“off”信号は
発振が停止していて、回路が作動していない時も「1」
になる様に回路上設定されており、即スタート回路の起
動に関しては問題が無い。さらにVSCがVONを越えて昇
圧動作に入った場合は、ショート用Tr15 をオンにし
て、発電コイル1、整流ダイオード2、キャパシター3
より構成される充電経路内に余分なインピーダンス分が
つかないようにして、充電効率を高めている。またVSC
が上昇していき遷移点を越えるということは、当然発電
機も稼動して充電電流が流れていることになるので、即
スタートの動作すなわち遷移点においてVSSを高電圧化
することが可能となる。したがって、本発明により遷移
点においては回路系が動作しており、スムーズかつ確実
に昇圧動作に移行することか可能となった。また、本発
明の即スタート回路は発電機が稼動している時は、確実
に時計が動作するため、キャパシター電圧が0.4V以
下でも、簡単に時計動作をモニターできる。すなわち、
工場出荷時の動作チェック、店頭での販売PRに大いに
効果を発揮する。
【0031】図17は、本発明において4種類の電圧検
出を行うための、サンプリング信号生成回路である。4
種類の電圧検出とは、VSS検出回路11におけるVup,
Vdown検出とVSC検出回路6におけるVON,VLim 検出
のことを言う。φ256M,φ1/2,φ64,φ128
M,φ16,φ32はそれぞれ分周器より出力される基
準信号で、これらをデコードすることにより、各サンプ
リングパルスを生成している。R2.0 ,R1.2 ,RLIM
,R0.4 は各コンパレータのラッチ取り込み信号で、
SP2.0 ,SPI.2 ,SPLIM ,SP0.4 は各検出回路
を動作させるための信号である。図18に、その生成過
程を示すタイムチャートを示す。ここで、サンプリング
パルスの順番、特にVSSがVdown(2.0V)に達した
ときに、昇圧倍率を1段下げるための検出サンプリング
信号SP2.0 と、VSCがVON(0.4V)に達したとき
に、昇圧動作に入るための検出サンプリング信号SP0.
4 を本実施例の様な順番に設定したことにより、大きな
効果が得られる。図19(A)には本発明のサンプリン
グパルス順番の動作を示し、図19(B)はサンプリン
グパルス順番を逆にした場合の動作を示す。まず、図1
9(B)において、SP0.4aが出力されるまでは、VSC
はVON(0.4V)より低く即スタート状態であったこ
とと想定する。そして、SP0.4aの出力時には、VSC≧
VONになっていて、即スタートが解除されて3倍昇圧状
態に移行したとする。この時VSSは即スタート状態の電
圧から1.2V(0.4V×3)に降下する訳だが、瞬
間的に降下することなしに、ある時定数をもって降下す
る。この時、即スタート時には十分VSS電圧が高レベル
(VSS>2.0V)にあった時は、以下の問題が発生す
る。すなわちP1においてVSSは1.2Vに降下開始
し、P2においてたて続けにSP2.0aが出力された時
に、まだVSS>2.0Vの状態にあったなら、本来即ス
タート解除時は3倍昇圧状態であったにもかかわらず、
2倍昇圧状態になってしまう。すると、VSSは、0.4
V×2=0.8Vまで低下し、回路動作電圧下限を下ま
わり、回路は停止してしまう。したがって、VSCが0.
6Vに充電されるまでは、正常な昇圧動作に移行でき
ず、時計充電時の止まっている状態から動き始めまでの
時間が長びいてしまい、使い勝手の悪い物となってしま
う。前述にてVSC=0.6Vとしたのは、仮に即スター
ト解除時に2倍昇圧になってしまっても、VSS=2×
0.6V=1.2Vとなり、回路動作は確保できるから
である。そこで、図19(A)における本実施例におい
ては、以下の様にして上記問題点を解決している。それ
によると、SP2.0 とSP0.4 の順番を19図(B)と
は逆にして、SP0.4 が出力されているから、次のSP
2.0 出力時までの期間を長くとっている。本発明によれ
ば、その期間は2−0.047=1.953sec であ
り、図19(B)においては、0.047sec となる。
まず、SP2.0aが出力された時はまだ即スタート状態で
あり昇圧倍率切換とは関係なく、次に、SP0.4aが出力
されると、即スタート解除し3倍昇圧状態に移行して、
P1におけるVSSは1.2Vに向かって降下し始める。
ここでSP0.4aからSP2.0bまでの期間が1.953se
c と十分に長いため、SP2.0b出力されるP2点にお
いてのVSSは、2.0Vより下まわっていることにな
る。すなわち、SP2.0b出力時は、検出が行われず、昇
圧倍率は3倍の状態を保持できることになる。具体的に
はSP0.4 から次のSP2.0 までの期間は以下の様に設
定すれば良い。すなわち、 {(i×r+VON)−VON×N}e×P(−T/CR)+VON×N<Vdown より求まるT(sec )より長い期間を設定すれば良い。
ここでそれぞれの記号には以下の意味がある。
【0032】 i:交流発電機より得られる最大電流値 r:直列抵抗16とキャパシター3の内部抵抗の和 VON:0.4V N:昇圧倍率(本実施例ではN=3) C=補助コンデンサー10の容量値 R:多段昇圧回路7内のスイッチングTr の等価抵抗値 Vdown:2.0V 上式は、即スタート解除時にはVSSがi×r+VONまで
充電されており、その電圧より時定数CRをもってVON
×N(1.2V)まで降下することを意味しており、即
スタート解除時からT(sec )後のVSS電圧がVdown
(2.0V)より低いことを条件とした式である。
【0033】このように、本発明によると、サンプリン
グパルスSP2.0 とSP0.4 の出力タイミングを調整し
ただけで、確実に即スタート状態から昇圧動作に移行で
きるようになった。ロジック的には、図14のサンプリ
ング信号生成回路のデコード条件を調整するだけであ
り、何ら追加はない。このことにより、昇圧回路を導入
した目的であるところの、キャパシタ電圧VSCが0.4
V以あれば、発電機が稼動していなくても、時計動作が
可能となる点を保証できることになった。
【0034】
【発明の効果】以上述べたごとく、本発明によると、第
1の蓄電部の電圧が設定電圧よりも低くても発電装置の
起電力に基づいて即スタート回路により第2の蓄電部が
充電されるので、時計回路をすばやく駆動することがで
きる。この際、第1の蓄電部の電圧が設定電圧よりも低
く昇圧回路が昇圧動作できない場合に、即スタート回路
と第2の蓄電部との導通がはかられるよう昇圧回路に
えられた昇圧動作用スイッチングTrに並列なダイオー
ド導通手段が設けられているので、前述のように発電装
置に起電力が生じると即スタート回路により第2の蓄電
部が確実に充電されることになる。即ち、昇圧回路を備
えながら、第1の蓄電部の電圧が昇圧回路を動作させる
ことができない極めて低い電圧の場合であっても、発電
装置が多少でも発電すると即スタート回路が前記ダイオ
ード導通手段を介して第2の蓄電部を確実に充電するも
のである。この場合、前記即スタート時には、前記第1
蓄電部電圧検出回路の検出出力により前記昇圧回路のス
イッチングTrがオフされるので、発電時の即スタート
動作により充電された第2の蓄電部から、発電停止時に
おける放電が確実に防止され、時計回路を安定して駆動
することが出来る。即ち、仮に即スタート動作時に前記
スイッチングTrがオンの状態のままであるならば、発
電停止には、前記スイッチングTrが前記ダイオード導
通手段に並列接続されているから、第2の蓄電部から前
記スイッチングTrを通って即スタート回路側に放電が
生じてしまい、たちまち第2の蓄電部の電圧が低下し
時計回路を駆動できなくなる。 従って、前記即スタート
時には、前記第1蓄電部電圧検出回路の検出出力により
前記昇圧回路のスイッチングTrがオフすることは、即
スタート回路の機能を有効化させるために極めて重要で
ある。
【図面の簡単な説明】
【図1】本発明の発電電子腕時計の全体回路図。
【図2】交流発電機の原理図。
【図3】(A)は半波整流回路図、(B)は全波整流回
路図。
【図4】発電電流を示す図。
【図5】(A)は本発明のリミッター回路と整流回路を
示す回路図、(B)は従来のリミッター回路と整流回路
を示す回路図。
【図6】(A)はPNP型Tr を用いた従来のリミッタ
ー回路、(B)はNPN型Tr を用いた従来のリミッタ
ー回路。
【図7】(A)はPNP型Tr を用いた本発明のリミッ
ター回路、(B)はNPN型Tr を用いた本発明のリミ
ッター回路。
【図8】全波整流回路においての本発朋のリッミッター
図路。
【図9】昇圧動作概念図。
【図10】多段昇圧回路の詳細回路図。
【図11】昇圧倍率の回路記憶方法を表す図。
【図12】多段昇圧回路のタイムチャート。
【図13】多段昇圧回路のコンデンサ接続等価回路図。
【図14】補助コンデンサー電圧検出回路の詳細回路
図。
【図15】図14における回路図のタイムチャート。
【図16】即スタート回路の詳細回路図。
【図17】電圧検出用のサンプリング信号生成回路図。
【図18】サンプリング信号生成回路のタイムチャー
ト。
【図19】即スタート解除時の補助コンデンサー電圧の
推移を示した概念図。
【符号の説明】
1・・・発電コイル 2・・・整流ダイオード 3・・・高容量キャパシター 4・・・リミッター 5・・・逆流防止ダイオード 6・・・VSC検出回路 7・・・多段昇圧回路 8,9・・・昇圧コンデンサー 10・・・補助コンデンサー 11・・・VSS検出回路 12・・・時計回路 13・・・水晶振動子 14・・・モーター用コイル 17・・・ローター 18・・・ステーター
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G04C 10/00 G04G 19/04

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 発電装置と、前記発電装置の起電力が充
    電される第1の蓄電部と、前記第1の蓄電部の電圧を昇
    圧可能で昇圧動作用のスイッチングTrを有した昇圧回
    路と、前記昇圧回路の出力が充電される第2の蓄電部
    と、前記第2の蓄電部の出力により駆動される時計回路
    と、前記第1の蓄電部の電圧を検出する第1蓄電部電圧
    検出回路と、前記第1蓄電部電圧検出回路により検出さ
    れた前記第1の蓄電部の電圧が設定電圧より低い場合に
    は前記発電装置の起電力に基づいて前記第2の蓄電部を
    充電可能とする即スタート回路と前記即スタート回路
    が前記発電装置の起電力に基づいて前記第2の蓄電部を
    充電可能とする即スタート時には前記即スタート回路と
    前記第2の蓄電部との導通がはかられるよう前記昇圧
    回路の前記スイッチングTrに並列なダイオード導通手
    とが設けられており、前記即スタート時には前記第1
    蓄電部電圧検出回路の出力により前記昇圧回路の前記ス
    イッチングTrがオフすることを特徴とする発電装置付
    電子時計。
JP2000401600A 2000-12-04 2000-12-28 発電装置付電子時計 Expired - Lifetime JP3351425B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000401600A JP3351425B2 (ja) 2000-12-04 2000-12-28 発電装置付電子時計

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000368496A JP3246508B2 (ja) 1998-06-30 2000-12-04 昇圧回路付発電装置、及びそれを有した電子時計
JP2000401600A JP3351425B2 (ja) 2000-12-04 2000-12-28 発電装置付電子時計

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2000368496A Division JP3246508B2 (ja) 1998-06-30 2000-12-04 昇圧回路付発電装置、及びそれを有した電子時計

Publications (2)

Publication Number Publication Date
JP2001249191A JP2001249191A (ja) 2001-09-14
JP3351425B2 true JP3351425B2 (ja) 2002-11-25

Family

ID=18838717

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000401600A Expired - Lifetime JP3351425B2 (ja) 2000-12-04 2000-12-28 発電装置付電子時計

Country Status (1)

Country Link
JP (1) JP3351425B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2870516B2 (ja) 1988-01-25 1999-03-17 セイコーエプソン株式会社 発電装置付電子時計

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2870516B2 (ja) 1988-01-25 1999-03-17 セイコーエプソン株式会社 発電装置付電子時計

Also Published As

Publication number Publication date
JP2001249191A (ja) 2001-09-14

Similar Documents

Publication Publication Date Title
JP2652057B2 (ja) 発電装置
US6373790B1 (en) Overcharge prevention method, changing circuit, electronic device and timepiece
US6693851B1 (en) Electronic device and control method for electronic device
JP3678075B2 (ja) 電源装置およびその制御方法、携帯型電子機器、計時装置およびその制御方法
JP2870516B2 (ja) 発電装置付電子時計
JP3006593B2 (ja) 電子制御式機械時計およびその制御方法
EP1054496B1 (en) Electronic device, electronic timepiece and power control method
JP3601375B2 (ja) 携帯用電子機器及び携帯用電子機器の制御方法
JP3472878B2 (ja) 過充電防止方法、充電回路、電子機器および時計
WO2000059091A1 (fr) Equipement electronique et son procede de commande
JP3351425B2 (ja) 発電装置付電子時計
JP3246508B2 (ja) 昇圧回路付発電装置、及びそれを有した電子時計
JP3294194B2 (ja) 発電装置付電子時計
JP3663964B2 (ja) 過充電防止方法、充電回路、電子機器および時計
JP3528563B2 (ja) チョッパ回路の給電方法、チョッパ回路、チョッパ式充電回路、電子機器および腕時計
JP2004032980A (ja) 過充電防止方法、充電回路、電子機器および時計
JP2000349621A (ja) 発振回路、半導体装置および電子機器
JPH03148092A (ja) 電子時計
JP2004135497A (ja) 電子機器、電子制御式時計および電源制御方法
JP3707299B2 (ja) 電子機器及び電子機器の制御方法
JP2000046968A (ja) 電子制御式機械時計およびその制御方法
JP2002318288A (ja) 電子機器、電子制御式機械時計、電子機器の制御方法
JP2000214271A (ja) 電子制御式電子機器、電子制御式機械時計および電子制御式電子機器の制御方法
JP2002156474A (ja) 電子機器及び電子機器の制御方法
JPH07117588B2 (ja) 電子時計

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20020319

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020820

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080920

Year of fee payment: 6

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080920

Year of fee payment: 6