JP3271068B2 - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JP3271068B2
JP3271068B2 JP00010591A JP10591A JP3271068B2 JP 3271068 B2 JP3271068 B2 JP 3271068B2 JP 00010591 A JP00010591 A JP 00010591A JP 10591 A JP10591 A JP 10591A JP 3271068 B2 JP3271068 B2 JP 3271068B2
Authority
JP
Japan
Prior art keywords
video signal
period
signal
line
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP00010591A
Other languages
English (en)
Other versions
JPH04249989A (ja
Inventor
和夫 亀山
政憲 原本
功 沢近
昌美 氷室
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP00010591A priority Critical patent/JP3271068B2/ja
Publication of JPH04249989A publication Critical patent/JPH04249989A/ja
Application granted granted Critical
Publication of JP3271068B2 publication Critical patent/JP3271068B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、液晶マトリクス表示パ
ネルを用いて映像信号に基づく画像の表示を行う画像表
示装置に関する。
【0002】
【従来の技術】液晶マトリクス表示パネルおいて電極配
置態様によって設定される多数の画素形成部は、通常、
水平方向に配列されて水平画素列を形成するとともに複
数の水平画素列が垂直方向に並行配置されるようになす
ものとされる。このような画素形成部のマトリクス配置
は、例えば、各水平画素列が480個の画素形成部でな
り、また、斯かる水平画素列が垂直方向に480個配列
されて形成される。
【0003】このような液晶マトリクス表示パネルが用
いられて、例えば、1フレーム期間が連続する2フィー
ルド期間で構成されて525ライン期間を含むものとさ
れるとともに、各フィールド期間(525/2ライン期
間)における有効映像期間が240ライン期間とされ、
また、フィールド周波数が60Hzとされる映像信号
(以下、標準映像信号という)に基づく画像の表示が行
われるにあたっては、例えば、標準映像信号の各フィー
ルド期間に対応する期間において、液晶マトリクス表示
パネルにおける垂直方向に並行配列された480個の水
平画素列が一列ずつ順次作動状態となるべく駆動され、
各水平画素列に標準映像信号に基づく表示用映像信号が
供給されるようになされる。
【0004】斯かる場合には、標準映像信号の各フィー
ルド期間中の有効映像期間である240ライン期間の映
像信号成分に基づき、480個の水平画素列による画像
表示がなされることになり、従って、480個の水平画
素列の夫々における画像表示時間は標準映像信号におけ
る1/2ライン期間に相当することになる。それゆえ、
480個の水平画素列の夫々により、標準映像信号にお
ける各ライン期間の画像表示が行われるものとすべく、
標準映像信号の時間軸が1/2に圧縮されるとともに、
1/2時間軸圧縮がなされた映像信号の各ライン期間分
に基づく表示用映像信号が、液晶マトリクス表示パネル
における480水平画素列中の連続する2水平画素列の
夫々に順次供給されるものとされる。
【0005】
【発明が解決しようとする課題】上述の如くにして行わ
れる液晶マトリクス表示パネルによる標準映像信号に基
づく画像の表示は、標準映像信号における各フィールド
期間の画像が480水平画素列をもって表示されること
になるので、見掛け上の垂直方向解像度が比較的良好な
ものとされる。しかしながら、斯かる場合には、標準映
像信号の時間軸を1/2に圧縮する、標準映像信号に対
する1/2時間軸圧縮処理が必要とされ、液晶マトリク
ス表示パネルに接続される回路部が、標準映像信号に対
する1/2時間軸圧縮処理のためのアナログ/ディジタ
ル(A/D)変換器,メモリ,書込用低周波クロック及
び読出用高周波クロックを発生するクロック発生器,デ
ィジタル/アナログ(D/A)変換器等が設けられるこ
とになって構成の複雑化がまねかれるとともに、コスト
が著しく嵩むものとなってしまうという不都合がある。
【0006】斯かる点に鑑み、本発明は、複数の水平画
素列が垂直方向に並行配置されて成る液晶マトリクス表
示パネルにより映像信号に基づく画像の表示を行うにあ
たり、映像信号が標準映像信号とされる場合にも映像信
号に対する時間軸圧縮処理が不要とされるもとで、良好
な垂直方向解像度をもった画像が得られることになる画
像表示装置を提供することを目的とする。
【0007】
【課題を解決するための手段】上述の目的を達成すべ
く、本発明に係る画像表示装置は、夫々が多数の画素形
成部が水平方向に配列されて形成される複数の水平画素
列が垂直方向に並行配置されて成る液晶マトリクス表示
パネル部と、液晶マトリクス表示パネル部における複数
の水平画素列を、相互に隣り合う2個ずつ、映像信号に
おけるライン期間毎に順次作動状態にする画素列駆動手
段と、入力端子に供給される映像信号をそのライン期間
に対応する期間だけ遅延させて遅延映像信号となすとと
もに、入力端子に供給される映像信号と遅延映像信号と
を合成して合成映像信号を得る映像信号合成部と、画素
列駆動手段により映像信号におけるライン期間毎に同時
に作動状態とされる2個の水平画素列のうちの一方に、
入力端子に供給される映像信号に基づく第1の表示用映
像信号を供給する第1の映像信号供給部と、画素列駆動
手段により映像信号におけるライン期間毎に同時に作動
状態とされる2個の水平画素列のうちの他方に、映像信
号合成部からの合成映像信号に基づく第2の表示用映像
信号を供給する第2の映像信号供給部とを備えて構成さ
れる。
【0008】
【作 用】このように構成される本発明に係る画像表示
装置にあっては、液晶マトリクス表示パネル部におけ
る、ライン期間毎に同時に作動状態とされる相互に隣り
合う2個の水平画素列に、入力端子に供給される映像信
号に基づく第1の表示用映像信号と、入力端子に供給さ
れる映像信号とそれより1ライン期間に対応する期間だ
け遅延した遅延映像信号とが合成されて得られる合成映
像信号に基づく第2の表示用映像信号とが、夫々供給さ
れることにより、液晶マトリクス表示パネル部におい
て、各ライン期間における映像信号に基づく画像が相互
に隣合う2個の水平画素列をもって表示されるので、表
示される画像が極めて良好な垂直方向解像度を有したも
のとされることになる。また、ライン期間毎に同時に作
動状態とされる2個の水平画素列の夫々に、入力端子に
供給される映像信号に基づく第1の表示用映像信号、及
び、入力端子に供給される映像信号とそれより1ライン
期間に対応する期間だけ遅延した遅延映像信号とが合成
されて得られる合成映像信号に基づく第2の表示用映像
信号が同時に供給されるので、入力端子に供給される
像信号に対する時間軸圧縮処理等は不要とされる。従っ
て、映像信号に対する時間軸圧縮処理が必要とされる場
合に比して、回路構成の簡略化及びコストの低減が図ら
れることになる。
【0009】
【実施例】図1は、本発明に係る画像表示装置に関連す
る画像表示装置の一例を示す。この例においては.液晶
マトリクス表示パネル11が備えられており、液晶マト
リクス表示パネル11においては、夫々が画素形成部1
2が480個水平方向に配列されて形成される480個
の水平画素列EL1〜EL480が垂直方向に互いに並
列配置されている。また、液晶マトリクス表示パネル1
1には、水平画素列EL1〜EL480に夫々対応して
伸び、水平画素列EL1〜EL480の夫々を形成する
480個の画素形成部12に動作電圧を供給する画素列
走査電極S1〜S480が設けられており、また、水平
画素列EL1〜EL480のうちの奇数番目のもの、即
ち、水平画素列EL1,EL3,EL5,・・・EL4
79の夫々を形成する480個の画素形成部12に表示
用映像信号を供給する信号供給電極P1〜P480と、
水平画素列EL1〜EL480のうちの偶数番目のも
の、即ち、水平画素列EL2,EL4,EL6,・・・
EL480の夫々を形成する480個の画素形成部12
に表示用映像信号を供給する信号供給電極Q1〜Q48
0とが設けられている。
【0010】そして、画素列走査電極S1〜S480の
うちの奇数番目のもの、即ち、画素列走査電極S1,S
3,S5,・・・S479の夫々と信号供給電極P1〜
P480との交点、及び、画素列走査電極S1〜S48
0のうちの偶数番目のもの、即ち、画素列走査電極S
2,S4,S6,・・・S480の夫々と信号供給電極
Q1〜Q480との交点の夫々には、スイッチング部1
3が形成されている。これらスイッチング部13は、図
2において、画素列走査電極Snn は479以下の正
の奇数)と信号供給電極Pn との交点、及び、画素列走
査電極Sn+1 と信号供給電極Qn との交点について示さ
れている如く、ゲートが画素列走査電極S n もしくは画
素列走査電極Sn+1 に接続されるとともに、ドレインが
信号供給電極Pn もしくは信号供給電極Qn に接続され
た薄膜トランジスタ14によって形成されており、斯か
る薄膜トランジスタ14のソースは、各画素形成部12
において、共通電極15に液晶16を介在させて対向す
る画素電極17に接続されている。斯かるスイッチング
部13にあっては、薄膜トランジスタ14が、画素列走
査電極Sn もしくは画素列走査電極Sn+1 を通じてゲー
トに印加される電圧によってオン/オフ制御され、薄膜
トランジスタ14のオン状態がとられるとき、スイッチ
ング部13がオン状態とされることになり、信号供給電
極Pn もしくは信号供給電極Qn からの信号が、薄膜ト
ランジスタ14のドレインからソースを経て画素電極1
7に供給される。それにより、画素電極17に信号供給
電極Pn もしくは信号供給電極Qn からの信号が供給さ
れた画素形成部12が表示動作状態とされる。
【0011】画素列走査電極S1〜480は、画素列走
査電極S1から始まる連続する2個ずつが共通接続され
てラインシフト部18における240個の出力端子L1
〜L240に夫々接続されている。さらに、信号供給電
極P1〜P480が奇数ライン映像信号サンプラ19に
おける480個の出力端子A1〜A480に夫々接続さ
れ、また、信号供給電極Q1〜Q480が偶数ライン映
像信号サンプラ20における480個の出力端子B1〜
B480に夫々接続されている。
【0012】このように構成される液晶マトリクス表示
パネル11に接続される回路構成部21においては、映
像信号入力端子22に、1フレーム期間が連続する2フ
ィールド期間で構成されて525ライン期間を含むもの
とされるとともに、各フィールド期間(525/2ライ
ン期間)における有効映像期間が240ライン期間とさ
れ、また、フィールド周波数が60Hzとされる標準映
像信号Vsが供給される。そして、映像信号入力端子2
2からの標準映像信号Vsは、映像信号増幅部23,A
/D変換部24及び25、及び、同期分離部26の夫々
に導かれる。
【0013】映像信号増幅部23は、標準映像信号Vs
を増幅して所定のレベルを有するものとした後、スイッ
チ30における選択接点30a及びスイッチ31におけ
る選択接点31aに供給する。A/D変換部24は、標
準映像信号Vsをディジタル映像信号DVとして奇数フ
ィールドメモリ32に供給し、また、A/D変換部25
は、標準映像信号Vsをディジタル映像信号DVとして
偶数フィールドメモリ33に供給する。さらに、同期分
離部26は、標準映像信号Vs中の水平同期信号及び垂
直同期信号を取り出して、水平発振部34及び垂直同期
部35の夫々に供給する。
【0014】水平発振部34は、同期分離部26からの
水平同期信号に同期した水平パルスPHを発生し、それ
を奇偶フィールド判別部36及びスイッチング信号形成
部37、さらには、ラインシフト部18に供給する。ま
た、垂直同期部35は、同期分離部26からの垂直同期
信号に同期した垂直パルスPVを形成し、それを奇偶フ
ィールド判別部36に供給する。奇偶フィールド判別部
36は、垂直パルスPV及び水平パルスPHに基づい
て、映像信号入力端子22に供給された標準映像信号V
sの奇数フィールド期間と偶数フィールド期間とを判別
し、標準映像信号Vsの奇数フィールド期間に応じて奇
数フィールド信号Soを奇数フィールドメモリ32に供
給し、また、標準映像信号Vsの偶数フィールド期間に
応じて偶数フィールド信号Seを偶数フィールドメモリ
33に供給し、さらに、標準映像信号Vsの奇数フィー
ルド期間及び偶数フィールド期間に応じて高レベル及び
低レベルをとるフィールド判別信号Sfをスイッチ30
及び31、さらには、ラインシフト部18に供給する。
スイッチング信号形成部37は、水平パルスPHに基づ
いて、標準映像信号Vsのライン期間毎に高レベルと低
レベルとを交互にとるスイッチング信号Ssを形成し
て、それをスイッチ30と奇数ライン映像信号サンプラ
19との間に接続された極性反転部38、及び、スイッ
チ31と偶数ライン映像信号サンプラ20との間に接続
された極性反転部39の夫々に供給する。
【0015】奇数フィールドメモリ32は、奇偶フィー
ルド判別部36からの奇数フィールド信号Soに応じ
て、A/D変換部24からのディジタル映像信号DVの
うちの標準映像信号Vsの奇数フィールド期間に相当す
る部分である奇数フィールドディジタル映像信号ODV
を書き込むとともに、それに続く標準映像信号Vsの偶
数フィールド期間に対応する期間において、書き込まれ
た奇数フィールドディジタル映像信号ODVを読み出し
て、D/A変換部40に供給する。D/A変換部40
は、奇数フィールドディジタル映像信号ODVをアナロ
グ化し、奇数フィールド映像信号OVsを標準映像信号
Vsの偶数フィールド期間に得て、それをスイッチ30
における選択接点30bに供給する。一方、偶数フィー
ルドメモリ33は、奇偶フィールド判別部36からの偶
数フィールド信号Seに応じて、A/D変換部25から
のディジタル映像信号DVのうちの標準映像信号Vsの
偶数フィールド期間に相当する部分である偶数フィール
ドディジタル映像信号EDVを書き込むとともに、それ
に続く標準映像信号Vsの奇数フィールド期間に対応す
る期間において、書き込まれた偶数フィールドディジタ
ル映像信号EDVを読み出して、D/A変換部41に供
給する。D/A変換部41は、偶数フィールドディジタ
ル映像信号EDVをアナログ化し、偶数フィールド映像
信号EVsを標準映像信号Vsの奇数フィールド期間に
得て、それをスイッチ31における選択接点31bに供
給する。
【0016】スイッチ30は、奇偶フィールド判別部3
6からのフィールド判別信号Sfが高レベルをとると
き、その可動接点30cを選択接点30aに接続すると
ともに、フィールド判別信号Sfが低レベルをとると
き、その可動接点30cを選択接点30bに接続する。
それにより、可動接点30cから、標準映像信号Vsの
奇数フィールド期間に対応する期間に、選択接点30a
を通じた標準映像信号Vsが得られるとともに、それに
続く標準映像信号Vsの偶数フィールド期間に対応する
期間に、選択接点30bを通じた奇数フィールド映像信
号OVsが得られ、それらが極性反転部38に供給され
る。極性反転部38は、スイッチング信号Ssの高レベ
ル部及び低レベル部に応じて、スイッチ30の可動接点
30cから標準映像信号Vsの奇数フィールド期間に対
応する期間及び偶数フィールド期間に対応する期間毎に
夫々送出される標準映像信号Vs及び奇数フィールド映
像信号OVsを、標準映像信号Vsのライン期間に対応
する期間毎に極性反転して、奇数ライン映像信号サンプ
ラ19に供給する。
【0017】また、スイッチ31は、奇偶フィールド判
別部36からのフィールド判別信号Sfが高レベルをと
るとき、その可動接点31cを選択接点31bに接続す
るとともに、フィールド判別信号Sfが低レベルをとる
とき、その可動接点31cを選択接点31aに接続す
る。それにより、可動接点31cから、標準映像信号V
sの奇数フィールド期間に対応する期間に、選択接点3
1bを通じた偶数フィールド映像信号EVsが得られる
とともに、それに続く標準映像信号Vsの偶数フィール
ド期間に対応する期間に、選択接点31aを通じた標準
映像信号Vsが得られ、それらが極性反転部39に供給
される。極性反転部39は、スイッチング信号Ssの高
レベル部及び低レベル部に応じて、スイッチ31の可動
接点31cから標準映像信号Vsの奇数フィールド期間
に対応する期間及び偶数フィールド期間に対応する期間
毎に夫々送出される偶数フィールド映像信号EVs及び
標準映像信号Vsを、標準映像信号Vsのライン期間に
対応する期間毎に極性反転して、偶数ライン映像信号サ
ンプラ20に供給する。
【0018】奇数ライン映像信号サンプラ19は、標準
映像信号Vsの奇数フィールド期間に対応する期間おい
ては、極性反転部38により標準映像信号Vsのライン
期間に対応する期間毎に極性反転された標準映像信号V
sの各ライン期間について、その有効映像部分に対する
480サンプリングを行い、それにより得られるサンプ
リング出力を表示用映像信号として、出力端子A1〜A
480から信号供給電極P1〜P480に順次供給し、
それに続く標準映像信号Vsの偶数フィールド期間に対
応する期間おいては、極性反転部38により標準映像信
号Vsのライン期間に対応する期間毎に極性反転された
奇数フィールド映像信号OVsの各ライン期間につい
て、その有効映像部分に対する480サンプリングを行
い、それにより得られるサンプリング出力を表示用映像
信号として、出力端子A1〜A480から信号供給電極
P1〜P480に順次供給する。
【0019】一方、偶数ライン映像信号サンプラ20
は、標準映像信号Vsの奇数フィールド期間に対応する
期間おいては、極性反転部39により標準映像信号Vs
のライン期間に対応する期間毎に極性反転された偶数フ
ィールド映像信号EVsの各ライン期間について、その
有効映像部分に対する480サンプリングを行い、それ
により得られるサンプリング出力を表示用映像信号とし
て、出力端子B1〜B480から信号供給電極Q1〜Q
480に順次供給し、それに続く標準映像信号Vsの偶
数フィールド期間に対応する期間おいては、極性反転部
39により標準映像信号Vsのライン期間に対応する期
間毎に極性反転された標準映像信号Vsの各ライン期間
について、その有効映像部分に対する480サンプリン
グを行い、それにより得られるサンプリング出力を表示
用映像信号として、出力端子B1〜B480から信号供
給電極Q1〜Q480に順次供給する。
【0020】また、斯かる際において、ラインシフト部
18は、標準映像信号Vsの各フィールド期間に対応す
る期間おいて、その出力端子L1〜L240から、標準
映像信号Vsの各フィールド期間における有効映像期間
である240ライン期間の夫々に対応する期間ずつ、ス
イッチング部13にオン状態をとらせる駆動電圧を順次
送出し、それらを画素列走査電極S1〜480における
画素列走査電極S1から始まる連続する2個ずつに順次
供給する。それにより、液晶マトリクス表示パネル11
にあっては、標準映像信号Vsの各フィールド期間に対
応する期間おいて、水平画素列EL1〜EL480にお
ける水平画素列EL1から始まる連続する2個ずつが、
標準映像信号Vsの各フィールド期間における有効映像
期間である240ライン期間の夫々に対応する期間だ
け、順次、作動状態とされることになる。そして、作動
状態とされた2個の水平画素列のうちの一方が、そのと
き信号供給電極P1〜P480を通じて供給される奇数
ライン映像信号サンプラ19からの表示用映像信号に基
づく表示を行い、また、作動状態とされた2個の水平画
素列のうちの他方が、そのとき信号供給電極Q1〜Q4
80を通じて供給される偶数ライン映像信号サンプラ2
0からの表示用映像信号に基づく表示を行う。
【0021】このようにして、液晶マトリクス表示パネ
ル11においては、標準映像信号Vsの各フィールド期
間における有効映像期間である240ライン期間の画像
が、夫々が480個の画素形成部12が配列されて成る
480個の水平画素列によって表示されることになり、
その際、480個の水平画素列のうちの2個ずつが標準
映像信号Vsのライン期間ずつ同時に表示動作状態とさ
れ、それらの一方にそのときの標準映像信号Vsのライ
ン期間に基づく表示用映像信号が供給されるとともに、
他方に1フィールド期間前の標準映像信号Vsの対応す
るライン期間に基づく表示用映像信号が供給される。従
って、表示される画像は極めて良好な垂直方向解像度を
有するものとされ、しかも、斯かる画像表示が、標準映
像信号Vsについての時間軸圧縮処理等が必要とされな
いもとでなされることになる。
【0022】図3は、本発明に係る画像表示装置の一例
を示す。この例においては、液晶マトリクス表示パネル
11が備えられており、斯かる液晶マトリクス表示パネ
ル11は、ラインシフト部18,奇数ライン映像信号サ
ンプラ19及び偶数ライン映像信号サンプラ20を含め
て、図1に示される例において備えられているものと全
く同様の構成を有するものである。従って、図3に示さ
れる例においても、図2に示される如くの、薄膜トラン
ジスタ14によって形成されるスイッチング部13が設
けられている。
【0023】図3に示される例における液晶マトリクス
表示パネル11に接続される回路構成部51において
は、映像信号入力端子52に、標準映像信号Vsが供給
される。そして、映像信号入力端子52からの標準映像
信号Vsは、映像信号増幅部53及び同期分離部54の
夫々に導かれる。映像信号増幅部53により増幅されて
所定のレベルを有するものとされた標準映像信号Vs
は、スイッチ55における選択接点55a及びスイッチ
56における選択接点56aの夫々に供給されるととも
に、1H遅延部57及び加算部58の夫々に供給され
る。
【0024】1H遅延部57は、標準映像信号Vsをそ
のライン期間に対応する期間だけ遅延させて遅延映像信
号Vs’とし、それを加算部58に供給する。それによ
り、加算部58からは、映像信号入力端子52からの標
準映像信号Vsとそれより1ライン期間だけ前の標準映
像信号Vsである遅延映像信号Vs’とが加算されて得
られる合成映像信号CVsが送出される。そして、加算
部58からの合成映像信号CVsは、レベル調整部(×
1/2)59においてそのレベルが1/2に減じられ
て、スイッチ55における選択接点55b及びスイッチ
56における選択接点56bの夫々に供給される。この
ようなもとで、1H遅延部57,加算部58及びレベル
調整部(×1/2)59を含む部分は、映像信号入力端
子52に供給される標準映像信号Vsをそのライン期間
に対応する期間だけ遅延させて遅延映像信号Vs’とな
すとともに、映像信号入力端子52に供給される標準映
像信号Vsと遅延映像信号Vs’とを合成して合成映像
信号CVsを得る映像信号合成部を形成している。
【0025】同期分離部54は、標準映像信号Vs中の
水平同期信号及び垂直同期信号を取り出して、垂直同期
部60及び水平発振部61の夫々に供給する。垂直同期
部60は、同期分離部54からの垂直同期信号に同期し
た垂直パルスPVを形成し、それを奇偶フィールド判別
部62に供給する。また、水平発振部61は、同期分離
部54からの水平同期信号に同期した水平パルスPHを
発生し、それを奇偶フィールド判別部62及びスイッチ
ング信号形成部63、さらには、ラインシフト部18に
供給する。奇偶フィールド判別部62は、垂直パルスP
V及び水平パルスPHに基づいて、映像信号入力端子5
2に供給された標準映像信号Vsの奇数フィールド期間
と偶数フィールド期間とを判別し、標準映像信号Vsの
奇数フィールド期間及び偶数フィールド期間に応じて高
レベル及び低レベルをとるフィールド判別信号Sfをス
イッチ55及び56、さらには、ラインシフト部18に
供給する。スイッチング信号形成部63は、水平パルス
PHに基づいて、標準映像信号Vsのライン期間毎に高
レベルと低レベルとを交互にとるスイッチング信号Ss
を形成する。
【0026】スイッチ55とスイッチ56とは相互に連
動するものとされており、スイッチ55は、奇偶フィー
ルド判別部62からのフィールド判別信号Sfが高レベ
ルをとるとき、その可動接点55cを選択接点55aに
接続するとともに、フィールド判別信号Sfが低レベル
をとるとき、その可動接点55cを選択接点55bに接
続する。それにより、可動接点55cから、標準映像信
号Vsの奇数フィールド期間に対応する期間に、選択接
点55aを通じた標準映像信号Vsが得られるととも
に、それに続く標準映像信号Vsの偶数フィールド期間
に対応する期間に、選択接点55bを通じた合成映像信
号CVsが得られ、ライン映像信号送出部64を通じて
極性反転部65に供給される。極性反転部65にはスイ
ッチング信号形成部63からのスイッチング信号Ssも
供給されており、極性反転部65は、スイッチング信号
Ssの高レベル部及び低レベル部に応じて、ライン映像
信号送出部64から標準映像信号Vsの奇数フィールド
期間に対応する期間及び偶数フィールド期間に対応する
期間毎に夫々送出される標準映像信号Vs及び合成映像
信号CVsを、標準映像信号Vsのライン期間に対応す
る期間毎に極性反転して、奇数ライン映像信号サンプラ
19に供給する。
【0027】また、スイッチ56は、奇偶フィールド判
別部62からのフィールド判別信号Sfが高レベルをと
るとき、その可動接点56cを選択接点56bに接続す
るとともに、フィールド判別信号Sfが低レベルをとる
とき、その可動接点56cを選択接点56aに接続す
る。それにより、可動接点56cから、標準映像信号V
sの奇数フィールド期間に対応する期間に、選択接点5
6bを通じた合成映像信号CVsが得られるとともに、
それに続く標準映像信号Vsの偶数フィールド期間に対
応する期間に、選択接点56aを通じた標準映像信号V
sが得られ、ライン映像信号送出部66を通じて極性反
転部67に供給される。極性反転部67にはスイッチン
グ信号形成部63からのスイッチング信号Ssも供給さ
れており、極性反転部67は、スイッチング信号Ssの
高レベル部及び低レベル部に応じて、ライン映像信号送
出部66から標準映像信号Vsの奇数フィールド期間に
対応する期間及び偶数フィールド期間に対応する期間毎
に夫々送出される合成映像信号CVs及び標準映像信号
Vsを、標準映像信号Vsのライン期間に対応する期間
毎に極性反転して、偶数ライン映像信号サンプラ20に
供給する。
【0028】奇数ライン映像信号サンプラ19は、標準
映像信号Vsの奇数フィールド期間に対応する期間おい
ては、極性反転部65により標準映像信号Vsのライン
期間に対応する期間毎に極性反転された標準映像信号V
sの各ライン期間について、その有効映像部分に対する
480サンプリングを行い、それにより得られるサンプ
リング出力を表示用映像信号として、出力端子A1〜A
480から信号供給電極P1〜P480に順次供給し、
それに続く標準映像信号Vsの偶数フィールド期間に対
応する期間おいては、極性反転部65により標準映像信
号Vsのライン期間に対応する期間毎に極性反転された
合成映像信号CVsの各ライン期間について、その有効
映像部分に対する480サンプリングを行い、それによ
り得られるサンプリング出力を表示用映像信号として、
出力端子A1〜A480から信号供給電極P1〜P48
0に順次供給する。
【0029】一方、偶数ライン映像信号サンプラ20
は、標準映像信号Vsの奇数フィールド期間に対応する
期間おいては、極性反転部67により標準映像信号Vs
のライン期間に対応する期間毎に極性反転された合成映
像信号CVsの各ライン期間について、その有効映像部
分に対する480サンプリングを行い、それにより得ら
れるサンプリング出力を表示用映像信号として、出力端
子B1〜B480から信号供給電極Q1〜Q480に順
次供給し、それに続く標準映像信号Vsの偶数フィール
ド期間に対応する期間おいては、極性反転部67により
標準映像信号Vsのライン期間に対応する期間毎に極性
反転された標準映像信号Vsの各ライン期間について、
その有効映像部分に対する480サンプリングを行い、
それにより得られるサンプリング出力を表示用映像信号
として、出力端子B1〜B480から信号供給電極Q1
〜Q480に順次供給する。
【0030】また、斯かる際において、ラインシフト部
18は、標準映像信号Vsの各フィールド期間に対応す
る期間おいて、その出力端子L1〜L240から、標準
映像信号Vsの各フィールド期間における有効映像期間
である240ライン期間の夫々に対応する期間ずつ、ス
イッチング部13にオン状態をとらせる駆動電圧を順次
送出し、それらを画素列走査電極S1〜480における
画素列走査電極S1から始まる連続する2個ずつに順次
供給する。それにより、液晶マトリクス表示パネル11
にあっては、標準映像信号Vsの各フィールド期間に対
応する期間おいて、水平画素列EL1〜EL480にお
ける水平画素列EL1から始まる連続する2個ずつが、
標準映像信号Vsの各フィールド期間における有効映像
期間である240ライン期間の夫々に対応する期間だ
け、順次、作動状態とされることになる。そして、作動
状態とされた2個の水平画素列のうちの一方が、そのと
き信号供給電極P1〜P480を通じて供給される奇数
ライン映像信号サンプラ19からの表示用映像信号に基
づく表示を行い、また、作動状態とされた2個の水平画
素列のうちの他方が、そのとき信号供給電極Q1〜Q4
80を通じて供給される偶数ライン映像信号サンプラ2
0からの表示用映像信号に基づく表示を行う。
【0031】このようにして、液晶マトリクス表示パネ
ル11においては、標準映像信号Vsの各フィールド期
間における有効映像期間である240ライン期間の画像
が、夫々が480個の画素形成部12が配列されて成る
480個の水平画素列によって表示されることになり、
その際、480個の水平画素列のうちの2個ずつが標準
映像信号Vsのライン期間ずつ同時に表示動作状態とさ
れ、それらの一方にそのときの標準映像信号Vsのライ
ン期間に基づく表示用映像信号が供給されるとともに、
他方にそのときの標準映像信号Vsのライン期間とそれ
より1ライン期間に対応する期間だけ前のライン期間と
が合成されたものに基づく表示用映像信号が供給され
る。従って、斯かる場合にも、表示される画像は極めて
良好な垂直方向解像度を有するものとされ、しかも、斯
かる画像表示が、標準映像信号Vsについての時間軸圧
縮処理等が必要とされないもとでなされることになる。
【0032】
【発明の効果】以上の説明から明らかな如く、本発明に
係る画像表示装置によれば、複数の水平画素列が垂直方
向に並行配置されて成る液晶マトリクス表示パネル部に
より映像信号に基づく画像の表示を行うにあたり、液晶
マトリクス表示パネル部における、ライン期間毎に同時
に作動状態とされる相互に隣り合う2個の水平画素列
に、入力端子に供給される映像信号に基づく第1の表示
用映像信号と、入力端子に供給される映像信号とそれよ
り1ライン期間に対応する期間だけ遅延した遅延映像信
号とが合成されて得られる合成映像信号に基づく第2の
表示用映像信号とが、夫々供給され、それにより、液晶
マトリクス表示パネル部において、各ライン期間におけ
る映像信号に基づく画像が相互に隣合う2個の水平画素
列をもって表示されるので、表示される画像を極めて
好な垂直方向解像度を有したものとなすことができる。
また、映像信号におけるライン期間毎に同時に作動状態
とされる2個の水平画素列の夫々に、入力端子に供給さ
れる映像信号に基づく第1の表示用映像信号と、入力端
子に供給される映像信号とそれより1ライン期間に対応
する期間だけ遅延した遅延映像信号とが合成されて得ら
れる合成映像信号に基づく第2の表示用映像信号とが、
同時に供給されるので、映像信号に対する時間軸圧縮処
理等を不要とできて、映像信号に対する時間軸圧縮処理
が必要とされる場合に比して、回路構成の簡略化及びコ
ストの低減を図ることができる。
【図面の簡単な説明】
【図1】本発明に係る画像表示装置に関連する画像表示
装置の一例を示すブロック構成図である。
【図2】本発明に係る画像表示装置の一例に備えられた
液晶マトリクス表示パネルの部分についての説明に供さ
れる構成図である。
【図3】本発明に係る画像表示装置の一例を示すブロッ
ク構成図である。
【符号の説明】
11 液晶マトリクス表示パネル 12 画素形成部 13 スイッチング部 18 ラインシフト部 19 奇数ライン映像信号サンプラ 20 偶数ライン映像信号サンプラ 51 回路構成部 55 スイッチ 56 スイッチ 57 1H遅延部 58 加算部 62 奇偶フィールド判別部
───────────────────────────────────────────────────── フロントページの続き (72)発明者 氷室 昌美 東京都品川区北品川6丁目7番35号 ソ ニー株式会社内 (56)参考文献 特開 昭61−114669(JP,A) 特開 昭63−258176(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 5/66

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】夫々が多数の画素形成部が水平方向に配列
    されて形成される複数の水平画素列が垂直方向に並行配
    置されて成る液晶マトリクス表示パネル部と、 該液晶マトリクス表示パネル部における複数の水平画素
    列を、相互に隣り合う2個ずつ、映像信号におけるライ
    ン期間毎に順次作動状態にする画素列駆動手段と、入力端子に供給される映像信号をそのライン期間に対応
    する期間だけ遅延させて遅延映像信号となすとともに、
    上記入力端子に供給される映像信号と上記遅延映像信号
    とを合成して合成映像信号を得る映像信号合成部と、 上記 画素列駆動手段により上記ライン期間毎に同時に作
    動状態とされる2個の水平画素列のうちの一方に、上記
    入力端子に供給される映像信号に基づく第1の表示用映
    像信号を供給する第1の映像信号供給部と、 上記画素列駆動手段により上記ライン期間毎に同時に作
    動状態とされる2個の水平画素列のうちの他方に、上記
    映像信号合成部からの合成映像信号に基づく第2の表示
    用映像信号を供給する第2の映像信号供給部と、 を備えて構成される画像表示装置。
JP00010591A 1991-01-07 1991-01-07 画像表示装置 Expired - Fee Related JP3271068B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP00010591A JP3271068B2 (ja) 1991-01-07 1991-01-07 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00010591A JP3271068B2 (ja) 1991-01-07 1991-01-07 画像表示装置

Publications (2)

Publication Number Publication Date
JPH04249989A JPH04249989A (ja) 1992-09-04
JP3271068B2 true JP3271068B2 (ja) 2002-04-02

Family

ID=11464812

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00010591A Expired - Fee Related JP3271068B2 (ja) 1991-01-07 1991-01-07 画像表示装置

Country Status (1)

Country Link
JP (1) JP3271068B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11231822A (ja) * 1997-11-17 1999-08-27 Semiconductor Energy Lab Co Ltd 画像表示装置およびその駆動方法
TWI257601B (en) 1997-11-17 2006-07-01 Semiconductor Energy Lab Picture display device and method of driving the same

Also Published As

Publication number Publication date
JPH04249989A (ja) 1992-09-04

Similar Documents

Publication Publication Date Title
EP0382567B1 (en) Liquid crystal display device and driving method therefor
US5670970A (en) Head-mount display with opposite polarity reversal for left and right sides
JPH0591447A (ja) 透過形液晶表示装置
JPH088674B2 (ja) 表示装置
US5422658A (en) Driving method and a driving device for a display device
JP3011479B2 (ja) 撮像装置
JP3271068B2 (ja) 画像表示装置
JPH10276411A (ja) インタレース/プログレッシブ走査変換回路
JP2623012B2 (ja) 液晶表示装置
JPH07168542A (ja) 液晶表示装置
JPH04292087A (ja) 液晶表示装置
JPH09325738A (ja) 液晶ディスプレイ装置とその駆動方法
JPH0564108A (ja) 液晶tvの駆動回路
JPH08294072A (ja) 液晶表示装置およびその駆動方法
JPH07121098B2 (ja) 液晶マトリクス・パネルの駆動方法
JPH08190083A (ja) 液晶表示装置及びその駆動方法
JP3096563B2 (ja) 立体画像再生装置
JPH02211784A (ja) 液晶表示装置
JP2748201B2 (ja) 液晶パネル駆動回路
JPH0628863Y2 (ja) 液晶表示装置
JPH07261713A (ja) 表示装置
JPH05313614A (ja) ドットマトリックス型液晶表示パネルの駆動回路
JPH05191752A (ja) 液晶表示装置
JPH05313613A (ja) ドットマトリックス型液晶表示パネルの駆動回路
JPH1066001A (ja) 液晶表示装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080125

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090125

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100125

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees