JP3141388B2 - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JP3141388B2
JP3141388B2 JP02224801A JP22480190A JP3141388B2 JP 3141388 B2 JP3141388 B2 JP 3141388B2 JP 02224801 A JP02224801 A JP 02224801A JP 22480190 A JP22480190 A JP 22480190A JP 3141388 B2 JP3141388 B2 JP 3141388B2
Authority
JP
Japan
Prior art keywords
channel program
invalid command
interface
host computer
information processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP02224801A
Other languages
English (en)
Other versions
JPH04106649A (ja
Inventor
全宏 小澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP02224801A priority Critical patent/JP3141388B2/ja
Publication of JPH04106649A publication Critical patent/JPH04106649A/ja
Application granted granted Critical
Publication of JP3141388B2 publication Critical patent/JP3141388B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、情報処理装置のデータ転送処理手段に関す
る。
〔概要〕
本発明は、ホストコンピュータからデバイスに転送さ
れるチャネルプログラムに含まれる無効指令を除去する
手段において、 ホストコンピュータとデバイスとの間の経路にこの手
段を設けることにより、 デバイスの実行処理速度を向上することができるよう
にしたものである。
〔従来の技術〕
従来、この種の無効指令の削除はデバイスで行ってい
た。
〔発明が解決しようとする課題〕
このように、従来例ではデバイスで行っていたので、
無効指令の多いチャネルプログラムを実行すると、デバ
イスの見かけ上の処理性能速度が落ちる欠点と、ホスト
コンピュータとデバイス間でコストダウンのために、い
くつかのインタフェース変換を行う際にデバイスに近い
インタフェースで期待した性能が出ないことがある欠点
があった。
本発明は、このような欠点を除去するもので、デバイ
スの実行処理速度を向上することができる情報処理装置
を提供することを目的とする。
〔課題を解決するための手段〕
本発明は、複数個の指令からなるチャネルプログラム
を送出するホストコンピュータと、到来するチャネルプ
ログラムを実行するデバイスとを備えた情報処理装置に
おいて、上記ホストコンピュータと上記デバイスとの間
の経路インタフェースに変換手段が挿入され、このイン
タフェース変換手段は、上記ホストコンピュータの送出
するチャネルプログラムを受信する上位インタフェース
受信手段と、このチャネルプログラムに含まれる複数個
の指令から無効指令を除去した新たなチャネルプログラ
ムを生成するチャネルプログラム生成手段と、この新た
なチャネルプログラムを上記デバイスに送出する下位イ
ンタフェース送信手段とを含むことを特徴とする。
ここで、上記チャネルプログラム生成手段は、上記上
位インタフェース受信手段が受信したチャネルプログラ
ムを解析し、無効指令を検出する無効指令検出手段を含
むことが望ましい。
また、上記チャネルプログラム生成手段は、上記無効
指令検出手段が検出した無効指令を除去して上記新たな
チャネルプログラムを生成する無効指令除去手段を含む
ことが望ましい。
〔作用〕
ホストコンピュータが送出するチャネルプログラムに
は無効指令が含まれる。この無効指令をインタフェース
変換手段で除去してからデバイスに渡す。これにより、
デバイスの実行処理速度を向上することができる。
〔実施例〕
以下、本発明の一実施例について図面を参照して説明
する。第1図はこの実施例を総合的に示した装置構成図
である。この実施例では、無効指令をNon operation in
struction(以下NOP指令という)とする。
ホストコンピュータ1はNOP指令を多く含むチャネル
プログラムをデバイスへ転送するホストマシンである。
インタフェース変換部2はホストコンピュータ1とデバ
イス間のインタフェースの変換を行う手段であり、この
中にホストコンピュータ1からのインタフェースを接続
する上位インタフェース受信手段3と、上位インタフェ
ース受信手段3で受けたチャネルプログラムを解析して
無効指令を検出する無効指令検出手段4と、無効指令検
出手段4で検出した無効指令をデバイス7へ送らないよ
うにチャネルプログラムからその無効指令を削除する無
効指令削除手段5と、ホストコンピュータ1からのチャ
ネルプログラムをデバイス7へ送る下位インタフェース
送信手段6とから成り、ホストコンピュータ1からのチ
ャネルプログラムをデバイス7へ転送する。デバイス7
はホストコンピュータ1からのチャネルプログラムを実
行する装置である。
すなわち、この実施例は、複数個の指令からなるチャ
ネルプログラムを送出するホストコンピュータ1と、到
来するチャネルプログラムを実行するデバイス7とを備
え、さらに、本発明の特徴とする手段として、ホストコ
ンピュータ1とデバイス7との間の経路に挿入され、ホ
ストコンピュータ1の送出するチャネルプログラムを受
信する上位インタフェース受信手段3と、このチャネル
プログラムに含まれる複数個の指令から無効指令を除去
した新たなチャネルプログラムを生成するチャネルプロ
グラム生成手段8と、この新たなチャネルプログラムを
デバイス7に送出する下位インタフェース送信手段6と
を含み、ここで、チャネルプログラム生成手段8は、上
位インタフェース受信手段3が受信したチャネルプログ
ラムを解析し、無効指令を検出する無効指令検出手段4
および無効指令検出手段4が検出した無効指令を除去し
て上記新たなチャネルプログラムを生成する無効指令除
去手段5を含む。
次に、この実施例の動作を説明する。
ホストコンピュータ1がデバイス7へチャネルプログ
ラムを出すと、インタフェース変換部2の上位インタフ
ェース受信手段3がまずそのチャネルプログラムを受信
し、無効指令検出手段4へ送る。無効指令検出手段4は
そのチャネルプログラムの中から無効指令であるNOP指
令を検出すると、無効指令削除手段5へ制御を渡す。ま
た、無効指令検出手段4はNOP指令以外の指令は下位イ
ンタフェース送信手段6へ送る。無効指令検出手段4が
NOP指令を検出し、制御を渡された無効指令除去手段5
は、ホストコンピュータ1から受け取ったチャネルプロ
グラムからNOP指令を抜き取り、チャネルプログラムの
再組立てを行い、その後に制御を無効指令検出手段4へ
再び戻す。無効指令検出手段4がチャネルプログラムの
最後まで調査し、NOP指令を検出した後にそのNOP指令を
削除したチャネルプログラムを下位インタフェース送信
手段6へ送り、下位インタフェース送信手段6はデバイ
ス7へそのチャネルプログラムを転送する。インタフェ
ース変換部2の下位インタフェース送信手段6からチャ
ネルプログラムを受け取ったデバイス7はそのチャネル
プログラムを実行する。
〔発明の効果〕
本発明は、以上説明したように、インタフェース変換
部で無効指令を削除するので、デバイス側のインタフェ
ースの負荷を減らし、またデバイスに無効指令を送らな
いので、デバイスの実行処理速度が向上する効果があ
る。
【図面の簡単な説明】
図は、本発明実施例の構成を示すブロック構成図。 1……ホストコンピュータ、2……インタフェース変換
部、3……上位インタフェース受信手段、4……無効指
令検出手段、5……無効指令除去手段、6……下位イン
タフェース送信手段、7……デバイス、8……チャネル
プログラム生成手段。

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】複数個の指令からなるチャネルプログラム
    を送出するホストコンピュータと、到来するチャネルプ
    ログラムを実行するデバイスとを備えた情報処理装置に
    おいて、 上記ホストコンピュータと上記デバイスとの間の経路に
    インタフェース変換手段が挿入され、 このインタフェース変換手段は、上記ホストコンピュー
    タの送出するチャネルプログラムを受信する上位インタ
    フェース受信手段と、このチャネルプログラムに含まれ
    る複数個の指令から無効指令を除去した新たなチャネル
    プログラムを生成するチャネルプログラム生成手段と、
    この新たなチャネルプログラムを上記デバイスに送出す
    る下位インタフェース送信手段とを含む ことを特徴とする情報処理装置。
  2. 【請求項2】上記チャネルプログラム生成手段は、上記
    上位インタフェース受信手段が受信したチャネルプログ
    ラムを解析し、無効指令を検出する無効指令検出手段を
    含む特許請求項1記載の情報処理装置。
  3. 【請求項3】上記チャネルプログラム生成手段は、上記
    無効指令検出手段が検出した無効指令を除去して上記新
    たなチャネルプログラムを生成する無効指令除去手段を
    含む特許請求項2記載の情報処理装置。
JP02224801A 1990-08-27 1990-08-27 情報処理装置 Expired - Fee Related JP3141388B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02224801A JP3141388B2 (ja) 1990-08-27 1990-08-27 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02224801A JP3141388B2 (ja) 1990-08-27 1990-08-27 情報処理装置

Publications (2)

Publication Number Publication Date
JPH04106649A JPH04106649A (ja) 1992-04-08
JP3141388B2 true JP3141388B2 (ja) 2001-03-05

Family

ID=16819419

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02224801A Expired - Fee Related JP3141388B2 (ja) 1990-08-27 1990-08-27 情報処理装置

Country Status (1)

Country Link
JP (1) JP3141388B2 (ja)

Also Published As

Publication number Publication date
JPH04106649A (ja) 1992-04-08

Similar Documents

Publication Publication Date Title
EP0375959A2 (en) Method of controlling data transfer
JP4563829B2 (ja) ダイレクトメモリアクセス制御方法、ダイレクトメモリアクセス制御装置、情報処理システム、プログラム
CN114463163B (zh) 一种异构多核的图像处理方法及装置
US6128679A (en) Computer for executing I/O instructions, by emulation, in a foreign application program wherein the emulator result thread is blocked from running between processes
JP3141388B2 (ja) 情報処理装置
US5345396A (en) Protocol machine with portions of the protocol handling functions being incorporated into an application program
JP2003058515A (ja) プロセッサ間コマンド処理装置、疎結合マルチプロセッサ装置およびコマンド処理方法
JP4170446B2 (ja) データ転送方法
KR100255801B1 (ko) 전전자 교환기에 있어서 지정된 프로세서의 디버깅 방법
JP3744286B2 (ja) Icカード内プログラム実行制御方法及びシステム及び実行制御プログラムを格納した記憶媒体
JPH1091567A (ja) 入出力インタフェース延長装置
KR20000018814A (ko) 이동 통신 시스템에서 통합된 인터페이스 구조의 운용자 단말
JP2504829B2 (ja) 待機系ホスト方式
CN117389861A (zh) 一种基于网页的python代码远程调试方法
JPH0713812B2 (ja) インタプリタ装置
JPH0832649A (ja) 通信試験装置
JPS60237556A (ja) デ−タ転送制御方式
JPS6245575B2 (ja)
JPS62181553A (ja) 回線制御方式
JPS6195452A (ja) 複数オペレ−テイングシステムにおける入出力制御方式
JPS6278631A (ja) 複数オペレ−テイングシステムにおける入出力制御方式
JPH06252977A (ja) 端末装置
JPH0682348B2 (ja) 入出力制御方式
JPS63108452A (ja) プロセツサ間通信制御方式
JPH0145653B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees