JP2995906B2 - プリント配線板配置処理装置 - Google Patents
プリント配線板配置処理装置Info
- Publication number
- JP2995906B2 JP2995906B2 JP3116936A JP11693691A JP2995906B2 JP 2995906 B2 JP2995906 B2 JP 2995906B2 JP 3116936 A JP3116936 A JP 3116936A JP 11693691 A JP11693691 A JP 11693691A JP 2995906 B2 JP2995906 B2 JP 2995906B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- terminal
- arrangement
- wiring board
- printed wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Description
制御装置に利用する。特に、端子があるプリント配線板
の端子を製造ブランク端に向けて配置するプリント配線
板の配置制御装置に関する。
図である。外形輪郭データおよび端子データにより構成
される外形データ、編集ピッチおよび個数取りにより構
成される編集情報データはデータ入力部1を介してデー
タ記憶部2に読み込まれ、このデータ記憶部2に記憶さ
れた外形データと編集情報データとは配置処理部4に出
力される。この配置処理部4では、入力された外形デー
タと編集情報データとで製造ブランク内の空きエリアが
最小になるように縦方向および横方向に個数取り配置を
行った配置データに変換してデータ記憶部2に出力す
る。データ出力部5では、データ記憶部2から配置デー
タを読み出して次工程に引き渡す。
来例装置では、外形輪郭データを縦方向に複数個および
横方向に複数個の個数取り配置を行うために端子が含ま
れる外形輪郭データを扱えない欠点があった。
で、端子を含む外形輪郭データの配置が行えるプリント
配線板配置処理装置を提供することを目的とする。
ータおよび端子データを含む外形データおよび編集ピッ
チデータおよび個数取データを含む編集情報データを入
力するデータ入力部と、この外形データおよび編集情報
データを記憶するデータ記憶部と、与えられるデータを
用いて製造ブランクに対してプリント配線板の配置を行
う配置データを生成し上記データ記憶部に記憶させる配
置処理部と、上記データ記憶部に記憶された配置データ
を出力するデータ出力部とを備えたプリント配線板配置
処理装置において、上記データ記憶部から入力した外形
データに端子データが存在するか否かを判断する端子処
理部を備え、上記配置処理部に与えられるデータは、上
記端子処理部で判断された端子の有無情報、上記外形デ
ータおよび編集情報データとであることを特徴とする。
報が端子データが存在するときにこの端子データが示す
端子を製造ブランク端に向け製造ブランク内の空エリア
を最小にする配置を行い、端子データが存在しないとき
に製造ブランク内の空エリアを縦方向および横方向に最
小にする個数取配置を行う配置データを生成する手段で
あることが望ましい。
ータを入力しデータ記憶部2に記憶する。このデータ記
憶部2から外形データを端子処理部3に入力して端子の
有無を判定し、配置処理部4に処理を移す。配置処理部
4では、端子処理部3で得られた端子有無の情報と外形
データと編集情報データとにより製造ブランクに対して
最適な配置を行い、データ記憶部2に配置データとして
記憶しなおす。データ記憶部2に記憶しなおされたデー
タをデータ出力部から出力する。これにより、端子を含
む外形輪郭データの配置を可能にする。
して説明する。図1はこの実施例装置の構成を示すブロ
ック図である。
郭線データおよび端子データを含む外形データおよび編
集ピッチデータおよび個数取データを含む編集情報デー
タを入力するデータ入力部1と、この外形データおよび
編集情報データを記憶するデータ記憶部2と、与えられ
るデータを用いて製造ブランクに対してプリント配線板
の配置を行う配置データを生成しデータ記憶部2に記憶
させる配置処理部4と、データ記憶部2に記憶された配
置データを出力するデータ出力部5とを備え、さらに、
本発明の特徴とする手段として、データ記憶部2から入
力した外形データに端子データが存在するか否かを判断
する端子処理部3を備え、配置処理部4に与えられるデ
ータは、端子処理部3で判断された端子の有無情報、上
記外形データおよび編集情報データとであり、この配置
処理部4は、端子の有無情報が端子データが存在すると
きにこの端子データが示す端子を製造ブランク端に向け
製造ブランク内の空エリアを最小にする配置を行い、端
子データが存在しないときに製造ブランク内の空エリア
を縦方向および横方向に最小にする個数取配置を行う配
置データを生成する手段をもつ。
タ入力部1は例えばキーボードおよびマウス等の入力装
置からなり、この装置から入力されたデータはデータ記
憶部2に出力される。データ記憶部2は磁気テープ、磁
気ディスクおよび半導体メモリ等の記憶媒体から構成さ
れ、データ入力部1または配置処理部4から入力したデ
ータを記憶するとともに、この記憶したデータを端子処
理部3またはデータ出力部5に出力する。端子処理部3
はディジタルコンピュータで所定のプログラムを実行す
ることにより実現され、入力された外形データに端子デ
ータがあるか否かを判定し、入力された外形データに端
子データが含まれる場合には端子有りのデータをまた入
力された外形データに端子データが含まれない場合には
端子無しのデータをそれぞれ配置処理部4に出力する。
配置処理部4もディジタルコンピュータで所定のプログ
ラムを実行することにより実現され、入力された端子有
無のデータと、外形データと、編集情報データとにより
製造ブランクに対してプリント配線板の配置を行った配
置データを出力する。そして、この配置データをデータ
記憶部2に記憶する。データ記憶部2は前述のようにこ
の配置データを記憶媒体等に記憶し、この配置データを
データ出力部5に出力する。このデータ出力部5は送信
バッファおよび送信インタフェース等の出力装置からな
り、所定の方法で配置データを出力する。
示すフローチャートである。なお、データ記憶部2には
データ入力部1から入力した外形データおよび編集情報
データが記憶されている。先ず、ステップS1で、デー
タ記憶部2から最初の外形データが入力されると、端子
処理部3は処理を開始する。そしてデータ記憶部2にあ
る外形データを順次入力する。次に、ステップS2で、
端子データに無しの情報をセットする。次に、ステップ
S3で、入力した外形データから一単位のデータを選択
する。次に、ステップS4で、外形データが終わりか否
かを判断し、終わりである場合にはステップS7で処理
を行い、終わりでない場合にはステップS5で処理を行
う。次に、ステップS5で、外形データが端子データか
否かを判断し、端子データである場合にはステップS6
で処理を行い、端子データでない場合にはステップS2
に戻って処理を行う。次に、ステップS6で、端子デー
タに有りの情報をセットしてステップS7に処理を移
す。ステップS7に処理が移行すると、端子データの処
理が完了したデータを配置処理部4に順次出力する。配
置処理部4では、端子処理部3から出力された端子有無
の情報および外形データと編集情報データとにより、端
子データが有りの場合には端子が製造ブランク端に向き
製造ブランク内の空きエリアが最小となるように配置を
行い、端子が無しの場合には縦方向および横方向に製造
ブランク内の空きエリアが最小となるように個数取り配
置を行った配置データに変換してデータ記憶部2に出力
する。データ出力部5ではデータ記憶部2から配置デー
タを読み出して次工程に引き渡す。
この外形図面をデータ化した外形データより端子有と判
定されると、図3Bに示すように端子が製造ブランク端
に向くような配列が行われる。ここで、端子を製造ブラ
ンク端に向かすために、端子の有る方向がn(1、2、
…)倍に、一方、無い方向が1または2倍になる個数取
りの組合せの中から使われている製造ブランクより空き
エリアが最小になるものを探す。また、図4Aは、端子
の無い外形図面を示す。このときは、図4Bに示すよう
に、外形の向きを代えずに製造ブランク内に敷き詰め
る。そのために、外形の大きさを求め、使われている製
造ブランクより空きエリアが最小になるものを探す。
記憶部と配置処理部との間に端子処理部が設けられてい
るので、端子のある外形輪郭データでも製造ブランクに
対してプリント配線板を最適に自動配置を行うことが可
能になり、配置を決定する工数を削減できる効果があ
る。
Claims (2)
- 【請求項1】 外形輪郭線データおよび端子データを含
む外形データおよび編集ピッチデータおよび個数取デー
タを含む編集情報データを入力するデータ入力部と、こ
の外形データおよび編集情報データを記憶するデータ記
憶部と、与えられるデータを用いて製造ブランクに対し
てプリント配線板の配置を行う配置データを生成し上記
データ記憶部に記憶させる配置処理部と、上記データ記
憶部に記憶された配置データを出力するデータ出力部と
を備えたプリント配線板配置処理装置において、上記デ
ータ記憶部から入力した外形データに端子データが存在
するか否かを判断する端子処理部を備え、上記配置処理
部に与えられるデータは、上記端子処理部で判断された
端子の有無情報、上記外形データおよび編集情報データ
とであることを特徴とするプリント配線板配置処理装
置。 - 【請求項2】上記配置処理部は、端子の有無情報が端子
データが存在するときにこの端子データが示す端子を製
造ブランク端に向け製造ブランク内の空エリアを最小に
する配置を行い、端子データが存在しないときに製造ブ
ランク内の空エリアを縦方向および横方向に最小にする
個数取配置を行う配置データを生成する手段をもつ請求
項1記載のプリント配線板配置処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3116936A JP2995906B2 (ja) | 1991-04-19 | 1991-04-19 | プリント配線板配置処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3116936A JP2995906B2 (ja) | 1991-04-19 | 1991-04-19 | プリント配線板配置処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04320576A JPH04320576A (ja) | 1992-11-11 |
JP2995906B2 true JP2995906B2 (ja) | 1999-12-27 |
Family
ID=14699373
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3116936A Expired - Lifetime JP2995906B2 (ja) | 1991-04-19 | 1991-04-19 | プリント配線板配置処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2995906B2 (ja) |
-
1991
- 1991-04-19 JP JP3116936A patent/JP2995906B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH04320576A (ja) | 1992-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5331572A (en) | Integrated circuit and layout system therefor | |
US20030135835A1 (en) | Method of designing layout of semiconductor device | |
JP2995906B2 (ja) | プリント配線板配置処理装置 | |
JPH10228496A (ja) | レイアウト情報生成装置及びレイアウト情報生成方法 | |
JP3076460B2 (ja) | 自動配置優先順位決定方法及び装置 | |
US6526540B1 (en) | Flip chip trace library generator | |
JPS60180200A (ja) | 部品重なりチエツク処理方式 | |
JP3248800B2 (ja) | 回路図作成装置及び回路図作成方法 | |
JP3003058B2 (ja) | 基板cadシステム | |
JP2703224B2 (ja) | 半導体集積回路装置の機能ブロツク自動生成方法 | |
JPH05257518A (ja) | プリント配線板の配置制御装置 | |
JP3147055B2 (ja) | 図形の検索方法、図形検索装置及び記録媒体 | |
JPH03278274A (ja) | 配線基板の配線順序決定方式及び配線方式 | |
JPH03201069A (ja) | 回路モジュール図処理装置 | |
JP2690657B2 (ja) | レイアウトパターン発生装置 | |
JPH0147819B2 (ja) | ||
JP2570075B2 (ja) | 自動製図装置 | |
JPH06149937A (ja) | 自動製図装置 | |
JP2657323B2 (ja) | プリント基板組立図作成装置 | |
JP3184123B2 (ja) | Lsi配線装置 | |
JPH10333706A (ja) | トレイ供給装置のパレット数設定装置及び方法並びにトレイ供給装置のパレット数設定プログラムを記録した記録媒体 | |
JPH04225216A (ja) | 露光データ伝送方法 | |
JPH0844780A (ja) | 半導体集積回路のレイアウト方法 | |
JPS60134322A (ja) | 座標読取装置 | |
JPH0863508A (ja) | 高速図形処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081029 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081029 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091029 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091029 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101029 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111029 Year of fee payment: 12 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111029 Year of fee payment: 12 |