JP2901398B2 - 時間軸補正回路 - Google Patents

時間軸補正回路

Info

Publication number
JP2901398B2
JP2901398B2 JP3260198A JP26019891A JP2901398B2 JP 2901398 B2 JP2901398 B2 JP 2901398B2 JP 3260198 A JP3260198 A JP 3260198A JP 26019891 A JP26019891 A JP 26019891A JP 2901398 B2 JP2901398 B2 JP 2901398B2
Authority
JP
Japan
Prior art keywords
signal
circuit
horizontal synchronization
read
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3260198A
Other languages
English (en)
Other versions
JPH05103303A (ja
Inventor
久司 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NIPPON DENKI AISHII MAIKON SHISUTEMU KK
Original Assignee
NIPPON DENKI AISHII MAIKON SHISUTEMU KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NIPPON DENKI AISHII MAIKON SHISUTEMU KK filed Critical NIPPON DENKI AISHII MAIKON SHISUTEMU KK
Priority to JP3260198A priority Critical patent/JP2901398B2/ja
Publication of JPH05103303A publication Critical patent/JPH05103303A/ja
Application granted granted Critical
Publication of JP2901398B2 publication Critical patent/JP2901398B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は時間軸補正回路に関し、
特に、映像信号の時間軸を補正するために利用される時
間軸補正回路に関する。
【0002】
【従来の技術】従来、例えばVTRにおいて、テープの
伸縮またはドラム、キャプシタンなどの回転体における
回転むらにより記憶された時間に対して、再生された時
間が一致せず時間誤差を含む状態となり、その結果映像
画面上の出力として横揺れと云う現象が見られる。これ
を防止するのが時間軸補正回路であり、図3に従来例の
ブロック図が示される。
【0003】図3において、端子56より入力される水
平同期信号111の周期に位相同期したクロック119
を発生する書込みクロック発生回路13と、水平同期信
号111をリセットとし、書込みクロック発生回路13
のクロック119により書込みアドレス112を発生す
る書込みアドレス発生回路11と、基準クロック入力信
号118により読出しアドレスを発生する読出しアドレ
ス発生回路12と、書込みクロック発生回路13のクロ
ック119により、映像信号114をデジタルデータに
変換するA/D変換回路8と、A/D変換回路8のデー
タ出力を書込みアドレス発生回路11より出力されるア
ドレス112に格納し、読出しアドレス発生回路12よ
り出力されるアドレスにおいて出力する記憶回路9と、
記憶回路9のデータ出力を基準クロック入力信号118
により映像出力信号117に変換するD/A変換回路1
0とを備えて構成される。
【0004】次に、本従来例の動作につき、図3および
図4(a)、(b)、(c)、(d)、(e)、(f)
および(g)に示されるタイミング図を参照して説明す
る。
【0005】書込みクロック発生回路13においては、
端子56より入力される水平同期信号111に対して位
相同期された書込みクロック119が生成され、A/D
変換回路8および書込みアドレス発生回路11に入力さ
れる。書込みアドレス発生回路11においては、例え
ば、水平同期信号111の立下りエッジをリセットとし
て、書込みアドレス発生回路11のクロック119を介
して書込みアドレス112が出力され、記憶回路9に入
力される。読出しアドレス発生回路12においては、基
準クロック入力信号118を介して読出しアドレス11
3が生成され、記憶回路9に入力される。端子55より
入力される入力信号114は、A/D変換回路8に入力
され、A/D変換回路8において、書込みクロック発生
回路13より入力されるクロック119を介してデジタ
ルデータ115に変換されて出力され、記憶回路9に入
力される。記憶回路9においては、A/D変換回路8よ
り出力されるデジタルデータ115が書込みアドレス1
12に対応して格納され、読出しアドレス113に対応
する格納データが、デジタルデータ116として出力さ
れ、D/A変換回路10に入力される。D/A変換回路
10においては、デジタルデータ116が基準クロック
入力信号118を介してアナログ信号に変換され、端子
55より入力される映像入力信号114に対して、時間
軸の補正された映像出力信号117として端子57より
出力される。
【0006】
【発明が解決しようとする課題】上述した従来の時間軸
補正回路においては、書込みクロック発生回路13にお
いて、時間誤差が含まれている水平同期信号の周期に対
してクロックの個数と位相を合わせるために、一般的に
は位相比較器、低域フィルタ、電圧制御発振器および分
周器等により構成されたPLL(位相同期ループ)が用
いられているが、このPLLを使用することにより、水
平同期信号の周期にクロックの個数が後から追従してゆ
く状態となるために、クロックの個数のずれが生じ、特
に数kHzの高周波帯における時間誤差の場合において
は、PLLで対応することが不可能となり、画面上にお
いて映像の揺れが残留するという欠点がある。
【0007】
【課題を解決するための手段】本発明の時間軸補正回路
は、水平同期信号をリセットとし、かつ所定のクロック
信号に同期して書込みアドレスを発生する書込みアドレ
ス発生回路と、基準クロック入力信号に同期して読出し
アドレスを発生する読出しアドレス発生回路と、前記
定のクロック信号に同期して所定の映像入力信号をデジ
タル映像信号に変換するA/D変換回路と、前記デジタ
ル映像信号を、前記書込みアドレスに同期して格納する
とともに、前記読出しアドレスに同期して前記デジタル
映像信号を出力する記憶回路と、この記憶回路から出力
される前記デジタル映像信号を、前記基準クロック入力
信号に同期してアナログの映像出力信号に変換して出力
するD/A変換回路とを備える時間軸補正回路におい
前記所定のクロック信号および前記基準クロック入
力信号として任意の基準クロック信号が共通に与えら
れ、この任意の基準クロック信号によるカウント操作に
応答して、予め定める所定の基準水平同期信号を発生す
る基準水平同期信号発生回路と、前記水平同期信号およ
び前記基準水平同期信号の周期差を検出して前記水平同
期信号の周期よりも、前記基準水平同期信号の周期の方
が長ければマイナス値、前記水平同期信号の周期よりも
前記基準水平同期信号の周期の方が短ければプラス値の
補正信号を出力する差検出回路とをさらに有し、前記読
出しアドレス発生回路が、前記補正信号として、前記マ
イナス値を与えられると読出し時のデータを前記マイナ
ス値分だけ追加し、前記プラス値を与えられると読出し
時のデータを前記プラス値分だけ削除する動作を、一定
アドレス間隔で行って読出しアドレスを生成し出力する
ことを特徴とする。
【0008】
【実施例】次に、本発明について図面を参照して説明す
る。
【0009】図1は本発明の一実施例を示すブロック図
である。図1に示されるように、本実施例は、端子52
より入力される水平同期信号101をリセットとして、
端子54より入力される基準クロック入力信号110に
より書込みアドレス102を発生する書込みアドレス発
生回路4と、基準クロック入力信号110によるカウン
ト操作により基準水平同期信号103を発生する基準水
平同期信号発生回路7と、水平同期信号101の周期と
前記基準水平同期信号103の周期との差を検出して、
補正信号104を出力する差検出回路6と、基準クロッ
ク入力信号110と差検出回路6から出力される補正信
号104とを入力して読出しアドレス105を発生する
読出しアドレス発生回路5と、基準クロック入力信号1
10を介して、映像入力信号106をデジタルデータに
変換するA/D変換回路1と、A/D変換回路1から出
力されるデジタル映像信号107を、書込みアドレス発
生回路4より出力される書込みアドレス102を介して
格納し、また、読出しアドレス発生回路5より出力され
る読出しアドレス105を介して当該デジタル映像信号
108を出力する記憶回路2と、記憶回路2から出力さ
れるデジタル映像入力信号108を基準クロック入力信
号110を介してアナログの映像出力信号109に変換
して出力するD/A変換回路3とを備えて構成される。
【0010】次に、本実施例の動作について、図1およ
び図2(a)、(b)、(c)、(d)、(e)、
(f)、(g)、(h)および(i)のタイミング図を
参照して説明する。
【0011】書込みアドレス発生回路4においては、水
平同期信号101(図2(a)を参照)をリセットと
し、基準クロック入力信号110を介して書込みアドレ
ス102(図2(b)を参照)が生成される。差検出回
路6においては、基準クロック入力信号110を介して
基準水平同期信号発生回路7において生成される基準水
平同期信号103(図2(c)を参照)の周期と、水平
同期信号101の周期との差が1周期ごとに検出され、
例えば、水平同期信号101の周期よりも、基準水平同
期信号103の周期の方が長ければマイナス、逆に、水
平同期信号101の周期よりも、基準水平同期信号10
3の周期の方が短ければプラスの補正値が、補正信号1
04(図2(d)を参照)として出力される。読出しア
ドレス発生回路5においては、基準クロック入力信号1
10と差検出回路6より出力される補正信号104を受
けて、前記補正値がマイナスの時には読出し時のデータ
が補正値分だけ追加され、また補正値がプラスの時には
読出し時のデータが補正値分だけ削除される動作が、一
定アドレス間隔において行われるように読出しアドレス
105(図(e)を参照)が生成されて出力される。A
/D変換回路1においては、基準クロック入力信号11
0を介して、映像入力信号106(図2(f)を参照)
がデジタル映像信号107(図2(g)を参照)に変換
されて出力され、記憶回路2に入力される。記憶回路2
においては、A/D変換回路1より出力されるデジタル
映像信号107が、書込みアドレス発生回路4より出力
される書込みアドレス102を介して格納され、そして
また、読出しアドレス発生回路5より出力される読出し
アドレス105を介して読出され、デジタル映像信号1
08(図2(h)を参照)として出力される。D/A変
換回路3においては、記憶回路2より読出されるデジタ
ル映像信号108が、基準クロック入力信号110を介
してアナログの映像信号に変換され、映像出力信号10
9として端子53を介して出力される。
【0012】なお、上記の説明においては、映像信号を
入出力信号の対象とした場合についての説明を行ってい
るが、他の輝度信号、低域変換された色信号、RGB信
号および色差信号等についても、同様に、時間軸補正の
入出力の対象として本発明が適用できることは云うまで
もない。
【0013】
【発明の効果】以上説明したように、本発明は、PLL
を使用することなく、記憶回路における書込み側と読出
し側とにおいて同一クロックを用い、書込み側の水平同
期信号の周期の差を、前記記憶回路の読出しアドレスに
置換することにより時間誤差を低減することが可能とな
り、表示画面上における揺れを抑制することができると
いう効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図である。
【図2】本実施例における動作の一例を示すタイミング
図である。
【図3】従来例を示すブロック図である。
【図4】従来例における動作の一例を示すタイミング図
である。
【符号の説明】
1、8 A/D変換回路 2、9 記憶回路 3、10 D/A変換回路 4、11 書込みアドレス発生回路 5、12 読出しアドレス発生回路 6 差検出回路 7 基準水平同期信号発生回路 13 書込みクロック発生回路

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 水平同期信号をリセットとし、かつ所定
    クロック信号に同期して書込みアドレスを発生する書
    込みアドレス発生回路と、基準クロック入力信号に同期
    して読出しアドレスを発生する読出しアドレス発生回路
    と、前記所定のクロック信号に同期して所定の映像入力
    信号をデジタル映像信号に変換するA/D変換回路と、
    前記デジタル映像信号を、前記書込みアドレスに同期し
    て格納するとともに、前記読出しアドレスに同期して
    デジタル映像信号を出力する記憶回路と、この記憶回
    路から出力される前記デジタル映像信号を、前記基準ク
    ロック入力信号に同期してアナログの映像出力信号に変
    換して出力するD/A変換回路とを備える時間軸補正回
    路において前記所定のクロック信号および前記基準クロック入力信
    号として任意の基準クロック信号が共通に与えられ、こ
    の任意の基準クロック信号によるカウント操作に応答し
    て、予め定める所定の基準水平同期信号を発生する基準
    水平同期信号発生回路と、前記水平同期信号および前記
    基準水平同期信号の周期差を検出して前記水平同期信号
    の周期よりも、前記基準水平同期信号の周期の方が長け
    ればマイナス値、前記水平同期信号の周期よりも前記基
    準水平同期信号の周期の方が短ければプラス値の補正信
    号を出力する差検出回路とをさらに有し、前記読出しア
    ドレス発生回路が、前記補正信号として、前記マイナス
    値を与えられると読出し時のデータを前記マイナス値分
    だけ追加し、前記プラス値を与えられると読出し時のデ
    ータを前記プラス値分だけ削除する動作を、一定アドレ
    ス間隔で行って読出しアドレスを生成し出力す ることを
    特徴とする時間軸補正回路。
JP3260198A 1991-10-08 1991-10-08 時間軸補正回路 Expired - Fee Related JP2901398B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3260198A JP2901398B2 (ja) 1991-10-08 1991-10-08 時間軸補正回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3260198A JP2901398B2 (ja) 1991-10-08 1991-10-08 時間軸補正回路

Publications (2)

Publication Number Publication Date
JPH05103303A JPH05103303A (ja) 1993-04-23
JP2901398B2 true JP2901398B2 (ja) 1999-06-07

Family

ID=17344698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3260198A Expired - Fee Related JP2901398B2 (ja) 1991-10-08 1991-10-08 時間軸補正回路

Country Status (1)

Country Link
JP (1) JP2901398B2 (ja)

Also Published As

Publication number Publication date
JPH05103303A (ja) 1993-04-23

Similar Documents

Publication Publication Date Title
JP2718311B2 (ja) 時間軸補正装置
JPS5923517B2 (ja) テレビジヨン信号同期装置
JPS6110379A (ja) スキユ−歪除去装置
JPS6258196B2 (ja)
JPH0535959B2 (ja)
KR100241118B1 (ko) 영상 신호 처리 장치
JP2901398B2 (ja) 時間軸補正回路
JPH0239918B2 (ja)
JP2517160B2 (ja) 同期検出装置
US4751575A (en) Method of timing sampling frequency pulses for digitizing and storing color television signals reproduced from magnetic tape
JPH08237519A (ja) ビデオ信号処理装置
JP3056555B2 (ja) 時間軸誤差補正用基準信号記録及び再生回路
JP2982512B2 (ja) クロック発生回路
KR970006304B1 (ko) 시간축보정장치
JP3238988B2 (ja) 時間軸誤差補正装置
JP2785426B2 (ja) 時間軸補正装置
JP2538617Y2 (ja) デジタルストレ−ジオシロスコ−プ
JPS5853551B2 (ja) キジユンシンゴウケイセイカイロ
JPH08265798A (ja) タイムベースコレクタ回路
JPH0771263B2 (ja) タイムベ−スコレクタ装置
JPH11187358A (ja) 時間軸補正装置
JPH02306775A (ja) 輪郭補正回路
JPH03280680A (ja) 時間軸誤差補正装置
JPH02214289A (ja) カラー映像信号の時間軸補正装置
JPH01185086A (ja) タイムベースコレクタ

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990216

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080319

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090319

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100319

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees