JP2785932B2 - コマンド受信回路 - Google Patents

コマンド受信回路

Info

Publication number
JP2785932B2
JP2785932B2 JP62079380A JP7938087A JP2785932B2 JP 2785932 B2 JP2785932 B2 JP 2785932B2 JP 62079380 A JP62079380 A JP 62079380A JP 7938087 A JP7938087 A JP 7938087A JP 2785932 B2 JP2785932 B2 JP 2785932B2
Authority
JP
Japan
Prior art keywords
circuit
command
flip
flop
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62079380A
Other languages
English (en)
Other versions
JPS63245157A (ja
Inventor
徹 榎本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP62079380A priority Critical patent/JP2785932B2/ja
Publication of JPS63245157A publication Critical patent/JPS63245157A/ja
Application granted granted Critical
Publication of JP2785932B2 publication Critical patent/JP2785932B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Dc Digital Transmission (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、インサービス監視方式におけるコマンド信
号受信回路に関し、特に、コマンド信号のベースバンド
信号の復調回路に関する。 従来の技術 インサービス監視方式は、中継器の動作状況の監視あ
るいはレーザダイオードの切替等をインサービス状態で
行うものであり、符号を24BlP符号を用い、パリテイー
ビツトを適当な間隔(例えば7000bit間隔)でパリテイ
バイオレーシヨンを起し、このパリテイバイオレーシヨ
ン間隔を繰り返しとする周波数をサブキヤリアとして、
コマンド信号のベースバンド信号をASK変調することに
よつてコマンド信号を送つている。 従つて、従来、この種のコマンド受信回路は第2図に
示すような回路構成をとつていた。第2図において1は
バンドパスフイルタ、2,4は増幅回路、3は整流回路、2
5はシユミツトトリガ回路、26はモノマルチ回路、7は
シフトレジスタである。 バンドパスフイルタ1のfoは上述のサブキヤリア周波
数であり、増幅回路2によりコマンド信号のASK信号を
増幅し、整流回路3によつてベースバンド信号に復調
し、その復調信号を増幅後にシユミツトトリガ回路25に
てコマンド信号のベースバンド信号を再生し、シフトレ
ジスタ7に格納する。 一方このシフトレジスタ7のクロツクは再生されたデ
ータ列からモノマルチ回路26によつて作られる一定時間
幅を有するパルスを使用していた。 発明が解決しようとする問題点 しかしながら、上述した従来の回路機構によれば、回
線のビツトエラーレートが5×10-5程度以下に劣化する
と、コマンド信号のS/Nが劣化し、コマンド信号のベー
スバンド波形に第3図の(b)のごとく落ち込みが生
じ、誤コマンドとなるという欠点がある。 本発明は従来の上記実情に鑑みてなされたものであ
り、従つて本発明の目的は、従来の技術に内在する上記
欠点を解消することを可能とした新規なコマンド受信回
路を提供することにある。 問題点を解決するための手段 上記目的を達成する為に、本発明に係るコマンド受信
回路は、バンドパスフイルタ、増幅回路、整流回路、サ
ンプリング回路及びカウンタを縦続に接続し、該カウン
タの計数値とコマンドのデータ長とクロックの積の個数
を比較する比較回路と、該比較回路に接続されたフリッ
プフロップと、該フリップフロップの出力に接続された
シフトレジスタとを有し、該比較回路はその比較結果、
前記カウンタの“1"の個数が前記積の個数に近い場合に
は前記コマンド信号は“1"であると判定して前記フリッ
プフロップのセット側に送り、前記以外の場合には“0"
と判定してリセット側に出力することを特徴としてい
る。 実施例 次に本発明をその好ましい一実施例について図面を参
照して具体的に説明する。 第1図は本発明に係るコマンド受信回路の一実施例を
示すブロツク構成図である。 第1図を参照するに、参照番号1はバンドパスフイル
タ、2,4は増幅回路、3は整流回路、15はサンプリング
回路、16はカウンタ、17は比較回路、18はS−Rフリツ
プフロツプ、19はクロツク発生回路、101は分周回路、
7はシフトレジスタをそれぞれ示す。 第1図において増幅回路4までは従来回路と同様の構
成が採られている。15のサンプリング回路において、ク
ロツク発生回路19からのクロツクによつて増幅回路4の
出力をサンプリングし、データの“1"の個数をカウンタ
16で数える。比較回路17でこのカウンタ16の出力である
“1"と個数のコマンドの“1"の長さD1(第2図a)にお
いてパルス幅の長いパルス)とクロックfCLK1の積の個
数を比較し、その比較結果がカウンタ16の出力である
“1"の個数がこの積に近い場合には、コマンド信号“1"
であると判定し、S−Rフリツプフロツプ18のセツト側
に信号を送る。 一方、比較の結果、コマンド“0"(第2図a)におい
てパルス幅の短いパルス)Do×fCLK1の場合にはフリツ
プフロツプ18のリセツト側に信号を出す。 このようにすれば、ビツトエラーレートが劣化してコ
マンドデータに第3図(b)のように落ち込みが生じて
も誤コマンドとならず、コマンド“1"を識別することが
できる。 第1図ではフリツプフロツプはS−R F/Fを例として
説明したが、D Typeのフリツプフロツプでクロツク2に
よつて駆動しても同じ効果が得られる。 発明の効果 以上説明したように、本発明によるコマンド受信回路
によれば、エラーレートが劣化した場合でも誤受信を起
すことがなく、コマンドの“1",“0"を識別でき、さら
にデイジタル回路で構成できるためにIC化に適している
という効果が得られる。
【図面の簡単な説明】 第1図は本発明に係るコマンド受信回路の一実施例を示
すブロツク構成図である。 1……バンドパスフイルタ、2,4……増幅回路、3……
整流回路、15……サンプリング回路、16……カウンタ、
17……比較回路、18……フリツプフロツプ、7……シフ
トレジスタ、19……クロツク発生回路、101……分周回
路 第2図は従来のコマンド受信回路のブロツク図である。 25……シユミツトトリガ回路、26……モノマルチ回路 第3図(a)及び(b)は正常時及びBERが劣化した時
のコマンド信号を示す図である。

Claims (1)

  1. (57)【特許請求の範囲】 1.インサービス監視コマンドの受信回路において、バ
    ンドパスフィルタ、増幅回路、整流回路、サンプリング
    回路及びカウンタを縦続に接続し、該カウンタの計数値
    とコマンドのデータ長とクロックの積の個数を比較する
    比較回路と、該比較回路に接続されたフリップフロップ
    と、該フリップフロップの出力に接続されたシフトレジ
    スタとを有し、該比較回路はその比較結果、前記カウン
    タの“1"の個数が前記積の個数に近い場合には前記コマ
    ンド信号は“1"であると判定して前記フリップフロップ
    のセット側に送り、前記以外の場合には“0"と判定して
    リセット側に出力することを特徴とするコマンド受信回
    路。
JP62079380A 1987-03-31 1987-03-31 コマンド受信回路 Expired - Lifetime JP2785932B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62079380A JP2785932B2 (ja) 1987-03-31 1987-03-31 コマンド受信回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62079380A JP2785932B2 (ja) 1987-03-31 1987-03-31 コマンド受信回路

Publications (2)

Publication Number Publication Date
JPS63245157A JPS63245157A (ja) 1988-10-12
JP2785932B2 true JP2785932B2 (ja) 1998-08-13

Family

ID=13688265

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62079380A Expired - Lifetime JP2785932B2 (ja) 1987-03-31 1987-03-31 コマンド受信回路

Country Status (1)

Country Link
JP (1) JP2785932B2 (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61195045A (ja) * 1985-02-25 1986-08-29 Fujitsu Ltd 監視用制御信号復調回路
JPS6236925A (ja) * 1985-03-29 1987-02-17 Stanley Electric Co Ltd デジタルデ−タのサンプリング方式

Also Published As

Publication number Publication date
JPS63245157A (ja) 1988-10-12

Similar Documents

Publication Publication Date Title
US4066841A (en) Data transmitting systems
US4742532A (en) High speed binary data communication system
JPS6471326A (en) Method of demodulating bi-phase signal
JPH042023B2 (ja)
JPS5891514A (ja) 信号変換回路
JP2785932B2 (ja) コマンド受信回路
JPH07153007A (ja) ディジタル信号記録回路
US5191489A (en) Method for transmitting record control signals and record control circuit
EP0465103A2 (en) Video tape recording and/or reproducing apparatus
KR940003664B1 (ko) 디지틀 신호 검출장치
JPS5930217A (ja) 誤り検出機能を有する復調器
US3229209A (en) Vestigial sideband transmission system
US4195237A (en) Unipolar to bipolar converter
US4612510A (en) FM demodulator using combined outputs of plural FM detectors
JPS58200416A (ja) デ−タ打抜回路
EP0408754B1 (en) Interframe deinterlave switching circuit
US3211841A (en) Multiplex magnetic recording and reproducing system
JPS595965B2 (ja) デイジタル記録におけるクロツク信号抽出回路
EP0325005A1 (en) High speed binary data communication system
JPH048669Y2 (ja)
JPH0583093A (ja) 信号受信回路
SU836817A1 (ru) Цифровой частотный детектор
SU585525A1 (ru) Устройство дл магнитной записи информации
JPS59198054A (ja) 自動周波数制御方式
JPS6253551A (ja) 周波数変調されたデイジタルデ−タの復調回路