KR940003664B1 - 디지틀 신호 검출장치 - Google Patents

디지틀 신호 검출장치 Download PDF

Info

Publication number
KR940003664B1
KR940003664B1 KR1019900008063A KR900008063A KR940003664B1 KR 940003664 B1 KR940003664 B1 KR 940003664B1 KR 1019900008063 A KR1019900008063 A KR 1019900008063A KR 900008063 A KR900008063 A KR 900008063A KR 940003664 B1 KR940003664 B1 KR 940003664B1
Authority
KR
South Korea
Prior art keywords
signal
comparator
output
digital
unit
Prior art date
Application number
KR1019900008063A
Other languages
English (en)
Other versions
KR910020692A (ko
Inventor
최영준
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019900008063A priority Critical patent/KR940003664B1/ko
Priority to JP2408868A priority patent/JPH0554310A/ja
Priority to US07/640,728 priority patent/US5166836A/en
Publication of KR910020692A publication Critical patent/KR910020692A/ko
Application granted granted Critical
Publication of KR940003664B1 publication Critical patent/KR940003664B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Manipulation Of Pulses (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

내용 없음.

Description

디지틀 신호 검출장치
제1도는 종래 기술에 의한 디지틀 신호 검출장치의 구성도.
제2도는 본 발명에 의한 디지틀 신호 검출장치의 구성도.
제3도는 제2도에 따른 디지틀 신호 검출장치의 일실시예시도.
제4도는 제2도에 따른 디지틀 신호 검출장치의 각 구성부에 입출력되는 파형을 도시한 파형선도.
* 도면의 주요부분에 대한 부호의 설명
1,10 : 자기테이프 2,20 : 재생헤드
3,30 : 재생증폭부 4,40 : 등화부
50 : 정류부 5,60 : 비교부
70 : 주파수 2배부 6,80 : PLL부
7,90 : 데이타 검출부 8,100 : 복조부
VR : 비교기준전압
본 발명은 디지틀 신호 검츨장치에 관한 것으로, 특히 디지틀 VTR과 같이 디지틀 신호를 처리하는 기기에 있어서, 기록매체에 기록되어 있는 고밀도의 디지틀 신호를 재생하기 위한 디지틀 신호 검출장치에 관한 것이다.
종래 기술에 의한 디지틀 신호 검출장치의 개략적인 구성은 제1도에 도시된 바와 같다. 제1도에 있어서, 재생헤드(2)는 자기테이프(1)에 기록된 디지틀 신호를 전기신호로 변환하여 그 전기신호인 데이타 신호를 재생증폭부(3)에 입력시킨다. 상기 재생증폭부(3)에 입력되어 증폭되는 중에 열화된 데이타 신호는 등화부(4)에서 보상되어 비교부(5)를 구성하는 비교기(CP)의 비반전단자 (+)에 전송된다. 또한, 상기 비교기(CP)의 반전단자(-)에는 비교기준전압(VR)이 인가된다.
상기 비교기(CP)의 비반전단자(+)와 반전단자(-)에 각각 입력되는 데이타 신호와 비교기준전압(VR)을 비교함으로써 획득되는 비교값은 비교기(CP)의 출력단에서 PLL부(6)와 데이타 검출부(7)로 각각 전송된다. 이때, 상기 PLL부(6)와 비교부(5)에서 출력되는 비교값을 이용하여 클럭신호를 재생하고 데이타 검출부(7)와 복조부(8)로 재생클럭신호를 전송한다. 상기 데이타 검출부(7)는 입력된 비교부(5)의 비교값과 PLL부(6)의 재생클럭신호를 이용하여 동기신호를 검출하여 복조부(8)에 전송한다. 따라서 복조부(8)에 전송된 동기신호와 PLL부(6)의 재생클럭신호는 변조된 상태의 디지틀 데이타 신호가 복조되어 출력단(OUT)으로 전송되도록 작용한다.
상기와 같은 구성을 가진 종래의 디지틀 신호 검출장치는 기록매체에 기록된 고밀도의 데이타 신호 재생시의 미분 특성과 랜덤(Random)한 신호에 대한 특성이 좋지 못한 문제점이 있었다.
따라서 본 발명은 상기 문제점을 해결하기 위하여 창출한 것으로서, NRZ-I(Non Return to Zero-Inverting ; 비제로 복귀 반전) 방식의 기록을 기준으로 하여 재생헤드로 재생된 디지틀 데이타 신호에 동기가 맞춰진 클럭신호를 복원하고 이 클럭신호에 따라 기록매체에 기록된 고밀도 디지틀 데이타 신호를 검출하기에 적합한 디지틀 신호 검출장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 재생헤드와 재생증폭부 및 등화부를 거쳐서 재생된 신호의 부전압을 정전압으로 정료시키는 정류부와, 상기 정류부의 출력신호를 기준신호와 비교하여 구형파를 발생시키는 비교부(60)와, 상기 비교부를 통해서 레벨 조정된 상태에서 입력되는 재생신호를 2체배하는 주파수 2배부와, 상기 주파수 2배부에서 출력되는 신호와 2분주된 자체신호의 위상을 비교하여 동기가 이루어진 클럭신호를 출력하는 PLL부와 상기 PLL부에서 전송되는 클럭신호로 비교부에서 출력되는 신호에서 원래의 디지틀 데이타 신호를 검출하고 복조부에서 복조되도록 NRZ의 디지틀 데이타 신호를 출력하는 데이타 검출부를 포함함을 특징으로 한다.
이하 첨부한 도면을 참조하여 본 발명을 상세히 기술하기로 한다.
제2도는 본 발명에 의한 디지틀 신호 검출장치의 개요도이다.
제2도의 디지틀 신호 검출장치는 자기테이프(10)에 고밀도로 기록된 디지틀 신호를 재생헤드(20)와 재생증폭부(30) 및 등화부(40)로 재생하여 그 재생된 신호의 부전압을 정전압으로 정류시키는 정류부(50)와, 상기 정류부(50)의 출력신호를 기준신호와 비교하여 구형파를 발생시키는 비교부(60)와, 상기 비교부(60)를 통해서 레벨 조정된 상태에서 입력되는 재생신호의 파형을 2배로 체배하는 주파수 2배부(70)와, 상기 주파수 2배부(70)에서 출력되는 신호로 부터 동기가 이루어지도록 2분주된 신호와 위상을 비교하여 동기가 이루어진 클럭신호가 출력되도록 위상비교기(81)와 저역통과필터(82)와 전압제어발진기(83) 그리고 분주기(84)를 구비하는 PLL부(80)와, 상기 PLL부(80)에서 전송되는 클럭신호를 이용하여 비교부(80)에서 출력되는 신호에서 원래의 디지틀 데이타 신호를 검출하여 복조부(100)로 전송하는 데이타 검출부(90)로 구성된다.
상기한 바와 같은 구성에 의거하여 제3도에 도시되어 있는 본 발명에 의한 일 실시예도의 작용 및 효과를 상세히 설명하면 다음과 같다.
제3도에 있어서, 입력단(in)에 안가되는 신호는 제2도에 도시된 재생헤드(20)와 재생증폭부(30) 그리고 등화부(40)를 통해서 자기테이프(10)에 고밀도로 기록된 디지틀 정보를 재생한 신호이다. 상기 자기테이프(10)는 NRZ계의 NRZI 신호가 기록되어 있으며 NRZ파형이 도시된 제4도의 (a)와 같은 경우를 예로서 설명하면 기록 전류 파형된 NRZ-I파형은 제4도의 (b)와 같다는 것을 알 수 있다. 상기 입력단(in)에 인가된 신호는 제2도의 등화부(40)에서 주파수 응답이 개선되어 제4도의 (c)와 같은 파형을 갖기 때문에, 정류부(50)는 상기 제4도의 (c) 파형중에 나타나는 부전압이 걸린 구형파 펄스가 정전압 펄스로 변환되도록 정류작용을 한다. 상기 정류부(50)에서 정류된 파형은 제4도의 (d)와 같은 형태의 신호로 비교부(60)를 구성하는 비교기(CP)의 비반전단자 (+)에 입력된다. 또한 비교기준전압(VR)이 상기 비교기(CP)의 반전단자(-)로 인가된다.
상기 비교기(CP)에서 출력되는 비교값 신호는 비교기준전압(VR)을 기준으로 하는 구형파 신호이며 제4도의 (e)와 같은 형태의 파형이 된다. 상기 비교부(60)에서 출력되는 구형파 형태의 신호는 주파수 2배부(70)와, 데이타 검출부(90)로 각기 전송된다. 상기 주파수 2배부(70)는 지연소자(70a)와 익스클러시브오어게이트(G)로 구성되어 제4도의 (f) 파형과 같이 비교부(60)에서 출력되는 하나의 구형파를 2개의 구형파로 변환시킨다.
상기 주파수 2배부(70)는 제2도에 도시된 자기테이프(10)에 기록되어 있는 30Mbps 정도의 고밀도 기록을 재생하기 위해서 필요하며, 이 30Mbps 데이타 레이트(Data rate)의 신호에 대해 클럭신호(CLK)신호는 30MHZ가 요구되기 때문에 주파수 2배부(70)의 익스클러시브오어게이트(G)에서 출력되는 파형의 펄스폭은 30ns이고, 상기 익스클러시브오어게이트(G)의 출력펄스폭은 지연소자(70a)에 의해서 결정된다.
상기 주파수 2배부(70)를 구성하는 익스클러시브오어게이트(G)의 출력신호는 위상비교기(81)와 저역통과필터(82)와 전압제어발진기(83) 그리고 분주기(84)가 구성되어 있는 PLL부(80)를 통하여 2분주되는 클럭신호와 위상비교되어 동기를 이룬 클럭신호(CLK)를 갖도록 한다.
상기 클럭신호(CLK)는 제4도의 (g) 파형과 같다. 한편, 제3도의 PLL부(80)는 공지의 PLL 칩을 이용하여 PLL 회로를 구성한 것으로 S1∼S3은 위상비교기(81)의 입력단이고, 콘덴서(C7, C8)는 저역통과필터(82)를 구성하기 위한 것이며 수정진동자(X-tal) 및 콘덴서(C9-C11)는 전압제어발진기(83)를 구성하기 위한 것이다. 상기 PLL부(80)의 저항(R1, R2)는 이 PLL부(80)의 전류를 조정하는 저항이고, 저항(R3)은 재생된 클럭(CLK)신호의 이득을 조정하는 저항이며, 수정진동자(X=tal)는 30MHZ를 발진하는 소자이다.
한편, 데이타 검출부(90)는 D 플립플롭(90c)은 상기 비교부(60)의 출력신호를 지연소자(90a)를 통하여 지연단자로 입력하고 PLL부(80)의 재생클럭신호(CLK)를 지연소자(90b)로 지연시켜 클럭단자로 입력하여 NRZ의 데이타를 출력한다. 상기 D 플립플롭(90c)의 Q단자에서 출력되는 신호는 제4도의 (h) 파형과 같으며 이 D 플립플롭(90c)을 통과한 신호는 제2도의 복조부(100)에 입력되어 복조된다. 이때, 지연소자(90a, 90b)를 구성하는 것은 전체시스템의 타이밍을 조절하기 위한 것이다.
상술한 바와 같이 본 발명은 고밀도의 디지틀 신호를 재생할 때 NRZ 계통의 신호를 검출할 수 있고, 디지틀 신호를 기록하고 재생하는 시스템은 물론 일반통신 분야에서 전송된 신호로부터 데이타를 재생할 때 효율적으로 데이타 검출을 행할 수 있는 이점이 있다.

Claims (3)

  1. 디지틀 신호가 기록된 자기테이프(10)를 사용하는 비데오 테이프 레코더 시스템에 있어서, 재생헤드(20)와 재생증폭부(30) 및 등화부(40)를 거쳐서 재생된 신호의 부전압을 정전압으로 정류시키는 정류부(50)와, 상기 정류부(50)의 출력신호를 기준신호와 비교하여 구형파를 발생시키는 비교부(60)와, 상기 비교부(60)를 통해서 레벨 조정된 상태에서 입력되는 재생신호를 2체배하는 주파수 2배부(70)와, 상기 주파수 2배부(70)에서 출력되는 신호로부터 동기가 이루어지도록 2분주된 자체 신호와 위상을 비교하여 동기가 이루어진 클럭신호를 출력하는 PLL부(80)와, 상기 PLL부(80)에서 전송되는 클럭신호를 이용하여 비교부(60)에서 출력되는 신호에서 원래의 디지틀 데이타 신호를 검출하고 복조부(100)에서 복조되도록 NRZ의 디지틀 데이타 신호를 출력하는 데이타 검출부(90)를 포함함을 특징으로 하는 디지틀 신호 검출장치.
  2. 제1항에 있어서, 주파수 2배부(70)는 이 주파수 2배부(70)를 구성하는 지연소자(70a)와 익스클러시브오어게이트(G)를 통해서, 상기 비교부(60)에서 출력되는 신호의 구형파 펄스당 30ns의 주기를 갖는 2개의 구형파 펄스를 발생시키는 것을 특징으로 하는 디지틀 신호 검출장치.
  3. 제1항에 있어서, 데이타 검출부(90)는 상기 비교부(60)의 출력단에 접속되어 비교부(60)에서 출력되는 신호를 지연시키는 지연소자(90a)와, 상기 PLL부(80)에서 출력되는 재생클럭신호를 지연시키는 지연소자(90b)와, 상기 지연소자(90a)에서 지연된 신호를 지연소자(90b)에서 지연된 클럭신호로 동기화시켜 NRZ데이타를 출력하는 D 플립플롭(90c)을 구비함을 특징으로 하는 디지틀 신호 검출장치.
KR1019900008063A 1990-05-31 1990-05-31 디지틀 신호 검출장치 KR940003664B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019900008063A KR940003664B1 (ko) 1990-05-31 1990-05-31 디지틀 신호 검출장치
JP2408868A JPH0554310A (ja) 1990-05-31 1990-12-28 デイジタル信号検出装置
US07/640,728 US5166836A (en) 1990-05-31 1991-01-14 Digital signal detecting apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900008063A KR940003664B1 (ko) 1990-05-31 1990-05-31 디지틀 신호 검출장치

Publications (2)

Publication Number Publication Date
KR910020692A KR910020692A (ko) 1991-12-20
KR940003664B1 true KR940003664B1 (ko) 1994-04-25

Family

ID=19299687

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900008063A KR940003664B1 (ko) 1990-05-31 1990-05-31 디지틀 신호 검출장치

Country Status (3)

Country Link
US (1) US5166836A (ko)
JP (1) JPH0554310A (ko)
KR (1) KR940003664B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5255130A (en) * 1991-03-29 1993-10-19 Archive Corporation Adjustable write equalization for tape drives
US5815482A (en) * 1996-01-22 1998-09-29 T Squared G, Inc. Multibyte random access mass storage/memory system
US6072340A (en) * 1997-03-24 2000-06-06 Tellabs Operations, Inc. Pulse shaping and filtering circuit for digital pulse data transmissions
US6163862A (en) * 1997-12-01 2000-12-19 International Business Machines Corporation On-chip test circuit for evaluating an on-chip signal using an external test signal
JP4780865B2 (ja) * 2001-07-19 2011-09-28 富士通セミコンダクター株式会社 周波数逓倍装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0787364B2 (ja) * 1986-10-29 1995-09-20 松下電器産業株式会社 クロツク再生位相同期回路
JPS6486372A (en) * 1987-09-28 1989-03-31 Sony Corp Data reproducing device
JPH0193213A (ja) * 1987-10-05 1989-04-12 Matsushita Electric Ind Co Ltd クロック再生装置

Also Published As

Publication number Publication date
US5166836A (en) 1992-11-24
JPH0554310A (ja) 1993-03-05
KR910020692A (ko) 1991-12-20

Similar Documents

Publication Publication Date Title
EP0447210B1 (en) Carrier reset FM modulator and method of frequency modulating video signals
US4965873A (en) Pilot enhanced/amplitude equalized impulse magnetic
US3949414A (en) Gain control device of video signal reproducing apparatus
EP0037260B1 (en) Data regenerative system for nrz mode signals
KR940003664B1 (ko) 디지틀 신호 검출장치
JPH07153007A (ja) ディジタル信号記録回路
JPS62635B2 (ko)
US4912573A (en) Digital data reproducing apparatus having recording modulation mode detection
JP3492713B2 (ja) タイミング再生装置
US4278992A (en) PCM Detector for video reproducer apparatus
JPS5913484A (ja) カラ−映像信号処理回路
US4609951A (en) Recording and reconstructing digital data
US3778792A (en) Blanking circuit for high resolution data recovery systems
JP2526905B2 (ja) 映像信号処理回路
JPH0378164A (ja) 磁気記録再生装置
KR910003438B1 (ko) Fm복조회로
KR100198529B1 (ko) 다중기록모드의 재생클럭 복원장치
JPS6217307B2 (ko)
JPS6243246B2 (ko)
GB2137457A (en) Recording and reconstructing digital data
Minuhin Modulation in video tape recorders
JPH0777385B2 (ja) デイジタル情報再生装置
JPS6131648B2 (ko)
JPH037301B2 (ko)
JPH0211048B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060330

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee