JPS6253551A - 周波数変調されたデイジタルデ−タの復調回路 - Google Patents
周波数変調されたデイジタルデ−タの復調回路Info
- Publication number
- JPS6253551A JPS6253551A JP60193217A JP19321785A JPS6253551A JP S6253551 A JPS6253551 A JP S6253551A JP 60193217 A JP60193217 A JP 60193217A JP 19321785 A JP19321785 A JP 19321785A JP S6253551 A JPS6253551 A JP S6253551A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- frequency
- voltage
- digital data
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明は、周波数変調されたディジタルデータを復調す
るための回路に関するものである。
るための回路に関するものである。
周波数変調されたディジタルデータ(以下FSKと略す
)を復調する回路として、離調形弁別口路およびPLL
を用いた復調回路があげられる。
)を復調する回路として、離調形弁別口路およびPLL
を用いた復調回路があげられる。
離調形弁別口路においては、第3図の特性図に示すよう
に周波数−電圧特性をつくり出し、これにFSK搬送波
(マークf++スペースfz)を加えると、そのFSX
搬送波fl+ f2に対応した電圧(マークVI+スペ
ースVz)が出力される。高い伝送レートのFSXにお
いて、比較的周波数の隣接したFSKの搬送波を用いる
ことにより、周波数効率を高めようとした場合、すなわ
ち、FSX通信効率改善をしようとした場合、FSK搬
送波としては周波数が低くなってしまう。そのため、離
調形弁別口路の場合、コイルの形状が大きくなってしま
う上に、コイルという不安定要素が必要で、信頼性の低
いものであった。
に周波数−電圧特性をつくり出し、これにFSK搬送波
(マークf++スペースfz)を加えると、そのFSX
搬送波fl+ f2に対応した電圧(マークVI+スペ
ースVz)が出力される。高い伝送レートのFSXにお
いて、比較的周波数の隣接したFSKの搬送波を用いる
ことにより、周波数効率を高めようとした場合、すなわ
ち、FSX通信効率改善をしようとした場合、FSK搬
送波としては周波数が低くなってしまう。そのため、離
調形弁別口路の場合、コイルの形状が大きくなってしま
う上に、コイルという不安定要素が必要で、信頼性の低
いものであった。
また、PLLを用いた回路においては、上記条件のもと
に使用しようとした場合、PLL特有のループ遅延のた
めデータを誤まる確率が高くなるという欠点があった。
に使用しようとした場合、PLL特有のループ遅延のた
めデータを誤まる確率が高くなるという欠点があった。
本発明は前記した従来技術の問題点に鑑みなされたもの
であって、データ伝送レー1−とFSX搬送波周波数が
比較的隣接したFSX通信を行なう場合の通信効率を図
ると共に、回路構成の小型化を図ることを目的とする。
であって、データ伝送レー1−とFSX搬送波周波数が
比較的隣接したFSX通信を行なう場合の通信効率を図
ると共に、回路構成の小型化を図ることを目的とする。
上記目的を達成するために、本発明は、低域フィルタに
よりFSXの周波数成分を電圧成分に変換するオープン
ループ回路を用い、かつ変換された電圧成分を正しいデ
ィジタルデータにするための基準電圧発生回路を用い、
復調の効率化を図った点である。
よりFSXの周波数成分を電圧成分に変換するオープン
ループ回路を用い、かつ変換された電圧成分を正しいデ
ィジタルデータにするための基準電圧発生回路を用い、
復調の効率化を図った点である。
以下、第1図、第2図に従って本発明の一実施例を詳述
する。第1図はFSK復調回路の具体的な回路構成を示
したものであって、図中、1はFSX入力端子、2は信
号分岐点、3,4はバッファアンプ、5は低減能動フィ
ルタ、6,7はそれぞれダイオードD I + D 2
、抵抗R1,R2、コンデンサc、、c2から成る検波
回路、8は抵抗R3゜R4からなるアッテネータ、9は
電圧比較器、10はデータ出力端子である。
する。第1図はFSK復調回路の具体的な回路構成を示
したものであって、図中、1はFSX入力端子、2は信
号分岐点、3,4はバッファアンプ、5は低減能動フィ
ルタ、6,7はそれぞれダイオードD I + D 2
、抵抗R1,R2、コンデンサc、、c2から成る検波
回路、8は抵抗R3゜R4からなるアッテネータ、9は
電圧比較器、10はデータ出力端子である。
第1図の回路によると、FSX入力端子】より入力され
たF S K波は、信号分岐点2において2分割される
。一方の出力波は、バッファアンプ3゜低域能動フィル
タ5.検波回路6から成る周波数−電圧変換回路に加え
られ、他方はバッファアンプ4.低域能動フィルタ7、
検波回路8から成る基準電圧作成回路に加えられる。
たF S K波は、信号分岐点2において2分割される
。一方の出力波は、バッファアンプ3゜低域能動フィル
タ5.検波回路6から成る周波数−電圧変換回路に加え
られ、他方はバッファアンプ4.低域能動フィルタ7、
検波回路8から成る基準電圧作成回路に加えられる。
前者の周波数−電圧変換回路に加えられた信号は、まず
、ハイインピーダンスのバッファアンプ3で受信し、そ
の後、能動低域フィルタ5に入力される。このとき、F
SK波は、各周波数毎に振幅に制限を受け、検波回路6
にてディジタルデータに対応した信号となる。周波数−
電圧変換回路の入力周波数対出力電圧の関係は、第2図
の入力周波数対フィルタ出力電圧(0−P)特性に示す
とおりである。
、ハイインピーダンスのバッファアンプ3で受信し、そ
の後、能動低域フィルタ5に入力される。このとき、F
SK波は、各周波数毎に振幅に制限を受け、検波回路6
にてディジタルデータに対応した信号となる。周波数−
電圧変換回路の入力周波数対出力電圧の関係は、第2図
の入力周波数対フィルタ出力電圧(0−P)特性に示す
とおりである。
したがって、同実施例によれば、入力FSK波のマーク
時周波数をfl、スペース時周波数をf2とすると、そ
の出力電圧は、マーク時にて電圧■1、スペース時にて
電圧v2となる。一方、基準電圧作成回路においては、
信号はバッファアンプ4で受信した後、検波回路7にて
検波され、抵抗からなるアッテネータ8により減衰され
、入力信号レベルに比例した基準値電圧■、を得ること
ができる。この信号は、マーク時電圧Vlとスペース時
電圧v2の中央くらいに設定される。以上の2分割され
たマーク時電圧vIとスペース時電圧■2は、電圧比較
器9に入力され、基準電圧Vrlマーク時電圧Vl+ス
ペース時電圧v2を比較することにより、正確なデータ
を再生することができる。
時周波数をfl、スペース時周波数をf2とすると、そ
の出力電圧は、マーク時にて電圧■1、スペース時にて
電圧v2となる。一方、基準電圧作成回路においては、
信号はバッファアンプ4で受信した後、検波回路7にて
検波され、抵抗からなるアッテネータ8により減衰され
、入力信号レベルに比例した基準値電圧■、を得ること
ができる。この信号は、マーク時電圧Vlとスペース時
電圧v2の中央くらいに設定される。以上の2分割され
たマーク時電圧vIとスペース時電圧■2は、電圧比較
器9に入力され、基準電圧Vrlマーク時電圧Vl+ス
ペース時電圧v2を比較することにより、正確なデータ
を再生することができる。
すなわち、同回路によれば、インダクタンスLをその回
路中に含まないためコイルは使用せず、回路の小型化が
できると共に、集積回路化が実現できる。また、インダ
クタンス分なしで、オープンループ回路構成となってい
るため、ループディレー分を持たず、高速処理化ができ
ることになる。
路中に含まないためコイルは使用せず、回路の小型化が
できると共に、集積回路化が実現できる。また、インダ
クタンス分なしで、オープンループ回路構成となってい
るため、ループディレー分を持たず、高速処理化ができ
ることになる。
したがって、高い伝送レートにおけるFSX通信におい
て、その周波数利用効率は上がり、FSK搬送波の周波
数を伝送レートに近ずける事ができる。
て、その周波数利用効率は上がり、FSK搬送波の周波
数を伝送レートに近ずける事ができる。
上述の実施例からも明らかなように本発明によれば、周
波数変調されたディジタルデータを復調する回路におい
て、入力される周波数によりその出力電圧の変化する周
波数−電圧変換回路として能動低域フィルタを用い、前
記入力波の信号レベルに応じて復調効率のあがる基準値
設定回路と。
波数変調されたディジタルデータを復調する回路におい
て、入力される周波数によりその出力電圧の変化する周
波数−電圧変換回路として能動低域フィルタを用い、前
記入力波の信号レベルに応じて復調効率のあがる基準値
設定回路と。
上記2つの信号を比較する電圧比較器を設けたものであ
るから、回路の小型化が実現できると共に、復調効率の
向上が図れると共に、回路構成の小型化が図れ、またイ
ンダクタンス分を排除し、オープンループ回路としであ
るため、ループディレー分をもたず、高速処理化が可能
で、周波数の利用効率の向上が図れるという利点がある
。
るから、回路の小型化が実現できると共に、復調効率の
向上が図れると共に、回路構成の小型化が図れ、またイ
ンダクタンス分を排除し、オープンループ回路としであ
るため、ループディレー分をもたず、高速処理化が可能
で、周波数の利用効率の向上が図れるという利点がある
。
第1図は本発明の一実施例を示すFSX復調回路図、第
2図は第1図の回路における入力周波数−フィルタ出力
電圧特性図、第3図は従来の離調形弁別回路における入
力周波数−出力電圧特性図である。 1・・・FSK入力端子、2・・・信号分岐点、3,4
・・・バッファアンプ、5・・低域能動フィルタ、6゜
7・・検波回路、8・・・アッテネータ、9・・・電圧
比較器、10・・・データ出力端子。 特許出願人 日立湘南電子株式会社代理人 弁理士
秋 本 正 美第3図
2図は第1図の回路における入力周波数−フィルタ出力
電圧特性図、第3図は従来の離調形弁別回路における入
力周波数−出力電圧特性図である。 1・・・FSK入力端子、2・・・信号分岐点、3,4
・・・バッファアンプ、5・・低域能動フィルタ、6゜
7・・検波回路、8・・・アッテネータ、9・・・電圧
比較器、10・・・データ出力端子。 特許出願人 日立湘南電子株式会社代理人 弁理士
秋 本 正 美第3図
Claims (1)
- 周波数変調されたディジタルデータを復調する回路にお
いて、該周波数変調された入力ディジタルデータを2分
割し、その一方を、能動低域フィルタ、検波回路から成
る周波数−電圧変換回路に入力すると共に、他方は、前
記入力ディジタルデータの信号レベルに応じて復調効率
を変える検波回路、アッテネータから成る基準値設定回
路に入力し、該周波数−電圧変換回路出力と基準値設定
回路出力とを、電圧比較器にて比較出力するように構成
したことを特徴とする周波数変調されたディジタルデー
タの復調回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60193217A JPS6253551A (ja) | 1985-09-03 | 1985-09-03 | 周波数変調されたデイジタルデ−タの復調回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60193217A JPS6253551A (ja) | 1985-09-03 | 1985-09-03 | 周波数変調されたデイジタルデ−タの復調回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6253551A true JPS6253551A (ja) | 1987-03-09 |
Family
ID=16304254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60193217A Pending JPS6253551A (ja) | 1985-09-03 | 1985-09-03 | 周波数変調されたデイジタルデ−タの復調回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6253551A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009302862A (ja) * | 2008-06-12 | 2009-12-24 | New Japan Radio Co Ltd | Fsk復調器 |
-
1985
- 1985-09-03 JP JP60193217A patent/JPS6253551A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009302862A (ja) * | 2008-06-12 | 2009-12-24 | New Japan Radio Co Ltd | Fsk復調器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4480200A (en) | Zero-crossing point detection circuit | |
US3796831A (en) | Pulse modulation and detection communications system | |
US4115738A (en) | Digital frequency shift signal demodulator | |
US4388730A (en) | Noise detector and data signal receiver for a frequency modulation system | |
JP2597342B2 (ja) | コンパレータ回路 | |
JP2592795B2 (ja) | 情報データ復調装置 | |
JPS6189702A (ja) | 周波数倍増装置 | |
JPS6253551A (ja) | 周波数変調されたデイジタルデ−タの復調回路 | |
US5051703A (en) | FM demodulator with tracking filter | |
GB1495184A (en) | Fm-am converter | |
JPH033017Y2 (ja) | ||
JPS58142620A (ja) | 波形整形回路 | |
JPH0445298Y2 (ja) | ||
JP2904260B2 (ja) | デジタル復調器における受信レベル検出回路 | |
SU1571788A2 (ru) | Устройство синхронного радиоприема частотно-манипулированных сигналов | |
JPS6246348Y2 (ja) | ||
JPH063940B2 (ja) | デジタルデータ伝送の復調回路 | |
JPS63139409A (ja) | Fm受信機 | |
JPS63211945A (ja) | Fsk信号の復調方式 | |
JPS5813780U (ja) | スケルチ信号発生装置 | |
JPS6277735A (ja) | デ−タ受信回路 | |
JPH09214572A (ja) | Fm信号復調回路 | |
JPH0234544B2 (ja) | Fugosaiseikairo | |
JPS61281788A (ja) | 衛星通信用受信機のfm復調器 | |
JPS619966U (ja) | 音声復調用セラミツクデイスクリミネ−タ回路 |