JP2727544B2 - マイクロコンピュータ - Google Patents

マイクロコンピュータ

Info

Publication number
JP2727544B2
JP2727544B2 JP62217573A JP21757387A JP2727544B2 JP 2727544 B2 JP2727544 B2 JP 2727544B2 JP 62217573 A JP62217573 A JP 62217573A JP 21757387 A JP21757387 A JP 21757387A JP 2727544 B2 JP2727544 B2 JP 2727544B2
Authority
JP
Japan
Prior art keywords
data
microcomputer
write
address
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62217573A
Other languages
English (en)
Other versions
JPS6459505A (en
Inventor
義樹 岡田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP62217573A priority Critical patent/JP2727544B2/ja
Publication of JPS6459505A publication Critical patent/JPS6459505A/ja
Application granted granted Critical
Publication of JP2727544B2 publication Critical patent/JP2727544B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control By Computers (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、例えばテレビジョン受像機のチャンネルプ
リセットデータを記憶させる不揮発性メモリが内蔵され
たものに適用して好適なマイクロコンピュータに関す
る。 〔発明の概要〕 本発明は、内蔵された不揮発性メモリ等のメモリにテ
レビジョン受像機のチャンネルプリセットデータ等のデ
ータが書込まれるマイクロコンピュータにおいて、この
マイクロコンピュータに書込み処理部を設け、この書込
み処理部によりマイクロコンピュータのシリアル通信端
子に得られるデータが書込みデータであるか否かを判断
し、書込みデータであると判断したときにはメモリの所
定番地にこのデータを書込む様にし、マイクロコンピュ
ータ内のメモリに簡単にデータの書込みができる様にし
たものである。 〔従来の技術〕 従来、テレビジョン受像機のチャンネルプリセットデ
ータ等を記憶させる不揮発性メモリとして、不揮発性メ
モリをマイクロコンピュータ内に組込んだものがあった
(特開昭62−94011号公報等)。この種のマイクロコン
ピュータを使用すると、メモリが単体で別部品となって
いる場合に比べ、少ない部品点数でテレビジョン受像機
等の各種装置を組立てることができる利益がある。 〔発明が解決しようとする問題点〕 ところが、このように不発揮性メモリがマイクロコン
ピュータに組込んであると、この不揮発性メモリにデー
タを書込む際には、このマイクロコンピュータをテレビ
ジョン受像機等の機器内に組込んでこのマイクロコンピ
ュータが作動するようにしなければならず、データの書
込みに時間と手間がかかる不都合があった。 即ち、例えばテレビジョン受像機のチャンネルプリセ
ットデータを記憶する不揮発性メモリの場合、このテレ
ビジョン受像機が組立てられて選局釦等が取付けられ、
受像機として完成した最終的な状態でないとこのチャン
ネルデータのメモリへの書込み、即ちチャンネルプリセ
ットができなかった。このため、このテレビジョン受像
機の製造時には操作者が選局釦、チューニング釦等を使
ってこのチャンネルプリセットを行う必要があり、チャ
ンネルプリセットに非常に手間がかかる不都合があっ
た。特にこのチャンネルプリセットは、1台の受像機で
複数のチャンネルをプリセットしなければならず、多大
な手間と時間を必要とする。 本発明は斯かる点に鑑み、簡単にデータの書込みがで
きるこの種のマイクロコンピュータを提供することを目
的とする。 〔問題点を解決するための手段〕 本発明のマイクロコンピュータは、例えば第1図に示
す如く、内蔵されたメモリ(3)にデータが書込まれ他
のマイクロコンピュータとシリアル通信を行うマイクロ
コンピュータ(1)であって、マイクロコンピュータ
(1)は書込み処理部(2)を有し、この書込み処理部
(2)によりマイクロコンピュータ(1)のシリアル通
信端子(4)に得られるデータが書込みデータであるか
他のマイクロコンピュータとの通信データであるかを判
断し、書込みデータであると判断したときはメモリ
(3)の所定番地にこのデータを書込む様にし他のマイ
クロコンピュータとの通信データであると判断したとき
は通常の動作を行う様にしたものである。 〔作用〕 本発明のマイクロコンピュータは、マイクロコンピュ
ータ(1)のシリアル通信端子(4)に、書込みデータ
であることを示す判別信号と共に書込みデータを供給す
ることで、書込み処理部(2)が書込みデータであると
判断し、メモリ(3)の所定番地にこのデータが書込ま
れる。 〔実施例〕 以下、本発明のマイクロコンピュータの一実施例を、
添付図面を参照して説明しよう。第1図において、
(1)はマイクロコンピュータを示し、このマイクロコ
ンピュータ(1)は1チップで構成されて信号処理部
(2)と不揮発性メモリ(3)とを備え、この信号処理
部(2)により各種データの処理を行うと共に、不揮発
性メモリ(3)によりデータの記憶を行う。そして、信
号処理部(2)と不揮発性メモリ(3)とはバスライン
により接続してある。 また、このマイクロコンピュータ(1)は、機器内の
他のマイクロコンピュータ(図示せず)からのデータ入
力端子としてシリアルデータ入力端子(4)を備え、こ
の入力端子(4)に得られるシリアルデータをデータ/
アドレス判別回路(5)に供給し、この判別回路(5)
で判別されたデータ信号がデータラッチ回路(6)に供
給され、判別されたアドレス信号がアドレスラッチ回路
(7)に供給される。また、このマイクロコンピュータ
(1)はクロック信号入力端子(8)を備え、外部の発
振器から供給されるクロック信号を、信号処理部(2)
とデータラッチ回路(6)とアドレスラッチ回路(7)
に供給する。そして、データラッチ回路(6)及びアド
レスラッチ回路(7)は、このクロック信号入力端子
(8)に得られるクロック信号を基に、データ信号及び
アドレス信号をパラレル信号に変換する。そして、この
パラレル信号に変換したデータ信号及びアドレス信号
を、夫々信号処理部(2)のデータ入力部及び書込アド
レス部に供給する。 そして、この信号処理部(2)はデータ入力部に得ら
れるデータのカテゴリーコード判別部を備える。このカ
テゴリーコード判別部は、供給されるデータがどのマイ
クロコンピュータからのデータであるかを4ビット〜8
ビット程度のカテゴリーコードより判別すると共に供給
するデータが書込みデータであることを示すカテゴリー
コードを判別する。この判別部でデータ入力部に得られ
るデータのカテゴリーコードが書込みコードであると判
断したときには、同時に書込みアドレス入力部に得られ
るアドレス信号により指示されたアドレスで、このデー
タ入力部に得られる書込みデータを不揮発性メモリ
(3)に書込む如く構成する。 また、この信号処理部(2)のデータ出力部が出力ラ
ッチ回路(9)と接続してあり、信号処理部(2)から
供給されるクロック信号を基にデータ出力部から出力さ
れるパラレルデータをこの出力ラッチ回路(9)でシリ
アルデータに変換し、このシリアルデータをマイクロコ
ンピュータ(1)のシリアルデータ出力端子(10)から
出力させる。そして、この出力端子(10)から機器内の
他のマイクロコンピュータにシリアルデータを供給する
このデータの出力は外部からシリアルデータ入力端子
(4)に得られるデータによっても制御される如くして
ある。即ち、入力端子(4)に得られるデータのカテゴ
リーコードがデータ読出しを指示するコードであると
き、このときアドレス信号で指示される不揮発性メモリ
(3)のアドレスに記憶されたデータ出力部が出力さ
れ、シリアルデータ出力端子(10)からシリアルデータ
として出力させるようにしてある。 次に、本例のマイクロコンピュータ(1)の不揮発性
メモリ(3)にデータを書込ませる際の動作について説
明する。まず、この単体のマイクロコンピュータ(1)
の不揮発性メモリ(3)にデータを書込ませる際には、
第1図に示す如く、クロック信号入力端子(8)にクロ
ック信号供給用の発振器(11)を接続し、このマイクロ
コンピュータ(1)にクロック信号を供給する。この状
態でシリアルデータ入力端子(4)に外部のデータ発生
器(図示せず)から書込みデータを供給する。このとき
には、このデータの書込みアドレスを指示するアドレス
信号も供給すると共に、カテゴリーコードとして書込み
コードを付加する。このデータがデータラッチ回路
(6)を介してマイクロコンピュータ(1)の信号処理
部(2)に供給されると、この信号処理部(2)のカテ
ゴリーコード判別部は第2図のフローチャートに示す如
き判断動作を行う。即ち、まずカテゴリーコードが書込
み又は読出しを示すアクセス用のコードであるのか否か
を判断し、アクセス用のコードでないときには信号処理
部(2)が通常の動作を行う。本例の場合には、データ
発生器からのデータのカテゴリーコードがアクセスコー
ドであるので、次にこのカテゴリーコードが書込みコー
ドか否か判断し、書込みコードであることが判別され
る。そして、この判別によりデータ発生器から供給され
るアドレスで、不揮発性メモリ(3)にこの供給される
データを書込み記憶させる。なお、判別したアクセスコ
ードが読出しコードであるときには、不揮発性メモリ
(3)の指示されたアドレスに記憶されたデータを読出
す。 本例のマイクロコンピュータ(1)は、このように信
号処理部(2)が備えるカテゴリーコード判別部に書込
みコード判別機能を持たせたので、このマイクロコンピ
ュータ(1)をテレビジョン受像機等の機器に組込まな
くてもデータとクロック信号とを供給するだけで不揮発
性メモリ(3)にデータを書込むことができる。このた
め、各種釦を操作してデータを書込ませる必要がなく、
1チップのマイクロコンピュータ(1)が単体のままで
短時間に簡単にデータを書込ませることができる。ま
た、このマイクロコンピュータ(1)のシリアルデータ
入力端子(4)に供給する書込みデータを同一構成の複
数のマイクロコンピュータに同時に供給することで、複
数のマイクロコンピュータの不揮発性メモリ(3)に同
時にデータの書込みができ、データの書込み効率がいっ
そう向上する。 また、書込みデータの確認等のために不揮発性メモリ
(3)に記憶させたデータを読出したいときにも、カテ
ゴリーコードを読出しロードとすることで同様にマイク
ロコンピュータが単体のままでデータを読出すことがで
きる。 なお、本発明は上述実施例に限らず、本発明の要旨を
逸脱することなく、その他種々の構成が取り得ることは
勿論である。 〔発明の効果〕 本発明のマイクロコンピュータによると、メモリがマ
イクロコンピュータに内蔵されているのにもかかわら
ず、マイクロコンピュータが単体のままで簡単にデータ
の書込みができ、テレビジョン受像機のチャンネルプリ
セットデータの書込み等が簡単にできる利益がある。
【図面の簡単な説明】 第1図は本発明のマイクロコンピュータの一実施例を示
す構成図、第2図は第1図例の動作を示すフローチャー
ト図である。 (1)はマイクロコンピュータ、(2)は信号処理部、
(3)は不揮発性メモリ、(4)はシリアルデータ入力
端子である。

Claims (1)

  1. (57)【特許請求の範囲】 1.内蔵されたメモリにデータが書込まれ他のマイクロ
    コンピュータとシリアル通信を行うマイクロコンピュー
    タであって、 上記マイクロコンピュータは書込み処理部を有し、該書
    込み処理部により上記マイクロコンピュータのシリアル
    通信端子に得られるデータが書込みデータであるか上記
    他のマイクロコンピュータとの通信データであるかを判
    断し、書込みデータであると判断したときはメモリの所
    定番地にこのデータを書込む様にし他のマイクロコンピ
    ュータとの通信データであると判断したときは通常の動
    作を行う様にしたことを特徴とするマイクロコンピュー
    タ。
JP62217573A 1987-08-31 1987-08-31 マイクロコンピュータ Expired - Fee Related JP2727544B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62217573A JP2727544B2 (ja) 1987-08-31 1987-08-31 マイクロコンピュータ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62217573A JP2727544B2 (ja) 1987-08-31 1987-08-31 マイクロコンピュータ

Publications (2)

Publication Number Publication Date
JPS6459505A JPS6459505A (en) 1989-03-07
JP2727544B2 true JP2727544B2 (ja) 1998-03-11

Family

ID=16706390

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62217573A Expired - Fee Related JP2727544B2 (ja) 1987-08-31 1987-08-31 マイクロコンピュータ

Country Status (1)

Country Link
JP (1) JP2727544B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH076632B2 (ja) * 1990-06-29 1995-01-30 リンナイ株式会社 こんろの制御装置
JP3133086B2 (ja) * 1991-01-29 2001-02-05 パロマ工業株式会社 ガスこんろの自動消火装置
JP3152060B2 (ja) * 1994-04-25 2001-04-03 松下電器産業株式会社 メモリ読み込み回路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59154682A (ja) * 1983-02-24 1984-09-03 Toshiba Corp メモリ回路

Also Published As

Publication number Publication date
JPS6459505A (en) 1989-03-07

Similar Documents

Publication Publication Date Title
US5548741A (en) IC memory card system having a host processor selectively operable with an IC memory card including either an SRAM or an EEPROM
US5386539A (en) IC memory card comprising an EEPROM with data and address buffering for controlling the writing/reading of data to EEPROM
JPS60206229A (ja) 周波数合成マルチチヤンネル無線装置
JPH05233901A (ja) Icカード、icカード搭載用メモリic及びicカードのメモリ容量の確認方法
EP0362050A3 (en) Memory card
KR20030051407A (ko) 반도체 장치, 불휘발성 반도체 기억 장치, 반도체 장치또는 불휘발성 반도체 기억 장치를 복수 포함하는 시스템,반도체 장치 또는 불휘발성 반도체 기억 장치를 포함하는전자 카드, 이 전자 카드의 사용이 가능한 전자 장치
JP2727544B2 (ja) マイクロコンピュータ
JPH0420201B2 (ja)
JPH05217361A (ja) メモリカード
US4979172A (en) Microcomputer
JPH0922385A (ja) データセキュリティ装置および方法
JP2767794B2 (ja) マイクロコンピュータ
JPH033200A (ja) 半導体記憶装置
US6272570B1 (en) IC memory card
US5577005A (en) Circuit for using chip information
JPH0520474A (ja) 1チツプマイクロコンピユータ
JPH01239485A (ja) 大規模集積回路
SU1679486A1 (ru) Устройство контрол интерфейса
US5889706A (en) Apparatus for and method of terminal setting of integrated circuit
JP2638646B2 (ja) 半導体集積回路
JPH04117589A (ja) Icカード
SU1531103A1 (ru) Устройство дл сопр жени между ЭВМ, оперативной пам тью и внешним запоминающим устройством
JP2680013B2 (ja) プログラマブルコントローラの外部入出力制御回路
JP2595707B2 (ja) メモリ装置
JPS6223339B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees