JP2628401B2 - 楽音発生装置 - Google Patents
楽音発生装置Info
- Publication number
- JP2628401B2 JP2628401B2 JP2201355A JP20135590A JP2628401B2 JP 2628401 B2 JP2628401 B2 JP 2628401B2 JP 2201355 A JP2201355 A JP 2201355A JP 20135590 A JP20135590 A JP 20135590A JP 2628401 B2 JP2628401 B2 JP 2628401B2
- Authority
- JP
- Japan
- Prior art keywords
- address
- integer
- waveform data
- tone
- tone waveform
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10H—ELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
- G10H7/00—Instruments in which the tones are synthesised from a data store, e.g. computer organs
- G10H7/08—Instruments in which the tones are synthesised from a data store, e.g. computer organs by calculating functions or polynomial approximations to evaluate amplitudes at successive sample points of a tone waveform
- G10H7/12—Instruments in which the tones are synthesised from a data store, e.g. computer organs by calculating functions or polynomial approximations to evaluate amplitudes at successive sample points of a tone waveform by means of a recursive algorithm using one or more sets of parameters stored in a memory and the calculated amplitudes of one or more preceding sample points
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10H—ELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
- G10H7/00—Instruments in which the tones are synthesised from a data store, e.g. computer organs
- G10H7/02—Instruments in which the tones are synthesised from a data store, e.g. computer organs in which amplitudes at successive sample points of a tone waveform are stored in one or more memories
- G10H7/04—Instruments in which the tones are synthesised from a data store, e.g. computer organs in which amplitudes at successive sample points of a tone waveform are stored in one or more memories in which amplitudes are read at varying rates, e.g. according to pitch
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10H—ELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
- G10H2250/00—Aspects of algorithms or signal processing methods without intrinsic musical character, yet specifically adapted for or used in electrophonic musical processing
- G10H2250/541—Details of musical waveform synthesis, i.e. audio waveshape processing from individual wavetable samples, independently of their origin or of the sound they represent
- G10H2250/621—Waveform interpolation
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10H—ELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
- G10H2250/00—Aspects of algorithms or signal processing methods without intrinsic musical character, yet specifically adapted for or used in electrophonic musical processing
- G10H2250/541—Details of musical waveform synthesis, i.e. audio waveshape processing from individual wavetable samples, independently of their origin or of the sound they represent
- G10H2250/631—Waveform resampling, i.e. sample rate conversion or sample depth conversion
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Acoustics & Sound (AREA)
- Multimedia (AREA)
- Algebra (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Mathematical Physics (AREA)
- Pure & Applied Mathematics (AREA)
- Electrophonic Musical Instruments (AREA)
Description
【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は、例えばシンセサイザ、電子ピアノ、電子オ
ルガン等の電子楽器に用いられる楽音発生装置に関し、
特に波形メモリから楽音波形データを読み出す際の補間
を簡単に行うようにした楽音発生装置に関する。
ルガン等の電子楽器に用いられる楽音発生装置に関し、
特に波形メモリから楽音波形データを読み出す際の補間
を簡単に行うようにした楽音発生装置に関する。
(従来の技術) 従来、電子楽器等に用いられる楽音発生装置(音源回
路)には、種々の音色に応じた複数の楽音波形データを
記憶する波形メモリを備えている。そして、この波形メ
モリから、例えばパネルスイッチで指定された音色に応
じた楽音波形データを選択し、これを鍵盤で指定された
音高に応じた1度で読み出すことにより楽音波形を発生
し、この楽音波形を音響回路に供給することにより放音
するようになっている。
路)には、種々の音色に応じた複数の楽音波形データを
記憶する波形メモリを備えている。そして、この波形メ
モリから、例えばパネルスイッチで指定された音色に応
じた楽音波形データを選択し、これを鍵盤で指定された
音高に応じた1度で読み出すことにより楽音波形を発生
し、この楽音波形を音響回路に供給することにより放音
するようになっている。
このような楽音発生装置においては、波形メモリの容
量にも制限があることから、1つの音色に対して一定長
の複数周期の楽音波形データを記憶しておき、発音時は
この楽音波形データを繰り返し読み出すことにより持続
する楽音波形を生成するようになっている。
量にも制限があることから、1つの音色に対して一定長
の複数周期の楽音波形データを記憶しておき、発音時は
この楽音波形データを繰り返し読み出すことにより持続
する楽音波形を生成するようになっている。
また、音高は波形メモリから楽音波形データを読み出
す速度により制御できるが、読み出し速度を音高に応じ
て可変にすると回路が複雑になることから、実際には、
波形メモリ空間中において、読み出し速度に対応した位
置をサンプリングし、当該サンプリング位置が楽音波形
データの記憶位置に一致しない時は補間処理を行って楽
音波形データを算出し、この補間された楽音波形データ
により楽音波形を発生するようになっている。
す速度により制御できるが、読み出し速度を音高に応じ
て可変にすると回路が複雑になることから、実際には、
波形メモリ空間中において、読み出し速度に対応した位
置をサンプリングし、当該サンプリング位置が楽音波形
データの記憶位置に一致しない時は補間処理を行って楽
音波形データを算出し、この補間された楽音波形データ
により楽音波形を発生するようになっている。
第8図は、波形メモリに楽音波形データ(波形A及び
波形B)が連続して格納されている様子を示すものであ
る。即ち、図中の黒丸が波形メモリに記憶されているデ
ータを示し、横軸の各アドレス(整数)に対応して楽音
波形データが記憶されている。そして、1つの波形を構
成する楽音波形データのうち楽音の立ち上がり部分以外
の繰り返し読み出す範囲はループトップLT及びループエ
ンドLEの各アドレスによって規定されている。
波形B)が連続して格納されている様子を示すものであ
る。即ち、図中の黒丸が波形メモリに記憶されているデ
ータを示し、横軸の各アドレス(整数)に対応して楽音
波形データが記憶されている。そして、1つの波形を構
成する楽音波形データのうち楽音の立ち上がり部分以外
の繰り返し読み出す範囲はループトップLT及びループエ
ンドLEの各アドレスによって規定されている。
第8図の例は、繰り返すべき楽音波形のみで構成され
る楽音波形データ(楽音の立ち上がり部分がない楽音波
形データ)が連続して格納されている場合を示してお
り、波形AはLT1とLE1とにより、波形BはLT2とLE2とに
よってそれぞれ繰り返して読み出す範囲が指定されるよ
うになっている。この場合、波形AのLE1は繰り返す範
囲の終わりを判断するためにのみ用いられ、実際のデー
タは不要なことから、次の波形BのLT2と同じアドレス
に定義されている。
る楽音波形データ(楽音の立ち上がり部分がない楽音波
形データ)が連続して格納されている場合を示してお
り、波形AはLT1とLE1とにより、波形BはLT2とLE2とに
よってそれぞれ繰り返して読み出す範囲が指定されるよ
うになっている。この場合、波形AのLE1は繰り返す範
囲の終わりを判断するためにのみ用いられ、実際のデー
タは不要なことから、次の波形BのLT2と同じアドレス
に定義されている。
このような形態で楽音波形データが記憶された波形メ
モリから所定の速度で各アドレスの内容を順次読み出し
て放音すると、所定音高の楽音が得られる。
モリから所定の速度で各アドレスの内容を順次読み出し
て放音すると、所定音高の楽音が得られる。
一方、同じ音色で上記所定音高より低い音を放音する
場合は、同じ楽音波形データを、図示するようにサンプ
リング点(図中、「↑」印で示す点)のピッチをアドレ
ス間隔より狭くして上記所定速度で読み出す。この際、
サンプリング点は記憶アドレスに一致していないので、
補間により楽音波形データを算出する。
場合は、同じ楽音波形データを、図示するようにサンプ
リング点(図中、「↑」印で示す点)のピッチをアドレ
ス間隔より狭くして上記所定速度で読み出す。この際、
サンプリング点は記憶アドレスに一致していないので、
補間により楽音波形データを算出する。
同様に、同じ音色で上記所定音高より高い音を放音す
る場合は、同じ楽音波形データを、サンプリング点のピ
ッチをアドレス間隔より広くして所定の速度で読み出し
つつ補間する。
る場合は、同じ楽音波形データを、サンプリング点のピ
ッチをアドレス間隔より広くして所定の速度で読み出し
つつ補間する。
第9図は、このような補間の方法を示すものである。
即ち、サンプリング点となる読出アドレスΣaが小数
部を含む場合は、その読出アドレスΣaに最も近い2つ
の整数「int」及び「int+1」で示されるアドレスの記
憶内容の差(傾き)に応じて読出アドレスΣaの記憶内
容となるべき値を算出し、これを楽音波形データ値とす
る。
部を含む場合は、その読出アドレスΣaに最も近い2つ
の整数「int」及び「int+1」で示されるアドレスの記
憶内容の差(傾き)に応じて読出アドレスΣaの記憶内
容となるべき値を算出し、これを楽音波形データ値とす
る。
第10図は補間をとりながら楽音波形データを繰り返し
読み出す回路(図示しない)の動作をフローチャートで
示したものである。
読み出す回路(図示しない)の動作をフローチャートで
示したものである。
先ず、現在の読出アドレスΣaに周波数ナンバーωを
加算して次の読出アドレスΣaを算出する(ステップS3
1)。ここで、読出アドレスΣaは小数部を含んでお
り、このうち整数部が波形メモリに対するアドレスとな
り、小数部が補間処理時の変位量として用いられる。ま
た、周波数ナンバーωも小数部を含み、これにより波形
メモリ空間内のサンプリングピッチを決定し、キーナン
バーに応じた読み出し速度に相当する機能を実現するよ
うになっている。
加算して次の読出アドレスΣaを算出する(ステップS3
1)。ここで、読出アドレスΣaは小数部を含んでお
り、このうち整数部が波形メモリに対するアドレスとな
り、小数部が補間処理時の変位量として用いられる。ま
た、周波数ナンバーωも小数部を含み、これにより波形
メモリ空間内のサンプリングピッチを決定し、キーナン
バーに応じた読み出し速度に相当する機能を実現するよ
うになっている。
次いで、ループエンドLEから次の読出アドレスΣaを
減算して差Δを求め(ステップS32)、この差Δがゼロ
より大きいか否かを調べる(ステップS33)。そして、
第8図に示すように、差Δがゼロより大きければ、つま
りサンプリング位置がループエンドLEを越えていなけれ
ばLEから差Δを減算して現読出アドレスΣaを復元する
(ステップS34)。一方、差Δがゼロより小さければ、
つまりサンプリング位置がループエンドLEを越えていれ
ばループトップLTから差Δを減算して現読出アドレスΣ
aとする(ステップS35)。これにより、現読出アドレ
スΣaは波形メモリの先頭へラウンドするようになって
いる。
減算して差Δを求め(ステップS32)、この差Δがゼロ
より大きいか否かを調べる(ステップS33)。そして、
第8図に示すように、差Δがゼロより大きければ、つま
りサンプリング位置がループエンドLEを越えていなけれ
ばLEから差Δを減算して現読出アドレスΣaを復元する
(ステップS34)。一方、差Δがゼロより小さければ、
つまりサンプリング位置がループエンドLEを越えていれ
ばループトップLTから差Δを減算して現読出アドレスΣ
aとする(ステップS35)。これにより、現読出アドレ
スΣaは波形メモリの先頭へラウンドするようになって
いる。
次に、上記で算出した現読出アドレスΣaの整数部を
取り出して読出アドレス整数部K1とし(ステップS3
6)、この読出アドレス整数部K1に「1」を加えて補間
用整数アドレスK2とする(ステップS37)。そして、補
間用整数アドレスK2がループエンドLEと等しいか否かを
調べ(ステップS38)、等しければ現読出アドレスΣa
が「LE−1≦Σa<LE」の範囲にあることになるので、
補間用整数アドレスK2としてループトップアドレスLTを
用いる(ステップS39)。次いで、第9図で示した補間
処理を行う(ステップS40)。これにより、ループエン
ドからループトップへ連続した楽音波形データを再生す
ることができ、放音される楽音もスムーズに連続したも
のが得られる。
取り出して読出アドレス整数部K1とし(ステップS3
6)、この読出アドレス整数部K1に「1」を加えて補間
用整数アドレスK2とする(ステップS37)。そして、補
間用整数アドレスK2がループエンドLEと等しいか否かを
調べ(ステップS38)、等しければ現読出アドレスΣa
が「LE−1≦Σa<LE」の範囲にあることになるので、
補間用整数アドレスK2としてループトップアドレスLTを
用いる(ステップS39)。次いで、第9図で示した補間
処理を行う(ステップS40)。これにより、ループエン
ドからループトップへ連続した楽音波形データを再生す
ることができ、放音される楽音もスムーズに連続したも
のが得られる。
しかしながら、上記音源回路において波形メモリから
楽音波形データを繰り返して読み出す際は、補間用整数
アドレスK2が最終アドレス(ループエンドLE)になった
か否かを常にチェックしつつ楽音波形データの読出を行
う必要があるので、回路規模が大きくなり、また装置が
高価になるという欠点があった。
楽音波形データを繰り返して読み出す際は、補間用整数
アドレスK2が最終アドレス(ループエンドLE)になった
か否かを常にチェックしつつ楽音波形データの読出を行
う必要があるので、回路規模が大きくなり、また装置が
高価になるという欠点があった。
そこで、楽音波形データを波形メモリに記憶する際
に、ループトップLTに格納したデータと同じデータを楽
音波形データの最後に付加し、これをループエンドLEと
することにより、補間用整数アドレスがループエンドを
越えたか否かを判断を不要にし、ハードウエアの簡略化
を図って回路規模を小さくした楽音発生装置が本発明者
によって考えられている(特願平2−81187号参照)。
に、ループトップLTに格納したデータと同じデータを楽
音波形データの最後に付加し、これをループエンドLEと
することにより、補間用整数アドレスがループエンドを
越えたか否かを判断を不要にし、ハードウエアの簡略化
を図って回路規模を小さくした楽音発生装置が本発明者
によって考えられている(特願平2−81187号参照)。
ところで、上述した複数周期波形を繰り返し読み出し
て持続音を発生する楽音発生手法は、単周期波形にも同
様に適用できるものである。例えば、フーリエ変換等で
波形を合成して合成音を発生する場合は、通常、単周期
又は半周期の波形についての楽音波形データを生成し、
これを波形メモリに記憶する。そして、発音に際して
は、波形メモリに記憶された単周期又は半周期の楽音波
形データを繰り返し読み出し、これにより持続する楽音
を発生するようになっている。
て持続音を発生する楽音発生手法は、単周期波形にも同
様に適用できるものである。例えば、フーリエ変換等で
波形を合成して合成音を発生する場合は、通常、単周期
又は半周期の波形についての楽音波形データを生成し、
これを波形メモリに記憶する。そして、発音に際して
は、波形メモリに記憶された単周期又は半周期の楽音波
形データを繰り返し読み出し、これにより持続する楽音
を発生するようになっている。
しかしながら、この場合も上記した複数周期の楽音波
形データを繰り返して読み出して発音する場合と同様の
欠点があった。
形データを繰り返して読み出して発音する場合と同様の
欠点があった。
(発明が解決しようとする課題) この発明は、上記事情に鑑みてなされたもので、単周
期波形又は半周期波形であっても補間のための回路規模
を小さくでき、したがって、装置を安価に構成すること
ができる楽音発生装置を提供することを目的とする。
期波形又は半周期波形であっても補間のための回路規模
を小さくでき、したがって、装置を安価に構成すること
ができる楽音発生装置を提供することを目的とする。
[発明の構成] (課題を解決するための手段) この発明の楽音発生装置は、上記目的を達成するため
に、記憶された楽音波形データを繰り返し読み出して楽
音を発生する楽音発生装置において、単周期の楽音波形
を構成する楽音波形データを第1の整数アドレスから第
2の整数アドレスの1つ前の整数アドレスまでの領域に
記憶し、前記第2のアドレスには前記第1の整数アドレ
スに記憶された楽音波形データと同一の楽音波形データ
を記憶した波形メモリと、この波形メモリに記憶された
楽音波形データを前記第1の整数アドレスから前記第2
のアドレスに向かって音高に応じたピッチで順次読み出
し、前記第2のアドレスを越えた場合に前記第1の整数
アドレスに循環する読出アドレスを生成する第1のアド
レス生成手段と、この第1のアドレス生成手段で生成さ
れた読出アドレスの小数部に応じて、該読出アドレスの
前後の整数アドレスに記憶されている楽音波形データの
補間をとる第1の補間手段と、この第1の補間手段によ
り補間をとられた楽音波形データに基づいて楽音を発生
する楽音発生手段とを具備したことを特徴とする。
に、記憶された楽音波形データを繰り返し読み出して楽
音を発生する楽音発生装置において、単周期の楽音波形
を構成する楽音波形データを第1の整数アドレスから第
2の整数アドレスの1つ前の整数アドレスまでの領域に
記憶し、前記第2のアドレスには前記第1の整数アドレ
スに記憶された楽音波形データと同一の楽音波形データ
を記憶した波形メモリと、この波形メモリに記憶された
楽音波形データを前記第1の整数アドレスから前記第2
のアドレスに向かって音高に応じたピッチで順次読み出
し、前記第2のアドレスを越えた場合に前記第1の整数
アドレスに循環する読出アドレスを生成する第1のアド
レス生成手段と、この第1のアドレス生成手段で生成さ
れた読出アドレスの小数部に応じて、該読出アドレスの
前後の整数アドレスに記憶されている楽音波形データの
補間をとる第1の補間手段と、この第1の補間手段によ
り補間をとられた楽音波形データに基づいて楽音を発生
する楽音発生手段とを具備したことを特徴とする。
また、同様の目的で、記憶された楽音波形データを繰
り返し読み出して楽音を発生する楽音発生装置におい
て、半周期の楽音波形を構成する楽音波形データを第1
の整数アドレスから第2の整数アドレスの1つ前の整数
アドレスまでの領域に記憶し、前記第2のアドレスには
前記第1の整数アドレスに記憶された楽音波形データと
同一の楽音波形データを記憶した波形メモリと、この波
形メモリに記憶された楽音波形データを前記第1の整数
アドレスから前記第2のアドレスに向かって音高に応じ
たピッチで順次読み出すアドレスを生成し、該読出アド
レスが前記第2のアドレスを越えた場合に、前記第2の
アドレスから前記第1の整数アドレスに向かって音高に
応じたピッチで順次読み出すアドレスを生成する第2の
アドレス生成手段と、この第2のアドレス生成手段で生
成された読出アドレスの小数部に応じて、該読出アドレ
スの前後の整数アドレスに記憶されている楽音波形デー
タの補間をとる第2の補間手段と、この第2の補間手段
により補間をとられた楽音波形データに基づいて楽音を
発生する楽音発生手段とを具備したことを特徴とする。
り返し読み出して楽音を発生する楽音発生装置におい
て、半周期の楽音波形を構成する楽音波形データを第1
の整数アドレスから第2の整数アドレスの1つ前の整数
アドレスまでの領域に記憶し、前記第2のアドレスには
前記第1の整数アドレスに記憶された楽音波形データと
同一の楽音波形データを記憶した波形メモリと、この波
形メモリに記憶された楽音波形データを前記第1の整数
アドレスから前記第2のアドレスに向かって音高に応じ
たピッチで順次読み出すアドレスを生成し、該読出アド
レスが前記第2のアドレスを越えた場合に、前記第2の
アドレスから前記第1の整数アドレスに向かって音高に
応じたピッチで順次読み出すアドレスを生成する第2の
アドレス生成手段と、この第2のアドレス生成手段で生
成された読出アドレスの小数部に応じて、該読出アドレ
スの前後の整数アドレスに記憶されている楽音波形デー
タの補間をとる第2の補間手段と、この第2の補間手段
により補間をとられた楽音波形データに基づいて楽音を
発生する楽音発生手段とを具備したことを特徴とする。
(作用) 本発明は、波形メモリに単周期の楽音波形データを記
憶する際、第1の整数アドレスから第2の整数アドレス
の1つ前の整数アドレスまでの領域に記憶し、前記第2
のアドレスには前記第1の整数アドレスに記憶された楽
音波形データと同一の楽音波形データを記憶するので、
小数部を有する読出アドレスで楽音波形データを繰り返
し読み出して補間する際は、上記読出アドレスが第2の
整数アドレスの1つ前のアドレスと第2の整数アドレス
との間に有るか否とは無関係に、該読出アドレスの前後
の整数アドレスに記憶されている楽音波形データを用い
て補間を行うことができ、上記読出アドレスが第2の整
数アドレスの1つ前の整数アドレスと第2の整数アドレ
スとの間にあっても特別な判断処理を行うハードウエア
を必要とせずに補間処理を行うこができる。したがっ
て、回路規模が小さくなり、安価な装置を実現できるも
のとなっている。
憶する際、第1の整数アドレスから第2の整数アドレス
の1つ前の整数アドレスまでの領域に記憶し、前記第2
のアドレスには前記第1の整数アドレスに記憶された楽
音波形データと同一の楽音波形データを記憶するので、
小数部を有する読出アドレスで楽音波形データを繰り返
し読み出して補間する際は、上記読出アドレスが第2の
整数アドレスの1つ前のアドレスと第2の整数アドレス
との間に有るか否とは無関係に、該読出アドレスの前後
の整数アドレスに記憶されている楽音波形データを用い
て補間を行うことができ、上記読出アドレスが第2の整
数アドレスの1つ前の整数アドレスと第2の整数アドレ
スとの間にあっても特別な判断処理を行うハードウエア
を必要とせずに補間処理を行うこができる。したがっ
て、回路規模が小さくなり、安価な装置を実現できるも
のとなっている。
また、波形メモリに半周期の楽音波形データを記憶す
る際、第1の整数アドレスから第2の整数アドレスの1
つ前の整数アドレスまでの領域に記憶し、前記第2の整
数アドレスには前記第1の整数アドレスに記憶された楽
音波形データと同一の楽音波形データを記憶しておき、
第1の整数アドレスから前記第2の整数アドレスに向か
って音高に応じたピッチで順次読み出すアドレスを生成
し、該読出アドレスが前記第2の整数アドレスを越えた
場合に、前記第2の整数アドレスから前記第1の整数ア
ドレスに向かって音高に応じたピッチで順次読み出すア
ドレスを生成し、、これら生成された小数部を有する読
出アドレスで楽音波形データを繰り返し読み出して補間
する際は、上記読出アドレスが第2の整数アドレスの1
つ前のアドレスと第2の整数アドレスとの間に有るか否
とは無関係に、該読出アドレスの前後の整数アドレスに
記憶されている楽音波形データを用いて補間を行うこと
ができるので、上記と同様の効果を発揮するものとなっ
ている。
る際、第1の整数アドレスから第2の整数アドレスの1
つ前の整数アドレスまでの領域に記憶し、前記第2の整
数アドレスには前記第1の整数アドレスに記憶された楽
音波形データと同一の楽音波形データを記憶しておき、
第1の整数アドレスから前記第2の整数アドレスに向か
って音高に応じたピッチで順次読み出すアドレスを生成
し、該読出アドレスが前記第2の整数アドレスを越えた
場合に、前記第2の整数アドレスから前記第1の整数ア
ドレスに向かって音高に応じたピッチで順次読み出すア
ドレスを生成し、、これら生成された小数部を有する読
出アドレスで楽音波形データを繰り返し読み出して補間
する際は、上記読出アドレスが第2の整数アドレスの1
つ前のアドレスと第2の整数アドレスとの間に有るか否
とは無関係に、該読出アドレスの前後の整数アドレスに
記憶されている楽音波形データを用いて補間を行うこと
ができるので、上記と同様の効果を発揮するものとなっ
ている。
(実施例) 第3図は、本発明に係る楽音発生装置を適用した電子
楽器の全体的な構成を示す概略ブロック図である。
楽器の全体的な構成を示す概略ブロック図である。
図において、1は鍵盤スイッチ群であり、鍵盤と各々
の鍵の押下の状態を検知するためのキースキャン回路と
を含むものである。
の鍵の押下の状態を検知するためのキースキャン回路と
を含むものである。
2はパネルスイッチ群であり、電源スイッチ、モード
指定スイッチ、メロディ選択スイッチ、リズム選択スイ
ッチ等を備えている。各々スイッチのセット状態は、上
記鍵盤スイッチ群1と同様に、内部に含まれるパネルス
キャン回路によって検知されるようになっている。
指定スイッチ、メロディ選択スイッチ、リズム選択スイ
ッチ等を備えている。各々スイッチのセット状態は、上
記鍵盤スイッチ群1と同様に、内部に含まれるパネルス
キャン回路によって検知されるようになっている。
3はスイッチインタフェースであり、上記鍵盤スイッ
チ群1及びパネルスイッチ群2の状態を調べ、オン(O
N)状態になっているパネルスイッチデータ、新たにオ
ン状態になった鍵盤コードとタッチ、及び新たにオフ状
態になった鍵盤コードを出力するものである。なお、上
記タッチ情報は、図示しない周知のタッチ検出回路で生
成されるようになっている。
チ群1及びパネルスイッチ群2の状態を調べ、オン(O
N)状態になっているパネルスイッチデータ、新たにオ
ン状態になった鍵盤コードとタッチ、及び新たにオフ状
態になった鍵盤コードを出力するものである。なお、上
記タッチ情報は、図示しない周知のタッチ検出回路で生
成されるようになっている。
4は中央処理装置(CPU)であり、読み出し専用記憶
装置(ROM)5のプログラムメモリ部に記憶されている
プログラムに従って当該電子楽器の各部を制御するもの
である。
装置(ROM)5のプログラムメモリ部に記憶されている
プログラムに従って当該電子楽器の各部を制御するもの
である。
上記ROM5は、CPU4を動作させるプログラムの他、音色
データ、その他の種々の固定データを含んでいる。
データ、その他の種々の固定データを含んでいる。
7は本発明の特徴に関係する音源回路であり、波形メ
モリ8に接続されるようになっている。この音源回路7
及び波形メモリ8の詳細については後述する。
モリ8に接続されるようになっている。この音源回路7
及び波形メモリ8の詳細については後述する。
上記スイッチインタフェース3、CPU4、ROM5及び音源
回路7は、システムバス11を介して相互に接続されるよ
うになっている。
回路7は、システムバス11を介して相互に接続されるよ
うになっている。
また、上記音源回路7から出力されるデジタル楽音信
号は、D/A変換器9に送出されるようになっている。D/A
変換器9は、入力されたデジタル楽音信号をアナログ楽
音信号に変換するものである。このD/A変換器9で変換
されたアナログ楽音信号は、音響回路10に供給されるよ
うになっている。
号は、D/A変換器9に送出されるようになっている。D/A
変換器9は、入力されたデジタル楽音信号をアナログ楽
音信号に変換するものである。このD/A変換器9で変換
されたアナログ楽音信号は、音響回路10に供給されるよ
うになっている。
10は音響回路であり、入力された電気信号としてのア
ナログ楽音信号を音響信号に変換するものである。この
音響回路10は、例えばスピーカやヘッドホン等に代表さ
れる音響発生手段により放音を行うものである。
ナログ楽音信号を音響信号に変換するものである。この
音響回路10は、例えばスピーカやヘッドホン等に代表さ
れる音響発生手段により放音を行うものである。
第1図は、波形メモリ8と音響回路7とをさらに詳細
に示すブロック図である。
に示すブロック図である。
波形メモリ8には、第4図に示すように、例えば逆フ
ーリエ変換等により合成された1周期分の楽音波形デー
タが複数種類記憶される。この際、楽音波形データはあ
る一定の値から始まるように合成される。図では、一定
の値としてのゼロから始まる波形を示している。
ーリエ変換等により合成された1周期分の楽音波形デー
タが複数種類記憶される。この際、楽音波形データはあ
る一定の値から始まるように合成される。図では、一定
の値としてのゼロから始まる波形を示している。
そして、楽音波形データを読み出して発音する際は、
矢印、、、…で示すように、同一方向に繰り返し
て読み出され、これにより持続する楽音を発生するよう
になっている。
矢印、、、…で示すように、同一方向に繰り返し
て読み出され、これにより持続する楽音を発生するよう
になっている。
上記繰り返し読出区間は、ループトップLT及びループ
エンドLEとによって定義され、1周期分の楽音波形デー
タとしてはLTからLE−1までの範囲であり、LEにはLTと
同じ楽音波形データ(図示の場合はゼロ)が記憶され
る。
エンドLEとによって定義され、1周期分の楽音波形デー
タとしてはLTからLE−1までの範囲であり、LEにはLTと
同じ楽音波形データ(図示の場合はゼロ)が記憶され
る。
第5図は、上記複数の単周期波形を波形メモリ8に連
続して記憶した状態を示したものである。
続して記憶した状態を示したものである。
波形AはループトップLT1とループエンドLE1とにより
規定され、波形BはループトップLT2とループエンドLE2
とにより規定されるようになっている。そして、波形A
のループエンドLE1と波形BのループトップLT2とは同じ
アドレスに割当られ、同じデータ(図示例の場合ゼロ)
が記憶されるようになっている。
規定され、波形BはループトップLT2とループエンドLE2
とにより規定されるようになっている。そして、波形A
のループエンドLE1と波形BのループトップLT2とは同じ
アドレスに割当られ、同じデータ(図示例の場合ゼロ)
が記憶されるようになっている。
次に、音源回路7の構成を第1図を参照しながら説明
する。なお、上記波形メモリ8には、上述した楽音波形
データの他、エンベロープデータも格納されているもの
とする。
する。なお、上記波形メモリ8には、上述した楽音波形
データの他、エンベロープデータも格納されているもの
とする。
加算器20は、アドレス計算回路21で計算した現読出ア
ドレスΣaとCPU4から与えられる周波数ナンバーωとを
加算するものである。この加算器20で加算された結果は
アドレス計算回路21に供給され累積記憶される。
ドレスΣaとCPU4から与えられる周波数ナンバーωとを
加算するものである。この加算器20で加算された結果は
アドレス計算回路21に供給され累積記憶される。
アドレス計算回路21は、LTレジスタ22及びLEレジスタ
23にセットされている各アドレス値に応じて、繰り返し
読み出しの制御を行うものである。このアドレス計算回
路21で計算された読出アドレス整数部K1及び補間用整数
アドレスK2は波形メモリ8に供給される。また、読出ア
ドレスΣaは補間回路24にも供給されるようになってい
る。
23にセットされている各アドレス値に応じて、繰り返し
読み出しの制御を行うものである。このアドレス計算回
路21で計算された読出アドレス整数部K1及び補間用整数
アドレスK2は波形メモリ8に供給される。また、読出ア
ドレスΣaは補間回路24にも供給されるようになってい
る。
補間回路24は、読出アドレス整数部K1、及び補間用整
数アドレスK2に応じて波形メモリ8から読み出された楽
音波形データと現読出アドレスΣaとにより補間をと
り、この結果を波形発生回路25に供給するようになって
いる。
数アドレスK2に応じて波形メモリ8から読み出された楽
音波形データと現読出アドレスΣaとにより補間をと
り、この結果を波形発生回路25に供給するようになって
いる。
波形発生回路25は、補間回路24からのデータに基づき
波形信号を発生し、乗算器27に供給するようになってい
る。
波形信号を発生し、乗算器27に供給するようになってい
る。
一方、エンベロープ発生回路26は、波形メモリ8から
読み出されたエンベロープデータに基づいてエンベロー
プ信号を発生し、乗算器27に供給するようになってい
る。
読み出されたエンベロープデータに基づいてエンベロー
プ信号を発生し、乗算器27に供給するようになってい
る。
乗算器27は、波形発生回路25からの楽音波形信号とエ
ンベロープ発生回路26からのエンベロープ信号を乗算す
ることによりエンベロープ信号が付加された楽音信号を
発生するものである。
ンベロープ発生回路26からのエンベロープ信号を乗算す
ることによりエンベロープ信号が付加された楽音信号を
発生するものである。
この楽音信号はD/A変換器9でアナログ信号に変換さ
れ、音響回路10で放音されるようになっている(第3図
参照)。
れ、音響回路10で放音されるようになっている(第3図
参照)。
次に、上記のような構成において、本発明の実施例の
動作を説明する。
動作を説明する。
第2図は補間をとりながら単周期の楽音波形データを
繰り返し読み出す音源回路7の動作をフローチャートで
示したものである。
繰り返し読み出す音源回路7の動作をフローチャートで
示したものである。
先ず、加算器20において、アドレス計算回路21から出
力される現在の読出アドレスΣaにCPU4から出力される
周波数ナンバーωを加算して次の読出アドレスΣaを算
出し、アドレス計算回路21の内部レジスタ(図示しな
い)に記憶する(ステップS1)。上記読出アドレスΣa
は、上述したように、小数部を含んでおり、整数部が波
形メモリ8に供給されて楽音波形データを読み出すため
のアドレスとなり、小数部が補間回路24に供給されて補
間処理時の変位量として用いられる。また、周波数ナン
バーωも小数部を含んでいることは上述した通りであ
る。
力される現在の読出アドレスΣaにCPU4から出力される
周波数ナンバーωを加算して次の読出アドレスΣaを算
出し、アドレス計算回路21の内部レジスタ(図示しな
い)に記憶する(ステップS1)。上記読出アドレスΣa
は、上述したように、小数部を含んでおり、整数部が波
形メモリ8に供給されて楽音波形データを読み出すため
のアドレスとなり、小数部が補間回路24に供給されて補
間処理時の変位量として用いられる。また、周波数ナン
バーωも小数部を含んでいることは上述した通りであ
る。
次いで、LEレジスタ23にセットされているループエン
ドLE値から、ステップS1で求めた次読出アドレスΣaを
減算して差Δを求める(ステップS2)。そして、この差
Δがゼロより大きいか否かを調べ(ステップS3)、差Δ
がゼロより大きければ、つまりサンプリング位置がルー
プエンドLEを越えていなければLEから差Δを減算して現
読出アドレスΣaを復元する(ステップS4)。一方、差
Δがゼロより小さければ、つまりサンプリング位置がル
ープエンドLEを越えていればループトップLTから差Δを
減算して現読出アドレスΣaとする(ステップS5)。こ
れにより、現読出アドレスΣaは波形メモリ8の先頭へ
ラウンドするようになっている。
ドLE値から、ステップS1で求めた次読出アドレスΣaを
減算して差Δを求める(ステップS2)。そして、この差
Δがゼロより大きいか否かを調べ(ステップS3)、差Δ
がゼロより大きければ、つまりサンプリング位置がルー
プエンドLEを越えていなければLEから差Δを減算して現
読出アドレスΣaを復元する(ステップS4)。一方、差
Δがゼロより小さければ、つまりサンプリング位置がル
ープエンドLEを越えていればループトップLTから差Δを
減算して現読出アドレスΣaとする(ステップS5)。こ
れにより、現読出アドレスΣaは波形メモリ8の先頭へ
ラウンドするようになっている。
次に、上記ステップS4又はS5で算出した現読出アドレ
スΣaの整数部を取り出して読出アドレス整数部K1とし
(ステップS6)、この読出アドレス整数部K1に「1」を
加えて補間用整数アドレスK2とする(ステップS7)。
スΣaの整数部を取り出して読出アドレス整数部K1とし
(ステップS6)、この読出アドレス整数部K1に「1」を
加えて補間用整数アドレスK2とする(ステップS7)。
次に、上記現読出アドレスΣa、読出アドレス整数部
K1及び補間用整数アドレスK2を用いて、補間回路24で補
間処理を実行する(ステップS8)。
K1及び補間用整数アドレスK2を用いて、補間回路24で補
間処理を実行する(ステップS8)。
この際、現読出アドレスΣaが LE−1≦Σa≦LE …(1) の範囲にあれば、読出アドレス整数部K1として「LE−
1」を、補間用整数アドレスK2として「LE」を用いて補
間処理を行う。
1」を、補間用整数アドレスK2として「LE」を用いて補
間処理を行う。
しかしながら、LEにはLTと同じ内容が記憶されている
ので、結果として読出アドレス整数部K1として「LE−
1」を、補間用整数アドレスK2として「LT」を用いて補
間処理を行うことになる。これにより、ループエンドか
らループトップへ連続して楽音波形データを補間するこ
とができ、放音される楽音もスムーズに連続したものが
得られる。
ので、結果として読出アドレス整数部K1として「LE−
1」を、補間用整数アドレスK2として「LT」を用いて補
間処理を行うことになる。これにより、ループエンドか
らループトップへ連続して楽音波形データを補間するこ
とができ、放音される楽音もスムーズに連続したものが
得られる。
このように構成することにより、第2図に示した本発
明の処理と、第10図に示した従来例で説明した処理とを
比較してみるに、本発明では従来のステップS38及びS39
で示したハードウエアが不要になることになる。
明の処理と、第10図に示した従来例で説明した処理とを
比較してみるに、本発明では従来のステップS38及びS39
で示したハードウエアが不要になることになる。
次に、半周期波形を波形メモリ8に記憶しておき、こ
れを繰り返して読み出すことにより楽音を発生するオル
タネート処理について説明する。このオルタネート処理
によれば、波形メモリ8に記憶する楽音波形データは半
周期分ですみ、波形メモリ8の容量を小さくできるとい
う特徴を有する。
れを繰り返して読み出すことにより楽音を発生するオル
タネート処理について説明する。このオルタネート処理
によれば、波形メモリ8に記憶する楽音波形データは半
周期分ですみ、波形メモリ8の容量を小さくできるとい
う特徴を有する。
波形メモリ8には、第6図に示すように、例えば逆フ
ーリエ変換等により合成された半周期分の楽音波形デー
タが複数種類記憶される。この場合も、楽音波形データ
はある一定の値から始まるように合成される。
ーリエ変換等により合成された半周期分の楽音波形デー
タが複数種類記憶される。この場合も、楽音波形データ
はある一定の値から始まるように合成される。
そして、楽音波形データを読み出して発音する場合
は、矢印、、、、…で示すように、異なる方向
に交互に読み出され、これにより持続する楽音を発生す
るようになっている。この際、アップ方向の読み出し
(図示、)は記憶内容をそのまま、ダウン方向の読
み出し(図示、)は符号を反転しながらそれぞれ行
われる。
は、矢印、、、、…で示すように、異なる方向
に交互に読み出され、これにより持続する楽音を発生す
るようになっている。この際、アップ方向の読み出し
(図示、)は記憶内容をそのまま、ダウン方向の読
み出し(図示、)は符号を反転しながらそれぞれ行
われる。
第7図はオルタネート処理を示すフローチャートであ
る。
る。
先ず、UDフラグが「1」であるか否かを調べる(ステ
ップS11)。ここで、UDフラグとは、読み出し方向を指
示するフラグであり、「1」でアップ方向、つまりルー
プトップLTからループエンドLE方向に読み出すことを指
示し、「0」でダウン方向、つまりループエンドLEから
ループトップLT方向に読み出すことを指示するものであ
る。
ップS11)。ここで、UDフラグとは、読み出し方向を指
示するフラグであり、「1」でアップ方向、つまりルー
プトップLTからループエンドLE方向に読み出すことを指
示し、「0」でダウン方向、つまりループエンドLEから
ループトップLT方向に読み出すことを指示するものであ
る。
上記ステップS11でUDフラグが「1」であることが判
断されると、ステップS12乃至ステップS20のアップ方向
の補間処理が開始される。
断されると、ステップS12乃至ステップS20のアップ方向
の補間処理が開始される。
先ず、加算器20において、アドレス計算回路21から出
力される現在の読出アドレスΣaにCPU4から出力される
周波数ナンバーωを加算して次の読出アドレスΣaを算
出し、アドレス計算回路21の内部レジスタ(図示しな
い)に記憶する(ステップS12)。
力される現在の読出アドレスΣaにCPU4から出力される
周波数ナンバーωを加算して次の読出アドレスΣaを算
出し、アドレス計算回路21の内部レジスタ(図示しな
い)に記憶する(ステップS12)。
次いで、LEレジスタ23にセットされているループエン
ドLE値から、ステップS12で求めた次読出アドレスΣa
を減算して差Δを求める(ステップS13)。そして、こ
の差Δがゼロより大きいか否かを調べ(ステップS1
4)、差Δがゼロより大きければ、つまりサンプリング
位置がループエンドLEを越えていなければLEから差Δを
減算して現読出アドレスΣaを復元する(ステップS1
5)。一方、差Δがゼロより小さければ、つまりサンプ
リング位置がループエンドLEを越えていれば、引き続い
てダウン方向の読みだし及び補間を行うためにUDフラグ
を「0」にする(ステップS16)。
ドLE値から、ステップS12で求めた次読出アドレスΣa
を減算して差Δを求める(ステップS13)。そして、こ
の差Δがゼロより大きいか否かを調べ(ステップS1
4)、差Δがゼロより大きければ、つまりサンプリング
位置がループエンドLEを越えていなければLEから差Δを
減算して現読出アドレスΣaを復元する(ステップS1
5)。一方、差Δがゼロより小さければ、つまりサンプ
リング位置がループエンドLEを越えていれば、引き続い
てダウン方向の読みだし及び補間を行うためにUDフラグ
を「0」にする(ステップS16)。
次いで、ループエンドLEに差Δを加算して現読出アド
レスΣaとする(ステップS17)。この場合の差Δは負
の値であるので、ループエンドLEからループトップLT方
向にΔだけ離れた位置が現読出アドレスΣaとなる。こ
の現読出アドレスΣaは、半周期波形の点対称波形、つ
まりループエンドLEを中心として180゜回転した場合に
形成される逆位相の半周期波形を繋げた1周期波形で考
えると、周波数ナンバーωを加算して得られる値と同一
の値になる。
レスΣaとする(ステップS17)。この場合の差Δは負
の値であるので、ループエンドLEからループトップLT方
向にΔだけ離れた位置が現読出アドレスΣaとなる。こ
の現読出アドレスΣaは、半周期波形の点対称波形、つ
まりループエンドLEを中心として180゜回転した場合に
形成される逆位相の半周期波形を繋げた1周期波形で考
えると、周波数ナンバーωを加算して得られる値と同一
の値になる。
次に、上記ステップS15又はS17で算出した現読出アド
レスΣaの整数部を取り出して読出アドレス整数部K1と
し(ステップS18)、この読出アドレス整数部K1に
「1」を加算して補間用整数アドレスK2とする(ステッ
プS19)。
レスΣaの整数部を取り出して読出アドレス整数部K1と
し(ステップS18)、この読出アドレス整数部K1に
「1」を加算して補間用整数アドレスK2とする(ステッ
プS19)。
次に、上記現読出アドレスΣa、読出アドレス整数部
K1及び補間用整数アドレスK2を用いて、補間回路24で補
間処理を実行する(ステップS20)。
K1及び補間用整数アドレスK2を用いて、補間回路24で補
間処理を実行する(ステップS20)。
この際、現読出アドレスΣaが上記(1)式の範囲に
あれば、読出アドレス整数部K1として「LE−1」を、補
間用整数アドレスK2として「LE」を用いて補間処理を行
うことになる。
あれば、読出アドレス整数部K1として「LE−1」を、補
間用整数アドレスK2として「LE」を用いて補間処理を行
うことになる。
一方、上記ステップS11でUDフラグが「0」であるこ
とが判断されると、ステップS20乃至ステップS29のダウ
ン方向の補間処理が開始される。
とが判断されると、ステップS20乃至ステップS29のダウ
ン方向の補間処理が開始される。
先ず、加算器20において、アドレス計算回路21から出
力される現在の読出アドレスΣaからCPU4が出力する周
波数ナンバーωを減算して次の読出アドレスΣaを算出
し、アドレス計算回路21の内部レジスタ(図示しない)
に記憶する(ステップS21)。上記読出アドレスΣa、
周波数ナンバーωは小数部を含んでいることは上述した
通りである。
力される現在の読出アドレスΣaからCPU4が出力する周
波数ナンバーωを減算して次の読出アドレスΣaを算出
し、アドレス計算回路21の内部レジスタ(図示しない)
に記憶する(ステップS21)。上記読出アドレスΣa、
周波数ナンバーωは小数部を含んでいることは上述した
通りである。
次いで、LTレジスタ22にセットされているループトッ
プLT値から、上記ステップS21で求めた次読出アドレス
Σaを減算して差Δを求める(ステップS22)。そし
て、この差Δがゼロより小さいか否かを調べ(ステップ
S23)、差Δがゼロより小さければ、つまりサンプリン
グ位置がループトップLTを越えていなければLTから差Δ
を減算して現読出アドレスΣaを復元する(ステップS2
4)。一方、差Δがゼロ以上であれば、つまりサンプリ
ング位置がループトップLTを越えていれば、引き続いて
アップ方向の読み出し及び補間を行うためにUDフラグを
「1」にする(ステップS25)。
プLT値から、上記ステップS21で求めた次読出アドレス
Σaを減算して差Δを求める(ステップS22)。そし
て、この差Δがゼロより小さいか否かを調べ(ステップ
S23)、差Δがゼロより小さければ、つまりサンプリン
グ位置がループトップLTを越えていなければLTから差Δ
を減算して現読出アドレスΣaを復元する(ステップS2
4)。一方、差Δがゼロ以上であれば、つまりサンプリ
ング位置がループトップLTを越えていれば、引き続いて
アップ方向の読み出し及び補間を行うためにUDフラグを
「1」にする(ステップS25)。
次いで、ループトップLTに差Δを加算して現読出アド
レスΣaとする(ステップS26)。これにより、差Δは
正の値であるので、ループトップLTからループエンドLE
方向にΔだけ離れた位置が読出アドレスとなる。
レスΣaとする(ステップS26)。これにより、差Δは
正の値であるので、ループトップLTからループエンドLE
方向にΔだけ離れた位置が読出アドレスとなる。
次に、上記ステップS24又はS26で算出した現読出アド
レスΣaの整数部を取り出して読出アドレス整数部K1と
し(ステップS27)、この読出アドレス整数部K1に
「1」を加算して補間用整数アドレスK2とする(ステッ
プS28)。
レスΣaの整数部を取り出して読出アドレス整数部K1と
し(ステップS27)、この読出アドレス整数部K1に
「1」を加算して補間用整数アドレスK2とする(ステッ
プS28)。
次に、上記現読出アドレスΣa、読出アドレス整数部
K1及び補間用整数アドレスK2を用いて、補間回路24で補
間処理を実行する(ステップS29)。
K1及び補間用整数アドレスK2を用いて、補間回路24で補
間処理を実行する(ステップS29)。
この際、現読出アドレスΣaが LT≦Σa≦LT+1 …(2) の範囲にあれば、読出アドレス整数部K1として「LT+
1」を、補間用整数アドレスK2として「LT」を用いて補
間処理を行うことになる。
1」を、補間用整数アドレスK2として「LT」を用いて補
間処理を行うことになる。
また、ダウン方向の補間処理においては、楽音波形デ
ータの位相は反転されることになる。これによりループ
エンドLEを点対称とした1周期波形を連続して発音する
場合と同じになる。
ータの位相は反転されることになる。これによりループ
エンドLEを点対称とした1周期波形を連続して発音する
場合と同じになる。
[発明の効果] 以上詳述したように、この発明によれば補間のための
回路規模を小さくでき、したがって、装置を安価にする
ことのできる楽音発生装置を提供することができる。
回路規模を小さくでき、したがって、装置を安価にする
ことのできる楽音発生装置を提供することができる。
第1図は本発明の一実施例の構成を示すブロック図、 第2図は本発明の一実施例の動作を示すフローチャート
図、 第3図は本発明を適用する電子楽器の全体構成を概略的
に示すブロック図、 第4図は本発明の一実施例の単周期の楽音波形データの
一例を示す図、 第5図は本発明の一実施例の波形メモリの記憶状態を示
す図、 第6図は本発明の他の実施例の波形メモリの記憶状態を
示す図、 第7図は本発明の他の実施例の動作を示すフローチャー
ト図、 第8図は従来の波形メモリに記憶された楽音波形データ
の状態及び読み出し動作を説明するための図、 第9図は本発明及び従来の補間処理を説明するための
図、 第10図は従来の楽音発生装置の動作を示すフローチャー
ト図である。 8……波形メモリ、20……加算器(第1、第2のアドレ
ス生成手段)、21……アドレス計算回路(第1、第2の
アドレス生成手段)、24……補間回路(第1、第2の補
間手段)、25……波形発生回路(楽音発生手段)、26…
…エンベロープ発生回路(楽音発生手段)、27……乗算
器(楽音発生手段)。
図、 第3図は本発明を適用する電子楽器の全体構成を概略的
に示すブロック図、 第4図は本発明の一実施例の単周期の楽音波形データの
一例を示す図、 第5図は本発明の一実施例の波形メモリの記憶状態を示
す図、 第6図は本発明の他の実施例の波形メモリの記憶状態を
示す図、 第7図は本発明の他の実施例の動作を示すフローチャー
ト図、 第8図は従来の波形メモリに記憶された楽音波形データ
の状態及び読み出し動作を説明するための図、 第9図は本発明及び従来の補間処理を説明するための
図、 第10図は従来の楽音発生装置の動作を示すフローチャー
ト図である。 8……波形メモリ、20……加算器(第1、第2のアドレ
ス生成手段)、21……アドレス計算回路(第1、第2の
アドレス生成手段)、24……補間回路(第1、第2の補
間手段)、25……波形発生回路(楽音発生手段)、26…
…エンベロープ発生回路(楽音発生手段)、27……乗算
器(楽音発生手段)。
Claims (2)
- 【請求項1】記憶された楽音波形データを繰り返し読み
出して楽音を発生する楽音発生装置において、 単周期の楽音波形を構成する楽音波形データを第1の整
数アドレスから第2の整数アドレスの1つ前の整数アド
レスまでの領域に記憶し、前記第2のアドレスには前記
第1の整数アドレスに記憶された楽音波形データと同一
の楽音波形データを記憶した波形メモリと、 この波形メモリに記憶された楽音波形データを前記第1
の整数アドレスから前記第2のアドレスに向かって音高
に応じたピッチで順次読み出し、前記第2のアドレスを
越えた場合に前記第1の整数アドレスに循環する読出ア
ドレスを生成する第1のアドレス生成手段と、 この第1のアドレス生成手段で生成された読出アドレス
の小数部に応じて、該読出アドレスの前後の整数アドレ
スに記憶されている楽音波形データの補間をとる第1の
補間手段と、 この第1の補間手段により補間をとられた楽音波形デー
タに基づいて楽音を発生する楽音発生手段と を具備したことを特徴とする楽音発生装置。 - 【請求項2】記憶された楽音波形データを繰り返し読み
出して楽音を発生する楽音発生装置において、 半周期の楽音波形を構成する楽音波形データを第1の整
数アドレスから第2の整数アドレスの1つ前の整数アド
レスまでの領域に記憶し、前記第2のアドレスには前記
第1の整数アドレスに記憶された楽音波形データと同一
の楽音波形データを記憶した波形メモリと、 この波形メモリに記憶された楽音波形データを前記第1
の整数アドレスから前記第2のアドレスに向かって音高
に応じたピッチで順次読み出すアドレスを生成し、該読
出アドレスが前記第2のアドレスを越えた場合に、前記
第2のアドレスから前記第1の整数アドレスに向かって
音高に応じたピッチで順次読み出すアドレスを生成する
第2のアドレス生成手段と、 この第2のアドレス生成手段で生成された読出アドレス
の小数部に応じて、該読出アドレスの前後の整数アドレ
スに記憶されている楽音波形データの補間をとる第2の
補間手段と、 この第2の補間手段により補間をとられた楽音波形デー
タに基づいて楽音を発生する楽音発生手段と を具備したことを特徴とする楽音発生装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2201355A JP2628401B2 (ja) | 1990-07-31 | 1990-07-31 | 楽音発生装置 |
| US07/712,861 US5146834A (en) | 1990-07-31 | 1991-06-10 | Interpolating tone wave generator having truncated data |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2201355A JP2628401B2 (ja) | 1990-07-31 | 1990-07-31 | 楽音発生装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0486795A JPH0486795A (ja) | 1992-03-19 |
| JP2628401B2 true JP2628401B2 (ja) | 1997-07-09 |
Family
ID=16439669
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2201355A Expired - Fee Related JP2628401B2 (ja) | 1990-07-31 | 1990-07-31 | 楽音発生装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US5146834A (ja) |
| JP (1) | JP2628401B2 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2567717B2 (ja) * | 1990-03-30 | 1996-12-25 | 株式会社河合楽器製作所 | 楽音発生装置 |
| JP2623942B2 (ja) * | 1990-09-05 | 1997-06-25 | ヤマハ株式会社 | 楽音信号発生装置 |
| US5365467A (en) * | 1992-12-25 | 1994-11-15 | Yamaha Corporation | Signal processor for providing variable acoustic effect |
| JP3549003B2 (ja) * | 1993-08-31 | 2004-08-04 | 株式会社日立製作所 | 情報送出装置および情報送出/受信システム |
| TW267228B (en) * | 1994-06-02 | 1996-01-01 | Matsushita Electric Industrial Co Ltd | Data sample series access apparatus |
| US5557561A (en) * | 1994-11-21 | 1996-09-17 | Daleo; Stephen L. | Multiple signal, digital differential signal processor and interpolator |
| US6108746A (en) * | 1996-04-26 | 2000-08-22 | Hitachi, Ltd. | Semiconductor memory having an arithmetic function and a terminal arrangement for coordinating operation with a higher processor |
| JP5789993B2 (ja) * | 2011-01-20 | 2015-10-07 | ヤマハ株式会社 | 楽音信号発生装置 |
| US9259658B2 (en) * | 2011-02-28 | 2016-02-16 | Applied Invention, Llc | Squeezable musical toy with looping and decaying score and variable capacitance stress sensor |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3763364A (en) * | 1971-11-26 | 1973-10-02 | North American Rockwell | Apparatus for storing and reading out periodic waveforms |
| US4646608A (en) * | 1985-02-06 | 1987-03-03 | Kawai Musical Instrument Mfg. Co., Ltd. | Phased memory addressing for noise reduction in an electronic musical instrument |
-
1990
- 1990-07-31 JP JP2201355A patent/JP2628401B2/ja not_active Expired - Fee Related
-
1991
- 1991-06-10 US US07/712,861 patent/US5146834A/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0486795A (ja) | 1992-03-19 |
| US5146834A (en) | 1992-09-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4875400A (en) | Electronic musical instrument with touch response function | |
| JP2567717B2 (ja) | 楽音発生装置 | |
| JP2628401B2 (ja) | 楽音発生装置 | |
| US5340938A (en) | Tone generation apparatus with selective assignment of one of tone generation processing modes to tone generation channels | |
| US4200021A (en) | Electronic musical instruments which form musical tones by repeatedly generating musical tone waveform elements | |
| JP2999806B2 (ja) | 楽音発生装置 | |
| US5288940A (en) | Tone generating circuitry for reading out one-shot and sustaining waveforms | |
| US5559298A (en) | Waveform read-out system for an electronic musical instrument | |
| JP2606918B2 (ja) | 楽音情報演算方式 | |
| JP2640991B2 (ja) | 楽音発生装置 | |
| JPS6217759B2 (ja) | ||
| JPH0667671A (ja) | 楽音発生装置 | |
| JPH0413193A (ja) | 楽音発生装置 | |
| JP3091343B2 (ja) | 電子楽器 | |
| JP3288500B2 (ja) | 電子楽器の楽音発生装置 | |
| JP2625669B2 (ja) | 楽音波形発生装置 | |
| JPS62245434A (ja) | 電子楽器の波形発生装置 | |
| JPS633319B2 (ja) | ||
| JP2940384B2 (ja) | 電子楽器 | |
| JP3322131B2 (ja) | 波形加工装置および音源 | |
| JP3311898B2 (ja) | 楽音合成回路 | |
| JPH0727384B2 (ja) | 楽音信号発生装置 | |
| JP3221987B2 (ja) | 遅延時間変調効果装置 | |
| JP2970438B2 (ja) | 波形メモリ型楽音発生装置 | |
| JP3521724B2 (ja) | 楽音発生装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |