JP2529209B2 - ラジオ受信回路 - Google Patents

ラジオ受信回路

Info

Publication number
JP2529209B2
JP2529209B2 JP61156625A JP15662586A JP2529209B2 JP 2529209 B2 JP2529209 B2 JP 2529209B2 JP 61156625 A JP61156625 A JP 61156625A JP 15662586 A JP15662586 A JP 15662586A JP 2529209 B2 JP2529209 B2 JP 2529209B2
Authority
JP
Japan
Prior art keywords
transistor
transistors
circuit
collector
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61156625A
Other languages
English (en)
Other versions
JPS6313426A (ja
Inventor
宗義 平野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61156625A priority Critical patent/JP2529209B2/ja
Publication of JPS6313426A publication Critical patent/JPS6313426A/ja
Application granted granted Critical
Publication of JP2529209B2 publication Critical patent/JP2529209B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Superheterodyne Receivers (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はAMラジオ放送受信機に適合する受信回路に関
するものである。
従来の技術 近年ラジオ受信機の小型軽量化の要望が高まってお
り、受信回路の集積回路化が進んで行く中で、外付部品
の削減及び集積回路端子の削減が要求されてきた。第4
図に示す従来のラジオ受信回路はこの要求に沿って考案
されたものである。以下従来のラジオ受信回路について
説明を行う。
第4図において、138はABC信号発生回路,127は定電流
源である。受信時、アンテナコイル129,バリコン130,コ
ンデンサ131によって構成される同調回路によって同調
された入力信号は周波数変換回路150に加えられる。一
方、局部発振回路151は、コイル134,バリコン135,コン
デンサ136による同調回路及びコイル134の2次側巻線に
接続された局部発振用トランジスタ113,114によって構
成され、トランジスタ113のベースとトランジスタ114の
コレクタ,トランジスタ113のコレクタとトランジスタ1
14のベースをそれぞれ接続することにより正帰還ループ
を構成し、同調回路で決まる周波数の局部発振信号を得
る。この局部発振信号は抵抗108を介してトランジスタ1
01,104のベースに加えられる。一方、入力信号はトラン
ジスタ105のベースに加えられる。トランジスタ101〜10
6はダブルバランス型差動増幅回路を構成しており、前
記局部発振信号及び入力信号の掛け合せが行われ、両者
の積に比例した信号,即ち中間周波信号を、トランジス
タ102,104のコレクタに接続された中間周波コイルの2
次側から取り出す。バイアス回路152は、定電流源127及
びこれに接続されたトランジスタ117,118,119,120から
成るカレントミラー回路から構成されており、周波数変
換回路150及び局部発振回路151に電源を供給している。
AGC信号発生回路は入力信号レベルに応じたAGC信号を出
力し、トランジスタ137のコレクタ電流を制御し、周波
数変換回路のトランジスタ105,106のベース電位を制御
し、周波数変換回路の利得を変化させ、AGC回路が動作
する入力レベル以上で、入力レベルにかかわらず一定振
幅の安定した中間周波信号出力が得られるように動作す
る。また、コンデンサ128は、抵抗139と共にローパスフ
ィルタを構成し、ループ応答周波数を決定すると共に、
トランジスタ105,106のベースに加わる電源ノイズをパ
スし、周波数変換回路におけるS/N比の改善を計るため
のものである。
発明が解決しようとする問題点 しかしながら、上記のような回路構成では、周波数変
換回路において、ダブルバランス型差動増幅回路を構成
する一方の差動回路,即ちトランジスタ105,106側の利
得制御しか行えない。このため100dBμを超える強入力
信号が印加された場合にはAGC回路で利得を制御しきれ
ず、周波数変換回路において線形な変換が行なえず、出
力波形に歪が生じてしまう。
本発明は上記問題点を鑑み、強入力信号時においても
安定な中間周波出力を得ることの可能なラジオ受信回路
を提供するものである。
問題点を解決するための手段 上記問題点を解決するために、本発明のラジオ受信回
路は、周波数変換回路の第1及び第2のトランジスタの
エミッタを共通として第5のトランジスタのコレクタに
接続し、第3及び第4のトランジスタのエミッタを共通
として第6のトランジスタのコレクタに接続し、上記第
1及び第4のトランジスタのベースと第11のトランジス
タのコレクタと第1の抵抗を接続し、第1の抵抗のもう
一方を電源に接続し、上記第2及び第3のトランジスタ
のベースと第12のトランジスタのコレクタと第2の抵抗
を接続し、第2の抵抗のもう一方を電源に接続し、上記
第1及び第4のトランジスタのベースに局部発振信号あ
るいは入力信号を加え、上記第5及び第6のトランジス
タのどちらか一方のベースに入力信号あるいは局部発振
信号を加え、上記第1及び第3のトランジスタのコレク
タ、又は第2及び第3のトランジスタのコレクタの少な
くとも一方から中間周波信号を取り出し、上記第5及び
第6のトランジスタのコレクタ電流をAGC信号によって
制御すると共に、第7及び第8のトランジスタのエミッ
タを共通とし、上記第7のトランジスタのベースに基準
直流電圧を加え、上記第8のトランジスタのベースにAG
C信号を加えて電圧比較を行い、上記第1及び第2のト
ランジスタのエミッタと一方の電源との間に上記第1〜
第6のトランジスタと異った極性を有する第9のトラン
ジスタを設け、上記第3及び第4のトランジスタのエミ
ッタと一方の電源との間に上記第1〜第6のトランジス
タと異った極性を有する第10のトランジスタを設け、前
記第7及び第8のトランジスタの比較出力によって上記
第9及び第10のトランジスタを制御することにより、周
波数変換回路の利得を制御出来るように構成したもので
ある。
作用 本発明は上記構成によって、従来の回路構成を損なう
ことなく、電源電圧1Vの低電圧でも強入力信号時におい
ても安定した中間周波出力を得られる者である。
実施例 以下、本発明の実施例のラジオ受信回路について図面
を参照しながら説明する。
第1図は本発明の第1の実施例である。第1図におい
て、51は周波数変換回路,52は局部発振回路,53はバイア
ス回路である。本実施例の基本的な構成は、第4図に示
す従来回路と同様である。トランジスタ1〜6がダブル
バランス型差動増幅回路を構成しており、コイル44,バ
リコン45,コンデサー46から成る同調回路及びコイル44
の2次側に接続されたトランジスタ15,16によって構成
される発振回路の局部発振信号を抵抗14を介してトラン
ジスタ4のベースに加え、アンテナコイル40,バリコン3
9,コンデンサ38によって構成される入力同調回路の入力
信号をトランジスタ5のベースに加え、入力信号及び局
部発振信号の積に比例した信号,即ち中間周波信号を、
トランジスタ2及びトランジスタ4のコレクタに接続さ
れた中間周波トランスの2次側出力として取り出す。バ
イアス回路53は、定電流源29及びこれに接続されたトラ
ンジスタ19,20,21,22から成るカレントミラー回路から
構成されている。トランジスタ19のコレクタはダイオー
ド23を介して接地されており、局部発振トランジスタ1
5,16にコレクタ電流を供給するトランジスタ17のバイア
スを決定している。トランジスタ20のコレクタはダイオ
ード25を介して接地されており、周波数変換回路のトラ
ンジスタ1,4にコレクタ電流を供給するトランジスタ10
及び周波数変換回路のトランジスタ2,3にコレクタ電流
を供給するトランジスタ12のバイアスを決定している。
(トランジスタ21のコレクタはダイオード27を介して接
地されており、抵抗47を介してトランジスタ5,6のベー
ス電位を決定する)AGC信号発生回路30はその出力がAGC
制御用トランジスタ50のベースに加えられる。トランジ
スタ50のコレクタは、トランジスタ6のベース及びアン
テナコイルを介してトランジスタ5のベースに接続され
ている。トランジスタ31,32はエミッタが接続され電圧
比較回路を構成している。トランジスタ31のベースには
基準直流電圧34が加えられており、トランジスタ32のベ
ースには前記トランジスタ50のコレクタが接続されてい
る。トランジスタ31のコレクタはトランジスタ35のコレ
クタ及びベースに接続されている。トランジスタ35,36,
37はそれぞれベースが共通となってカレントミラー回路
を構成しており、トランジスタ36のコレクタは、抵抗7
を介してトランジスタ1,2のエミッタに、トランジスタ3
7のコレクタは抵抗8を介してトランジスタ3,4のエミッ
タにそれぞれ接続されている。
アンテナコイル40より大入力信号が印加された場合、
AGC信号発生回路30によるAGC信号によってAGC制御用ト
ランジスタ50を導通状態とし、トランジスタ50のコレク
タと接続されているトランジスタ6のベース及びアンテ
ナコイル40を介して直流的に接続されているトランジス
タ5のベースの電位を下げるように動作し、トランジス
タ5,6で構成される差動増幅部の利得を下げる。これと
同時に、同様にトランジスタ50のコレクタと接続されて
いるトランジスタ32のベース電位が下がるため、トラン
ジスタ32のコレクタ電流が減少し、トランジスタ31のコ
レクタ電流が増加し、これによりトランジスタ35のコレ
クタ電流が増加し、トランジスタ35とカレントミラー回
路を構成するトランジスタ36,37のコレクタ電流も増加
する。この結果、トランジスタ36,37のコレクタ,エミ
ッタ間電位が減少し、トランジスタ36のコレクタと抵抗
7を介して接続されているトランジスタ1,2のエミッタ
電位が上がり、トランジスタ1,2のベース・エミッタ間
電圧が小さくなる。同様にトランジスタ37のコレクタと
抵抗8を介して接続されているトランジスタ3,4のエミ
ッタ電位が上がり、トランジスタ3,4のベース・エミッ
タ間電圧が小さくなる。これにより、トランジスタ1,2
及びトランジスタ3,4で構成されるそれぞれの差動増幅
部の利得が下がる。コンデンサー41は従来例と同様に、
バイアス回路のバイパス用コンデンサーとAGC回路ロー
パスフィルタ用コンデンサーの働きを兼ね備えるもので
ある。
以上の構成により、強入力信号時においてもAGC回路
において利得制御が行え、安定な中間周波出力を得るこ
とが出来る。
本回路では、基準直流電圧の値によって、トランジス
タ1〜4の利得制御を最適に設定することが出来る。ま
た、抵抗7,8の値によってトランジスタ1〜4の利得制
御回路が機能し始める入力信号レベルを設定することが
出来る。なお、本実施例では1つAGC信号発生回路を用
いているが、必要に応じてトランジスタ1〜4及びトラ
ンジスタ5,6に別々のAGC信号発生回路を用いてもよい。
また、トランジスタ31のコレクタとトランジスタ36,37
のベースを接続する構成も必要に応じて可能である。
第2図に本発明の第2の実施例を示す。第2図の回路
は第1図の回路と入力信号及び局部発振信号の加え方が
逆になっている。つまり、トランジスタ1,4のベースに
入力信号が、トランジスタ6のベースに局部発振信号が
加えられる。入力の変更に伴い、バイアスの与え方に変
更があるが、AGC回路の動作については第1図に示す第
1の実施例と同様である。
第3図に本発明の第3の実施例を示す。本回路は第1
図,第2図に示す回路とは異なり、周波数変換回路のト
ランジスタ5,6をトランジスタ64によってエミッタ電流
を設定してバイアス状態を決めている。このトランジス
タ64のベースをAGC制御用トランジスタ50のコレクタに
接続し、AGC信号によってトランジスタ64のベース電位
を変化させ、トランジスタ64のコレクタ電流、つまりト
ランジスタ5,6のエミッタ電流を変化させることによっ
てトランジスタ5,6で構成される差動増幅部の利得制御
を行う。この回路においても、コンデンサー41はバイア
ス回路のバイパス用及びAGC回路のローパスフィルタ用
コンデンサーの2つの働きを行っている。トランジスタ
1〜4側のAGC回路構成については第1図,第2図に示
す実施例と同様である。
なお、局部発振回路、バイアス回路については実施例
の回路に限定されるものではない。
また、周波数変換回路からの出力の取出し方について
も実施例の形式に限定されない。
発明の効果 以上述べたように本発明は、従来回路の長所を損なわ
ず、IC化した場合には出力ピン数、外付け部品を増すこ
となく、強入力時においても安定な中間周波出力が得ら
るAGC回路を備え、1Vまでの低電源電圧において動作可
能なラジオ受信回路を実現するものである。
【図面の簡単な説明】
第1図は本発明のラジオ受信回路の第1の実施例を示す
回路図、第2図は本発明のラジオ受信回路の第2の実施
例を示す回路図、第3図は本発明のラジオ受信回路の第
3の実施例を示す回路図、第4図は従来のラジオ受信回
路の回路図である。 1……第1のトランジスタ、2……第2のトランジス
タ、3……第3のトランジスタ、4……第4のトランジ
スタ、5……第5のトランジスタ、6……第6のトラン
ジスタ、7……第7のトランジスタ、8……第8のトラ
ンジスタ、9……第9のトランジスタ、10……第10のト
ランジスタ、30……AGC信号発生回路、29……定電流
源、34……基準電圧源。

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】周波数変換回路、局部発振回路、中間周波
    増幅回路、AM検波回路を有し、上記周波数変換回路の第
    1及び第2のトランジスタのエミッタを共通として第5
    のトランジスタのコレクタに接続し、第3及び第4のト
    ランジスタのエミッタを共通として第6のトランジスタ
    のコレクタに接続し、上記第1及び第4のトランジスタ
    のベースと第11のトランジスタのコレクタと第1の抵抗
    を接続し、第1の抵抗のもう一方を電源に接続し、上記
    第2及び第3のトランジスタのベースと第12のトランジ
    スタのコレクタと第2の抵抗を接続し、第2の抵抗のも
    う一方を電源に接続し、第1及び第4のトランジスタの
    ベースに局部発振信号を加え、上記第5及び第6のトラ
    ンジスタのどちらか一方のベースに入力信号を加え、上
    記第1及び第3のトランジスタのコレクタ、又上記第2
    及び第4のトランジスタのコレクタの少なくとも一方か
    ら中間周波信号を取り出す構成とし、上記第5及び第1
    のトランジスタのコレクタ電流をAGC信号によって制御
    すると共に、第7及び第8のトランジスタのエミッタを
    共通とし、上記第7のトランジスタのベースに基準直流
    電圧を加え、上記第8のトランジスタのベースにAGC信
    号を加えて電圧比較を行い、上記第1及び第2のトラン
    ジスタのエミッタと一方の電源との間に上記第1〜第6
    のトランジスタと異なった極性を有する第9のトランジ
    スタを設け、上記第3及び第4のトランジスタのエミッ
    タと一方の電源との間に上記第1〜第6のトランジスタ
    と異なる極性を有する第10のトランジスタを設け、前記
    第7及び第8のトランジスタの比較出力によって上記第
    9及び第10のトランジスタを制御することにより、周波
    数変換回路の利得を制御出来ることを特徴とするラジオ
    受信回路。
  2. 【請求項2】第1〜第4のトランジスタのべースを直流
    的に電源電圧となるように接続し、第1及び第4のトラ
    ンジスタのベースに局部発振信号を加え、第2及び第3
    のトランジスタのベースに入力信号を加えるように構成
    したことを特徴とする請求項1のラジオ受信回路。
JP61156625A 1986-07-03 1986-07-03 ラジオ受信回路 Expired - Lifetime JP2529209B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61156625A JP2529209B2 (ja) 1986-07-03 1986-07-03 ラジオ受信回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61156625A JP2529209B2 (ja) 1986-07-03 1986-07-03 ラジオ受信回路

Publications (2)

Publication Number Publication Date
JPS6313426A JPS6313426A (ja) 1988-01-20
JP2529209B2 true JP2529209B2 (ja) 1996-08-28

Family

ID=15631789

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61156625A Expired - Lifetime JP2529209B2 (ja) 1986-07-03 1986-07-03 ラジオ受信回路

Country Status (1)

Country Link
JP (1) JP2529209B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111211740B (zh) * 2020-03-30 2021-01-15 河南精工工程管理咨询有限公司 一种基于区块链的桥梁施工监控系统

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58213532A (ja) * 1982-06-04 1983-12-12 Matsushita Electric Ind Co Ltd 受信回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58213532A (ja) * 1982-06-04 1983-12-12 Matsushita Electric Ind Co Ltd 受信回路

Also Published As

Publication number Publication date
JPS6313426A (ja) 1988-01-20

Similar Documents

Publication Publication Date Title
US4058771A (en) Double-balanced frequency converter
US4588968A (en) Low noise constant amplitude oscillator circuit
US3999138A (en) Detector for AM-FM signals
JP2529209B2 (ja) ラジオ受信回路
US4194158A (en) Integrated front end circuit for VHF receiver
JPS6117373B2 (ja)
EP0654894B1 (en) Integrated oscillator circuits
JPH0469442B2 (ja)
US4319195A (en) Demodulator for amplitude modulated signal having high input impedance
GB2147754A (en) Frequency multiplying circuit
JPH0640604B2 (ja) 周波数変換回路
JPS61145936A (ja) ラジオ受信回路
JPH036023Y2 (ja)
JP2684837B2 (ja) 差動増幅回路
JPS6019842B2 (ja) 振幅制限形発振回路
JPS60182812A (ja) 自動利得調整回路
JP3143104B2 (ja) 周波数変換装置及び発振器
JPS6238323Y2 (ja)
JPS59191907A (ja) ミキサ回路
JP3071138B2 (ja) Amラジオ受信機
JPH0340978B2 (ja)
JPH0563442A (ja) 発振回路
JPH0427229Y2 (ja)
JPS58161405A (ja) 周波数変換回路装置
JPS6113406B2 (ja)