JP2500872B2 - 画像形成装置 - Google Patents

画像形成装置

Info

Publication number
JP2500872B2
JP2500872B2 JP3094016A JP9401691A JP2500872B2 JP 2500872 B2 JP2500872 B2 JP 2500872B2 JP 3094016 A JP3094016 A JP 3094016A JP 9401691 A JP9401691 A JP 9401691A JP 2500872 B2 JP2500872 B2 JP 2500872B2
Authority
JP
Japan
Prior art keywords
data
dot
signal
image
edge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3094016A
Other languages
English (en)
Other versions
JPH04323054A (ja
Inventor
茂久 藤崎
篤 脇山
雅信 楢崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP3094016A priority Critical patent/JP2500872B2/ja
Priority to DE69212035T priority patent/DE69212035T2/de
Priority to US07/864,769 priority patent/US5361330A/en
Priority to EP92303077A priority patent/EP0508727B1/en
Publication of JPH04323054A publication Critical patent/JPH04323054A/ja
Application granted granted Critical
Publication of JP2500872B2 publication Critical patent/JP2500872B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Facsimile Image Signal Circuits (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、行方向、および列方向
の直交マトリクスを構成する画像データを、水平、およ
び垂直走査により、形成するレーザビームプリンタ等の
画像形成装置に関するものである。
【0002】
【従来の技術】近年、コンピュータ等の出力機としてレ
ーザビームプリンタが使用されるようになってきた。こ
のレーザビームプリンタは、高解像度である点がその特
徴の一つであるが、文字の種類によってはその解像度以
上になめらかな外形が得られることが要望される。この
ため、多様なスムージング技術が考案されている。
【0003】以下、画像形成装置についてレーザビーム
プリンタを例にとり説明する。図15は画像形成装置の
機構部の概略構成図、図16は画像形成装置の機構部の
要部斜視図、図17は画像形成装置の機構部の動作説明
図である。図15、図16において、1901はモータ
(図示せず)により方向Aに駆動される感光性ドラム
で、この感光性ドラム1901は、有機光導電性材料の
層でコーティングされた、金属シリンダで構成されてお
り、印字中は回転し続け、1ページ印字する毎に数回回
転する。感光性ドラム1901は印字を行なう部分に画
像を形成する前にクリーニング部1916で、物理的、
電気的に清浄化されることにより、感光性ドラム190
1のドラム表面2001に静電潜像を保持するための前
処理が施される。まず、物理的清浄化は、ゴム製のクリ
ーニングブレード1902により、前のサイクルでドラ
ムに残存したトナーを感光性ドラム1901からこすり
落とすことにより行なわれ、このこすり落とされたトナ
ーは廃トナー入れ(図示せず)へ回収される。静電的清
浄化は、除電用ランプ1903で感光性ドラム1901
の有機光導電性材料の層に光を照射し、感光性ドラム1
901に前のサイクルで残留した電荷を中性化すること
により行なわれる。次に、清浄化されたドラム表面20
01は、感光性ドラム1901が回転して、コロナ発生
器1904によって生じるイオン化領域を感光性ドラム
1901の有機光導電性材料の層が通過することによ
り、負の電荷が、コロナ発生器1904からドラム表面
2001に移動し、600ボルトの負の電荷によって均
一に帯電される。この負の電荷によって均一に帯電され
たドラム表面2001に、画像に応じてレーザビーム1
905の焦点をあわせ照射することにより、照射された
領域の表面電位を放電させ、静電潜像が形成される。
【0004】以上の動作を図16によりさらに詳細に説
明する。半導体レーザ2002はレーザビーム1905
を電源のオンによって発生し、電源のオフによって発生
を止める。半導体レーザ2002によって発生したレー
ザビーム1905は、コリメータレンズ2003で平行
化されて、円柱レンズ2004で走査ミラー2005上
へと収束される。走査ミラー2005は6面からなる回
転多面鏡で、スキャナ用モータ2006によって定速回
転する。レーザビーム1905は走査ミラー2005の
回転により、図17の矢印Bの方向に走査され、この走
査されたレーザビーム1905の焦点は、収束レンズ2
007とミラー2008によって、ドラム表面2001
に合わせられる。レーザビーム1905は、矢印Bの向
きにドラム表面2001上を走査するとともに、感光性
ドラム1901が図17の矢印A方向に回転し、ドラム
表面2001がラスタ像で覆われる。
【0005】ここで、感光性ドラム1901を回転させ
る主モータ(図示せず)の速度は、レーザビーム190
5がドラム表面2001上を走査する度に300分の1
インチずつドラム表面2001が移動するよう同期がと
られ、半導体レーザ2002より発生するレーザビーム
1905には、走査ミラー2005を回転させるスキャ
ナ用モータ2006の速度に応じ、図17のライン21
01に沿った方向で300分の1インチ毎に光のドット
が当たるよう変調がかけられる。その結果インチ当りの
ドット数(dpi)が300ドット×300ドットの解
像度が得られる。
【0006】各走査の開始時、レーザビーム1905は
感光性ドラム1901に達する前に、ビーム検出ミラー
2012に反射して、光ファイバ2009に送られる。
この瞬時的な光のパルスは光ファイバ2009によって
コントローラ部2010に送られて、電気信号に変換さ
れ、走査に関するデータの出力と他のデータとの同期を
とるのに利用されたり、他のプリンタ制御、およびテス
ト機能等に利用される。
【0007】感光性ドラム1901へのレーザビーム1
905の照射後、ドラム表面2001には不可視の静電
潜像が形成される。
【0008】つまり、レーザビーム1905で露光され
た部分は放電により約100ボルトの負電位になってお
り、レーザビーム1905の照射により露光されなかっ
たドラム表面2001には、600ボルトの負電位が存
在している。
【0009】図17の現像部1917では、ドラム表面
2001に形成された静電潜像に、現像剤であるトナー
粒子1906を付着させる。このトナー粒子1906
は、鉄の粒子と結合した黒い合成樹脂からなる粉末状の
物質で、トナー粒子1906を構成する鉄の粒子が永久
磁石を有する金属の回転シリンダ1907によってトナ
ー粒子1906を構成する合成樹脂とともに吸引され
る。トナー粒子1906を構成する合成樹脂は、負の直
流電源(図示せず)に接続された回転シリンダ1907
にこすりつけられることによって、負の表面電荷を得
る。このトナー粒子1906が得た静電荷は、トナー粒
子1906が、レーザビーム1905により露光された
ドラム表面2001の領域には付着するが、露光されな
かった領域からは反発するような静電荷である。
【0010】転写部1908では、ドラム表面2001
上に形成されたトナー像がプリント紙1909に転写さ
れる。この転写されるとき、プリント紙1909はドラ
ム表面2001の速度と同じ速度で進行しドラム表面2
001に接触する。コロナアセンブリ1910は、プリ
ント紙1909の感光性ドラム1901側とは反対から
正の電荷を与え、ドラム表面2001から負に帯電した
トナー粒子1906を引き離しプリント紙1909へ付
着させる。静電荷除去器1911は負の電荷を有するド
ラム表面2001と正の電荷を有するプリント紙190
9との間の吸引力を弱めて、プリント紙1909が感光
性ドラム1901に巻き付くのを防止する。トナー粒子
1906が付着したプリント紙1909は転写部190
8から定着部1912に移動し、感光性ドラム1901
は回転してクリーニング部1916により、次の静電潜
像を保持するための前処理が施される。
【0011】定着部1912では、熱と圧力によってト
ナー粒子1906が融解してプリント紙1909に押し
付けられ、プリント紙1909へトナー像が定着され
る。この定着部1912は、高輝度ランプ1913によ
って内部加熱される非粘着性の加熱ローラ(融着ロー
ラ)1914と、加熱ローラ1914に接して設けられ
この加熱ローラ1914により押圧するとわずかに縮
み、加熱ローラ1914との接触面積が広くなる軟らか
い部材で構成された加圧ローラ1915とからなり、加
熱ローラ1914と加圧ローラ1915との間を、プリ
ント紙1909がトナー粒子1906の付着した面を加
熱ローラ1914側にして通過するよう構成されてい
る。この加熱ローラ1914と加圧ローラ1915との
間をプリント紙1909が通過するとき、プリント紙1
909に付着したトナー粒子1906が融解して紙の繊
維に押し込まれる。
【0012】図16に示すコントローラ部2010は、
中央演算処理装置(以下、CPUと略称する。)や、所
望の文字セットのドットパターンすなわちビットマップ
像が記憶されている読み出し専用メモリ(以下、ROM
と略称する。)や、追加されるビットマップ像のデータ
が記憶されているROMカートリッジや、パーソナルコ
ンピュータ等の外部デバイスから入力されるコード化画
像データ等を記憶する読み出し、書き込み可能なメモリ
(以下、DRAMと略称する。)や、プリンタエンジン
を制御するブロック等で構成され、外部デバイス等から
送られてくる印字データを画像ビットマップイメージデ
ータに変換し、さらにこの画像ビットマップイメージデ
ータをレーザ駆動部2011を駆動する画像ドット信号
に置き換えシリアルでレーザ駆動部2011へ出力す
る。レーザ駆動部2011ではコントローラ部2010
より送られてきた画像ドット信号により半導体レーザ2
002を駆動してレーザビームを変調しドラム表面20
01を露光する。
【0013】図18は、図16の画像形成装置のコント
ローラ部2010のブロック図である。図18におい
て、201は16ビットから成る中央演算処理装置(以
下、CPUと略称する。)でコントローラ部2010の
動作を制御している。202はROMコントローラで、
プログラムROM203が記憶しているCPU201が
実行すべきプログラムデータ、フォントROM204が
記憶している文字フォントのビットマップパターンデー
タ、フォントカード205、およびフォントカード20
6が記憶しているオプションの文字フォントのビットマ
ップデータを、CPU201からのアドレス情報に従い
データバス207を介して入力し、主データバス208
に出力する。このフォントカード205、および206
はコネクタイン式のROMカード形式になっている。2
09はコントロールパネル(図示せず)等を含む、画像
プリント処理に関わるシステムを構成するプリンタエン
ジン部である。210はエンジンコントローラで、エン
ジンインターフェース211を介して、CPU201か
らのアドレス情報、およびデータに従ったプリンタエン
ジン部209の制御、プリンタエンジン部209からの
データ読み込みを行うとともに、外部デバイス212か
らのコード化画像データがパラレルインターフェース2
13を介して入力される。さらにエンジンコントローラ
210は、プリンタエンジン部209のコントロールパ
ネルからの、プリントステイタス、ページカウント等の
情報を記憶するために設けられているエレクトリックイ
レーサブル プログラマブル ROM(以下、EEPR
OMと略称する。)214に対して、CPU201から
のアドレス情報に従って、情報の読みだし書き込みを行
う。215は外部デバイス212から入力されるコード
化画像データ、文字フォントのビットマップデータ、お
よびその他のデータを記憶する随時読み出し書き込みが
可能なDRAM、216はDRAM215に対して、デ
ータの読み出し書き込みに必要なDRAMアドレス情
報、およびタイミング信号を、CPU201からのアド
レス情報に従い発生し、DRAM215へデータアクセ
スを行うとともに、主データバス208の調停、および
DRAM215のデータリフレッシュを行うDRAMコ
ントローラである。さらにDRAMコントローラ216
は、DRAM215に記憶された画像データをパラレル
シリアル変換し、クロック発生器217からのクロック
を補整回路218が分周したビデオデータ同期信号(V
CLK)に同期して、補整回路218へ画像ビットマッ
プイメージデータとして出力する。また、DRAMコン
トローラ216は、外部デバイス212またはプリンタ
エンジン部209のコントロールパネルの情報に従っ
て、画像を重ね合わせたりオフセットさせるために、画
像データをシフトさせる機能を持つ。なお、DRAM2
15のメモリエリアは、拡張DRAM219、220に
より拡大することができる。
【0014】ここで、補整回路218は、DRAMコン
トローラ216よりビデオデータ同期信号(VCLK)
に同期して入力される画像ビットマップイメージデータ
を、レーザ駆動部2011を駆動する画像ドット信号に
置き換え、この画像ドット信号にプリントの質を高める
ための補整を施し、補整後の補整画像ドット信号(VD
O)をレーザ駆動部2011へ出力する。この補整によ
り、例えばアナログ文字をデジタルビットマップ像に変
換するプロセスにおいて、ビットマップ像の解像度が低
かったり、所望のアナログ像のサンプリングレートが低
いために発生した、段差、階段状のゆがみ、印字品質の
劣化等を減少させる。
【0015】図19に、米国特許4847641号明細
書に示された画像形成装置のコントローラ部を構成する
マッチングネットワークを用いた補整回路のブロック図
を示す。図19において、101は画像ビットマップイ
メージデータの一部を一時的に記憶する一時記憶手段
で、画像ビットマップイメージデータのうちの1ビット
の形状を補整するために、その周辺の7行×7列の画像
ビットマップイメージデータをサンプリングする目的で
設けられており、シフトレジスタで構成されるサンプル
ウインドウ回路を有しており、このサンプルウインドウ
回路を構成するシフトレジスタに画像ビットマップイメ
ージデータが順次格納される。このサンプルウインドウ
回路のサンプルウインドウ図を図20に示す。図20の
D4が補整の対象である。2201は前記サンプルウイ
ンドウに格納されたサンプルパターンと、予め決められ
た複数のテンプレートパターンが、一致するかどうか比
較するマッチングネットワーク手段で、予め決められた
複数のテンプレートパターンの中の一例を図21に示
す。105はマッチングネットワーク手段2201で、
サンプルパターンが予め決められた複数のテンプレート
パターンのうちの一つと一致した場合、補整の対象であ
る画像ビットマップイメージデータの信号を所定の信号
に補整する信号発生手段である。
【0016】図22は一時記憶手段101のブロック図
である。図22において、301はメモリコントロール
回路で、メモリに対しデータの読み出し、書き込みに必
要なアドレス、およびその他の制御信号を発生する。3
02はメモリ回路で、高速スタティックラム(以下、S
RAMと略称する。)、およびフリップフロップで構成
されシリアルデータに変換された画像ビットマップイメ
ージデータであるビデオ信号(VDIN)の読み出し、
書き込みを、メモリコントロール回路301により出力
されたアドレス、およびその他の制御信号により行う。
303はメモリ回路302から読み出されたSRAMの
データを記憶しサンプルパターンを出力する、シフトレ
ジスタで構成されたサンプルウインドウ回路である。
【0017】図23はメモリコントロール回路301の
回路図、図24はメモリ回路302の回路図、図25は
サンプルウインドウ回路303の回路図、図26はマッ
チングネットワーク手段2201の一部である比較回路
の回路図である。図23において、2401〜2403
は4ビット同期カウンタ、図24において、2501は
SRAM、2502は8ビットラッチ、2503はイン
バータ、図25において、2601〜2607は8ビッ
トシフトレジスタ、図26において、2803〜284
0は2入力エクスクルーシブオア(以下、Ex−ORと
略称する。)、2801は多入力ナンド(以下、NAN
Dと略称する。)、2802は多入力オア(以下、OR
と略称する。)である。
【0018】以上の様に構成された、マッチングネット
ワークを用いた画像形成装置のコントローラ部を構成す
る補整回路について以下その動作を説明する。図24に
おいて、ビデオ信号(VDIN)の線路を介して送られ
てくる画像ビットマップイメージデータであるビデオ信
号(VDIN)が、ビデオデータ同期信号(VCLK)
に従ってシリアルで8ビットラッチ2502のD0に入
力されビデオデータ同期信号(VCLK)の立下りエッ
ジにてラッチされ、SRAM2501のA0〜A11に
入力されるアドレスSRA0〜SRA11によりSRA
M2501のIO0に格納される。このアドレスSRA
0〜SRA11は図23の4ビット同期カウンタ240
1〜2403がビデオデータ同期信号(VCLK)で0
(H)からカウントアップすることにより得られる。同
様に次のビデオ信号(VDIN)が、ビデオデータ同期
信号(VCLK)の立ち上がりエッジにてアドレスがイ
ンクリメントされSRAM2501のIO0に格納され
る。この一連の動作により画像ビットマップイメージデ
ータの主走査の1ライン分がSRAM2501のIO0
に格納される。
【0019】この1ライン分がSRAM2501のIO
0に格納されると図23の4ビット同期カウンタ240
1〜2403は主走査の基準信号(NLSYNC)によ
りリセットされ、2ライン目の画像ビットマップイメー
ジデータであるビデオ信号(VDIN)がビデオデータ
同期信号(VCLK)に従って8ビットラッチ2502
のD0に、SRAM2501のIO0に格納された1ラ
イン目のデータがアドレス0(H)より順に読み出され
8ビットラッチ2502のD1に入力されてそれぞれラ
ッチされ、8ビットラッチ2502のD0に入力された
データがSRAM2501のIO0のアドレス0(H)
に、8ビットラッチ2502のD1に入力されたデータ
がSRAM2501のIO1のアドレス0(H)に格納
される。
【0020】以上の動作を繰り返すことによりSRAM
2501のIO0〜IO6に画像ビットマップイメージ
データが各ライン毎に入力されるが、この動作を行うと
同時に8ビットラッチ2502の出力は、図25に示す
サンプルウインドウ回路を構成する8ビットシフトレジ
スタ2601〜2607にも入力され、8ビットシフト
レジスタ2601〜2607は、ビデオデータ同期信号
(VCLK)に従って入力されたデータをシフトし、画
像ビットマップイメージデータであるビデオ信号(VD
IN)の図20に示す分のデータを格納する。この格納
されたサンプルパターンのデータと、図21に示す予め
決められたテンプレートパターンのデータとが、それぞ
れ図26に示すマッチングネットワーク手段2201の
比較回路のEx−OR2803〜2840にそれぞれ入
力され、Ex−OR2803〜2840は入力されたデ
ータが一致した場合はLレベルを、不一致であればHレ
ベルを多入力NAND2801に出力し、多入力NAN
D2801はEx−OR2803〜2840から全てL
レベルが出力されると多入力OR2802を介してHレ
ベルを図19に示す信号発生手段105へ出力する。
【0021】図19に示す信号発生手段105ではこの
Hレベルにより補整の対象である画像ビットマップイメ
ージデータの信号を、多入力NAND2801が多入力
OR2802を介してH信号を出力した時に用いたテン
プレートパターンに応じた補整画像ドット信号に置換す
る。
【0022】ここで、図19に示す信号発生手段105
から出力される補整画像ドット信号を図27に示す。X
信号、Y信号、Z信号、およびW信号は、多入力NAN
D2801が多入力OR2802を介してH信号を出力
した時に用いたテンプレートパターンに対応した、1ド
ットの前約1/3、後約2/3、前約2/3、後約1/
3だけ出力する補整画像ドット信号である。
【0023】以上の一連の動作によって、図28
(a)、および図29(a)に示す画像ビットマップイ
メージデータは、図28(b)、および図29(c)に
示すように、補整の対象である画像ビットマップイメー
ジデータのうちの1ビットの信号を通常のドットの前後
または上下の1/3、2/3だけ出力する補整画像ドッ
ト信号に置換することで斜線等の段差を滑らかにする
が、図29(c)に示すような、補整の対象である画像
ビットマップイメージデータのうちの1ビットの信号を
通常のドットの上下の1/3、2/3だけ出力する補整
画像ドット信号に対するレーザ出力の制御は、レーザの
照射位置を変更する必要があり、実施することは困難で
ある。このため画像形成装置では通常のドットの上下の
1/3、2/3だけ出力する補整画像ドット信号に対す
る制御に関しては、通常のドットより電流印加時間を少
なくすることによりドットの径を小さくすることで対応
し、図29(b)に示すような補整を施している。
【0024】ところで、このドットの径を小さくする場
合は、通常のドットより電流印加時間を少なくすること
で対応しているが、ドットの径の大きさによっては電流
印加時間を少なくする場合の電流印加時間の削除が前後
で同じでないことが生じ、ドットの中心位置が各々の大
きさのドットにより異なるため、ドットの中心とこのド
ットに隣接するドットの中心との間隔が一定でない場合
がある。また、画像形成装置のなかには、縦線等におい
て細線を得るため、例えば図30(a)に示すような画
像の1ドットの波形の信号を遅延素子等で遅らせること
で図30(b)に示すような波形の信号を得、この図3
0(a)の波形の信号と図30(b)の波形の信号との
論理積をとることにより図30(c)に示すような波形
の信号を得て、この図30(c)の波形の信号を画像ド
ット信号として出力し、細線を得る制御を行なっている
装置があり、この画像形成装置では、上記した斜線等の
段差を滑らかにする補整を施した場合、図28(a)、
および図29(a)に示す画像ビットマップイメージデ
ータは、図31(a)、および(b)に示すように補整
が施される。しかし、この補整が施された場合、補整が
施されないドット、および左右の補整が施されるドット
においては細線を得るためドットの左側の削除が行なわ
れるが、上下の補整が施されるドットにおいては細線を
得るための削除が行なわれないため図31(b)に示す
ような補整では、補整が施されないドットの中心と補整
が施されるドットの中心との間隔が左右で異なってい
る。
【0025】
【発明が解決しようとする課題】すなわち、上記構成で
は、画像ビットマップイメージデータの補整を施すため
には、補整が必要となる全ての画像ビットマップイメー
ジデータに対して別々にテンプレートパターンを用意し
ておく必要があり、サンプルパターンとテンプレートパ
ターンとを比較するマッチングネットワーク手段の比較
回路が増加し回路構成が複雑になり、コストアップの原
因となるため、全てのビットマップデータに対して別々
にテンプレートパターンを用意しておくことが困難で、
画像ビットマップイメージデータの補整が必要となる場
合であっても、テンプレートがないために補整が施され
ない場合が存在するとともに、ドットの中心とこのドッ
トに隣接するドットの中心との間隔が異なるという問題
点を有していた。
【0026】
【課題を解決するための手段】本発明は上記問題点を解
決するため、直交マトリクスのドットにより構成された
画像の書き込まれる領域の一部をウインドウとして設定
し、この設定位置を前記領域内で移動させることが可能
なウインドウ設定手段により設定されたウインドウ内の
所定のドットとこの所定のドットに隣接するドットとの
画像データの差異およびその差異の方向とを検出するエ
ッジ検出手段と、ウインドウ内で、所定のドット以外の
互いに隣接するドットに対応した画像データの差異を検
出し、互いに隣接するドット間にエッジ検出手段が検出
した画像データの差異と同じ方向の差異を持つエッジを
有する場合、このエッジの、所定のドットの持つエッジ
位置に対する位置に応じて所定の値を設定する重み付け
手段と、重み付け手段により設定された所定の値の和を
得る演算手段と、演算手段により得られた値に応じた大
きさのドットに所定のドットを置き換え出力する信号発
生手段と、信号発生手段からの信号により書き込まれる
互いに隣接するドットの中心間の距離が所定の距離とな
るようドットの位置を移動させる制御手段とを備えたも
のである。
【0027】
【作用】本発明は上記した構成により、サンプルウイン
ドウ内の所定のドットとこの所定のドットに隣接するド
ットとの画像データの差異と、互いに隣接するドットに
対応した画像データの差異とを検出し、これらの検出結
果をもとに所定のドットを検出結果に応じた大きさに置
き換えることができるとともに、この大きさが置き換え
られたドットの書き込まれる位置を移動させることがで
きる。
【0028】
【実施例】以下本発明の一実施例における画像形成装置
について説明する。ここで画像形成装置の機構部、およ
び画像形成装置の補整回路以外のコントローラ部につい
ては上記従来の技術に示す構成と同様であるので説明を
省略する。
【0029】図1は本発明の一実施例における画像形成
装置のコントローラ部を構成する補整回路のブロック図
である。図1において、101は一時記憶手段、301
はメモリコントロール回路、302はメモリ回路、30
3はサンプルウインドウ回路で、これらは上記従来の技
術に示す構成と同様であるので詳細な説明を省略する。
【0030】102は図20に示すサンプルウインドウ
内の画像ビットマップイメージデータよりエッジを検出
するエッジ検出手段であり、ここではエッジの検出をサ
ンプルウインドウ内の所定位置の1ドットの画像データ
1ビットのデータの属性(0または1)と、このドット
の上下左右のドットのデータ1ビットのデータの属性と
が異なった場合(例えば所定の位置の1ドットの画像デ
ータが0に対して、上下左右に隣接するドットの画像デ
ータが1である場合、および所定の位置の1ドットの画
像データが1に対して、上下左右に隣接するドットの画
像データが0である場合)をエッジありと判断して、エ
ッジがある場合は1、ない場合は0を出力する。103
はエッジ検出手段102によって検出された複数の各エ
ッジデータを、サンプルウインドウの中央に位置する補
整対象の画像データD4の上下左右のエッジの種類(画
像データD4に対して、上下左右に隣接するデータが0
から1であるか、1から0であるか、およびエッジの方
向が上方向であるか、下方向であるか、右方向である
か、左方向であるか)によって分類するとともに、画像
データD4の上下左右のエッジに対する位置に応じてま
とめる重み付け手段、104は重み付け手段103によ
ってまとめられた複数の各エッジデータに、画像データ
D4の上下左右のエッジに対する位置に応じて所定の数
値を乗算し論理演算を施すことにより、補整用のデータ
を発生し出力する論理演算手段、105は論理演算手段
104から出力された補整用データに従い、補整の対象
である画像データD4の信号を図18に示すレーザ駆動
部2011を駆動する補整画像ドット信号に置換し出力
する信号発生手段、106は信号発生手段から出力され
た補整画像ドット信号に画像の縦線の幅を狭め細線を得
る制御、およびドットの上下の補整が施されたドットの
位置を移動させる制御を施す線幅・位置制御手段であ
る。
【0031】図2にエッジ検出手段102、重み付け手
段103、論理演算手段104の簡単な回路図を示す。
図2において、401は図20に示すサンプルウインド
ウ内の画像ビットマップイメージデータの主走査方向に
隣合うビット間にエッジがあるかどうかを検出する垂直
エッジ検出回路、402は副走査方向に隣合うビット間
にエッジがあるかどうかを検出する水平エッジ検出回路
で、この垂直エッジ検出回路401、水平エッジ検出回
路402により図1に示すエッジ検出手段102が構成
されている。403Aは垂直エッジ検出回路401によ
って検出された、主走査方向に隣合うビット間に存在す
る複数の各エッジデータを、図20に示すサンプルウイ
ンドウの中央に位置する補整対象の画像データD4の左
右のエッジの種類(画像データD4に対して、左右に隣
接するデータが0から1であるか、1から0であるか、
およびエッジの方向が右方向であるか、左方向である
か)によって分類し、画像データD4の左右のエッジに
対する位置に応じてまとめるとともに、補整対象の画像
データD4が0のときは信号線ADDに1を、1のとき
は信号線DELに1を出力する垂直エッジデータ重み付
け回路、403Bは水平エッジ検出回路401によって
検出された、副走査方向に隣合うビット間に存在する複
数の各エッジデータを、図20に示すサンプルウインド
ウの中央に位置する補整対象の画像データD4の上下の
エッジの種類(画像データD4に対して、上下に隣接す
るデータが0から1であるか、1から0であるか、およ
びエッジの方向が上方向であるか、下方向であるか)に
よって分類し、画像データD4の上下のエッジに対する
位置に応じてまとめるとともに、補整対象の画像データ
D4が0のときは信号線ADDに1を、1のときは信号
線DELに1を出力する水平エッジデータ重み付け回路
で、この垂直エッジデータ重み付け回路403A、水平
エッジデータ重み付け回路403Bにより図1に示す重
み付け手段103が構成されている。404A、404
B、404C、404Dは垂直エッジデータ重み付け回
路403A、水平エッジデータ重み付け回路403Bに
よってまとめられた複数の各エッジデータに図20に示
すサンプルウインドウの中央に位置する補整対象の画像
データD4の上下左右のエッジに対する位置に応じて所
定の数値を乗算する乗算機能を持ち、複数の各エッジデ
ータに所定の数値を乗算した後に加算を行い、この加算
結果が8以上になったときデータとして1を出力する加
算回路、405〜412は加算回路404A、404
B、404C、404Dから出力されるデータと、垂直
エッジデータ重み付け回路403A、水平エッジデータ
重み付け回路403Bから信号線ADD、DELを介し
て送られてくるデータとの論理積をとる2入力AND
で、これらの加算回路404A、404B、404C、
404Dおよび2入力AND405〜412とから図1
に示す論理演算手段104が構成されている。
【0032】図3は垂直エッジ検出回路401の回路
図、図4は水平エッジ検出回路402の回路図、図5、
図6は垂直エッジデータ重み付け回路403Aの回路図
で、水平エッジデータ重み付け回路403Bも図5、図
6と同じ回路図である。図7は加算回路404A、40
4B、404C、404Dの回路図、図8は図1に示す
信号発生手段105、および線幅・位置制御手段106
の回路図である。
【0033】図3において、501〜528は2入力A
ND、529〜549はインバータ、図4において、7
01〜728は2入力AND、729〜749はインバ
ータ、図5において、1001〜1012はAND−O
Rインバータ、1013〜1024はインバータ、10
25、1026はバッファ、1027は2入力OR、図
6において、1101〜1112はAND−ORインバ
ータ、1113〜1124はインバータ、1125、1
126はバッファ、1127〜1129は2入力OR、
図7において、1301〜1309は3入力1ビットフ
ルアダー、1310、1311は2入力OR、図8にお
いて、6001は8入力NOR、6002〜6017は
2入力OR、6018〜6026は2入力AND、60
27〜6032はインバータ、6033は2入力Ex−
OR、6034、6035はJKフリップフロップ、6
036はフリップフロップ、6037、6038は8ビ
ットパラレルロードシリアル出力シフトレジスタ(以
下、8ビットシフトレジタと略称する。)、6039、
6040、6041は4ビットシフトレジスタ、604
2、6043はデータセレクタ、6044はスイッチ、
6045はスイッチ、6046は2入力ANDである。
【0034】以上の様に構成された、画像形成装置のコ
ントローラ部を構成する補整回路について以下その動作
を説明する。
【0035】図3の垂直エッジ検出回路では、図1に示
すサンプルウインドウ回路303より送られてくる画像
データA3〜A5、B3〜B5、C3〜C5、D3〜D
5、E3〜E5、F3〜F5、G3〜G5を、インバー
タ529〜549と2入力AND501〜528とによ
り論理演算することで、図20に示すサンプルウインド
ウのA行目からG行目までの3列目と4列目、および4
列目と5列目の画像データが主走査方向に0から1、ま
たは1から0(以下、白から黒、または黒から白と記
す。)へと変化するかどうかを検出し、エッジデータと
して出力する。このエッジデータはA行目の3列目が白
で4列目が黒である場合は信号線V1に1を、B行目の
3列目が白で4列目が黒である場合は信号線V2に1
を、以下同様にC行目からG行目の場合、信号線V3か
らV7に各々1を出力する。さらに、A行目からG行目
までの各々の行において3列目が黒で4列目が白である
場合は信号線NV1からNV7に各々1を、A行目から
G行目までの各々の行において4列目が白で5列目が黒
である場合は信号線VV1からVV7に各々1を、A行
目からG行目までの各々の行において4列目が黒で5列
目が白である場合は信号線NVV1からNVV7に各々
1を出力する。
【0036】図4の水平エッジ検出回路では図1に示す
サンプルウインドウ回路303より送られてくる画像デ
ータC1〜C7、D1〜D7、E1〜E7を、インバー
タ729〜749と2入力AND701〜728とによ
り論理演算することで、図20に示すサンプルウインド
ウの1列目から7列目までのC行目とD行目、およびD
行目とE行目の画像データが副走査方向に0から1、ま
たは1から0へと変化するかどうかを検出し、エッジデ
ータとして出力する。このエッジデータは1列目から7
列目までの各々の列においてC行目が白でD行目が黒で
ある場合は信号線H1からH7に各々1を、1列目から
7列目までの各々の列においてC行目が黒でD行目が白
である場合は信号線NH1からNH7に各々1を、1列
目から7列目までの各々の列においてD行目が白でE行
目が黒である場合は信号線HH1からHH7に各々1
を、1列目から7列目までの各々の列においてD行目が
黒でE行目が白である場合は信号線NHH1からNHH
7に各々1を出力する。
【0037】図5、図6の垂直エッジデータ重み付け回
路では、信号線A1〜A7、NA1〜NA7、B1〜B
7、NB1〜NB7の各々へ、図3の垂直エッジ検出回
路より信号線V1〜V7、NV1〜NV7、VV1〜V
V7、NVV1〜NVV7を介して送られてくる垂直エ
ッジデータを、AND−ORインバータ1001〜10
12とインバータ1013〜1024、および2入力O
R1027から成るデータセレクトブロックにより図2
0に示すサンプルウインドウの中央に位置する補整対象
の画像データD4の左右のエッジの種類(白から黒であ
るか、黒から白であるか、およびエッジの方向が右方向
であるか、左方向であるか)によって分類し、図5の垂
直エッジデータ重み付け回路では、図20に示すサンプ
ルウインドウの画像データD4の左方向のエッジと同じ
種類のエッジに関して、エッジがサンプルウインドウの
A行目の3列目と4列目との間に存在している場合は信
号線AX11に1を、B行目の3列目と4列目との間に
存在している場合は信号線AX12に1を、以下同様に
C行目からG行目の場合、信号線AX13からAX17
に各々1を出力する。さらに、エッジがA行目からC行
目までの4列目と5列目との間に存在している場合は信
号線AX21からAX23に各々1を、エッジがE行目
からG行目までの4列目と5列目との間に存在している
場合は信号線AX25からAX27に各々1を出力す
る。また、図6の垂直エッジデータ重み付け回路におい
ても、図5の垂直エッジデータ重み付け回路と同様に、
図20に示すサンプルウインドウの画像データD4の右
方向のエッジと同じ種類のエッジに関して、エッジがサ
ンプルウインドウのA行目からG行目までの4列目と5
列目との間に存在している場合は信号線BX11からB
X17に各々1を、エッジがA行目からC行目までの3
列目と4列目との間に存在している場合は信号線BX2
1からBX23に各々1を、エッジがE行目からG行目
までの3列目と4列目との間に存在している場合は信号
線BX25からBX27に各々1を出力する。さらに、
図6の垂直エッジデータ重み付け回路においては、補整
対象の画像データD4が0のときは信号線ADDに1
を、1のときは信号線DELに1を出力する。
【0038】水平エッジデータの重み付け回路403B
は図5、図6の垂直エッジデータ重み付け回路と同様の
回路なので回路の説明は省略する。水平エッジデータの
重み付け回路403Bでは、信号線A1〜A7、NA1
〜NA7、B1〜B7、NB1〜NB7の各々へ、図4
の水平エッジ検出回路より信号線H1〜H7、NH1〜
NH7、HH1〜HH7、NHH1〜NHH7を介して
送られてくる垂直エッジデータを、図20に示すサンプ
ルウインドウの中央に位置する補整対象の画像データD
4の上下のエッジの種類(白から黒であるか、黒から白
であるか、およびエッジの方向が上方向であるか、下方
向であるか)によって分類し、図20に示すサンプルウ
インドウの画像データD4の上下のエッジに対する位置
に応じて信号線AX11からAX17、AX21からA
X23、AX25からAX27、およびBX11からB
X17、BX21からBX23、BX25からBX27
に各々1を出力する。
【0039】ここで、垂直エッジデータの重み付け回路
403Aによって、図20に示すサンプルウインドウの
中央に位置する補整対象の画像データD4の左右のエッ
ジの種類によって分類されるとともに、画像データD4
の左右のエッジ位置に対する位置に応じてまとめられる
垂直エッジデータの状態を図9(a)、図9(b)に、
水平エッジデータの重み付け回路403Bによって、図
20に示すサンプルウインドウの中央に位置する補整対
象の画像データD4の上下のエッジの種類によって分類
されるとともに、画像データD4の上下のエッジに対す
る位置に応じてまとめられる水平エッジデータの状態を
図10(a)、図10(b)に示す。図9(a)、図9
(b)、図10(a)、図10(b)において、ビット
とビットとの間に記載された数字が、そのビットとビッ
トとの間のエッジが中央ビットD4の補整に関する重み
を示している。
【0040】図9(a)は、中央ビットD4とその右側
のビットD5との間にエッジがある場合で、中央ビット
D4と同じ列である4列目のビットの右側のエッジの重
みは全て1となり、4列目のビットの左側のエッジは2
もしくは4となる。つぎに、図9(b)は、中央ビット
D4とその左側のビットD3との間にエッジがある場
合、中央ビットD4と同じ列である4列目のビットの左
側のエッジの重みは全て1となり、4列目のビットの右
側のエッジは2もしくは4となる。図10(a)は、中
央ビットD4とその下側のビットE4との間にエッジが
ある場合で、中央ビットD4と同じ行であるD行目のビ
ットの下側のエッジの重みは全て1となり、D行目のビ
ットの上側のエッジは2もしくは4となる。図10
(b)は、中央ビットD4とその上側のビットC4との
間にエッジがある場合で、中央ビットD4と同じ行であ
るD行目のビットの上側のエッジの重みは全て1とな
り、D行目のビットの下側のエッジは2もしくは4とな
る。
【0041】図7の加算回路では、信号線VAX11〜
VAX17、VAX21〜VAX23、VAX25〜V
AX27へ、図5、図6の垂直エッジデータ重み付け回
路、水平エッジデータ重み付け回路より信号線AX11
〜AX17、AX21〜AX23、AX25〜AX2
7、または信号線BX11〜BX17、BX21〜BX
23、BX25〜BX27を介して送られてくる、図2
0に示すサンプルウインドウの中央に位置する補整対象
の画像データD4の上下左右のエッジの種類によって分
類され、画像データD4の上下左右のエッジ位置に対す
る位置に応じてまとめられたエッジデータを、3入力1
ビットフルアダー1301〜1309、2入力OR13
10、1311によりエッジデータの中で図9(a)、
図9(b)、図10(a)、図10(b)に示す1の重
みを持ったもの(信号線VAX11〜VAX17のエッ
ジデータ)、2の重みを持ったもの(信号線VAX2
1、VAX22、VAX26、VAX27のエッジデー
タ)、4の重みを持ったもの(信号線VAX23、VA
X25のエッジデータ)どうしをそれぞれの重みに応じ
て論理演算し、この論理演算結果が結果が8以上の重み
になった時、図20に示すサンプルウインドウの中央に
位置する補整対象の画像データD4を補整する補整信号
として信号線Z8に1を出力する。
【0042】ここで、図7の加算回路の動作を図11
(a)、図11(b)、図12(a)、図12(b)の
画像データのパターン図により説明する。図11
(a)、図11(b)、図12(a)、図12(b)に
おいて、空白の枠は白のドット、斜線の枠は黒のドット
を示している。図11(a)のパターンでは、2+2+
4+1+1+1=11、図11(b)のパターンでは1
+1+1+4+2=9、図12(a)のパターンでは2
+2+1+1+1+1=8、図12(b)のパターンで
は1+1+1+4+2+2=11となり、加算回路40
4A〜404Dより、それぞれ信号線Z8に1が出力さ
れる。
【0043】図2の2入力AND405〜412では、
4個の加算回路404A、404B、404C、404
Dから各々の信号線Z8を介して送られてくるデータ
と、垂直エッジデータ重み付け回路403A、水平エッ
ジデータ重み付け回路403Bから信号線ADD、DE
Lを介して送られてくるデータとの論理積を各々とるこ
とにより8本の信号線L1、L2、R1、R2、UP
1、UP2、DN1、DN2にデータを出力する。
【0044】このデータの出力は、例えば図11(a)
のパターンでは、加算回路404Bより信号線Z8を介
して1が、垂直エッジデータ重み付け回路403Aより
信号線ADDを介して1が2入力AND407へ入力さ
れ信号線R1に1が出力される。
【0045】図8の信号発生回路では、図1に示すサン
プルウインドウ回路303より信号線D4、図2の2入
力AND405〜412より8本の信号線L1、L2、
R1、R2、UP1、UP2、DN1、DN2を介して
データが入力され、これらのデータのうちの信号線L
1、L2、R1、R2を介して入力されるデータは2入
力OR6002〜6009を通して8ビットシフトレジ
スタ6037へ入力され、この8ビットシフトレジスタ
6037より図20に示すサンプルウインドウの中央に
位置する補整対象の画像データD4を補整した信号が2
入力OR6015に出力される。一方、信号線UP1、
UP2、DN1、DN2を介して入力されるデータは2
入力OR6010〜6013を通して8ビットシフトレ
ジスタ6038へ入力され、この8ビットシフトレジス
タ6038より補整対象の画像データD4を補整した信
号が線幅・位置制御回路へ出力される。
【0046】ここで、8本の信号線L1、L2、R1、
R2、UP1、UP2、DN1、DN2を介して入力さ
れるデータが全て0の場合は、8入力NOR6001の
出力が1となり補整対象の画像データD4が、JKフリ
ップフロップ6034にラッチされ、2入力OR601
5へ出力される。
【0047】この8ビットシフトレジスタ6037、お
よびJKフリップフロップ6034からの出力は2入力
OR6015を介して線幅・位置制御回路へ出力され
る。
【0048】線幅・位置制御回路において、信号発生回
路の2入力OR6015を介して送られてくる8ビット
シフトレジスタ6037、およびJKフリップフロップ
6034からの出力データは、4ビットシフトレジスタ
6041、データセレクタ6042、および2入力AN
D6046に各々入力され、これらにより出力データの
最初の数クロック分が削除されることでドットの左側が
削除され、縦線の横幅を細くする事ができる。この削除
幅はスイッチ6044で設定される。
【0049】一方、信号線L1、L2、R1、R2から
のデータにより補整が施されるドット、および補整が施
されないドットに対する信号線UP1、UP2、DN
1、DN2からのデータにより補整が施されるドットの
位置は、信号線L1、L2、R1、R2からのデータに
より補整が施されるドット、および補整が施されないド
ットの左側が4ビットシフトレジスタ6041、データ
セレクタ6042、および2入力AND6046により
削除されるので、この削除されるドットの左側と右側と
で異なる。このため、信号線UP1、UP2、DN1、
DN2からのデータにより補整が施されるドットの信号
は、4ビットシフトレジスタ6039、6040、およ
びデータセレクタ6043に各々入力され、スイッチ6
044で設定した4ビットシフトレジスタ6041、デ
ータセレクタ6042、および2入力AND6046に
より削除された数クロック分の時間の半分位相がずれて
6043から出力される。
【0050】ところが、8ビットシフトレジスタ603
8に信号線UP1、UP2、DN1、DN2を介して入
力されるデータによっては、補整が施されるドットが1
ドットの中心に位置しない場合があり、このような場合
にはフリップフロップ6036によりデータセレクタ6
043からの出力の位相をさらに1/2クロックの時間
だけずらして2入力OR6016から出力する。この位
相の移動量はスイッチ6045で設定される。
【0051】2入力AND6046、2入力OR601
6から出力される各出力データは2入力OR6017で
論理和され、この論理和された補整後の補整画像ドット
信号が信号線VDOへ出力される。
【0052】以上の動作により、信号線L1、L2、R
1、R2からのデータにより補整が施されるドット、お
よび補整が施されないドットに対する信号線UP1、U
P2、DN1、DN2からのデータにより補整が施され
るドットの位置を、信号線L1、L2、R1、R2から
のデータにより補整が施されるドット、および補整が施
されないドットの左側と右側とで同じにすることができ
る。
【0053】なお、本実施例では削除幅および位相の移
動量は各々スイッチ6044、6045で設定される
が、この設定はスイッチ6044、6045の代わりに
データレジスタ等を用いて、ソフトウエアにより行なう
ことも可能である。
【0054】ここで、図8に示すスイッチ6044の
1、2、3番をONとしてドットの削除幅を0とし、ス
イッチ6045の2番をONとして信号線UP2、DN
2からのデータにより補整が施されるドットの信号の位
相を1/2クロック遅らせた時の、図2の2入力AND
405〜412より8本の信号線L1、L2、R1、R
2、UP1、UP2、DN1、DN2を介して送られて
くるデータに対する各補整画像ドット信号のタイミング
チャートを図13(a)に示す。図13(a)に於い
て、OW1は8本の信号線L1、L2、R1、R2、U
P1、UP2、DN1、DN2を介して送られてくるデ
ータがすべて0であるとともに、図20に示すサンプル
ウインドウの中央に位置する補整対象の画像データD4
が1、つまり全く補整しない場合の出力信号を示す。O
W2は信号線L1のデータが1の場合に対応する出力信
号、OW3は信号線L2のデータが1の場合に対応する
出力信号、OW4は信号線R1のデータが1の場合に対
応する出力信号、OW5は信号線R2のデータが1の場
合に対応する出力信号、OW6は信号線UP1または信
号線DN1のデータが1の場合に対応する出力信号、O
W7は信号線UP2または信号線DN2のデータが1の
場合に対応する出力信号を示し、複数の補整画像ドット
信号が同時に出力された場合は、それらの出力の論理和
をとり出力する。
【0055】つぎに、図8に示すスイッチ6044の
1、3番をONとしてドットの削除幅を2クロックと
し、スイッチ6045の2番をONとして信号線UP
2、DN2からのデータにより補整が施されるドットの
信号の位相を1/2クロック遅らせた時の、図8に示す
各部のタイミングチャートを図13(b)に示す。
【0056】図13(b)に於いて、CKINの8サイ
クルの長さが1ドットの信号であり、WAVE1は図8
のJKフリップフロップ6034の出力で8本の信号線
L1、L2、R1、R2、UP1、UP2、DN1、D
N2を介して送られてくるデータがすべて0であるとと
もに、図20に示すサンプルウインドウの中央に位置す
る補整対象の画像データD4が1、つまり全く補整しな
い場合の出力信号を示す。
【0057】WAVE2は図8の2入力AND6046
の出力でWAVE1を2クロック削除した信号、WAV
E3は図8の8ビットシフトレジタ6038の出力で信
号線UP1または信号線DN1のデータが1の場合に対
応する信号、WAVE4は図8の8ビットシフトレジタ
6038の出力で信号線UP2または信号線DN2のデ
ータが1の場合に対応する信号、WAVE5は図8のデ
ータセレクタ6043の出力でWAVEを3ドットの削
除幅である2クロックの1/2である1クロック遅延さ
せた信号、WAVE6は図8のデータセレクタ6043
の出力でWAVE4をドットの削除幅である2クロック
の1/2である1クロック遅延させた信号、WAVE7
は図8の2入力OR6016の出力で、WAVE6を1
/2クロック遅延させた信号、WAVE8は図8の2入
力OR6017の出力で、WAVE2、WAVE5、W
AVE7が組み合わされた信号を示す。
【0058】図14に補整画像ドット信号に対する画像
データのイメージ図を示す。1701は黒ドットのイメ
ージ、1702は白ドットのイメージを示し、1703
は信号線L2のデータが1の場合に対応し、黒ドットの
右1/3ドットが削除されたドット、1705は信号線
R2のデータが1の場合に対応し、黒ドットより左1/
3ドット削除されたドット、1706は信号線R1のデ
ータが1の場合に対応し、白ドットに右1/3ドットが
付加されたドット、1704は信号線L1のデータが1
の場合に対応し、白ドットに左1/3ドットが付加され
たドット、1707は信号線UP1のデータが1の場合
に対応し、黒ドットの下1/3ドットが削除されたドッ
ト、1708は信号線DN2のデータが1の場合に対応
し、黒ドットの上1/3ドットが削除されたドット、1
709は信号線UP1のデータが1の場合に対応し、白
ドットに上1/3ドットが付加されたドット、1710
は信号線DN1のデータが1の場合に対応し、白ドット
に下1/3ドットが付加されたドットを示す。これらの
画像データは図20に示すサンプルウインドウの中央ド
ットD4に関するエッジによって選別される。
【0059】(表1)に図14の補整画像ドット信号の
出力条件を示す。
【0060】
【表1】
【0061】本実施例では、レーザ出力の電流印加時間
を制御することにより、図14の1703〜1706、
および1713、1714に示すようなドットの横方向
の追加削除を行っている。しかしながら1707およ
び、1708に示す制御は、レーザの照射位置を変更す
る必要があり、実施することは困難である。このため1
707および、1708に関しては、1711に示すよ
うに通常のドットより電流印加時間を少なくすることに
よりドットの径を小さくすることで対応している。同様
に1709および、1710に関しても、ドットの位置
の上部あるいは下部に微小ドットを追加する必要がある
が、本実施例では1712に示すように電流印加時間の
少ないドットを形成することで対応している。
【0062】本実施例では以上のような構成及び、一連
の動作にて図28(a)および、図29(a)は、図2
8(b)および、図29(b)のようになり、さらに図
29(b)においては、印字の解像度および視覚の解像
度により周辺があいまいになるため、視覚上途切れのな
い非常にスムーズな線、つまり図29(c)の様に画像
データを補整することができる。
【0063】
【発明の効果】以上のように本発明の画像形成装置は、
直交マトリクスのドットにより構成された画像の書き込
まれる領域の一部をウインドウとして設定し、この設定
位置を前記領域内で移動させることが可能なウインドウ
設定手段により設定されたウインドウ内の所定のドット
とこの所定のドットに隣接するドットとの画像データの
差異およびその差異の方向とを検出するエッジ検出手段
と、ウインドウ内で、所定のドット以外の互いに隣接す
るドットに対応した画像データの差異を検出し、互いに
隣接するドット間にエッジ検出手段が検出した画像デー
タの差異と同じ方向の差異を持つエッジを有する場合、
このエッジの、所定のドットの持つエッジ位置に対する
位置に応じて所定の値を設定する重み付け手段と、重み
付け手段により設定された所定の値の和を得る演算手段
と、演算手段により得られた値に応じた大きさのドット
に所定のドットを置き換え出力する信号発生手段と、信
号発生手段からの信号により書き込まれる互いに隣接す
るドットの中心間の距離が所定の距離となるようドット
の位置を移動させる制御手段とを備えたことにより、サ
ンプルウインドウ内の所定のドットとこの所定のドット
に隣接するドットとの画像データの差異と、互いに隣接
するドットに対応した画像データの差異とを検出し、こ
れらの検出結果をもとに所定のドットを検出結果に応じ
た大きさに置き換えることができるとともに、この大き
さが置き換えられたドットの書き込まれる位置を移動さ
せることができるので、存在し得る、全てのサンプルウ
インドウのパターンにして別々にテンプレートパターン
を用意しておく必要がなく、サンプルウインドウのパタ
ーンをテンプレートパターンと比較するマッチングネッ
トワーク手段の比較回路が不要となるため回路構成が簡
単になり、コストダウンを図ることができ、どのような
パターンに対しても確実に補整がなされ、品質の高い印
字を行うことができるとともに、ドットの中心とこのド
ットに隣接するドットの中心との間隔を一定とすること
ができる。
【図面の簡単な説明】
【図1】本発明の一実施例における画像形成装置のコン
トローラ部を構成する補整回路のブロック図
【図2】一実施例における画像形成装置のエッジ検出手
段、重み付け手段、論理演算手段の簡単な回路図
【図3】一実施例における画像形成装置の垂直エッジ検
出回路の回路図
【図4】一実施例における画像形成装置の水平エッジ検
出回路の回路図
【図5】一実施例における画像形成装置の垂直エッジデ
ータ重み付け回路、水平エッジデータ重み付け回路の回
路図
【図6】一実施例における画像形成装置の垂直エッジデ
ータ重み付け回路、水平エッジデータ重み付け回路の回
路図
【図7】一実施例における画像形成装置の加算回路の回
路図
【図8】一実施例における画像形成装置の信号発生手
段、および線幅・位置制御手段の回路図
【図9】(a)は一実施例における画像形成装置の垂直
エッジデータの重み付け回路によって、サンプルウイン
ドウの中央に位置する補整対象の画像ビットマップイメ
ージデータの右のエッジの種類によって分類されるとと
もに、補整対象の画像ビットマップイメージデータの右
のエッジに対する位置に応じてまとめられる垂直エッジ
データの状態図 (b)は一実施例における画像形成装置の垂直エッジデ
ータの重み付け回路によって、サンプルウインドウの中
央に位置する補整対象の画像ビットマップイメージデー
タの左のエッジの種類によって分類されるとともに、補
整対象の画像ビットマップイメージデータの左のエッジ
に対する位置に応じてまとめられる垂直エッジデータの
状態図
【図10】(a)は一実施例における画像形成装置の水
平エッジデータの重み付け回路によって、サンプルウイ
ンドウの中央に位置する補整対象の画像ビットマップイ
メージデータの下のエッジの種類によって分類されると
ともに、補整対象の画像ビットマップイメージデータの
下のエッジに対する位置に応じてまとめられる水平エッ
ジデータの状態図 (b)は一実施例における画像形成装置の水平エッジデ
ータの重み付け回路によって、サンプルウインドウの中
央に位置する補整対象の画像ビットマップイメージデー
タの下のエッジの種類によって分類されるとともに、補
整対象の画像ビットマップイメージデータの下のエッジ
に対する位置に応じてまとめられる水平エッジデータの
状態図
【図11】(a)は一実施例における画像形成装置の画
像データのパターン図 (b)は一実施例における画像形成装置の画像データの
パターン図
【図12】(a)は一実施例における画像形成装置の画
像データのパターン図 (b)は一実施例における画像形成装置の画像データの
パターン図
【図13】(a)は一実施例における画像形成装置の信
号発生手段のタイミングチャート (b)は一実施例における画像形成装置の各部のタイミ
ングチャート
【図14】 一実施例における画像形成装置の補整画像
ドット信号に対する画像データのイメージ図
【図15】従来の画像形成装置の機構部の概略構成図
【図16】従来の画像形成装置の機構部の要部斜視図
【図17】従来の画像形成装置の機構部の動作説明図
【図18】従来の画像形成装置のコントローラ部のブロ
ック図
【図19】従来の画像形成装置の補整回路のブロック図
【図20】従来の画像形成装置のサンプルウインドウ回
路のサンプルウインドウ図
【図21】従来の画像形成装置の予め決められた複数の
テンプレートパターンの中の一例図
【図22】従来の画像形成装置の一時記憶手段のブロッ
ク図
【図23】従来の画像形成装置のメモリコントロール回
路の回路図
【図24】従来の画像形成装置のメモリ回路の回路図
【図25】従来の画像形成装置のサンプルウインドウ回
路の回路図
【図26】従来の画像形成装置のマッチングネットワー
ク手段の一部である比較回路の回路図
【図27】従来の画像形成装置の信号発生手段から出力
される補整画像ドット信号
【図28】(a)は従来の画像形成装置の補整前の画像
ビットマップイメージデータのドット図 (b)は従来の画像形成装置の補整後の画像ビットマッ
プイメージデータのドット図
【図29】(a)は従来の画像形成装置の補整前の画像
ビットマップイメージデータのドット図 (b)は従来の画像形成装置の補整後の画像ビットマッ
プイメージデータのドット図 (c)は従来の画像形成装置の補整後の画像ビットマッ
プイメージデータのドット図
【図30】(a)は従来の画像形成装置の1ドットの波
形図 (b)は従来の画像形成装置の1ドットの信号を遅延素
子等で遅らした波形図 (c)は従来の画像形成装置の1ドットの信号とこの信
号を遅延素子等で遅らせた信号との論理積をとった波形
【図31】(a)は従来の画像形成装置の補整後の画像
ビットマップイメージデータのドット図 (b)は従来の画像形成装置の補整後の画像ビットマッ
プイメージデータのドット図
【符号の説明】
101 一時記憶手段 102 エッジ検出手段 103 重み付け手段 104 論理演算手段 105 信号発生手段 106 線幅・位置制御手段

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】直交マトリクスのドットにより構成された
    画像の書き込まれる領域の一部をウインドウとして設定
    し、この設定位置を前記領域内で移動させることが可能
    なウインドウ設定手段と、前記ウインドウ設定手段によ
    り設定されたウインドウ内の所定のドットと前記所定の
    ドットに隣接するドットとの画像データの差異およびそ
    の差異の方向とを検出するエッジ検出手段と、前記ウイ
    ンドウ内で、前記所定のドット以外の互いに隣接するド
    ットに対応した画像データの差異を検出し、互いに隣接
    するドット間に前記エッジ検出手段が検出した画像デー
    タの差異と同じ方向の差異を持つエッジを有する場合、
    このエッジの、前記所定のドットの持つエッジ位置に対
    する位置に応じて所定の値を設定する重み付け手段と、
    前記重み付け手段により設定された所定の値の和を得る
    演算手段と、前記演算手段により得られた値に応じた大
    きさのドットに前記所定のドットを置き換え出力する信
    号発生手段と、前記信号発生手段からの信号により書き
    込まれる互いに隣接するドットの中心間の距離が所定の
    距離となるようドットの位置を移動させる制御手段とを
    備えたことを特徴とする画像形成装置。
JP3094016A 1991-04-08 1991-04-24 画像形成装置 Expired - Fee Related JP2500872B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP3094016A JP2500872B2 (ja) 1991-04-24 1991-04-24 画像形成装置
DE69212035T DE69212035T2 (de) 1991-04-08 1992-04-07 Bildverarbeitungsgerät
US07/864,769 US5361330A (en) 1991-04-08 1992-04-07 Image processing apparatus
EP92303077A EP0508727B1 (en) 1991-04-08 1992-04-07 Image processing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3094016A JP2500872B2 (ja) 1991-04-24 1991-04-24 画像形成装置

Publications (2)

Publication Number Publication Date
JPH04323054A JPH04323054A (ja) 1992-11-12
JP2500872B2 true JP2500872B2 (ja) 1996-05-29

Family

ID=14098708

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3094016A Expired - Fee Related JP2500872B2 (ja) 1991-04-08 1991-04-24 画像形成装置

Country Status (1)

Country Link
JP (1) JP2500872B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6165112B2 (ja) * 2014-07-30 2017-07-19 京セラドキュメントソリューションズ株式会社 画像形成装置

Also Published As

Publication number Publication date
JPH04323054A (ja) 1992-11-12

Similar Documents

Publication Publication Date Title
JP2886192B2 (ja) 像出力方法及び装置
EP0710565B1 (en) Piece-wise printed image enhancement for dot matrix printers
US5504462A (en) Apparatus for enhancing pixel addressability in a pulse width and position modulated system
JPH07193712A (ja) 画像強調方法
EP0508727B1 (en) Image processing apparatus
JP2500872B2 (ja) 画像形成装置
JP2532762B2 (ja) 画像形成装置
JPH05336363A (ja) 画像形成装置
JP2500870B2 (ja) 画像形成装置
US5537515A (en) Method and apparatus for generating bit map image data
JP3090892B2 (ja) デジタルハーフトーン画像の印刷を改善する方法および装置
JPH04329162A (ja) 画像形成装置
JPH04312071A (ja) 画像形成装置
JPH04360375A (ja) 画像形成装置
JP3070131B2 (ja) 画像形成装置
JPH0811454B2 (ja) 画像形成装置
JPH05161012A (ja) 画像形成装置
JPH1097123A (ja) 画像形成装置
JPH05260298A (ja) 画像形成装置
JPH04326660A (ja) 画像形成装置
JPH0575856A (ja) 画像形成装置
EP0495462A2 (en) Method for generating bit map image data and a method and apparatus for modulating a laser beam with same
JPH05260300A (ja) 画像形成装置
JP3111710B2 (ja) 画像処理方法及び装置
JP2927494B2 (ja) 画像信号のパルス形成装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees