JP2500578B2 - バ―スト信号用agc回路 - Google Patents

バ―スト信号用agc回路

Info

Publication number
JP2500578B2
JP2500578B2 JP5007945A JP794593A JP2500578B2 JP 2500578 B2 JP2500578 B2 JP 2500578B2 JP 5007945 A JP5007945 A JP 5007945A JP 794593 A JP794593 A JP 794593A JP 2500578 B2 JP2500578 B2 JP 2500578B2
Authority
JP
Japan
Prior art keywords
circuit
signal
output signal
polarity
burst
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5007945A
Other languages
English (en)
Other versions
JPH06216955A (ja
Inventor
進 大谷
弘樹 津田
せとみ 内川
スミス コリン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP5007945A priority Critical patent/JP2500578B2/ja
Priority to AU53865/94A priority patent/AU673390B2/en
Priority to DE69413264T priority patent/DE69413264T2/de
Priority to US08/184,245 priority patent/US5452332A/en
Priority to EP94100722A priority patent/EP0607944B1/en
Priority to CN94102659A priority patent/CN1052591C/zh
Publication of JPH06216955A publication Critical patent/JPH06216955A/ja
Application granted granted Critical
Publication of JP2500578B2 publication Critical patent/JP2500578B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ボイスアクティベーシ
ョン、スロッティドアロハ、TDMA等のバースト信号
復調復調器のバースト信号用AGC回路に関する。
【0002】
【従来の技術】衛星通信システムで音声伝送する場合に
は話者の間欠発生特性から音声がある時のみ信号を送出
し、音声が無い時間には信号送出を止めるボイスアクテ
ィベーション方式が衛星電力の有効利用に役立ち良く多
用されている。この様な信号変調波は間欠的送信、即ち
バースト信号となる。従って受信側ではバースト対応の
復調器が必要であった。
【0003】受信側は対向局のが変わった場合、通信伝
送路の伝搬ロス(各局ベース)の変動により受信レベル
が変動する。一般には受信レベルが変動すると復調器の
搬送波再生回路やクロック再生回路のループゲインが変
動し安定な復調動作が出来なくなり振幅を一定に保つた
めのAGC操作が必要である。
【0004】図2に従来のAGC回路の構成を示す。準
同期復調回路21は、間欠的に送信されるバースト変調
波信号(1F入力信号)をその搬送波周波数にほぼ等し
い直交した搬送波信号により準同期復調して2系列のア
ナログ信号に変換する。A/D変換回路22,23は、
準同期復調回路21からの出力信号を複数ビットのディ
ジタルデータ列に変換する。A/D変換回路22,23
からのディジタルデータ列は乗算回路24に入力された
後ディジタル処理型の復調回路31に入力されると共に
2乗回路25,26に入力される。前記各データ列の電
力は加算回路27により加算され乗算回路24の出力の
受信信号の電力が求められる。加算回路27の出力受信
電力を受けた減算器28は、AGCループが設定しよう
としている電力の基準値との差求める。この減算器28
により得られた差はループの利得を決定する乗算回路2
9で固定定数kが乗算された後積分回路30に入力され
る。積分回路30は乗算回路29の出力を積分し乗算回
路24を駆動し減算回路28の出力がゼロとなるように
AGCループが構成される。
【0005】この様なAGCループはループの反答速度
はループ利得kによって決定される。kが大きければ大
きいほどループの応答速度は早くなり、小さくなればな
るほど応答速度は遅くなる。
【0006】
【発明が解決しようとする課題】従来のバースト信号用
AGC回路においては、バースト信号に対応させるには
一般にループの応答速度を早くする必要が有るが、ルー
プ応答を早くする事はループ帯域を大きくする事と等価
であるため、ループ内を通過する信号の振幅変動成分や
受信信号に重畳される雑音成分もループを通過し、乗算
器にて受信信号に付加されるため信号品質の劣化も生じ
る。このことから、バースト信号に高速に対応させるに
は限界があった。
【0007】本発明の課題は、初期状態においては、A
GCループは高速応答特性を持ち、高速応答後にはAG
Cループ帯域が最小となりループ雑音の影響も無くなる
バースト信号用AGC回路を提供することにある。
【0008】
【課題を解決するための手段】本発明によれば、音声信
号を伝送する衛星通信システムの受信側に用いられるバ
ースト信号用AGC回路において、通話開始時にシグナ
リング信号を送信し、その後音声データを間欠的に送信
るバースト変調波信号を入力とし、該バースト変調波
信号をベースバンド帯信号に復調する準同期復調回路
と、該準同期復調回路出力信号をディジタル信号に変換
するA/D変換回路と、該A/D変換回路によりディジ
タル信号に変換された変調波信号と積分回路の出力信号
とを入力とし乗算操作を行う第1の乗算回路と、該第1
の乗算回路の出力信号を2乗する2乗回路と、該2乗回
路の出力信号から予め定められた基準信号との差を求め
るディジタル型の減算回路と、該減算回路の出力信号の
極性の正負を判定するディジタル型の極性判定回路と、
該極性判定回路により前記減算回路の出力信号の極性が
正である場合にループ定数K1を選択し、前記減算回路
の出力信号の極性が負である場合にはループ定数K2
(K1>>K2)を選択する選択回路と、該選択回路の
出力信号と前記減算回路の出力信号とを乗算する第2の
乗算回路と、該第2の乗算回路の出力信号を積分し
記第1の乗算器を駆動し、通話開始時には前記シグナリ
ング信号に基づき前記第1の乗算回路の利得が最大とな
るようにリセットされる積分回路とで構成され、かつ、
前記第1の乗算回路の出力信号を復調回路へ供給するバ
ースト信号用AGC回路が得られる。
【0009】また、本発明によれば、前記バースト信号
用AGC回路において、前記積分回路は、通話開始時に
一度積分値がリセットされることを特徴とするバースト
信号用AGC回路が得られる。
【0010】
【実施例】次に、本発明の1実施例を図面に基いて説明
する。
【0011】図1は本発明の1実施例を示すブロック図
である。図1の実施例においては、図3の実施例を同一
の構成要素には同一の符号が付されている。図1の実施
例は、図3の実施例に新たに極性判定回路11と選択回
路12が追加されている。
【0012】前記極性判定回路11は、基準値と受信電
力との差を検出する減算回路28の出力信号を入力と
し、その極性の正負を判定する。判定された極性信号は
選択回路12に与えられる。選択回路12は、極性信号
の極性が正である場合にはループ定数K1を選択し、極
性信号の極性が負である場合にはループ定数K2を選択
する。ここでK2<<K1とする。選択されたループ定
数K1,K2はAGCループのゲインを決定する乗算回
路29に入力される。
【0013】次に、本発明の実施例を具体的に詳細に説
明する。
【0014】初めに本実施例が初めて信号を受信する場
合、信号到達以前はせいぜい伝送路に存在する雑音成分
が受信されているのみであるから受信電力は小さい。従
って加算回路27に現れる値は基準値よりも小さく減算
回路28の出力は負の値になる。極性判定回路11は従
って負信号を出力し選択回路12出力はK2が現れてい
る。減算回路28の出力はK2となりK2<<K1を満
たし、且つループ帯域を小さく保つ定数とするとAGC
ループは低速応答特性を持ったまま待機していることに
なる。しかしながら、信号は受信されていないために乗
算回路24は通常最大利得を持つ値になっている。又、
音声通信等では最初に通話が開始されるときにはシグナ
リング信号によって通話チャンネルが指定された後実際
の通信が開始される。この場合には図1の積分回路30
に接続されるリセット信号を用いて積分回路30の値を
乗算回路24の利得を最大とする値にセットすることが
可能である。
【0015】この様子を図2に示す。図2(a)は復調
器が初めにA局と通信しその後B局と通信する場合につ
いて示したもので通話開始の前にリセット信号が入力さ
れる。A局との通信が終了し次にB局と通信する場合に
も開始以前にリセット信号が入力される。図2(b)は
A局の信号の様子を示した物で通話者の音声の発生に基
づいてバースト信号が送出されている様子を示してい
る。
【0016】信号が受信されると受信電力を示す加算回
路27には大きな電圧が発生し減算回路28出力は正の
値になり乗算回路29に設定される定数は極性判定回路
11および選択回路12によってK1の値が設定され
る。このK1はK1>>K2であり、ループの帯域を大
きくする値とする。従ってAGCループの帯域は広く、
入力信号に対して高速に応答する。ループが高速に応答
すると乗算回路24によって復調回路31に入力される
信号電力は急速に基準値に一致するため減算器28の出
力信号は0となる。この減算器28の出力信号が0とな
ると極性判定回路11の出力は負極性となり選択回路1
2を制御しループ定数K2が選択される。この時K2は
K1に比して十分に小さな値であるため、AGCループ
内の雑音も十分に小さな値となり信号劣化は最小に押さ
えられる。従って、高速同期が必要な場合にはAGCル
ープの帯域が大きくなり、一旦引き込んだ後はAGCル
ープは小さな帯域となり信号劣化が最小になる。
【0017】次にこの受信バーストが無くなった場合を
考える。
【0018】受信信号がなくなると減算回路28の出力
は負の値に保たれるために乗算器29にはK2が設定さ
れたままである。K2は十分小さな値であるため乗算器
29に後続する積分器30には非常に小さな値しか供給
されないため積分器30の値は長時間に渡ってほぼ一定
に保たれる。従って乗算器24の利得はバースト信号が
有る場合とほぼ同じ値に保たれる。
【0019】このため、次に信号が受信された場合、乗
算回路24の利得はほぼ理想の状態に保たれるため次の
引き込みに要する時間は極めて短くなる。入力信号が前
バーストに比して小さい場合には応答に時間がかかる
が、ボイスアクティベーション等のシステムでは送信局
は同一局であるためそのレベル差は小さい後続の復調器
に与える影響は皆無である。又、TDMA他のシステム
を見てもバースト間レベル差は高々3dB程度であり復
調器への影響は殆ど無い。
【0020】
【発明の効果】本発明によれば、初期状態においては通
話開始時に積分回路が第1の乗算回路の利得が最大とな
るようにリセットされることから、AGCループは高速
応答特性を持ち、高速応答後はAGCループ帯域は最小
となりループ雑音の影響も無くなる。また、本発明は、
バースト信号受信後、バースト信号が無くなった場合に
はAGCループは最小帯域に設定されるため利得制御用
乗算器の利得は前バーストのレベルに対応して設定され
るため、次のバースト信号受信時においても最初からほ
ぼ目的レベルに近い値を復調器に供給する事ができる。
【図面の簡単な説明】
【図1】本発明の1実施例を示すブロック図である。
【図2】本発明の1実施例における積分回路30をリセ
ットするタイミングを説明するための図である。
【図3】従来のバースト信号用AGC回路を示すブロッ
ク図である。
【符号の説明】
11 極性判定回路 12 選択回路 21 準同期復調回路 22,23 A/D変換回路 24 乗算回路 25,26 2乗回路 27 加算回路 28 減算回路 29 乗算回路 30 積分回路
フロントページの続き (72)発明者 コリン スミス 東京都港区芝五丁目7番1号 日本電気 株式会社内 (56)参考文献 特開 平3−222510(JP,A) 特開 昭63−82010(JP,A) 電子情報通信学会技術研究報告、、V ol.90、No.265、SAT90−48、 (1990−10−19)吉沢、大谷、谷本他、 衛星通信用ディジタル復調LSIの開発

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 音声信号を伝送する衛星通信システムの
    受信側に用いられるバースト信号用AGC回路におい
    て、通話開始時にシグナリング信号を送信し、その後音
    声データを間欠的に送信るバースト変調波信号を入力
    とし、該バースト変調波信号をベースバンド帯信号に
    調する準同期復調回路と、該準同期復調回路出力信号を
    ディジタル信号に変換するA/D変換回路と、該A/D
    変換回路によりディジタル信号に変換された変調波信号
    と積分回路の出力信号とを入力とし乗算操作を行う第1
    の乗算回路と、該第1の乗算回路の出力信号を2乗する
    2乗回路と、該2乗回路の出力信号から予め定められた
    基準信号との差を求めるディジタル型の減算回路と、該
    減算回路の出力信号の極性の正負を判定するディジタル
    型の極性判定回路と、該極性判定回路により前記減算回
    路の出力信号の極性が正である場合にループ定数K1を
    選択し、前記減算回路の出力信号の極性が負である場合
    にはループ定数K2(K1>>K2)を選択する選択回
    路と、該選択回路の出力信号と前記減算回路の出力信号
    とを乗算する第2の乗算回路と、該第2の乗算回路の出
    力信号を積分し前記第1の乗算器を駆動し、通話開始
    時には前記シグナリング信号に基づき前記第1の乗算回
    路の利得が最大となるようにリセットされる積分回路と
    で構成され、かつ、前記第1の乗算回路の出力信号を復
    調回路へ供給するバースト信号用AGC回路。
JP5007945A 1993-01-20 1993-01-20 バ―スト信号用agc回路 Expired - Fee Related JP2500578B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP5007945A JP2500578B2 (ja) 1993-01-20 1993-01-20 バ―スト信号用agc回路
AU53865/94A AU673390B2 (en) 1993-01-20 1994-01-18 An AGC circuit for burst signal
DE69413264T DE69413264T2 (de) 1993-01-20 1994-01-19 Automatische Verstärkungsregelung für Burstsignale
US08/184,245 US5452332A (en) 1993-01-20 1994-01-19 AGC circuit for burst signal
EP94100722A EP0607944B1 (en) 1993-01-20 1994-01-19 An AGC circuit for burst signal
CN94102659A CN1052591C (zh) 1993-01-20 1994-01-20 一种用于脉冲串信号的自动增益控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5007945A JP2500578B2 (ja) 1993-01-20 1993-01-20 バ―スト信号用agc回路

Publications (2)

Publication Number Publication Date
JPH06216955A JPH06216955A (ja) 1994-08-05
JP2500578B2 true JP2500578B2 (ja) 1996-05-29

Family

ID=11679638

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5007945A Expired - Fee Related JP2500578B2 (ja) 1993-01-20 1993-01-20 バ―スト信号用agc回路

Country Status (1)

Country Link
JP (1) JP2500578B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08181730A (ja) * 1994-12-22 1996-07-12 Nec Corp ディジタル自動利得制御回路
KR100314921B1 (ko) * 1998-11-14 2002-02-28 오길록 고속데이터전송을위한위성버스트모뎀에서agc회로및그방법
JP2001168748A (ja) 1999-12-14 2001-06-22 Matsushita Electric Ind Co Ltd デジタル信号受信装置
JP3479839B2 (ja) 2000-10-27 2003-12-15 日本電気株式会社 受信agc回路
JP5475525B2 (ja) * 2010-04-01 2014-04-16 日本電信電話株式会社 利得可変増幅器および光受信器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6382010A (ja) * 1986-09-25 1988-04-12 Nec Corp 自動利得制御装置
JP3107803B2 (ja) * 1990-01-29 2000-11-13 三菱電機株式会社 自動利得制御装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
電子情報通信学会技術研究報告、、Vol.90、No.265、SAT90−48、(1990−10−19)吉沢、大谷、谷本他、衛星通信用ディジタル復調LSIの開発

Also Published As

Publication number Publication date
JPH06216955A (ja) 1994-08-05

Similar Documents

Publication Publication Date Title
US5408698A (en) Radio tele-communication device having function of variably controlling received signal level
US5452332A (en) AGC circuit for burst signal
US5533064A (en) Digital radio receiver having limiter amplifiers and logarithmic detector
JP3454882B2 (ja) 無線受信装置
JP2500577B2 (ja) バ―スト信号用agc回路
JP2500578B2 (ja) バ―スト信号用agc回路
JP3185872B2 (ja) 自動利得制御回路
JP4196380B2 (ja) 無線受信装置
JP3966523B2 (ja) 自動周波数制御回路及び自動周波数制御方法
JP2001086179A (ja) Agc回路及び通信端末
JP4286287B2 (ja) 無線通信装置及び復調方法及び周波数偏差補正回路
JP2002261638A (ja) Agc制御を行う受信機
JPH11122216A (ja) スペクトラム拡散通信受信装置及びその同期確立方法
JPH0918533A (ja) バースト信号用agc回路
JP2002152081A (ja) 受信装置及び受信装置における基準周波数制御方法
JP2727924B2 (ja) 高能率多値変調波復調装置
JPH09294146A (ja) 自動利得制御回路
JPH11308289A (ja) 復調器及び無線通信装置
JP2000286654A (ja) 自動利得制御回路
JP2004343166A (ja) Ask復調回路
JPS5839137A (ja) 同期検出方式
JPH11355188A (ja) 復調装置およびこれに用いることができる搬送波再生回路ならびに等化回路
JPH03171923A (ja) 自動周波数制御回路
JP2002051090A (ja) 可変伝送レート信号復調処理回路
EP0573072A2 (en) Power control device for controlling the output level in digitally modulated radio signals

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19960123

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080313

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090313

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090313

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100313

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees