JP2024043151A - 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置 - Google Patents

半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置 Download PDF

Info

Publication number
JP2024043151A
JP2024043151A JP2022148174A JP2022148174A JP2024043151A JP 2024043151 A JP2024043151 A JP 2024043151A JP 2022148174 A JP2022148174 A JP 2022148174A JP 2022148174 A JP2022148174 A JP 2022148174A JP 2024043151 A JP2024043151 A JP 2024043151A
Authority
JP
Japan
Prior art keywords
gate
switching element
semiconductor switching
drive circuit
gate drive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2022148174A
Other languages
English (en)
Inventor
弘 鈴木
智之 三好
智康 古川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Power Semiconductor Device Ltd
Original Assignee
Hitachi Power Semiconductor Device Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Power Semiconductor Device Ltd filed Critical Hitachi Power Semiconductor Device Ltd
Priority to JP2022148174A priority Critical patent/JP2024043151A/ja
Priority to PCT/JP2023/014707 priority patent/WO2024057598A1/ja
Publication of JP2024043151A publication Critical patent/JP2024043151A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/64Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors having inductive loads

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Conversion In General (AREA)
  • Inverter Devices (AREA)
  • Electronic Switches (AREA)

Abstract

Figure 2024043151000001
【課題】半導体スイッチング素子の高破壊耐量化を実現することができる半導体スイッチング素子のゲート駆動回路を提供する。
【解決手段】独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、第1ゲート電極Gsのオフ時に対し、第2ゲート電極Gcのオフ時の方が、ゲート電極の電圧の時定数が長く設定されており、半導体スイッチング素子31のターンオフ時に最大パワーが印加する時点での第2ゲート電極Gcの電圧Vが、式(1)を満たすことを特徴とする。
式(1) 0≦V≦所定値<+Vp
(式中、+Vpは、前記半導体スイッチング素子のオン時のゲート駆動電圧である)
【選択図】図2

Description

本発明は、半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置に関する。
脱炭素社会の実現に向けた世界的な潮流により、電気自動車(EV)、電力グリッド、鉄道で堅調に市場が成長している。この市場のアプリケーションには、直流電源より供給された直流電力を基に交流電流を出力して、電動機を駆動する電力変換装置が用いられる。電力変換装置のキーコンポーネントとして、半導体スイッチング素子とそれを駆動するゲート駆動回路がある。
半導体スイッチング素子には、低損失化とともに、自身に流れる大きな電流を素子が破壊することなく遮断できる高い耐量が要求される。また、半導体スイッチング素子自身の高破壊耐量化に加え、ゲート駆動の方式や回路による高破壊耐量化の手法がある。このような高破壊耐量化を実現するためのゲート駆動方式や駆動回路については、種々検討されている。
特許文献1には、負荷に短絡が発生した場合に、ゲートをソフト遮断して、半導体スイッチング素子にかかる過大な電圧サージを抑制する方法について開示されている。
特許文献2は、動作中の異常電流や異常温度を検知して、半導体スイッチング素子を保護する装置について開示されている。
特開2016-136819号公報 特開平6-125256号公報
特許文献1の図22では、第1ゲート電極と第2ゲート電極を有するデュアルゲート型IGBTにおいて、負荷に短絡が発生した場合、第2ゲート電極に蓄積されていた電荷を、第2ソフト遮断回路(抵抗器5+スイッチS5)を経由して、電圧のスルーレートを大きくして放電する技術を記載している。
しかしながら前記技術の適用では、半導体スイッチング素子(例えば、デュアルゲート型IGBT)の遮断耐量を向上する効果を導出するのに十分ではないのが課題となっていた。詳細については後記する。
本発明は、前記した課題を解決するためになされたものであり、半導体スイッチング素子の高破壊耐量化を実現することができる半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置を提供することを目的とする。
前記目的を達成するため、本発明の半導体スイッチング素子のゲート駆動回路は、独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、第1ゲート電極のオフ時に対し、第2ゲート電極のオフ時の方が、ゲート電極の電圧の時定数が長く設定されており、前記半導体スイッチング素子のターンオフ時に最大パワーが印加する時点での前記第2ゲート電極の電圧Vが、式(1)を満たすことを特徴とする。
式(1) 0≦V≦所定値<+Vp
(式中、+Vpは、前記半導体スイッチング素子のオン時のゲート駆動電圧である)
本発明のその他の態様については、後記する実施形態において説明する。
本発明によれば、半導体スイッチング素子の高破壊耐量化を実現することができる。
第1実施形態に係る電力変換装置を用いた電動機制御システムの全体構成を示す図である。 第1実施形態に係るゲート駆動装置の回路を示す図である。 通常オフの場合のデュアルゲート型IGBTの駆動方式を示す図である。 同時オフの場合のデュアルゲート型IGBTの駆動方式を示す図である。 通常オフの場合のデュアルゲート型IGBTの蓄積キャリアの推移を示す図である。 同時オフの場合のデュアルゲート型IGBTの蓄積キャリアの推移を示す図である。 同時オフの場合のIGBTの破壊耐量の低下原因を示す図である。 同時オフの場合の本実施形態に係るターンオフ波形の例を示す図である。 同時オフの場合の比較例のターンオフ波形の例を示す図である。 第1実施形態に係る第2ゲート電極のゲート電圧の上昇機構を示す図である。 第2実施形態に係るゲート駆動装置の回路を示す図である。 第2実施形態に係る同時オフの場合のゲート電圧指令を示す図である。 第2実施形態に係る通常オフの場合のゲート電圧指令を示す図である。 半導体スイッチング素子の例(変形例1)を示す図である。 半導体スイッチング素子の例(変形例2)を示す図である。
以下、本発明を実施するための形態(以下においては「実施形態」と表記する)を、適宜、図面を参照して説明する。
≪第1実施形態≫
図1は、第1実施形態に係る電力変換装置を用いた電動機制御システム100の全体構成を示す図である。電力変換装置は、パワー半導体デバイスを用いて電力を変換する装置である。ここでは、インバータ回路を用いた電動機制御システム100について説明する。
電動機制御システム100は、直流電源10、インバータ回路20、電動機70等から構成される。インバータ回路20は、平滑コンデンサ21、UVW相の三相分のインバータユニット30(U相インバータユニット30U、V相インバータユニット30V、W相インバータユニット30W)、指令論理部22を有している。インバータ回路20は、直流電源より供給された直流電力を基に交流電力を出力して、電動機70を駆動する。直流電源10(電源電圧=Vcc)およびインバータ回路20の正極接続線23と負極接続線24の間には、平滑コンデンサ21が設けられている。
インバータユニット30は、上・下アームよりなり、半導体スイッチング素子31の直列回路を有する。上・下アームのそれぞれの半導体スイッチング素子31はデュアルゲート型IGBT(以下、IGBTと称する場合がある)で構成されている。デュアルゲート型IGBTには、ゲート駆動装置40からゲート信号が送信される。上アームのIGBTの高電位側端子には、平滑コンデンサ21の第1端(正極接続線23)に接続されている。上アームのIGBTの低電位端子側には、下アームのIGBTの高電位側端子が接続されている。下アームのIGBTの低電圧端子側には、平滑コンデンサ21の第2端(負極接続線24)に接続されている。なお、デュアルゲート型IGBTについては、図2~図6を参照して後述する。ここで、IGBTはInsulated Gate Bipolar Transistorの略である。
各相において、上アームのIGBTの低電位側端子と、下アームのIGBTの高電位側端子との接続点33は、電動機70の巻線の一端に接続されている。各相の巻線の他端は、中性点に接続されている。電動機70は、例えば誘導電動機である。
各IGBTには、還流ダイオード32(フリーホイールダイオード)が逆並列に接続されている。還流ダイオード32としては、pn接合ダイオード、ショットキーバリアダイオード、pn接合とショットキー接合を併用するダイオードなど、各種のダイオードを用いることができる。
指令論理部22は、半導体スイッチング素子31の駆動指令信号Pとして、オン状態を指示するオン指令、又はオフ状態を指示するオフ指令をゲート駆動装置40へ出力する。これにより、指令論理部22は、電動機70の制御量をその指令値に制御すべく、各相において、上アームの半導体スイッチング素子31と下アームの半導体スイッチング素子31とを交互にオン状態にする。制御量は、例えば電動機のトルクである。
ゲート駆動装置40は、各半導体スイッチング素子31に対応してそれぞれ設けられ、指令論理部22からの駆動指令信号Pを取得し、取得した駆動指令信号Pに基づいて、半導体スイッチング素子31をオン状態又はオフ状態にする。
図2は、第1実施形態に係るゲート駆動装置40の回路を示す図である。図1に示すインバータ回路20における、U相の下アームに係る半導体スイッチング素子31とそのゲート駆動装置40を図示している。その他、U相の上アーム、V相およびW相の上・下アームの各半導体スイッチング素子とそのゲート駆動装置も同様の構成である。
以下においては、U相の下アームの半導体スイッチング素子31とそのゲート駆動装置40の構成および動作について説明するが、他の半導体スイッチング素子とそのゲート駆動装置の構成および動作も同様である。
ゲート駆動装置40は、正側電源41、第1PMOSFET42、第2PMOSFET43、オン側ゲート抵抗Rgcon,Rgson、ディレイ制御部44、負側電源45、オフ側ゲート抵抗Rgcoff,Rgsoff、第1NMOSFET46、第2NMOSFET47を含んで構成される。ここで、PMOSFETはP-type Metal-Oxide-Semiconductor Field-Effect Transistorであり、NMOSFETはN-type Metal-Oxide-Semiconductor Field-Effect Transistorである。
ゲート駆動装置40の出力部は、半導体スイッチング素子31の第1ゲート電極Gsおよび第2ゲート電極Gcに接続される。ゲート駆動装置40の基準電位は、半導体スイッチング素子31のエミッタ端子Eに接続される。
また、ゲート駆動装置40の入力部には、指令論理部22が接続される。正側電源41には、第1PMOSFET42のソースが接続される。第1PMOSFET42のドレインはオン側ゲート抵抗Rgsonの一端に、第1NMOSFET46のドレインはオフ側ゲート抵抗Rgsoffの一端にそれぞれ接続されている。オン側ゲート抵抗Rgsonの他端とオフ側ゲート抵抗Rgsoffの他端は、ともにゲート駆動装置40の出力部に接続されている。第1NMOSFET46のソースは、負側電源45に接続されている。第1PMOSFET42のゲートと第1NMOSFET46のゲートは、ともにディレイ制御部44の出力部に接続されている。
同様に、正側電源41には、第2PMOSFET43のソースが接続する。第2PMOSFET43のドレインはオン側ゲート抵抗Rgconの一端に、第2NMOSFET47のドレインはオフ側ゲート抵抗Rgcoffの一端にそれぞれ接続している。オン側ゲート抵抗Rgconの他端とオフ側ゲート抵抗Rgcoffの他端は、ともにゲート駆動装置40の出力部に接続している。第2NMOSFET47のソースは、負側電源45に接続している。第2PMOSFET43のゲートと第2NMOSFET47のゲートは、ともにディレイ制御部44の出力部に接続している。
[動作説明]
指令論理部22から駆動指令信号Pはゲート駆動装置40に入力する。ゲート駆動装置40は、駆動指令信号Pが入力している間、PMOSFETをオン、NMOSFETをオフするようにディレイ制御部を動作させる。これにより、ゲート駆動装置40は、正側電源41からオン側ゲート抵抗を介して半導体スイッチング素子31の第1および第2ゲートに向かって電流(ゲート電流)が流す。このとき、半導体スイッチング素子31のゲート-エミッタ間の容量が充電されて半導体スイッチング素子31の閾値電圧を超える電圧(例えばVp=+15V)が印加され、ゲート駆動装置40は、半導体スイッチング素子31をオンさせて半導体スイッチング素子に電流を流す(ターンオン)。ターンオンのスイッチング速度は、オン側ゲート抵抗Rgcon,Rgsonの抵抗値を調整することで制御される。
通常、ターンオンは、第1および第2ゲート電極は同時にオンする。すなわち、ターンオンは、ディレイ制御部44で設定する時間差をゼロとするが、ディレイを設けてもよい。
また、ゲート駆動装置40は、指令論理部22から駆動指令信号Pが入力していない間は、PMOSFETをオフ、NMOSFETをオンするようにディレイ制御部を動作させる。これにより、半導体スイッチング素子31のゲートからオフ側ゲート抵抗を介して負側電源に向かってゲート電流を流す。このとき、半導体スイッチング素子31のゲート-エミッタ端子間の容量が放電されて半導体スイッチング素子の閾値電圧を下回る電圧(例えば-Vm=-15V)が印加されて、半導体スイッチング素子31をオフさせて半導体スイッチング素子31の電流を遮断する(ターンオフ)。ターンオフのスイッチング速度は、オフ側ゲート抵抗Rgcoff,Rgsoffの抵抗値を調整することで制御される。
通常、ターンオフは、第2ゲート電極Gcを第1ゲート電極Gsに先行してオフする。すなわち、ターンオフは、ディレイ制御部44で設定する時間差をtdoff(≧0)とする。システム異常などによりすべてのゲートを緊急遮断するような状況では、ディレイをゼロ(tdoff≒0)としてもよい。詳細は図3、図4において後記する。
ターンオフのゲート電極の電圧とMOSFETのスイッチングの関係を説明する。
図3は、通常オフの場合(第2ゲート電極Gcを第1ゲート電極Gsに先行してオフする場合)のデュアルゲート型IGBTの駆動方式を示す図である。第2ゲート電極Gcをオフする際は、第2PMOSFET43をオフ、第2NMOSFET47をオンする。そして、tdoff後、第1ゲート電極Gsをオフする際は、第1PMOSFET42をオフ、第1NMOSFET46をオンする。
図4は、同時オフの場合(第2ゲート電極Gcと第1ゲート電極Gsを同時にオフする場合)のデュアルゲート型IGBTの駆動方式を示す図である。第2ゲート電極Gcをオフする際は、第2PMOSFET43をオフ、第2NMOSFET47をオンする。同時に、第1ゲート電極Gsをオフする際は、第1PMOSFET42をオフ、第1NMOSFET46をオンする。
[遮断耐量向上の課題の詳細説明]
図5は、通常オフの場合のデュアルゲート型IGBTの蓄積キャリアの推移を示す図である。デュアルゲート型IGBTは、図5に示すように、第1ゲート電極Gsと、第2ゲート電極Gcとを有し、第1ゲート電極Gsと第2ゲート電極Gcの2つのゲート電極でIGBT内部の蓄積キャリアを制御する。前記したように、IGBTがターンオフする直前に、第2ゲート電極Gcを先行してオフ状態にする(t=t0)。第2ゲート電極Gcの先行オフ後、第2ゲート電極Gcのゲートからの電子の供給がストップするので、IGBT内部の蓄積キャリア(=少数キャリア、ホール)は、図5に示すように、キャリアのライフタイムにしたがって時間とともに減少する。
第2ゲート電極Gcが先行オフして一定時間が経過した後、第1ゲート電極Gsをオフ状態にすると、IGBTはターンオフする(t=t1)。tdoffの経過後は、IGBT内部の蓄積キャリアは十分に低濃度になっているため、ターンオフ損失が低減する。しかしながら、IGBTの制御モードによっては、十分に短いtdoffで、またはtdoff≒0で、IGBTをターンオフする必要がある。例えば、システム異常などによりすべてのゲートを緊急遮断するような状況が挙げられる。
図6は、同時オフの場合のデュアルゲート型IGBTの蓄積キャリアの推移を示す図である。図7は、同時オフの場合のIGBTの破壊耐量の低下原因を示す図である。図6の場合、IGBT内部の蓄積キャリア濃度が高い状態のまま、IGBTがターンオフする。第2ゲート電極Gcのゲートが負バイアスされた状態で遮断に入ると、図7に示すように、ゲート下にホールの蓄積層が形成される。このとき、IGBTを流れる電流はこのホール蓄積層の形成される領域へと集中するため、当該領域の電界強度が高まり、ダイナミックアバランシェを誘起して、生成したアバランシェ電流によってIGBTがラッチアップ破壊する。すなわち、IGBT破壊耐量が低下するという課題がある。
[改善方法]
本実施形態では、前記したゲート下のホールの蓄積層形成に伴うIGBTの破壊耐量低下の課題を改善するための方法を提供する。
図8は、同時オフの場合の本実施形態に係るターンオフ波形の例を示す図である。図8に示すように、本実施形態では、第1ゲート電極Gsのオフ時の時定数τGsに対し、第2ゲート電極Gcのオフ時の方が、時定数τGcが長くなるように、図2の第2ゲート電極Gcのオフ側ゲート抵抗Rgcoffを調整する。ここでは、時定数τGsを第1ゲート電極Gsがターンオフを開始する時刻t1から、第1ゲート電極Gsのゲート電圧(VGsE)がゲート駆動装置の正側電源電圧の1/3(+VP/3)に達する時刻までの時間差で定義した(時定数τGcも同様に定義する)。なお、第1ゲート電極Gsのオフ時の時定数とは、第1ゲート電極Gsのオフ指令後の時定数を意味する。第2ゲート電極Gcのオフ時の時定数も同様である。
また、図8ではtdoff≒0であり、IGBT内部の蓄積キャリア濃度が高い状態のままIGBTがターンオフする場合、つまりIGBT遮断耐量が最も低下する場合を示している。図8に示すように、本実施形態では、ターンオフ時にスイッチング素子の消費電力が最大となる時点、すなわち、コレクタ-エミッタ間電圧VCEが電源電圧Vccに略等しくなる時点(図8のピークパワー:t2)において、第2ゲート電極の電圧VGcEが0Vよりも大きく、+VP/3よりも小さくなるように図3の第2ゲート電極Gcのオフ側ゲート抵抗Rgcoffを調整する。オフ側ゲート抵抗Rgcoffを調整することで第2ゲート電極の電圧VGcEを調整できる。
すなわち、デュアルゲート型IGBT(半導体スイッチ素子)のゲート駆動回路は、独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、第1ゲート電極Gsのオフ時に対し、第2ゲート電極Gcのオフ時の方が、ゲート電極の電圧の時定数が長く設定されており、デュアルゲート型IGBTのターンオフ時に最大パワーが印加する時点での第2ゲート電極Gcの電圧Vが、式(1)を満たすことを特徴とする。
式(1) 0≦V≦所定値<+Vp
(式中、+Vpは、前記半導体スイッチング素子のオン時のゲート駆動電圧である)
所定値は、半導体スイッチ素子の閾値電圧Vthである。具体的には、所定値は、+Vp/2であることが好ましい。さらに、前記したように、所定値は、+Vp/3であることがより好ましい。
を負バイアスにする(V<0V)と、図7に示すように、ゲート下にホールの蓄積層が形成される。このとき、IGBTを流れる電流はこのホール蓄積層の形成される領域へと集中するため、当該領域の電界強度が高まり、ダイナミックアバランシェを誘起して、生成したアバランシェ電流によってIGBTがラッチアップ破壊する。すなわち、IGBT破壊耐量が低下する。したがって、高破壊耐量化の観点から0≦Vが望ましい。
例えば、Vを+VP/3よりも大きくする(V>+VP/3)と、一般に多くの電圧制御型の半導体スイッチング素子(例えば、IGBT)において、Vが閾値電圧(Vth)より大きくなるため、ターンオフ時にIGBTの電子チャネルがオフするまでの時間が長くなり、スイッチング損失(ターンオフ損失)が急増する。したがって、低損失化の観点からV≦+VP/3がより好ましい。
従って、ターンオフ時にスイッチング素子の消費電力が最大となる時点(最大パワーが印加する時点)にて、第2ゲート電極Gcのゲート電圧が、0≦V≦+VP/3にて制御されるため、図7に示すようなゲート下のホール蓄積層が形成されない。ゆえに、当該領域でのダイナミックアバランシェが起こりにくくなり、IGBTのラッチアップ破壊を防止し、IGBTの破壊耐量が向上する。
図9は、同時オフの場合の比較例のターンオフ波形の例を示す図である。参考に、図9は、比較例として、時定数τGs=τGcとした場合である。時刻t2移行にデバイスである半導体スイッチ素子が絶縁耐量を超えて破壊することがある。
図10は、第1実施形態に係る第2ゲート電極Gcのゲート電圧の上昇機構を示す図である。図10に示すように、ターンオフ時にコレクタ-エミッタ間電圧VCEが増加する際(dv/dtが印加する際)、コレクタ-ゲート間の帰還容量Cresを介した電流(Cres×dv/dt)がオフ側ゲート抵抗Rgcoffを介して流れ込む。したがって、図10の第2ゲート電極Gcのオフ側ゲート抵抗Rgcoffを増大(調整)することにより、オフ側ゲート抵抗Rgcoffでの電圧降下が増大する(制御される)結果、図8のピークパワー(t2)の時点において、第2ゲート電極の電圧VGcEが0Vよりも大きく、+VP/3よりも小さくなるように調整することができる。これにより、半導体スイッチング素子31の高破壊耐量化を実現することができる。
≪第2実施形態≫
図11は、第2実施形態に係るゲート駆動装置40Aの回路を示す図である。第1実施形態との差分は、第2ゲート電極Gcのオフ時の時定数τGcを、第2ゲート電極Gcのオフ側ゲート抵抗Rgcoffで制御する代わりに、中間電源50(電源電圧=V**)を用いて、半導体スイッチング素子31のターンオフの際に第2ゲート電極Gcの電圧VGcEを2段階でオフさせる点である。
第1実施形態のゲート駆動装置40の回路(図2参照)に対する、第2実施形態のゲート駆動装置40Aの回路(図11参照)の構成上の差異は、第2ゲート電極Gcのオフ側ゲート抵抗Rgcoff)の代わりに、中間電源50、第3NMOSFET51(ゲートスイッチ)、および切替制御部52が設けられていることである。
第2NMOSFET47のソースは中間電源50に、ドレインはゲート駆動装置の出力部(第2ゲート電極Gc)に、ゲートは切替制御部52の指令信号Qの出力に接続されている。第3NMOSFET51のソースは負側電源に、ドレインはゲート駆動装置の出力部(第2ゲート電極Gc)に、ゲートは切替制御部52の指令信号Rの出力にそれぞれ接続されている。切替制御部52の入力はディレイ制御部44の出力に接続されている。その他の接続様態および構成は、第1実施形態のゲート駆動装置40の回路(図2参照)と同じである。
[動作説明]
ターンオフの動作以外は第1実施形態と同じなので、ターンオフの動作説明に絞って説明する。
図12は、第2実施形態に係る同時オフの場合のゲート電圧指令を示す図である。図12は、例えば、システム異常などによりすべてのゲートを緊急遮断するような状況にて、指令論理部22からディレイ制御部44へと送信されるのが、駆動指令信号(P)の代わりに、同時オフ指令信号(P’)である場合を示す。
図12に示すように、指令論理部22からディレイ制御部44へと送信される駆動指令信号(P´)がオフ指令となった時刻t0にて、ディレイ制御部44は切替制御部52に指令信号(図示しない)を送信する。
すると、切替制御部52は、指令信号Qをあらかじめ規定した所定時間Δtの間だけ送信し、以降第2PMOSFET43をオフ、第2NMOSFET47は所定時間Δtの間だけオンすることで、第2ゲート電極Gcの電圧VGcEを中間電圧のV**まで低下させる。また、切替制御部52は、所定時間Δt経過後に指令信号Rを送信し、第2NMOSFET47がオフ後に、以降第3NMOSFET51をオンすることで、第2ゲート電極Gcの電圧VGcEをゲート駆動装置40Aの負側電源電圧(-Vm)まで低下させる。
ディレイ制御部44は、同時オフ指令信号(P’)を受信後、ディレイなし(tdoff=0)で指令信号Sを送信し、以降第1PMOSFET42をオフ、第1NMOSFET46をオンすることで第1ゲート電極Gsをオフして、半導体スイッチング素子をターンオフする。
このとき、第1ゲート電極Gsと第2ゲート電極Gcは略同時にオフされるため、図8に示したターンオフ波形となる。したがって、第1実施形態での動作同様、ターンオフ時にスイッチング素子の消費電力が最大となる時点、すなわち、コレクタ-エミッタ間電圧VCEが電源電圧Vccに略等しくなる時点(図8のピークパワー:t2)において、第2ゲート電極Gcの電圧VGcEが0Vよりも大きく、+VP/3よりも小さくなるように制御することができる。
従って、ターンオフ時にスイッチング素子の消費電力が最大となる時点にて、第2ゲート電極Gcのゲート電圧が、0≦V≦+VP/3にて制御されるため、図7に示すようなゲート下のホール蓄積層が形成されない。ゆえに、当該領域でのダイナミックアバランシェが起こりにくくなり、IGBTのラッチアップ破壊を防止し、IGBTの破壊耐量が向上する。
図13は、第2実施形態に係る通常オフの場合のゲート電圧指令を示す図である。切替制御部52の動作は、図12と同様である。ディレイ制御部44は、指令論理部22からディレイ制御部44へと送信される駆動指令信号Pを受信後、tdoffのディレイの経過後に指令信号Sを送信し、以降第1PMOSFET42をオフ、第1NMOSFET46をオンすることで第1ゲート電極Gsをオフして、半導体スイッチング素子をターンオフする。これにより、第1実施形態での動作同様、第2ゲート電極Gcの電圧VGcEが0V以上、+VP/3以下になるように制御することができる。
[半導体スイッチング素子の変形例]
図14は、半導体スイッチング素子の例(変形例1)を示す図である。図14の半導体スイッチング素子は、コレクタ側からのホールの注入効率が高いチップである第1チップHcと、コレクタ側からのホールの注入効率が低いチップである第2チップHsがコレクタ電極CE同士およびエミッタ電極EE同士が並列接続されて構成される。
第1チップHcのゲートには第2ゲート電極Gcが、第2チップHsのゲートには第1ゲート電極Gsおよび第2ゲート電極Gcの両方が接続される。
高伝導で導通損失が小さい第1チップHcと、高速でスイッチング損失が小さい第2チップHsとを空間的に分けて構成とすることにより、本実施形態のゲート駆動装置40による第2ゲート電極Gcのオフと第1ゲート電極Gsのオフの間にディレイ(tdoff)を設けた駆動と組み合わせると、半導体スイッチング素子で発生する損失の低減効果がさらに高くなる利点がある。
図15は、半導体スイッチング素子の例(変形例2)を示す図である。図15の半導体スイッチング素子は、ゲートに挟まれたpベース層の下部にnドリフト層よりも不純物濃度の高いn型半導体(DHB)が、ゲートと接することなく(図15のΔに相当)、設けられている。
nドリフト層よりも不純物濃度のDHBが設けられていることで、pベース層とDHBとの接合部分の電界強度が高くなり、この場所にてターンオフ時にダイナミックアバランシェが発生する。
DHBがゲートと接することなく、ゲートから距離Δ相当離れて設けられているため、ダイナミックアバランシェが発生する領域もゲートから離れる。したがって、本実施形態の駆動方式と組み合わせると、ゲート近傍でのダイナミックアバランシェをさらに抑制でき、生成したアバランシェ電流によってIGBTがラッチアップ破壊するのを防止する。すなわち、IGBT破壊耐量がさらに向上する利点がある。
[ディレイ(tdoff)]
前記の(第1実施形態)オフ側ゲート抵抗Rgcoffによってオフ時定数を長くする制御、または、(第2実施形態)2段階オフの制御は、第1ゲート電極Gsと第2ゲート電極Gcが同時にオフとなる場合(例えば、指令論理部22からディレイ制御部44へと同時オフ指令信号(P’)が送信され、ディレイなしtdoff=0でターンオフする場合)に限って実施してもよい。
[インバータの構成例]
半導体スイッチング素子は電圧駆動型であればIGBTに限定されない。半導体材料もSi、SiC、GaN、酸化ガリウムなど変わっても適用できる。ハイブリッド自動車や電気自動車、鉄道用途の電力変換装置に限らず、電力変換装置全般に使用できる。
以上説明した本実施形態の半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置は、次の特徴を有する。
(1)独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、第1ゲート電極Gsのオフ時に対し、第2ゲート電極Gcのオフ時の方が、ゲート電極の電圧の時定数が長く設定されており、半導体スイッチング素子のターンオフ時に最大パワーが印加する時点での第2ゲート電極の電圧Vが、式(1)を満たすことを特徴とする。
式(1) 0≦V≦所定値<+Vp
(式中、+Vpは、半導体スイッチング素子のオン時のゲート駆動電圧である)
これによれば、半導体スイッチング素子の高破壊耐量化を実現することができる。
(2)(1)の半導体スイッチング素子のゲート駆動回路において、半導体スイッチング素子のターンオフ時に最大パワーが印加する時点は、ターンオフ時に半導体スイッチング素子のコレクタ-エミッタ間電圧(VCE)が、電源電圧(例えば、Vcc)に略等しくなる時点である。
(3)(1)の半導体スイッチング素子のゲート駆動回路において、ゲート駆動回路は、第2ゲート電極Gcのオフ時の時定数を制御するオフ側ゲート抵抗Rgcoffを有し、オフ側ゲート抵抗Rgcoffを調整することにより、ゲート抵抗での電圧降下が制御される。オフ側ゲート抵抗Rgcoffは、可変抵抗器で手動で調整してもよいし、例えば、指令論理部22からの指令で可変抵抗器を調整してもよい。
(4)独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、第1ゲート電極Gsのオフ時に、第1ゲート電極の電圧を負側電源電圧(例えば、-Vm)に下がるように指令され、第2ゲート電極Gcのオフ時に、第2ゲート電極Gcの電圧を2段階で負側電源電圧(例えば、-Vm)に下がるように指令される。
(5)(4)の半導体スイッチング素子のゲート駆動回路において、ゲート駆動回路は、第1電圧の電源(例えば、中間電圧50)、ゲートスイッチ(例えば、第3NMOSFET51)、および切替制御部52を有し、切替制御部52は、まず第2ゲート電極の電圧(VGcE)を第1電圧((例えば、電源電圧=V**)まで低下させた後、所定時間(Δt)の経過後に、第2ゲート電極の電圧をゲート駆動回路の負側電源電圧(例えば、-Vm)まで低下させる。
(6)(1)乃至(5)のいずれかの半導体スイッチング素子のゲート駆動回路において、半導体スイッチング素子は、コレクタ側からのホールの注入効率が高いチップである第1チップHcと、コレクタ側からのホールの注入効率が低いチップである第2チップHsとが、コレクタ電極同士およびエミッタ電極同士が並列接続されて構成されてもよい。
(7)(6)の半導体スイッチング素子のゲート駆動回路において、第1チップHcのゲートには第2ゲート電極Gcが、第2チップHsのゲートには第1ゲート電極Gsおよび第2ゲート電極Gcの両方が接続される。
(8)(6)の半導体スイッチング素子のゲート駆動回路において、半導体スイッチング素子31は、ゲートに挟まれたpベース層の下部にnドリフト層よりも不純物濃度の高いn型半導体(DHB)が、ゲートと接することなく設けられている。
(9)(1)又は(4)の半導体スイッチング素子のゲート駆動回路において、第1ゲート電極Gsと第2ゲート電極Gcとが同時にオフ信号を受けた場合に制御するとよい。
(10)(1)の半導体スイッチング素子のゲート駆動回路において、所定値は、半導体スイッチング素子の閾値電圧Vthである。
(11)(1)の半導体スイッチング素子のゲート駆動回路において、所定値は、+Vp/3である。
(12)電動機制御システム100は、インバータ回路20における各アームの半導体スイッチング素子31およびゲート駆動装置40を備え、ゲート駆動装置40は、(1)乃至(5)のいずれかの半導体スイッチング素子のゲート駆動回路であり、直流電源よりインバータ回路20に供給された直流電力を基に、インバータ回路20は、交流電流を出力して電動機70を駆動する。
(13)電動機制御システム100は、インバータ回路20における各アームの半導体スイッチング素子31およびゲート駆動装置40を備え、ゲート駆動装置40は、(6)の半導体スイッチング素子のゲート駆動回路であり、直流電源よりインバータ回路20に供給された直流電力を基に、インバータ回路20は、交流電流を出力して電動機70を駆動する。
(14)半導体装置は、独立した2つのゲート電極で駆動制御する半導体スイッチング素子31と、(1)乃至(5)のいずれかの半導体スイッチング素子のゲート駆動回路と、を有する。
(15)半導体装置は、独立した2つのゲート電極で駆動制御する半導体スイッチング素子31と、(6)の半導体スイッチング素子のゲート駆動回路と、を有する。
10 直流電源
20 インバータ回路
21 平滑コンデンサ
22 指令論理部
23 正極接続線
24 負極接続線
30 インバータユニット
31 半導体スイッチング素子
32 還流ダイオード
33 接続点
40,40A ゲート駆動装置(ゲート駆動回路)
41 正側電源
42 第1PMOSFET
43 第2PMOSFET
44 ディレイ制御部
45 負側電源
46 第1NMOSFET
47 第2NMOSFET
50 中間電源(第1電圧の電源)
51 第3NMOSFET(ゲートスイッチ)
52 切替制御部
70 電動機
100 電動機制御システム
Gs 第1ゲート電極
Gc 第2ゲート電極
Hc 第1チップ
Hs 第2チップ
Rgcon,Rgson オン側ゲート抵抗
Rgcoff,Rgsoff オフ側ゲート抵抗(ゲート抵抗)
Vth 閾値電圧
VCE コレクタ-エミッタ間電圧
Vcc 電源電圧
τGs,τGc 時定数

Claims (15)

  1. 独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、
    第1ゲート電極のオフ時に対し、第2ゲート電極のオフ時の方が、ゲート電極の電圧の時定数が長く設定されており、
    前記半導体スイッチング素子のターンオフ時に最大パワーが印加する時点での前記第2ゲート電極の電圧Vが、式(1)を満たす
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
    式(1) 0≦V≦所定値<+Vp
    (式中、+Vpは、前記半導体スイッチング素子のオン時のゲート駆動電圧である)
  2. 請求項1に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記半導体スイッチング素子のターンオフ時に最大パワーが印加する時点は、ターンオフ時に半導体スイッチング素子のコレクタ-エミッタ間電圧が、電源電圧に略等しくなる時点である
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  3. 請求項1に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記ゲート駆動回路は、前記第2ゲート電極のオフ時の時定数を制御するゲート抵抗を有し、前記ゲート抵抗を調整することにより、前記ゲート抵抗での電圧降下が制御される
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  4. 独立した2つのゲート電極で駆動制御する半導体スイッチング素子のゲート駆動回路において、
    第1ゲート電極のオフ時に、第1ゲート電極の電圧を負側電源電圧に下がるように指令され、
    第2ゲート電極のオフ時に、第2ゲート電極の電圧を2段階で前記負側電源電圧に下がるように指令される
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  5. 請求項4に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記ゲート駆動回路は、第1電圧の電源、ゲートスイッチ、および切替制御部を有し、
    前記切替制御部は、まず前記第2ゲート電極の電圧を前記第1電圧まで低下させた後、所定時間の経過後に、前記第2ゲート電極の電圧を前記ゲート駆動回路の前記負側電源電圧まで低下させる
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  6. 請求項1乃至5のいずれか1項に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記半導体スイッチング素子は、コレクタ側からのホールの注入効率が高いチップである第1チップと、コレクタ側からのホールの注入効率が低いチップである第2チップとが、コレクタ電極同士およびエミッタ電極同士が並列接続されて構成されることを特徴とする半導体スイッチング素子のゲート駆動回路。
  7. 請求項6に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記第1チップのゲートには前記第2ゲート電極が、第2チップのゲートには前記第1ゲート電極および前記第2ゲート電極の両方が接続される
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  8. 請求項6に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記半導体スイッチング素子は、ゲートに挟まれたpベース層の下部にnドリフト層よりも不純物濃度の高いn型半導体が、ゲートと接することなく設けられている
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  9. 請求項1又は請求項4に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記第1ゲート電極と前記第2ゲート電極とが同時にオフ信号を受けた場合に制御する
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  10. 請求項1に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記所定値は、前記半導体スイッチング素子の閾値電圧である
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  11. 請求項1に記載の半導体スイッチング素子のゲート駆動回路であって、
    前記所定値は、+Vp/3である
    ことを特徴とする半導体スイッチング素子のゲート駆動回路。
  12. インバータ回路における各アームの半導体スイッチング素子およびゲート駆動装置を備え、
    前記ゲート駆動装置は、請求項1乃至5のいずれか1項に記載された半導体スイッチング素子のゲート駆動回路であり、
    直流電源より前記インバータ回路に供給された直流電力を基に、前記インバータ回路は、交流電流を出力して電動機を駆動する電動機制御システム。
  13. インバータ回路における各アームの半導体スイッチング素子およびゲート駆動装置を備え、
    前記ゲート駆動装置は、請求項6に記載された半導体スイッチング素子のゲート駆動回路であり、
    直流電源より前記インバータ回路に供給された直流電力を基に、前記インバータ回路は、交流電流を出力して電動機を駆動する電動機制御システム。
  14. 独立した2つのゲート電極で駆動制御する半導体スイッチング素子と、
    請求項1乃至5のいずれか1項に記載された半導体スイッチング素子のゲート駆動回路と、を有する半導体装置。
  15. 独立した2つのゲート電極で駆動制御する半導体スイッチング素子と、
    請求項6に記載された半導体スイッチング素子のゲート駆動回路と、を有する半導体装置。
JP2022148174A 2022-09-16 2022-09-16 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置 Pending JP2024043151A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2022148174A JP2024043151A (ja) 2022-09-16 2022-09-16 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置
PCT/JP2023/014707 WO2024057598A1 (ja) 2022-09-16 2023-04-11 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2022148174A JP2024043151A (ja) 2022-09-16 2022-09-16 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置

Publications (1)

Publication Number Publication Date
JP2024043151A true JP2024043151A (ja) 2024-03-29

Family

ID=90274812

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022148174A Pending JP2024043151A (ja) 2022-09-16 2022-09-16 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置

Country Status (2)

Country Link
JP (1) JP2024043151A (ja)
WO (1) WO2024057598A1 (ja)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3075007B2 (ja) * 1992-05-01 2000-08-07 富士電機株式会社 スイッチング装置及びダブルゲート型半導体装置の制御装置
JP5446851B2 (ja) * 2009-04-02 2014-03-19 富士電機株式会社 電力変換装置
JP5544873B2 (ja) * 2009-12-25 2014-07-09 株式会社デンソー スイッチング素子の駆動装置
JP6197685B2 (ja) * 2014-02-19 2017-09-20 株式会社デンソー ゲート駆動回路

Also Published As

Publication number Publication date
WO2024057598A1 (ja) 2024-03-21

Similar Documents

Publication Publication Date Title
US8351231B2 (en) Power conversion device
KR101655519B1 (ko) 역-도전 절연 게이트 바이폴라 트랜지스터 및 게이트 구동기 회로를 갖는 전자 회로
US9595602B2 (en) Switching device for power conversion and power conversion device
US8299737B2 (en) Motor driving circuit
CN107317461B (zh) 电力转换装置
JP5284077B2 (ja) 半導体装置ならびにそれを用いた電力変換装置
JP5277579B2 (ja) 半導体装置
WO2013077105A1 (ja) インバータ装置
JP5970194B2 (ja) 半導体スイッチング素子の駆動回路並びにそれを用いた電力変換回路
EP3029821B1 (en) Semiconductor device and power conversion device
KR102178107B1 (ko) 프리휠링 SiC 다이오드를 갖는 RC-IGBT
JP5993749B2 (ja) 半導体装置のゲート駆動回路およびそれを用いた電力変換装置
JP6582764B2 (ja) 半導体素子の駆動装置
US10511301B2 (en) Gate drive circuit, power conversion apparatus, and railway vehicle
WO2019207977A1 (ja) ゲート駆動回路およびゲート駆動方法
CN111030431B (zh) 半导体装置
CN116110959A (zh) 半导体装置、电力变换装置及半导体装置的驱动方法
JP7052452B2 (ja) 半導体装置
WO2024057598A1 (ja) 半導体スイッチング素子のゲート駆動回路、電動機制御システムおよび半導体装置
US10027218B2 (en) Power semiconductor element driving circuit
JP2019041514A (ja) 半導体素子の駆動回路
JP2011151905A (ja) 双方向スイッチのゲート駆動装置
US11271547B2 (en) Gate drive circuit, drive device, semiconductor device, and gate drive method
US11606090B2 (en) Semiconductor device
CN110289842B (zh) 半导体装置