JP2023146480A - 表示装置及びソースドライバ - Google Patents

表示装置及びソースドライバ Download PDF

Info

Publication number
JP2023146480A
JP2023146480A JP2022053677A JP2022053677A JP2023146480A JP 2023146480 A JP2023146480 A JP 2023146480A JP 2022053677 A JP2022053677 A JP 2022053677A JP 2022053677 A JP2022053677 A JP 2022053677A JP 2023146480 A JP2023146480 A JP 2023146480A
Authority
JP
Japan
Prior art keywords
code value
source
source driver
error detection
setting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2022053677A
Other languages
English (en)
Inventor
宏明 石井
Hiroaki Ishii
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Technology Co Ltd
Original Assignee
Lapis Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Technology Co Ltd filed Critical Lapis Technology Co Ltd
Priority to JP2022053677A priority Critical patent/JP2023146480A/ja
Priority to US18/185,987 priority patent/US11922898B2/en
Priority to CN202310280827.1A priority patent/CN116895258A/zh
Publication of JP2023146480A publication Critical patent/JP2023146480A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【目的】ソースドライバ内の設定レジスタの後段に設けられた論理回路の故障を検出することが可能な表示装置を提供する。【構成】表示コントローラと、表示パネルの複数個の画素部に階調電圧信号を供給する複数のソースドライバと、を含む。複数のソースドライバの各々は、当該ソースドライバの動作に関する設定データを記憶する設定レジスタと、設定レジスタに記憶された設定データに基づいて演算を行い、階調電圧信号の出力についての設定値を算出する少なくとも1の演算回路と、映像データ信号及び設定値に基づいて階調電圧信号を出力するソース出力部と、演算回路の演算結果に基づいて、設定値に対応する誤り検出の符号値を算出する符号値演算部と、を有する。表示コントローラは、複数のソースドライバの各々での符号値の算出結果に基づいて、複数のソースドライバにおける演算回路の故障の発生を検知する。【選択図】図2

Description

本発明は、表示装置及びソースドライバに関する。
近年、車載向けの電子ミラーやクラスタ等の重要保安部品として、液晶表示装置が採用されることが多くなっている。このような車載向けの液晶表示装置は、搭乗者の安全に関わるため、故障が発生した場合でも運転手等に危険を及ぼさないように機能安全の設計がなされることが要求される。表示装置に発生した故障を速やかに検出するため、表示パネルやドライバの欠陥や不良状態を検出することが可能な表示装置が提案されている(例えば、特許文献1)。
ソースドライバは、例えば自身の内部に設けられた設定レジスタに書き込まれた設定データに基づいて、ソース線の制御やゲートドライバの制御を行う。この設定レジスタや、設定レジスタの後段に設けられた論理回路(例えば、有効出力チャネル数やガンマ設定の演算を行う演算回路)に故障が発生すると、表示装置の表示不良を引き起こすことが多い。
特開2000-275610号公報
TCON(タイミングコントローラ)等の表示コントローラを備えた表示装置では、TCONに設けられたライト機能(書き込み機能)を用いることにより、ソースドライバの内部に設けられた設定レジスタに対し、TCON側から各種設定データの書き込みを行う。また、TCONに設けられたリード機能(読み出し機能)を用いることにより、ソースドライバの設定レジスタに格納されているデータ値をTCON側に読み出すことができる。
したがって、設定レジスタ自体に何らかの欠陥や故障が発生した場合、TCONは設定レジスタから読み出したデータに基づいて設定レジスタの故障発生を検知することができる。しかしながら、TCONのリード機能を用いても、有効出力チャネル数の演算回路やガンマ設定の演算回路等、設定レジスタの後段に設けられた論理回路に発生した故障については検知することができないという問題があった。
本発明は、上記問題点に鑑みてなされたものであり、ソースドライバ内の設定レジスタの後段に設けられた論理回路の故障を検出することが可能な表示装置を提供することを目的とする。
本発明に係る表示装置は、複数本のデータ線及び複数本のゲート線と、前記複数本のデータ線と前記複数本のゲート線との交差部の各々にマトリクス状に設けられた複数個の画素部と、を有する表示パネルと、前記表示パネルに表示する映像を示す映像データ信号を出力する表示コントローラと、各々が前記表示コントローラから前記映像データ信号を受信し、前記映像データ信号に基づいて、前記複数本のデータ線を介して前記複数個の画素部に階調電圧信号を供給する複数のソースドライバと、を含み、前記複数のソースドライバの各々は、当該ソースドライバの動作に関する設定データを記憶する設定レジスタと、前記設定レジスタに記憶された前記設定データに基づいて演算を行い、前記階調電圧信号の出力についての設定値を算出する少なくとも1の演算回路と、前記映像データ信号及び前記設定値に基づいて前記複数個の画素部の各々を供給対象とする前記階調電圧信号を出力するソース出力部と、前記演算回路の演算結果に基づいて、前記設定値に対応する誤り検出の符号値を算出する符号値演算部と、を有し、前記表示コントローラは、前記複数のソースドライバの各々での前記符号値の算出結果に基づく情報を用いて、前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする。
また、本発明に係るソースドライバは、複数本のデータ線及び複数本のゲート線と、前記複数本のデータ線と前記複数本のゲート線との交差部の各々にマトリクス状に設けられた複数個の画素部と、を有する表示パネルに接続されるとともに、前記ゲート線の伸長方向に沿って複数個配置され、前記表示パネルに表示する映像を示す映像データ信号を表示コントローラから受信し、受信した前記映像データ信号に基づいて前記複数本のデータ線を介して前記複数個の画素部に階調電圧信号を供給するソースドライバであって、当該ソースドライバの動作に関する設定データを記憶する設定レジスタと、前記設定レジスタに記憶された前記設定データに基づいて演算を行い、前記階調電圧の出力についての設定値を算出する少なくとも1の演算回路と、前記演算回路の演算結果に基づいて、前記設定値に対応する誤り検出の符号値を算出する符号値演算部と、他のソースドライバにおいて算出された前記誤り検出の符号値を取得し、当該他のソースドライバにおいて算出された前記誤り検出の符号値と前記符号値演算部により算出された前記誤り検出の符号値とを比較し、比較結果を前記設定レジスタに格納する比較部と、を有することを特徴とする。
本発明に係る表示装置によれば、ソースドライバ内の設定レジスタの後段に設けられた論理回路の故障を検出することが可能となる。
本発明に係る表示装置の構成を示すブロック図である。 実施例1のソースドライバの構成を示すブロック図である。 実施例1の設定レジスタ及びソース制御部の内部構成を示すブロック図である。 実施例2のソースドライバの構成を示すブロック図である。 実施例2の設定レジスタ及びソース制御部の内部構成を示すブロック図である。 実施例2のタイミングコントローラが行う各ソースドライバからのチェックサム値の読み出しを模式的に示すブロック図である。
以下、本発明の実施例について、図面を参照して説明する。なお、以下の各実施例における説明及び添付図面においては、実質的に同一又は等価な部分には同一の参照符号を付している。
図1は、本発明に係る表示装置100の構成を示すブロック図である。表示装置100は、アクティブマトリクス駆動方式の液晶表示装置である。表示装置100は、自動車等の車両に搭載される車載用の表示装置であり、例えば車両の速度計や燃料計を示すメーター映像をディスプレイに表示させる。表示装置100は、表示パネル11、タイミングコントローラ12、ゲートドライバ13、及びソースドライバ14-1、14-2及び14-3を含む。
表示パネル11は、複数の画素部P11~Pnm及び画素スイッチM11~Mnm(nは2以上の整数、mは2以上の整数且つ3の倍数)がn行×m列のマトリクス状に配置された半導体基板から構成されている。表示パネル11は、水平走査ラインであるn本のゲート線GL1~GLnと、これに交差して直交するように配されたm本のデータ線DL1~DLmと、を有する。画素部P11~Pnm及び画素スイッチM11~Mnmは、ゲート線GL1~GLn及びデータ線DL1~DLmの交差部に設けられ、マトリクス状に配置されている。
画素スイッチM11~Mnmは、ゲートドライバ13から供給されるゲート信号Vg1~Vgnに応じてオン又はオフに制御される。画素部P11~Pnmは、ソースドライバ14-1~14-pから映像データに対応した階調電圧信号Vd1~Vdmの供給を受ける。画素スイッチM11~Mnmがそれぞれオンのときに、階調電圧信号Vd1~Vdmが画素部P11~Pnmの各画素電極に印加され、各画素電極が充電される。画素部P11~Pnmの各画素電極における階調電圧信号Vd1~Vdmに応じて画素部P11~Pnmの輝度が制御され、表示が行われる。
換言すると、ゲートドライバ13の動作により、ゲート線の伸長方向に沿って(すなわち、横一列に)配置されたm個の画素部が、階調電圧信号Vd1~Vdmの供給対象として選択される。ソースドライバ14-1~14-pは、選択された横一列の画素部に対して階調電圧信号Vd1~Vdmを印加し、電圧に応じた色を表示させる。階調電圧信号Vd1~Vdmの供給対象として選択される横一列分の画素部を選択的に切り替えながら、データ線の伸長方向(すなわち、縦方向)に繰り返すことにより、1フレーム分の画面表示が行われる。
画素部P11~Pnmの各々は、画素スイッチを介してデータ線と接続される透明電極と、半導体基板と対向して設けられ且つ面全体に1つの透明な電極が形成された対向基板との間に封入された液晶と、を含む。表示装置内部のバックライトに対して、画素部P11~Pnmに供給された階調電圧信号Vd1~Vdmと対向基板電圧との電圧差に応じて液晶の透過率が変化することにより、表示が行われる。
タイミングコントローラ12は、映像データVDに基づいて、各画素の輝度レベルを例えば8ビットの256段階の輝度階調で表す画素データ片PDの系列からなるシリアル化された映像データ信号VS1~VS3を生成する。タイミングコントローラ12は、映像データ信号VS1をソースドライバ14-1、映像データ信号VS2をソースドライバ14-2、映像データ信号VS3をソースドライバ14-3にそれぞれ供給する。
また、タイミングコントローラ12は、同期信号SSに基づいてフレーム同期信号FSを生成し、ソースドライバ14-1~14-3に供給する。フレーム同期信号FSは、映像データ信号VS1~VS3の1フレーム毎のタイミングを示す信号である。
また、タイミングコントローラ12は、ソースドライバ14-1~14-3の各々との間で設定用通信(図1では、通信信号CSとして示す)を行う。設定用通信では、例えばソースドライバ14-1~14-3の各々の動作を設定するための設定データの書込み及び読み出しが行われる。
ゲートドライバ13は、ソースドライバ14-1からゲート制御信号GSの供給を受け、ゲート制御信号GSに含まれるクロックタイミングに基づいて、ゲート信号Vg1~Vgnを順次ゲート線GL1~GLnに供給する。
ソースドライバ14-1~14-3は、ゲート線の伸長方向に沿って配置されている。ソースドライバ14-1~14-3の各々は、隣接するソースドライバと接続(カスケード接続)されることにより、3段のソースドライバからなるソースドライバ群を構成している。
ソースドライバ14-1~14-3は、各々が駆動するデータ線の本数に対応するチャネル(以下、chと称する)の階調電圧信号(以下、ソース出力とも称する)を出力する。各々のソース出力は、3ch毎にR(赤色),G(緑色),B(青色)の3つの画素に対応している。
ソースドライバ14-1~14-3は、タイミングコントローラ12から供給された映像データ信号VS1~VS3に含まれる画素データ片PDを1水平走査ライン分ずつ(すなわち、1水平走査ライン分の画素データ片PDの各々のソースドライバに対応するch数分ずつ)取込み、取り込んだ画素データ片PDに示される輝度階調に対応した階調電圧信号Vd1~Vdmを生成する。そして、ソースドライバ14-1~14-3は、生成した階調電圧信号Vd1~Vdmをソース出力として、表示パネル11のデータ線DL1~DLmに印加する。
また、ソースドライバ14-1~14-3のうち、ゲートドライバ13に最も近い位置に配されたソースドライバであるソースドライバ14-1は、フレーム同期信号FSに基づいてゲート制御信号GSを生成し、ゲートドライバ13に供給する。
ソースドライバ14-1~14-3の各々は、隣接するソースドライバ(すなわち、カスケード接続されたソースドライバ)との間でチェックサム値CVの授受を行う。チェックサム値CVは、ソースドライバ14-1~14-3の各々において算出される誤り検出の符号値である。チェックサム値CVは、各ソースドライバ内に設けられたチェックサム演算回路(図1では、図示を省略)において実行される後述するチェックサム演算の演算結果として算出される。
図2は、本実施例のソースドライバ14-1の構成を示すブロック図である。ソースドライバ14-1は、受信部(PLL)21、データ処理部22、設定レジスタ23、ゲート制御部24、ソース制御部25、データラッチ群26、DAコンバータ27(DAC27)、チェックサム演算回路28及びデータ比較回路29を含む。
受信部21は、タイミングコントローラ12から供給された映像データ信号VS1及びフレーム同期信号FSを受信する。受信部21は、PLL(Phase Locked Loop)回路を含み、映像データ信号VS1及びフレーム同期信号FSに基づいて、クロック信号CLKを生成する。また、受信部21は、クロック信号CLKに同期したシリアルのデータ信号DSを生成し、データ処理部22に供給する。
データ処理部22は、データ信号DSに対してシリアルパラレル変換を行い、パラレルの画素データ片PDを生成してソース制御部25に供給する。また、データ処理部22は、データ信号DSに基づいて水平同期信号LSを生成し、ソース制御部25に供給する。
また、データ処理部22は、クロック信号CLKに基づいて、ゲートドライバ13の制御に用いるタイミング制御信号TSを生成し、ゲート制御部24に供給する。
設定レジスタ23は、ソースドライバ14-1の動作に関する設定データを記憶するレジスタ回路である。設定レジスタ23には、タイミングコントローラ12からの書き込み動作に応じて、設定データの書き込みが行われる。また、タイミングコントローラ12による読み出し動作に応じて、設定レジスタ23に記憶されている各種データのタイミングコントローラ12への読み出しが行われる。
ゲート制御部24は、データ処理部22から供給されたタイミング制御信号TSに基づいてゲート制御信号GSを生成し、ゲートドライバ13の制御を行う。
ソース制御部25は、設定レジスタ23に格納されている設定データを読み出し、読み出した設定データに基づいて、データラッチ群26の動作を制御する。例えば、ソース制御部25は、データ処理部22から供給されたパラレルの画素データ片PDをデータラッチ群26に供給し、水平同期信号LSを取り込みクロックとして、データラッチ群26を構成するデータラッチの各々に画素データ片PDを順次格納させる。
例えば、ソースドライバのチップ数(本実施例では、3)や画像表示における解像度についての設定データに基づいて、各ソースドライバ(ここでは、ソースドライバ14-1)におけるソース出力の有効チャネル数が定まる。このため、ソース制御部25は、当該有効チャネル数の情報に基づいて、データラッチ群26を構成する複数のデータラッチの各々による画素データ片PDの取り込み動作を制御する。
データラッチ群26及びDAコンバータ27は、ソース制御部の制御に応じて階調電圧信号の出力を行うソース出力部である。データラッチ群26は、画素データ片PDの取り込みを行う複数のラッチ回路から構成されている。当該複数のラッチ回路は、例えば、画素データ片PDを1行分毎に取り込む第1のラッチ回路と、第1のラッチ回路に格納された画素データ片PDを水平同期信号LSの立ち上がりのタイミングに応じて取り込む第2のラッチ回路と、を含む。
DAコンバータ27は、データラッチ群26から出力された画素データ片PDに対応する階調電圧を選択してデジタルアナログ変換し、アナログの階調電圧信号Vdを生成する。生成されたアナログの階調電圧信号Vdは、出力アンプ(図2では図示を省略)で増幅され、表示パネル11のデータ線DL1~DLm(ソースドライバ14-1においては対応するデータ線)に出力される。
チェックサム演算回路28は、ソース制御部25内に設けられた論理回路の出力に対してチェックサム演算を行い、チェックサム値CVを算出する回路である。換言すると、チェックサム演算回路28は、誤り検出の符号値であるチェックサム値CVを算出する符号値演算部である。チェックサム演算回路28は、算出したチェックサム値CVをデータ比較回路29に供給する。また、チェックサム演算回路28は、ソースドライバ14-1に隣接し且つカスケード接続配線を介して接続されたソースドライバであるソースドライバ14-2に対し、当該カスケード接続配線を介してチェックサム値CVを供給する。
データ比較回路29は、チェックサム演算回路28からチェックサム値CVの供給を受けるとともに、ソースドライバ14-1に隣接するソースドライバであるソースドライバ14-2からカスケード接続配線を介してチェックサム値CVの供給を受ける。そして、データ比較回路29は、両チェックサム値を比較し、比較結果を設定レジスタ23に格納する。
なお、ソースドライバ14-2及び14-3も、ソースドライバ14-1と同様の構成を有する。ゲート制御部24については、タイミングコントローラ12からの設定用通信を介した設定により、ゲートドライバ13に近接した位置に配置されているソースドライバ14-1のゲート制御部24のみが動作するように設定される。すなわち、ソースドライバ14-2及び14-3に設けられたゲート制御部24は、動作しないように設定が行われる。
また、本実施例では、タイミングコントローラ12は、ソースドライバ14-1、14-2及び14-3の各々のソース出力に関して、共通の設定を行う。すなわち、タイミングコントローラ12は、ソースドライバ14-1、14-2及び14-3の各々の設定レジスタ23に対し、ソース制御についての共通の設定データの書き込みを行う。ソースドライバ14-1、14-2及び14-3の各々のソース制御部25は、当該共通の設定データに基づいて、共通の制御動作を実行する。
図3は、本実施例のソースドライバ14-1における、設定レジスタ23及びソース制御部25の内部構成、及びこれらとチェックサム演算回路28及びデータ比較回路29との間で行われるデータの送受信を示すブロック図である。
設定レジスタ23は、レジスタコントローラ31及び設定レジスタ群32を含む。設定レジスタ群32には、比較結果記憶部33が設けられている。
レジスタコントローラ31は、設定レジスタ群32へのデータの格納及び設定レジスタ群32からのデータの読み出しを制御する制御部である。レジスタコントローラ31は、タイミングコントローラ12から設定用通信(通信信号CS)によるアクセスを受けて、設定レジスタ群32に対するデータの入出力の制御を行う。例えば、レジスタコントローラ31は、設定レジスタ群32内のアドレスの指定、指定されたアドレスへの設定データの供給、その他各種データの書き込み及び読み出しを行う。
設定レジスタ群32は、例えば複数のDフリップフロップから構成されている。レジスタコントローラ31を介したタイミングコントローラ12からのアクセスに応じて、当該複数のDフリップフロップのうち、ソース制御部25に対して行う設定の設定項目の数に対応する数のDフリップフロップが信号の取り込み及び出力の動作を行う。
本実施例では、例えば、表示装置100の動作に用いるソースドライバの数(すなわち、チップ数)、画像表示の解像度、ソースドライバ14-1内に設けられた階調電圧生成回路(図示を省略)が行うガンマ電圧の生成に用いるガンマカーブの設定に関する情報であるガンマ設定モード等を設定するための設定データが、設定レジスタ群32に格納される。
ソース制御部25は、演算回路34-1、34-2及び34-3を含む。演算回路34-1、34-2及び34-3は、設定レジスタ群32から各種の設定データを読み出し、これらに基づいてソース出力(すなわち、階調電圧信号の出力)の設定に必要な設定値を得るための演算を行う論理回路である。
演算回路34-1は、設定レジスタ群32から読み出されたソースドライバのチップ数についての設定データ及びパネル解像度についての設定データに基づいて演算を行い、ソースドライバ14-1の有効出力チャネル数の設定値を算出する。
演算回路34-2は、ガンマ設定モード1及びガンマ設定モード2の設定データに基づいて演算を行い、ガンマ設定の設定値を算出する。
演算回路34-3は、その他の設定データ(その他設定1、その他設定2)に基づいて演算を行い、ソース出力についてのその他の設定情報の設定値を算出する。
チェックサム演算回路28は、演算回路34-1、34-2及び34-3の演算結果に基づいてチェックサム演算を行い、チェックサム値CV1を算出する。チェックサム演算回路28は、算出したチェックサム値CV1を、カスケード接続配線を介して隣接するチップ(本実施例では、ソースドライバ14-2)に供給する。また、チェックサム演算回路28は、算出したチェックサム値CV1をデータ比較回路29に供給する。
データ比較回路29は、チェックサム演算回路28からチェックサム値CV1の供給を受けるとともに、ソースドライバ14-1に隣接するソースドライバ(以下、隣接ソースドライバと称する)から、当該隣接ソースドライバ内で同様のチェックサム演算を行った演算結果であるチェックサム値の供給を受ける。
なお、本実施例ではソースドライバ14-1について説明を行っているため、ソースドライバ14-2のみが隣接ソースドライバとなる。したがって、データ比較回路29には、ソースドライバ14-1におけるチェックサム演算の結果であるチェックサム値CV2が供給される。これに対し、両隣に隣接ソースドライバが存在している場合、データ比較回路29は、両隣の隣接ソースドライバからチェックサム値の供給を受ける。例えば、ソースドライバ14-2は両隣に隣接ソースドライバ(ソースドライバ14-1、14-3)が存在しているため、ソースドライバ14-2のデータ比較回路29には、ソースドライバ14-1からチェックサム値CV1、ソースドライバ14-3からチェックサム値CV3がそれぞれ供給される。
上記の通り、ソースドライバ14-1、14-2及び14-3には、ソース制御に関して共通の設定が行われる。したがって、ソースドライバ14-1、14-2及び14-3の各々のソース制御部25に設けられた各演算回路のいずれにも故障が発生していない場合、ソースドライバ14-1、14-2及び14-3の各々において算出されるチェックサム値はそれぞれ同じ値となる。
データ比較回路29は、チェックサム演算回路28によって算出されたチェックサム値CV1と、隣接ソースドライバ(本実施例では、ソースドライバ14-2)から供給されたチェックサム値CV2とを比較し、これらのチェックサム値の比較結果を示す比較結果CRを出力する。
比較結果CRは、例えば、両者のチェックサム値CVが一致している場合は論理レベル1、一致していない場合には論理レベル0を示す2値の信号である。データ比較回路29は、比較結果CRを設定レジスタ群32内の比較結果記憶部33に供給する。
なお、本実施例とは異なり、ソースドライバ14-2のように両隣に隣接ソースドライバが存在している場合、データ比較回路29は3つのチェックサム値を比較し、全てが一致する場合は論理レベル1、一致しないチェックサム値が存在する場合は論理レベル0を示す比較結果CRを出力する。
比較結果記憶部33は、データ比較回路29から供給された比較結果CRを記憶する。比較結果記憶部33に記憶された比較結果CRは、レジスタコントローラ31を介した読み出し動作により、読み出すことが可能である。
タイミングコントローラ12は、設定用通信(通信信号CS)を用いてレジスタコントローラ31にアクセスし、比較結果CRの読み出しを行う。比較結果CRの値が、チェックサム値が一致していることを示すもの(本実施例では、論理レベル1)である場合、タイミングコントローラ12は、ソースドライバ14-1のソース制御部25に設けられた論理回路に故障が発生していないと判定する。一方、比較結果CRの値が、チェックサム値が一致していないことを示すもの(本実施例では、論理レベル0)である場合、タイミングコントローラ12は、ソースドライバ14-1のソース制御部25に設けられた論理回路に故障が発生していると判定する。
以上のように、本実施例の表示装置100は、ソースドライバ14-1の内部に、ソース制御部25を構成する論理回路(本実施例では、演算回路34-1~34-3)の演算結果についてチェックサム演算を行い、チェックサム値を算出するチェックサム演算回路28を有する。そして、表示装置100は、隣接ソースドライバから当該隣接ソースドライバ内で算出されたチェックサム値の供給を受け、これをチェックサム演算回路28による演算結果であるチェックサム値CV1と比較する。比較結果CRは、設定レジスタ23に設けられた比較結果記憶部33に格納される。格納された比較結果CRは、タイミングコントローラ12からのアクセスに応じて設定レジスタ23から読み出され、タイミングコントローラ12に供給される。
かかる構成によれば、タイミングコントローラ12は、ソースドライバ14-1の設定レジスタ23にアクセスし、比較結果CRを読み出すことにより、ソースドライバ内のソース制御部25に設けられた論理回路(換言すると、設定レジスタの後段に設けられた論理回路)の故障を簡易に検出することが可能となる。
次に、本発明の実施例2について説明する。本実施例の表示装置は、ソースドライバの構成において、実施例1の表示装置100と異なる。
図4は、本実施例の表示装置におけるソースドライバ14-1Aの構成を示すブロック図である。
実施例1のソースドライバ14-1とは異なり、本実施例のソースドライバ14-1Aでは、チェックサム演算回路28が算出したチェックサム値CVと隣接ソースドライバのチェックサム値CVとを比較するデータ比較回路が設けられていない。
チェックサム演算回路28は、算出したチェックサム値CVを設定レジスタ23Aに格納する。
図5は、本実施例のソースドライバ14-1Aにおける、設定レジスタ23A及びソース制御部25の内部構成、及びこれらとチェックサム演算回路28との間で行われるデータの送受信を示すブロック図である。
設定レジスタ23Aは、レジスタコントローラ31及び設定レジスタ群32Aを有する。設定レジスタ群32Aには、実施例1の比較結果記憶部33の代わりに、CV記憶部35が設けられている。
チェックサム演算回路28は、演算回路34-1、34-2及び34-3の演算結果に基づいてチェックサム演算を行い、チェックサム値CV1を算出する。チェックサム演算回路28は、算出したチェックサム値CV1を設定レジスタ群32A内のCV記憶部35に供給する。また、チェックサム演算回路28は、実施例1とは異なり、チェックサム値CV1のカスケード接続配線を介した隣接ソースドライバへの供給は行わない。
設定レジスタ群32A内に設けられたCV記憶部35は、チェックサム値CV1を記憶する。CV記憶部35に記憶されたチェックサム値CV1は、レジスタコントローラ31を介した読み出し動作により、読み出すことが可能である。
本実施例のタイミングコントローラ12Aは、設定用通信(通信信号CS)を用いてレジスタコントローラ31にアクセスし、CV記憶部35からチェックサム値CV1の読み出しを行う。タイミングコントローラ12は、ソースドライバ14-1に隣接するソースドライバ(14-2、14-3)からも、同様にチェックサム値の読み出しを行う。
タイミングコントローラ12Aは、複数のソースドライバの各々から読み出したチェックサム値を比較することにより、いずれかのソースドライバのソース制御部25に設けられた論理回路に故障が発生しているか否かを判定する。
図6は、本実施例のタイミングコントローラ12Aが行う各ソースドライバからのチェックサム値の読み出しを模式的に示すブロック図である。
タイミングコントローラ12Aは、各ソースドライバのチェックサム値を比較するCV比較回路15を有する。
タイミングコントローラ12Aは、設定用通信を用いてソースドライバ14-1A、14-2A及び14-3Aの各々の設定レジスタ23Aにアクセスし、チェックサム値CV1、CV2及びCV3の読み出しを行う。
CV比較回路15は、チェックサム値CV1、CV2及びCV3を比較し、比較結果を生成する。本実施例では、チェックサム値CV1、CV2及びCV3が一致するか否かを示す比較結果が生成される。
タイミングコントローラ12Aは、CV比較回路15により生成された比較結果に基づいて、ソースドライバ14-1A、14-2A及び14-3Aのいずれかのソース制御部25に設けられた論理回路に故障が発生しているか否かを判定する。例えば、チェックサム値CV1、CV2及びCV3が一致する場合、いずれのソースドライバにもソース制御部25内の論理回路に故障が発生していないと判定する。一方、チェックサム値CV1、CV2及びCV3が一致しない場合、いずれかのソースドライバにおいてソース制御部25内の論理回路に故障が発生していると判定する。
なお、チェックサム値CV1、CV2及びCV3のうちの2つが一致し、1つが異なっていた場合、タイミングコントローラ12は、いずれのソースドライバにおいてソース制御部25内の論理回路の故障が発生しているのかを特定することが可能である。例えば、チェックサム値CV1とCV2とが一致し、チェックサム値CV3がこれらと異なる値であった場合、タイミングコントローラ12は、ソースドライバ14-3Aに故障が発生していると判定する。すなわち、チェックサム値CV1~CV3のうちいずれの値が多数であるか(すなわち、多数決)に基づいて、ソース制御部25内の論理回路に故障が発生しているソースドライバを特定する。
以上のように、本実施例の表示装置は、各ソースドライバの内部に、ソース制御部25を構成する論理回路(本実施例では、演算回路34-1~34-3)の演算結果についてチェックサム演算を行い、チェックサム値を算出するチェックサム演算回路28を有する。チェックサム演算回路28は、演算結果を示すチェックサム値CVを設定レジスタ23Aに格納する。タイミングコントローラ12Aは、各ソースドライバの設定レジスタ23Aからチェックサム値CVを読み出してこれらを比較し、一致するか否かを判定する。
かかる構成によれば、タイミングコントローラ12は、各ソースドライバにおけるチェックサム演算の結果を比較することにより、ソースドライバ内のソース制御部25に設けられた論理回路(換言すると、設定レジスタの後段に設けられた論理回路)の故障を検出することが可能となる。
また、本実施例の上記構成によれば、チェックサム値の比較をタイミングコントローラが行うため、各ソースドライバ内で隣接ソースドライバのチェックサム値との比較を行う必要がない。したがって、ソースドライバ間でのカスケード接続配線を介したチェックサム値の送受信が不要となる。
なお、本発明は上記実施形態に限定されない。例えば、上記実施例では、各ソースドライバにチェックサム演算回路が設けられ、チェックサム演算の演算結果であるチェックサム値を比較することによりソース制御部内の演算回路の故障を検知する場合について説明した。しかし、比較に用いる誤り検出の符号値は、チェックサム値に限られない。すなわち、CRC符号等、他の誤り検出の符号値を算出してその符号値の比較を行うことにより演算回路の故障を検知する構成であってもよい。
また、上記実施例では、表示装置に3つのソースドライバが設けられ、各々のソースドライバにおけるチェックサム演算の結果に基づいて各ソースドライバのソース制御部内に設けられた演算回路の故障を検知する場合について説明した。しかし、ソースドライバの数はこれに限られず、少なくとも2以上のソースドライバが設けられていればよい。
また、上記実施例では、表示装置が車載向けの表示装置である場合について説明したが、上記実施例の構成はそれ以外の表示装置全般に適用することが可能である。しかし、車載向けの表示装置等、機能安全の確保が特に求められる表示装置に上記実施例の構成を適用することにより、論理回路の故障を簡易に検知して使用者の安全性を向上するという大きな効果を得ることができる。
100 表示装置
11 表示パネル
12 タイミングコントローラ
13 ゲートドライバ
14-1~14-3 ソースドライバ
21 受信部
22 データ処理部
23 設定レジスタ
24 ゲート制御部
25 ソース制御部
26 データラッチ群
27 DAコンバータ
28 チェックサム演算回路
29 データ比較回路
31 レジスタコントローラ
32 設定レジスタ群
33 比較結果記憶部
34-1~34-3 演算回路
35 CV記憶部

Claims (10)

  1. 複数本のデータ線及び複数本のゲート線と、前記複数本のデータ線と前記複数本のゲート線との交差部の各々にマトリクス状に設けられた複数個の画素部と、を有する表示パネルと、
    前記表示パネルに表示する映像を示す映像データ信号を出力する表示コントローラと、
    各々が前記表示コントローラから前記映像データ信号を受信し、前記映像データ信号に基づいて、前記複数本のデータ線を介して前記複数個の画素部に階調電圧信号を供給する複数のソースドライバと、
    を含み、
    前記複数のソースドライバの各々は、
    当該ソースドライバの動作に関する設定データを記憶する設定レジスタと、
    前記設定レジスタに記憶された前記設定データに基づいて演算を行い、前記階調電圧信号の出力についての設定値を算出する少なくとも1の演算回路と、
    前記映像データ信号及び前記設定値に基づいて前記複数個の画素部の各々を供給対象とする前記階調電圧信号を出力するソース出力部と、
    前記演算回路の演算結果に基づいて、前記設定値に対応する誤り検出の符号値を算出する符号値演算部と、
    を有し、
    前記表示コントローラは、前記複数のソースドライバの各々での前記誤り検出の符号値の算出結果に基づく情報を用いて、前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする表示装置。
  2. 前記複数のソースドライバのうちの1のソースドライバは、他のソースドライバにおいて算出された前記誤り検出の符号値を取得して前記他のソースドライバにおいて算出された前記誤り検出の符号値と前記1のソースドライバにおいて算出された前記誤り検出の符号値とを比較する比較部を有し、
    前記表示コントローラは、前記複数のソースドライバにおける前記比較部の比較結果に基づいて、前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする請求項1に記載の表示装置。
  3. 前記複数のソースドライバは、前記ゲート線の伸長方向に沿って配列され、且つ当該配列内において隣接して配置されたソースドライバ同士が接続配線を介して互いに接続され、
    各々が当該ソースドライバに隣接するソースドライバにおいて算出された前記誤り検出の符号値を前記接続配線を介して受信し、当該受信した符号値と当該ソースドライバの前記符号値演算部によって算出された前記誤り検出の符号値とを比較する比較部を有し、
    前記表示コントローラは、前記複数のソースドライバにおける前記比較部の比較結果に基づいて、前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする請求項1に記載の表示装置。
  4. 前記比較部は、比較結果を前記設定レジスタに格納し、
    前記表示コントローラは、前記設定レジスタから前記比較結果を読み出すことにより、前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする請求項2又は3に記載の表示装置。
  5. 前記表示コントローラは、前記複数のソースドライバの各々での算出された前記誤り検出の符号値を取得し、取得した当該符号値に基づいて前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする請求項1に記載の表示装置。
  6. 前記符号値演算部は、算出した前記誤り検出の符号値を前記設定レジスタに格納し、
    前記表示コントローラは、前記複数のソースドライバの各々の前記設定レジスタから前記誤り検出の符号値を読み出し、読み出した当該誤り検出の符号値を比較することにより、前記複数のソースドライバにおける前記演算回路の故障の発生を検知することを特徴とする請求項1に記載の表示装置。
  7. 前記符号値演算部は、前記演算回路の演算結果に基づいてチェックサム演算を行い、当該チェックサム演算により得られたチェックサム値を前記誤り検出の符号値として算出することを特徴とする請求項1乃至6のいずれか1に記載の表示装置。
  8. 複数本のデータ線及び複数本のゲート線と、前記複数本のデータ線と前記複数本のゲート線との交差部の各々にマトリクス状に設けられた複数個の画素部と、を有する表示パネルに接続されるとともに、前記ゲート線の伸長方向に沿って複数個配置され、前記表示パネルに表示する映像を示す映像データ信号を表示コントローラから受信し、受信した前記映像データ信号に基づいて前記複数本のデータ線を介して前記複数個の画素部に階調電圧信号を供給するソースドライバであって、
    当該ソースドライバの動作に関する設定データを記憶する設定レジスタと、
    前記設定レジスタに記憶された前記設定データに基づいて演算を行い、前記階調電圧信号の出力についての設定値を算出する少なくとも1の演算回路と、
    前記演算回路の演算結果に基づいて、前記設定値に対応する誤り検出の符号値を算出する符号値演算部と、
    他のソースドライバにおいて算出された前記誤り検出の符号値を取得し、当該他のソースドライバにおいて算出された前記誤り検出の符号値と前記符号値演算部により算出された前記誤り検出の符号値とを比較し、比較結果を前記設定レジスタに格納する比較部と、
    を有することを特徴とするソースドライバ。
  9. 前記複数個配置されたソースドライバのうちの隣接するソースドライバと接続配線を介して接続され、
    前記比較部は、前記隣接するソースドライバにおいて算出された前記誤り検出の符号値を前記接続配線を介して受信し、当該受信した前記誤り検出の符号値と前記符号値演算部によって算出された前記誤り検出の符号値とを比較することを特徴とする請求項8に記載のソースドライバ。
  10. 前記符号値演算部は、前記演算回路の演算結果に基づいてチェックサム演算を行い、当該チェックサム演算により得られたチェックサム値を前記誤り検出の符号値として算出することを特徴とする請求項8又は9に記載のソースドライバ。
JP2022053677A 2022-03-29 2022-03-29 表示装置及びソースドライバ Pending JP2023146480A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2022053677A JP2023146480A (ja) 2022-03-29 2022-03-29 表示装置及びソースドライバ
US18/185,987 US11922898B2 (en) 2022-03-29 2023-03-17 Display device and source driver
CN202310280827.1A CN116895258A (zh) 2022-03-29 2023-03-20 显示装置以及源极驱动器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2022053677A JP2023146480A (ja) 2022-03-29 2022-03-29 表示装置及びソースドライバ

Publications (1)

Publication Number Publication Date
JP2023146480A true JP2023146480A (ja) 2023-10-12

Family

ID=88193261

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022053677A Pending JP2023146480A (ja) 2022-03-29 2022-03-29 表示装置及びソースドライバ

Country Status (3)

Country Link
US (1) US11922898B2 (ja)
JP (1) JP2023146480A (ja)
CN (1) CN116895258A (ja)

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3724692B2 (ja) 1999-03-26 2005-12-07 カシオ計算機株式会社 液晶表示装置及びその検査方法
KR101146983B1 (ko) * 2010-02-12 2012-05-23 삼성모바일디스플레이주식회사 표시 장치, 표시 구동 장치, 및 표시 장치 구동 방법
KR20120054442A (ko) * 2010-11-19 2012-05-30 삼성전자주식회사 소스 구동 회로, 소스 구동 회로를 포함하는 디스플레이 장치 및 디스플레이 장치의 동작 방법
US9053673B2 (en) * 2011-03-23 2015-06-09 Parade Technologies, Ltd. Scalable intra-panel interface
KR20130051182A (ko) * 2011-11-09 2013-05-20 삼성전자주식회사 디스플레이 데이터 전송 방법
TWI485678B (zh) * 2012-09-17 2015-05-21 Novatek Microelectronics Corp 面板顯示裝置
JP6046473B2 (ja) * 2012-12-10 2016-12-14 シナプティクス・ジャパン合同会社 パネル表示装置、表示パネルドライバ、及び、表示装置の動作方法
KR102429907B1 (ko) * 2015-11-06 2022-08-05 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
KR102543180B1 (ko) * 2016-09-02 2023-06-14 삼성전자주식회사 디스플레이 구동 장치
KR102591506B1 (ko) * 2016-11-01 2023-10-23 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
TWI755482B (zh) * 2017-02-20 2022-02-21 日商精工愛普生股份有限公司 驅動器、光電裝置及電子機器
JP2019132922A (ja) * 2018-01-30 2019-08-08 株式会社ジャパンディスプレイ 表示装置および表示システム
CN114743489A (zh) * 2018-01-30 2022-07-12 联咏科技股份有限公司 驱动电路与其抗干扰方法
JP2020003516A (ja) * 2018-06-25 2020-01-09 セイコーエプソン株式会社 表示ドライバー、電子機器及び移動体
JP2020101709A (ja) * 2018-12-21 2020-07-02 シナプティクス インコーポレイテッド 表示ドライバ及びその動作方法
JP2020180996A (ja) * 2019-04-23 2020-11-05 セイコーエプソン株式会社 制御回路、駆動回路、電気光学装置、電気光学装置を含む電子機器、及び電子機器を含む移動体、並びにエラー検出方法
JP7379210B2 (ja) * 2020-02-27 2023-11-14 ラピスセミコンダクタ株式会社 表示装置及びソースドライバ
JP2022152667A (ja) * 2021-03-29 2022-10-12 ラピステクノロジー株式会社 ソースドライバ及び表示装置
KR20230014931A (ko) * 2021-07-21 2023-01-31 삼성전자주식회사 불량 검출을 위한 디스플레이 장치, 및 그것의 동작 방법
US11727838B2 (en) * 2021-07-30 2023-08-15 LAPIS Technology Co., Ltd. Display driver and display device

Also Published As

Publication number Publication date
US20230317027A1 (en) 2023-10-05
CN116895258A (zh) 2023-10-17
US11922898B2 (en) 2024-03-05

Similar Documents

Publication Publication Date Title
US10529298B1 (en) Electro-optical device and electronic device
KR101329438B1 (ko) 액정표시장치
US5699076A (en) Display control method and apparatus for performing high-quality display free from noise lines
JP5238230B2 (ja) ドライバ及び表示装置
US20030193459A1 (en) Liquid crystal display
TWI409741B (zh) 光電裝置及電子機器
US20070195052A1 (en) Source driving apparatus, method of driving the same, display device having the same and method of driving the same
JP2018054877A (ja) 電気光学装置、電気光学装置の制御方法および電子機器
US8411014B2 (en) Signal processing circuit and method
KR20080035086A (ko) 액정 표시 장치
US10290278B2 (en) Electrooptical device, electronic device, and control method of electrooptical device
US10297224B2 (en) Electrooptical device, control method of electrooptical device, and electronic device
CN113314082A (zh) 显示装置以及源极驱动器
JP2023146480A (ja) 表示装置及びソースドライバ
US20080055214A1 (en) Display device and method for driving the same
US20070109241A1 (en) Method and system for adjusting gray-scale level of liquid crystal display device
JP2006243420A (ja) 映像信号線駆動回路およびそれを備える表示装置
KR100976556B1 (ko) 타이밍 콘트롤러의 검사장치 및 이를 이용한 타이밍콘트롤러의 검사방법
US10056053B2 (en) Electrooptical device, control method of electrooptical device and electronic device
US10199001B2 (en) Electrooptical device, control method of electrooptical device, and electronic device
US20040233152A1 (en) Operating device and method for partial display mode monitor
CN111610673B (zh) 显示面板、显示装置及显示面板的控制方法
WO2023197308A1 (zh) 显示面板的驱动方法及显示装置
JP2002251168A (ja) 表示装置用駆動装置および表示装置
KR20070064062A (ko) 액정 표시 장치의 수리 시스템