JP2023106446A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2023106446A
JP2023106446A JP2023076509A JP2023076509A JP2023106446A JP 2023106446 A JP2023106446 A JP 2023106446A JP 2023076509 A JP2023076509 A JP 2023076509A JP 2023076509 A JP2023076509 A JP 2023076509A JP 2023106446 A JP2023106446 A JP 2023106446A
Authority
JP
Japan
Prior art keywords
layer
insulating layer
region
semiconductor
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023076509A
Other languages
English (en)
Inventor
舜平 山崎
Shunpei Yamazaki
正美 神長
Masami Kaminaga
貴弘 井口
Takahiro Iguchi
行徳 島
Yukinori Shima
健一 岡崎
Kenichi Okazaki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2023106446A publication Critical patent/JP2023106446A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02181Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing hafnium, e.g. HfO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/14Light sources with substantially two-dimensional radiating surfaces characterised by the chemical or physical composition or the arrangement of the electroluminescent material, or by the simultaneous addition of the electroluminescent material in or onto the light source
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Abstract

【課題】電気特性の良好な半導体装置を提供する。電気特性の安定した半導体装置を提供する。【解決手段】第1の絶縁層と、第2の絶縁層と、第3の絶縁層と、第4の絶縁層と、半導体層と、第1の導電層と、を有する構成とする。第2の絶縁層は第1の絶縁層上に位置し、島状の半導体層は第2の絶縁層上に位置する。第2の絶縁層は、半導体層と重なる領域よりも外側に端部を有する島状の形状を有する。第4の絶縁層は、第2の絶縁層、半導体層、第3の絶縁層、及び第1の導電層を覆い、且つ、半導体層の上面の一部と接し、且つ、第2の絶縁層の端部よりも外側において第1の絶縁層と接する。半導体層は金属酸化物を含み、第2の絶縁層及び第3の絶縁層は酸化物を含み、第1の絶縁層は金属酸化物または窒化物を含み、第4の絶縁層は金属窒化物を含む。【選択図】図1

Description

本発明の一態様は、半導体装置に関する。本発明の一態様は、表示装置に関する。本発明の一態様は、半導体装置、または表示装置の作製方法に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、電子機器、照明装置、入力装置、入出力装置、それらの駆動方法、又はそれらの製造方法、を一例として挙げることができる。半導体装置は、半導体特性を利用することで機能しうる装置全般を指す。
トランジスタに適用可能な半導体材料として、金属酸化物を用いた酸化物半導体が注目されている。例えば、特許文献1では、複数の酸化物半導体層を積層し、当該複数の酸化物半導体層の中で、チャネルとなる酸化物半導体層がインジウム及びガリウムを含み、且つインジウムの割合をガリウムの割合よりも大きくすることで、電界効果移動度(単に移動度、またはμFEという場合がある)を高めた半導体装置が開示されている。
半導体層に用いることのできる金属酸化物は、スパッタリング法などを用いて形成できるため、大型の表示装置を構成するトランジスタの半導体層に用いることができる。また、多結晶シリコンや非晶質シリコンを用いたトランジスタの生産設備の一部を改良して利用することが可能であるため、設備投資を抑えられる。また、金属酸化物を用いたトランジスタは、非晶質シリコンを用いた場合に比べて高い電界効果移動度を有するため、駆動回路を設けた高機能の表示装置を実現できる。
また、特許文献2には、ソース領域およびドレイン領域に、アルミニウム、ホウ素、ガリウム、インジウム、チタン、シリコン、ゲルマニウム、スズ、および鉛からなる群のうちの少なくとも一種をドーパントとして含む低抵抗領域を有する酸化物半導体膜が適用された薄膜トランジスタが開示されている。
特開2014-7399号公報 特開2011-228622号公報
本発明の一態様は、電気特性の良好な半導体装置を提供することを課題の一とする。または、電気特性の安定した半導体装置を提供することを課題の一とする。または、本発明の一態様は、信頼性の高い表示装置を提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から抽出することが可能である。
本発明の一態様は、第1の絶縁層と、第2の絶縁層と、第3の絶縁層と、第4の絶縁層と、半導体層と、第1の導電層と、を有する半導体装置である。第2の絶縁層は、第1の絶縁層上に位置する。半導体層は、第2の絶縁層上に位置し、且つ島状の形状を有する。第3の絶縁層及び第1の導電層は、半導体層上に積層して設けられる。第2の絶縁層は、半導体層と重なる領域よりも外側に端部を有する島状の形状を有する。第4の絶縁層は、第2の絶縁層、半導体層、第3の絶縁層、及び第1の導電層を覆い、且つ、半導体層の上面の一部と接し、且つ、第2の絶縁層の端部よりも外側において第1の絶縁層と接する。半導体層は金属酸化物を含み、第2の絶縁層及び第3の絶縁層は酸化物を含み、第1の絶縁層は金属酸化物または窒化物を含み、第4の絶縁層は金属窒化物を含む。
また、上記において、第4の絶縁層は、アルミニウムを含むことが好ましい。
また、上記において、第1の絶縁層は、アルミニウム及びハフニウムの少なくとも一方と、酸素と、を有することが好ましい。
また、上記において、第2の絶縁層と、半導体層とは、上面形状が概略一致することが好ましい。
また、上記において、第2の絶縁層は、端部が、第1の導電層と重なる領域よりも外側に位置する部分を有することが好ましい。
また、上記において、第2の絶縁層は、端部が、第1の導電層と重なる領域に位置する部分を有することが好ましい。
また、上記において、第1の絶縁層よりも下に第2の導電層を有し、第2の導電層は、半導体層及び第1の導電層の両方と重なる領域を有することが好ましい。
また、上記において、第2の絶縁層は、その端部が第2の導電層と重なる領域よりも外側に位置する部分を有することが好ましい。または、第2の絶縁層は、その端部が第2の導電層と重なる領域に位置する部分を有することが好ましい。
本発明の一態様によれば、電気特性の良好な半導体装置を提供できる。または、電気特性の安定した半導体装置を提供できる。または、信頼性の高い表示装置を提供できる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から抽出することが可能である。
トランジスタの構成例。 トランジスタの構成例。 トランジスタの構成例。 トランジスタの構成例。 トランジスタの構成例。 画素の構成例。 トランジスタの作製方法を説明する図。 トランジスタの作製方法を説明する図。 トランジスタの作製方法を説明する図。 表示装置の上面図。 表示装置の断面図。 表示装置の断面図。 表示装置の断面図。 表示装置の断面図。 表示装置の断面図。 表示装置のブロック図及び回路図。 表示装置のブロック図。 表示モジュールの構成例。 電子機器の構成例。 電子機器の構成例。 電子機器の構成例。
以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、本明細書で説明する各図において、各構成の大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。
また、本明細書にて用いる「第1」、「第2」、「第3」という序数詞は、構成要素の混同を避けるために付したものであり、数的に限定するものではない。
また、本明細書において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。従って、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
また、本明細書等において、トランジスタが有するソースとドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、ソースやドレインの用語は、入れ替えて用いることができるものとする。
また、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタなどのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有する素子などが含まれる。
また、本明細書等において、「膜」という用語と、「層」という用語とは、互いに入れ替えることが可能である。例えば、「導電層」や「絶縁層」という用語は、「導電膜」や「絶縁膜」という用語に相互に交換することが可能な場合がある。
また、本明細書等において、特に断りがない場合、オフ電流とは、トランジスタがオフ状態(非導通状態、遮断状態、ともいう)にあるときのドレイン電流をいう。オフ状態とは、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低い(pチャネル型トランジスタでは、Vthよりも高い)状態をいう。
本明細書等において、表示装置の一態様である表示パネルは表示面に画像等を表示(出力)する機能を有するものである。したがって表示パネルは出力装置の一態様である。
また、本明細書等では、表示パネルの基板に、例えばFPC(Flexible Printed Circuit)もしくはTCP(Tape Carrier Package)などのコネクターが取り付けられたもの、または基板にCOG(Chip On Glass)方式等によりICが実装されたものを、表示パネルモジュール、表示モジュール、または単に表示パネルなどと呼ぶ場合がある。
なお、本明細書等において、表示装置の一態様であるタッチパネルは表示面に画像等を表示する機能と、表示面に指やスタイラスなどの被検知体が触れる、押圧する、または近づくことなどを検出するタッチセンサとしての機能と、を有する。したがってタッチパネルは入出力装置の一態様である。
タッチパネルは、例えばタッチセンサ付き表示パネル(または表示装置)、タッチセンサ機能つき表示パネル(または表示装置)とも呼ぶことができる。タッチパネルは、表示パネルとタッチセンサパネルとを有する構成とすることもできる。または、表示パネルの内部または表面にタッチセンサとしての機能を有する構成とすることもできる。
また、本明細書等では、タッチパネルの基板に、コネクターやICが実装されたものを、タッチパネルモジュール、表示モジュール、または単にタッチパネルなどと呼ぶ場合がある。
(実施の形態1)
本実施の形態では、本発明の一態様の半導体装置、表示装置、及びその作製方法について説明する。
本発明の一態様は、被形成面上に、チャネルが形成される半導体層と、半導体層上にゲート絶縁層(第3の絶縁層ともいう)と、ゲート絶縁層上にゲート電極と、を有するトランジスタである。半導体層は、半導体特性を示す金属酸化物(以下、酸化物半導体ともいう)を含んで構成されることが好ましい。
ゲート電極とゲート絶縁層とは、それぞれ上面形状が概略一致していることが好ましい。言い換えると、ゲート電極とゲート絶縁層とは、側面が連続するように加工されていることが好ましい。例えばゲート絶縁層となる絶縁膜と、ゲート電極となる導電膜を積層した後に、同じエッチングマスクを用いて続けて加工することで形成することができる。または、先に加工したゲート電極をハードマスクとして当該絶縁膜を加工することでゲート絶縁層を形成してもよい。
また、半導体層は、チャネルが形成されうるチャネル形成領域と、ソース領域及びドレイン領域として機能する一対の低抵抗領域を有する。チャネル形成領域は、半導体層におけるゲート電極と重畳する領域である。低抵抗領域は、チャネル形成領域よりも低抵抗である領域である。
半導体層の低抵抗領域の表面には、金属窒化物を含む絶縁層(第4の絶縁層ともいう)が接して設けられる。半導体層に接して金属窒化物を含む絶縁層を設けることで、低抵抗領域の導電性を高める効果を奏する。さらに、半導体層に接して金属窒化物を含む絶縁膜を設けた状態で加熱処理を行うと、より低抵抗化が促進されるため好ましい。
金属窒化物としては、アルミニウムを含むことが特に好ましい。例えば、アルミニウムをスパッタリングターゲットに用い、成膜ガスとして窒素を含むガスを用いた反応スパッタリング法により形成した窒化アルミニウム膜は、成膜ガスの全流量に対する窒素ガスの流量を適切に制御することで、極めて高い絶縁性と、水素や酸素に対する極めて高いブロッキング性とを兼ね備えた膜とすることができる。そのため、このような金属窒化物を含む絶縁膜を、半導体層に接して設けることで、半導体層を低抵抗化できるだけでなく、半導体層から酸素が脱離すること、及び半導体層へ水素が拡散することを好適に防ぐことができる。
金属窒化物として、窒化アルミニウムを用いた場合、当該窒化アルミニウムを含む絶縁膜の厚さを5nm以上とすることが好ましい。このように薄い膜であっても、水素及び酸素に対する高いブロッキング性と、半導体層の低抵抗化の機能とを両立できる。なお、当該絶縁層の厚さはどれだけ厚くてもよいが、生産性を考慮し、500nm以下、好ましくは200nm以下、より好ましくは50nm以下とすることが好ましい。
また、半導体層の下面に接して酸化物を含む絶縁層(第2の絶縁層ともいう)が設けられていることが好ましい。酸化物を含む第2の絶縁層を半導体層に接して設けることで、加熱により脱離する酸素を効果的に半導体層に供給し、半導体層中の酸素欠損を補填することができる。
本発明の一態様は、第2の絶縁層が島状の形状を有する構成とする。さらに、第2の絶縁層の下側には、水、水素、酸素に対するブロッキング性の高い絶縁層(第1の絶縁層ともいう)を設ける。さらに、第2の絶縁層の上面及び端部の側面が上記金属窒化物を含む絶縁層(第4の絶縁層)で覆われる構成とする。また島状の第2の絶縁層の端部よりも外側の領域において、第1の絶縁層と第4の絶縁層とが接することにより、第2の絶縁層及び半導体層等を第1の絶縁層と第4の絶縁層とで取り囲む(封止する)構成とすることができる。これにより、第2の絶縁層から放出される酸素が外部に放出されることを効果的に抑制し、その酸素のほとんどを半導体層に供給可能な構成とすることができる。
ここで、半導体層に極めて過剰な酸素が供給された場合、トランジスタ特性に悪影響を及ぼす場合がある。しかしながら本構成では、島状に加工する第2の絶縁層の面積を変更することにより、半導体層に供給しうる酸素の量を制御することが可能となる。当該面積は、第2の絶縁層が放出しうる酸素の量、第2の絶縁層と重なる半導体層の面積、または第2の絶縁層の厚さ等に応じて、適宜設計することが可能となる。
以上の構成とすることで、電気特性に優れ、且つ信頼性の高い半導体装置を実現することができる。
以下では、より具体的な例について、図面を参照して説明する。
[構成例1]
図1(A)は、トランジスタ100の上面図であり、図1(B)は、図1(A)に示す一点鎖線A1-A2における切断面の断面図に相当し、図1(C)は、図1(A)に示す一点鎖線B1-B2における切断面の断面図に相当する。なお、図1(A)において、トランジスタ100の構成要素の一部(ゲート絶縁層等)を省略して図示している。また、一点鎖線A1-A2方向をチャネル長方向、一点鎖線B1-B2方向をチャネル幅方向と呼称する場合がある。また、トランジスタの上面図においては、以降の図面においても図1(A)と同様に、構成要素の一部を省略して図示する場合がある。
トランジスタ100は、基板102上に設けられ、絶縁層103、絶縁層104、半導体層108、絶縁層110、金属酸化物層114、導電層112、絶縁層116、絶縁層118等を有する。絶縁層104は絶縁層103上に設けられ、半導体層108は絶縁層104上に設けられる。絶縁層110、金属酸化物層114、及び導電層112は、この順に半導体層108上に積層されている。絶縁層116は、絶縁層104の上面及び側面、半導体層108の上面及び側面、絶縁層110の側面、金属酸化物層114の側面、及び導電層112の上面及び側面を覆って設けられている。絶縁層118は、絶縁層116を覆って設けられている。
導電層112の一部は、ゲート電極として機能する。絶縁層110の一部は、ゲート絶縁層として機能する。トランジスタ100は、半導体層108上にゲート電極が設けられる、いわゆるトップゲート型のトランジスタである。
半導体層108は、金属酸化物を含むことが好ましい。
例えば半導体層108は、インジウムと、M(Mは、ガリウム、アルミニウム、シリコン、ホウ素、イットリウム、スズ、銅、バナジウム、ベリリウム、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムから選ばれた一種または複数種)と、亜鉛と、を有すると好ましい。特にMはアルミニウム、ガリウム、イットリウム、またはスズとすることが好ましい。
特に、半導体層108として、インジウム、ガリウム、及び亜鉛を含む酸化物を用いることが好ましい。
半導体層108として、組成の異なる層、または結晶性の異なる層、または不純物濃度の異なる層を積層した積層構造としてもよい。
半導体層108は、導電層112と重畳する領域と、当該領域を挟む低抵抗な領域108nとを有する。領域108nには、絶縁層116が接して設けられている。半導体層108の、導電層112と重畳する領域は、トランジスタ100のチャネル形成領域として機能する。一方、領域108nは、トランジスタ100のソース領域またはドレイン領域として機能する。
また、図1(A)、(B)に示すように、トランジスタ100は、絶縁層118上に導電層120a及び導電層120bを有していてもよい。導電層120a及び導電層120bはソース電極またはドレイン電極として機能する。導電層120a及び導電層120bは、それぞれ絶縁層118及び絶縁層116に設けられた開口部141aまたは開口部141bを介して、領域108nに電気的に接続される。
導電層112、金属酸化物層114、及び絶縁層110は、上面形状が互いに概略一致している。
なお、本明細書等において「上面形状が概略一致」とは、積層した層と層との間で少なくとも輪郭の一部が重なることをいう。例えば、上層と下層とが、同一のマスクパターン、または一部が同一のマスクパターンにより加工された場合を含む。ただし、厳密には輪郭が重なり合わず、上層が下層の内側に位置することや、上層が下層の外側に位置することもあり、この場合も「上面形状が概略一致」という。
絶縁層110と導電層112の間に位置する金属酸化物層114は、絶縁層110に含まれる酸素が導電層112側に拡散することを防ぐバリア膜として機能する。金属酸化物層114は、例えば少なくとも絶縁層110よりも酸素を透過しにくい材料を用いることができる。
金属酸化物層114により、導電層112にアルミニウムや銅などの酸素を吸引しやすい金属を用いた場合であっても、絶縁層110から導電層112へ酸素が拡散することを防ぐことができる。また、導電層112が水素を含む場合であっても、導電層112から絶縁層110を介して半導体層108へ水素が供給されることが抑制される。その結果、半導体層108のチャネル形成領域のキャリア密度を極めて低いものとすることができる。
金属酸化物層114としては、絶縁性材料または導電性材料を用いることができる。金属酸化物層114が絶縁性を有する場合には、ゲート絶縁層の一部として機能する。一方、金属酸化物層114が導電性を有する場合には、ゲート電極の一部として機能する。
特に、金属酸化物層114として、酸化シリコンよりも誘電率の高い絶縁性材料を用いることが好ましい。特に、酸化アルミニウム膜、酸化ハフニウム膜、またはハフニウムアルミネート膜等を用いることが好ましい。
また、金属酸化物層114は、スパッタリング装置を用いて形成すると好ましい。例えば、スパッタリング装置を用いて酸化アルミニウム膜を形成する場合、酸素ガスを含む雰囲気下で形成することで、絶縁層110や半導体層108中に好適に酸素を添加することができる。また、スパッタリング装置を用いて酸化アルミニウム膜を形成する場合、膜密度を高めることができるため好適である。
絶縁層116は、金属窒化物を含む絶縁膜を用いることができる。絶縁層116は、アルミニウム、チタン、タンタル、タングステン、クロム、及びルテニウムなどの金属元素の少なくとも一と、窒素とを含むことが好ましい。特に、アルミニウムと窒素とを含む膜を用いると、極めて絶縁性が高いため好ましい。
絶縁層116に窒化アルミニウム膜を用いる場合、組成式がAlN(xは0より大きく2以下の実数、好ましくは、xは0.5より大きく1.5以下の実数)を満たす膜を用いることが好ましい。これにより、絶縁性に優れ、且つ熱伝導性に優れた膜とすることができるため、トランジスタ100を駆動したときに生じる熱の放熱性を高めることができる。
または、絶縁層116として、窒化アルミニウムチタン膜、窒化チタン膜などを用いることができる。
領域108nは、半導体層108の一部であり、チャネル形成領域よりも低抵抗な領域である。
ここで、半導体層108として、インジウムを含む金属酸化物膜を用いた場合、領域108nの絶縁層116側の界面近傍に、金属インジウムが析出した領域、または、インジウム濃度の高い領域が形成されている場合がある。このような領域は、例えばX線光電子分光法(XPS:X-ray Photoelectron Spectroscopy)等の分析法で観測できる場合がある。
また領域108nは、チャネル形成領域よりもキャリア密度が高い領域、酸素欠陥密度の高い領域、またはn型である領域ともいうことができる。
また、半導体層108のチャネル形成領域に接する絶縁層104と絶縁層110には、酸化物膜を用いることが好ましい。例えば、酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜などの酸化物膜を用いることができる。これにより、トランジスタ100の作製工程における熱のかかる処理などで、絶縁層104や絶縁層110から脱離した酸素を半導体層108のチャネル形成領域に供給し、半導体層108中の酸素欠損を低減することができる。
絶縁層104よりも下側(基板102側)に設けられる絶縁層103としては、酸素及び水素を拡散しにくい絶縁膜を用いることが好ましい。特に、酸化アルミニウム膜、酸化ハフニウム膜、またはハフニウムアルミネート膜などの、金属酸化物膜を用いることが好ましい。
酸化アルミニウム膜、酸化ハフニウム膜、及びハフニウムアルミネート膜等は、膜厚が薄い場合でも極めて高いバリア性を有する。そのため、その厚さを0.5nm以上50nm以下、好ましくは1nm以上40nm以下、より好ましくは2nm以上30nm以下の厚さとすることができる。特に、酸化アルミニウム膜は水素などに対するバリア性が高いため、極めて薄く(例えば0.5nm以上1.5nm以下)しても、十分な効果を得ることができる。このような膜は、例えばスパッタリング法または原子層堆積(ALD:Atomic Layer Deposition)法等の成膜方法により形成することができる。
ここで、半導体層108と絶縁層104とは、それぞれ島状に加工されている。図1(A)では、絶縁層104の輪郭を破線で示している。絶縁層104は平面視において、少なくとも半導体層108を包含するように設けられている。言い換えると、絶縁層104の端部は、半導体層108と重なる領域よりも外側に位置するように加工されている。なお、後述するように、半導体層108と絶縁層104とが同じエッチングマスクを用いて加工されていてもよく、その場合には、半導体層108と絶縁層104とはそれぞれ上面形状が概略一致する。
また、図1(B)、(C)に示すように、絶縁層104の端部よりも外側の領域において、絶縁層103と絶縁層116とが接して設けられている。これにより半導体層108及び絶縁層104等が、絶縁層103及び絶縁層116で密封された構造とすることができる。このような構造により、トランジスタ100の半導体層108及び絶縁層104に外部から水素が拡散すること、及び半導体層108及び絶縁層104中の酸素が外部に拡散することを効果的に抑制することができる。
また、絶縁層118中には水素が含まれる場合があるが、半導体層108に接する酸化物膜を含む絶縁層104や絶縁層110は、絶縁層116により絶縁層118とは接しない構成となっている。そのため、絶縁層118中に水素が含まれている場合であっても、トランジスタ100の作製工程中にかかる熱などにより、当該水素が絶縁層104及び絶縁層110を介して半導体層108に拡散することを効果的に防ぐことができる。
ここで、半導体層108、及び半導体層108中に形成されうる酸素欠損について説明を行う。
半導体層108に形成される酸素欠損は、トランジスタ特性に影響を与えるため問題となる。例えば、半導体層108中に酸素欠損が形成されると、該酸素欠損に水素が結合し、キャリア供給源となりうる。半導体層108中にキャリア供給源が生成されると、トランジスタ100の電気特性の変動、代表的にはしきい値電圧のシフトが生じる。したがって、半導体層108においては、酸素欠損が少ないほど好ましい。
そこで、本発明の一態様においては、半導体層108近傍の絶縁膜、具体的には、半導体層108の上方に位置する絶縁層110、及び下方に位置する絶縁層104が、酸化物膜を含む構成である。作製工程中にかかる熱などにより絶縁層104及び絶縁層110から半導体層108へ酸素を移動させることで、半導体層108中の酸素欠損を低減することが可能となる。
また、半導体層108は、Inの原子数比がMの原子数比より多い領域を有すると好ましい。Inの原子数比が多いほど、トランジスタの電界効果移動度を向上させることができる。
ここで、In、Ga、Znを含む金属酸化物の場合、Inと酸素の結合力は、Gaと酸素の結合力よりも弱いため、Inの原子数比が大きい場合には、金属酸化物膜中に酸素欠損が形成されやすい。また、Gaに代えて、上記Mで示す金属元素を用いた場合でも同様の傾向がある。金属酸化物膜中に酸素欠損が多く存在すると、トランジスタの電気特性の低下や、信頼性の低下が生じる。
しかしながら本発明の一態様では、金属酸化物を含む半導体層108中に極めて多くの酸素を供給できるため、Inの原子数比の大きな金属酸化物材料を用いることが可能となる。これにより、極めて高い電界効果移動度と、安定した電気特性と、高い信頼性とを兼ね備えたトランジスタを実現することができる。
例えば、Inの原子数比が、Mの原子数比に対して1.5倍以上、または2倍以上、または3倍以上、または3.5倍以上、または4倍以上である金属酸化物を、好適に用いることができる。
特に、半導体層108のIn、M、及びZnの原子数の比を、In:M:Zn=5:1:6またはその近傍(Inが5の場合、Mが0.5以上1.5以下であり、且つZnが5以上7以下を含む)とすることが好ましい。または、In、M、及びZnの原子数の比を、In:M:Zn=4:2:3またはその近傍とすると好ましい。また、半導体層108の組成として、半導体層108のIn、M、及びZnの原子数の比を概略等しくしてもよい。すなわち、In、M、及びZnの原子数の比が、In:M:Zn=1:1:1またはその近傍の材料を含んでいてもよい。
例えば、上記の電界効果移動度が高いトランジスタを、ゲート信号を生成するゲートドライバに用いることで、額縁幅の狭い(狭額縁ともいう)表示装置を提供することができる。また、上記の電界効果移動度が高いトランジスタを、ソースドライバ(特に、ソースドライバが有するシフトレジスタの出力端子に接続されるデマルチプレクサ)に用いることで、表示装置に接続される配線数が少ない表示装置を提供することができる。
なお、半導体層108が、Inの原子数比がMの原子数比より多い領域を有していても、半導体層108の結晶性が高い場合、電界効果移動度が低くなる場合がある。半導体層108の結晶性としては、例えば、X線回折(XRD:X-Ray Diffraction)を用いて分析する、あるいは、透過型電子顕微鏡(TEM:Transmission Electron Microscope)を用いて分析することで解析できる。
ここで、半導体層108に混入する水素または水分などの不純物は、トランジスタ特性に影響を与えるため問題となる。したがって、半導体層108においては、水素または水分などの不純物が少ないほど好ましい。不純物濃度が低く、欠陥準位密度の低い金属酸化物膜を用いることで、優れた電気特性を有するトランジスタを作製することができ好ましい。不純物濃度が低く、欠陥準位密度を低く(酸素欠損を少なく)することで、膜中のキャリア密度を低くすることができる。このような金属酸化物膜を半導体層に用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、このような金属酸化物膜を用いたトランジスタは、オフ電流が著しく小さい特性を得ることができる。
また、半導体層108が、2層以上の積層構造を有していてもよい。
例えば、組成の異なる2以上の金属酸化物膜を積層した半導体層108を用いることができる。例えば、In-Ga-Zn酸化物を用いた場合に、In、M、及びZnの原子数の比が、In:M:Zn=5:1:6、In:M:Zn=4:2:3、In:M:Zn=1:1:1、In:M:Zn=2:2:1、In:M:Zn=1:3:4、In:M:Zn=1:3:2、またはそれらの近傍であるスパッタリングターゲットで形成する膜のうち、2以上を積層して用いることが好ましい。
また、結晶性の異なる2以上の金属酸化物膜を積層した半導体層108を用いることができる。その場合、同じ酸化物ターゲットを用い、成膜条件を異ならせることで、大気に触れることなく連続して形成されることが好ましい。
例えば、先に形成する第1の金属酸化物膜の成膜時の酸素流量比を、後に形成する第2の金属酸化物膜の成膜時の酸素流量比よりも小さくする。または、第1の金属酸化物膜の成膜時に、酸素を流さない条件とする。これにより、第2の金属酸化物膜の成膜時に、酸素を効果的に供給することができる。また、第1の金属酸化物膜は第2の金属酸化物膜よりも結晶性が低く、電気伝導性の高い膜とすることができる。一方、上部に設けられる第2の金属酸化物膜を第1の金属酸化物膜よりも結晶性の高い膜とすることで、半導体層108の加工時や、絶縁層110の成膜時のダメージを抑制することができる。
より具体的には、第1の金属酸化物膜の成膜時の酸素流量比を、0%以上50%未満、好ましくは0%以上30%以下、より好ましくは0%以上20%以下、代表的には10%とする。また第2の金属酸化物膜の成膜時の酸素流量比を、50%以上100%以下、好ましくは60%以上100%以下、より好ましくは80%以上100%以下、さらに好ましくは90%以上100%以下、代表的には100%とする。また、第1の金属酸化物膜と第2の金属酸化物膜とで、成膜時の圧力、温度、電力等の条件を異ならせてもよいが、酸素流量比以外の条件を同じとすることで、成膜工程にかかる時間を短縮することができるため好ましい。
このような構成とすることで、電気特性に優れ、且つ信頼性の高いトランジスタ100を実現できる。
以上が構成例1についての説明である。
[変形例1]
以下では、上記構成例1の変形例について説明する。
〔変形例1-1〕
図2(A)、(B)では、絶縁層104と半導体層108とを、同じエッチングマスクにより島状に加工した場合の例を示している。言い換えると、絶縁層104と半導体層108とは、平面視における上面形状が概略一致しているとも言える。また、絶縁層104と半導体層108とは、それぞれの端部における側面が連続している、とも言うことができる。
このような構成とすることで、絶縁層104を加工するための工程を省略することができるため、歩留まりの向上、作製コストの低減が可能となる。
〔変形例1-2〕
図2(C)は、絶縁層104の端部が、半導体層108よりも外側であって、且つ導電層112、金属酸化物層114、及び絶縁層110の端部よりも内側に位置するように、絶縁層104を加工した場合の例である。図2(C)には、チャネル幅方向の断面を示している。
変形例1-1及び変形例1-2は、上記構成例1よりも絶縁層104の面積が小さくできる構成となっている。このように絶縁層104のパターンや形成方法を変更することで、絶縁層104から半導体層108へ供給する酸素の量を最適化することが可能となる。
以上が変形例1についての説明である。
[構成例2]
以下では、上記構成例1と一部の構成が異なるトランジスタの構成例について説明する。なお、以下では、上記構成例1と重複する部分は説明を省略する場合がある。また、以下で示す図面において、上記構成例と同様の機能を有する部分についてはハッチングパターンを同じくし、符号を付さない場合もある。
図3(A)は、トランジスタ100Aの上面図であり、図3(B)はトランジスタ100Aのチャネル長方向の断面図であり、図3(C)はトランジスタ100Aのチャネル幅方向の断面図である。
トランジスタ100Aは、基板102と絶縁層103との間に導電層106を有する点で、構成例1と主に相違している。導電層106は、絶縁層104及び絶縁層103を介して半導体層108及び導電層112と重畳する領域を有する。
トランジスタ100Aにおいて、導電層106は、第1のゲート電極(ボトムゲート電極ともいう)としての機能を有し、導電層112は、第2のゲート電極(トップゲート電極ともいう)としての機能を有する。また、絶縁層103及び絶縁層104の一部は第1のゲート絶縁層として機能し、絶縁層110の一部は、第2のゲート絶縁層として機能する。
半導体層108の、導電層112及び導電層106の少なくとも一方と重畳する部分は、チャネル形成領域として機能する。なお、以下では説明を容易にするため、半導体層108の導電層112と重畳する部分をチャネル形成領域と呼ぶ場合があるが、実際には導電層112と重畳せずに、導電層106と重畳する部分(領域108nを含む部分)にもチャネルが形成しうる。
また、図3(C)に示すように、導電層106は、金属酸化物層114、絶縁層110、絶縁層104及び絶縁層103に設けられた開口部142を介して、導電層112と電気的に接続されていてもよい。これにより、導電層106と導電層112には、同じ電位を与えることができる。
導電層106は、導電層112、導電層120a、または導電層120bと同様の材料を用いることができる。特に導電層106として、銅を含む材料により形成することで抵抗を低くすることができるため好適である。
また、図3(A)、(C)に示すように、チャネル幅方向において、導電層112及び導電層106が、半導体層108の端部よりも外側に突出していることが好ましい。このとき、図3(C)に示すように、半導体層108のチャネル幅方向の全体が、絶縁層110と絶縁層104を介して、導電層112と導電層106に覆われた構成となる。
このような構成とすることで、半導体層108を一対のゲート電極によって生じる電界で、電気的に取り囲むことができる。このとき特に、導電層106と導電層112に同じ電位を与えることが好ましい。これにより、半導体層108にチャネルを誘起させるための電界を効果的に印加できるため、トランジスタ100Aのオン電流を増大させることができる。そのため、トランジスタ100Aを微細化することも可能となる。
なお、導電層112と導電層106とを接続しない構成としてもよい。このとき、一対のゲート電極の一方に定電位を与え、他方にトランジスタ100Aを駆動するための信号を与えてもよい。このとき、一方の電極に与える電位により、トランジスタ100Aを他方の電極で駆動する際のしきい値電圧を制御することもできる。
以上が構成例2についての説明である。
[変形例2]
以下では、上記構成例2の変形例について説明する。
〔変形例2-1〕
図4(A)、(B)は、絶縁層104と半導体層108とを、同じエッチングマスクにより島状に加工した場合の例を示している。
このとき、図4(B)に示すように、導電層112と導電層106とは、金属酸化物層114、絶縁層110、及び絶縁層103に設けられた開口部142を介して電気的に接続される構成となっている。
〔変形例2-2〕
図5(A)は、絶縁層104の端部が、半導体層108、導電層112、金属酸化物層114、及び絶縁層110よりも外側であって、且つ、導電層106よりも内側に位置するように、絶縁層104を加工した場合の例である。
〔変形例2-3〕
図5(B)、(C)はそれぞれ、絶縁層104の端部が、半導体層108よりも外側であって、且つ、導電層112、金属酸化物層114、絶縁層110、及び導電層106よりも内側に位置する場合の例である。
また図5(B)は、絶縁層104が存在しない位置に開口部142が設けられている例である。一方、図5(C)は、絶縁層104が存在する位置に開口部142が設けられている場合の例である。
図4(B)(変形例2-1)や、図5(B)、(C)(変形例2-3)に示す構成では、トランジスタのチャネル幅方向において、絶縁層104の端部よりも外側の導電層112の一部が、半導体層108よりも下側に位置している。このような構成とすることで、半導体層108を一対のゲート電極によって生じる電界で、より効果的に電気的に取り囲むことができ、トランジスタのオン電流を増大させることができる。
以上が変形例2についての説明である。
[応用例]
以下では、上記トランジスタを表示装置の画素に適用する場合の例について説明する。
図6(A)は、複数の副画素がマトリクス状に配置された表示装置の上面概略図である。1つの副画素は、少なくともトランジスタ100と、トランジスタ100と電気的に接続し、画素電極として機能する導電層131と、を有する。なお、ここでは簡略化した副画素の構成を示しているが、副画素に適用する表示素子に応じて、他のトランジスタや容量素子等を適宜設けることができる。
図6(A)において、導電層112はゲート線(走査線ともいう)として機能し、導電層120aは、ソース線(信号線、ビデオ信号線ともいう)として機能し、導電層120bは、トランジスタ100と導電層131とを電気的に繋ぐ配線として機能する。
図6(A)では、島状の形状を有する絶縁層104が、1つのトランジスタにつき1つ設けられている例を示している。すなわち、1つの絶縁層104が、1つの半導体層108と重畳する構成、ともいえる。
図6(B)、(C)には、1つの絶縁層104が、2以上の半導体層108と重畳する構成の例を示している。
図6(B)には、表示装置の表示領域130において、ゲート線(導電層112)の延伸方向の両端を含む部分を示している。図6(B)では、絶縁層104が、表示領域130を横断するように加工されている。
図6(C)には、表示装置の表示領域130の全域を含む部分を示している。図6(C)では、1つの絶縁層104が、表示領域130の全域に亘って設けられるように加工されている。言い換えると、絶縁層104は表示領域130内に設けられる全ての半導体層108と重ねて設けられている。
図6(B)、(C)に示すように、2以上の副画素間で絶縁層104を共通に用いることで、高精細化が容易となる。
なお、絶縁層104の構成は上記に限らず、1つの画素毎、または数画素単位のブロック毎に1つの絶縁層104を配置する構成としてもよい。また、1つの副画素に複数のトランジスタを含む場合、1つの副画素毎に1つの絶縁層を配置する構成としてもよい。
本発明の一態様のトランジスタは、表示装置だけでなく、様々な回路や装置に適用することができる。例えば電子機器等に実装されるICチップ内の演算回路、メモリ回路、駆動回路、及びインターフェース回路などの各種回路、または、液晶素子や有機EL素子などが適用されたディスプレイデバイスや、各種センサデバイスにおける駆動回路などに好適に用いることができる。
このとき、例えば、一以上のトランジスタ100を含むブロック(例えば回路毎、またはチップ毎など)を包含するように、1つの絶縁層104を設け、その周囲で絶縁層116と絶縁層103とが接する領域を設けることで、当該ブロック内の複数のトランジスタ100が絶縁層103と絶縁層116とで密封された構造とすることができる。これにより、トランジスタ100の半導体層108に外部から水素が拡散すること、及び半導体層108中の酸素が外部に拡散することを効果的に抑制され、信頼性の高い装置を実現できる。
以上が応用例についての説明である。
[半導体装置の構成要素]
次に、本実施の形態の半導体装置に含まれる構成要素について、詳細に説明する。
〔基板〕
基板102の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有している必要がある。例えば、シリコンや炭化シリコンを材料とした単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体基板、SOI基板、ガラス基板、セラミック基板、石英基板、サファイア基板等を、基板102として用いてもよい。また、これらの基板上に半導体素子が設けられたものを、基板102として用いてもよい。
また、基板102として、可撓性基板を用い、可撓性基板上に直接、トランジスタ100等を形成してもよい。または、基板102とトランジスタ100等の間に剥離層を設けてもよい。剥離層は、その上に半導体装置を一部あるいは全部完成させた後、基板102より分離し、他の基板に転載するために用いることができる。その際、トランジスタ100等は耐熱性の劣る基板や可撓性の基板にも転載できる。
〔絶縁層104〕
絶縁層104としては、スパッタリング法、CVD法、蒸着法、パルスレーザー堆積(PLD)法等を適宜用いて形成することができる。また、絶縁層104としては、例えば、酸化物絶縁膜または窒化物絶縁膜を単層または積層して形成することができる。なお、半導体層108との界面特性を向上させるため、絶縁層104において少なくとも半導体層108と接する領域は酸化物絶縁膜で形成することが好ましい。また、絶縁層104には、加熱により酸素を放出する膜を用いることが好ましい。
絶縁層104として、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa-Zn酸化物などを用いればよく、単層または積層で設けることができる。
また、絶縁層104の半導体層108に接する側に窒化シリコン膜などの酸化物膜以外の膜を用いた場合、半導体層108と接する表面に対して酸素プラズマ処理などの前処理を行い、当該表面、または表面近傍を酸化することが好ましい。
〔導電膜〕
ゲート電極として機能する導電層112及び導電層106、並びにソース電極またはドレイン電極の一方として機能する導電層120a、及び他方として機能する導電層120bとしては、クロム、銅、アルミニウム、金、銀、亜鉛、モリブデン、タンタル、チタン、タングステン、マンガン、ニッケル、鉄、コバルトから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いてそれぞれ形成することができる。
また、導電層112、導電層106、導電層120a、及び導電層120bには、In-Sn酸化物、In-W酸化物、In-W-Zn酸化物、In-Ti酸化物、In-Ti-Sn酸化物、In-Zn酸化物、In-Sn-Si酸化物、In-Ga-Zn酸化物等の酸化物導電体または金属酸化物膜を適用することもできる。
ここで、酸化物導電体(OC:Oxide Conductor)について説明を行う。例えば、半導体特性を有する金属酸化物に酸素欠損を形成し、該酸素欠損に水素を添加すると、伝導帯近傍にドナー準位が形成される。この結果、金属酸化物は、導電性が高くなり導電体化する。導電体化された金属酸化物を、酸化物導電体ということができる。
また、導電層112等として、上記酸化物導電体(金属酸化物)を含む導電膜と、金属または合金を含む導電膜の積層構造としてもよい。金属または合金を含む導電膜を用いることで、配線抵抗を小さくすることができる。このとき、ゲート絶縁膜として機能する絶縁層と接する側には酸化物導電体を含む導電膜を適用することが好ましい。
また、導電層112、導電層106、導電層120a、導電層120bには、上述の金属元素の中でも、特にチタン、タングステン、タンタル、及びモリブデンの中から選ばれるいずれか一つまたは複数を有すると好適である。特に、窒化タンタル膜を用いると好適である。当該窒化タンタル膜は、導電性を有し、且つ、銅、酸素、または水素に対して、高いバリア性を有し、且つ自身からの水素の放出が少ないため、半導体層108と接する導電膜、または半導体層108の近傍の導電膜として、好適に用いることができる。
〔絶縁層110〕
トランジスタ100等のゲート絶縁膜として機能する絶縁層110は、PECVD法、スパッタリング法等により形成できる。絶縁層110としては、酸化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、窒化シリコン膜、酸化アルミニウム膜、酸化ハフニウム膜、酸化イットリウム膜、酸化ジルコニウム膜、酸化ガリウム膜、酸化タンタル膜、酸化マグネシウム膜、酸化ランタン膜、酸化セリウム膜および酸化ネオジム膜を一種以上含む絶縁層を用いることができる。なお、絶縁層110を、2層の積層構造または3層以上の積層構造としてもよい。
また、半導体層108と接する絶縁層110は、酸化物絶縁膜であることが好ましく、化学量論的組成よりも過剰に酸素を含有する領域を有することがより好ましい。別言すると、絶縁層110は、酸素を放出することが可能な絶縁膜である。例えば、酸素雰囲気下にて絶縁層110を形成すること、成膜後の絶縁層110に対して酸素雰囲気下での熱処理、プラズマ処理等を行うこと、または、絶縁層110上に酸素雰囲気下で酸化物膜を成膜することなどにより、絶縁層110中に酸素を供給することもできる。
また、絶縁層110として、酸化シリコンや酸化窒化シリコンと比べて比誘電率の高い酸化ハフニウム等の材料を用いることもできる。これにより絶縁層110の膜厚を厚くしトンネル電流によるリーク電流を抑制できる。特に結晶性を有する酸化ハフニウムは、非晶質の酸化ハフニウムと比べて高い比誘電率を備えるため好ましい。
〔半導体層〕
半導体層108がIn-M-Zn酸化物の場合、In-M-Zn酸化物を成膜するために用いるスパッタリングターゲットは、Inの原子数比がMの原子数比以上であることが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1、In:M:Zn=5:1:6、In:M:Zn=5:1:7、In:M:Zn=5:1:8、In:M:Zn=6:1:6、In:M:Zn=5:2:5等が挙げられる。
また、スパッタリングターゲットとしては、多結晶の酸化物を含むターゲットを用いると、結晶性を有する半導体層108を形成しやすくなるため好ましい。なお、成膜される半導体層108の原子数比は、上記のスパッタリングターゲットに含まれる金属元素の原子数比のプラスマイナス40%の変動を含む。例えば、半導体層108に用いるスパッタリングターゲットの組成がIn:Ga:Zn=4:2:4.1[原子数比]の場合、成膜される半導体層108の組成は、In:Ga:Zn=4:2:3[原子数比]の近傍となる場合がある。
なお、原子数比がIn:Ga:Zn=4:2:3またはその近傍と記載する場合、Inの原子数比を4としたとき、Gaの原子数比が1以上3以下であり、Znの原子数比が2以上4以下である場合を含む。また、原子数比がIn:Ga:Zn=5:1:6またはその近傍であると記載する場合、Inの原子数比を5としたときに、Gaの原子数比が0.1より大きく2以下であり、Znの原子数比が5以上7以下である場合を含む。また、原子数比がIn:Ga:Zn=1:1:1またはその近傍であると記載する場合、Inの原子数比を1としたときに、Gaの原子数比が0.1より大きく2以下であり、Znの原子数比が0.1より大きく2以下である場合を含む。
また、半導体層108は、エネルギーギャップが2eV以上、好ましくは2.5eV以上である。このように、シリコンよりもエネルギーギャップの広い金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。
また、半導体層108は、非単結晶構造であると好ましい。非単結晶構造は、例えば、後述するCAAC構造、多結晶構造、微結晶構造、または非晶質構造を含む。非単結晶構造において、非晶質構造は最も欠陥準位密度が高く、CAAC構造は最も欠陥準位密度が低い。
以下では、CAAC(c-axis aligned crystal)について説明する。CAACは結晶構造の一例を表す。
CAAC構造とは、複数のナノ結晶(最大径が10nm未満である結晶領域)を有する薄膜などの結晶構造の一つであり、各ナノ結晶はc軸が特定の方向に配向し、かつa軸及びb軸は配向性を有さずに、ナノ結晶同士が粒界を形成することなく連続的に連結しているといった特徴を有する結晶構造である。特にCAAC構造を有する薄膜は、各ナノ結晶のc軸が、薄膜の厚さ方向、被形成面の法線方向、または薄膜の表面の法線方向に配向しやすいといった特徴を有する。
CAAC-OS(Oxide Semiconductor)は結晶性の高い酸化物半導体である。一方、CAAC-OSは、明確な結晶粒界を確認することはできないため、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。また、酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC-OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。従って、CAAC-OSを有する酸化物半導体は、物理的性質が安定する。そのため、CAAC-OSを有する酸化物半導体は熱に強く、信頼性が高い。
ここで、結晶学において、単位格子を構成するa軸、b軸、及びc軸の3つの軸(結晶軸)について、特異的な軸をc軸とした単位格子を取ることが一般的である。特に層状構造を有する結晶では、層の面方向に平行な2つの軸をa軸及びb軸とし、層に交差する軸をc軸とすることが一般的である。このような層状構造を有する結晶の代表的な例として、六方晶系に分類されるグラファイトがあり、その単位格子のa軸及びb軸は劈開面に平行であり、c軸は劈開面に直交する。例えば層状構造であるYbFe型の結晶構造をとるInGaZnOの結晶は六方晶系に分類することができ、その単位格子のa軸及びb軸は層の面方向に平行となり、c軸は層(すなわちa軸及びb軸)に直交する。
金属酸化物の結晶構造の一例について説明する。なお、以下では、In-Ga-Zn酸化物ターゲット(In:Ga:Zn=4:2:4.1[原子数比])を用いて、スパッタリング法にて成膜された金属酸化物を一例として説明する。上記ターゲットを用いて、基板温度を100℃以上130℃以下として、スパッタリング法により形成した金属酸化物は、nc(nano crystal)及びCAACのいずれか一方の結晶構造、またはこれらが混在した構造をとりやすい。一方、基板温度を室温(R.T.)として、スパッタリング法により形成した金属酸化物は、ncの結晶構造をとりやすい。なお、ここでいう室温(R.T.)とは、基板を意図的に加熱しない場合の温度を含む。
[作製方法例]
以下では、本発明の一態様のトランジスタの作製方法の例について説明する。ここでは、構成例2で例示したトランジスタ100Aを例に挙げて説明する。
なお、半導体装置を構成する薄膜(絶縁膜、半導体膜、導電膜等)は、スパッタリング法、化学気相堆積(CVD:Chemical Vapor Deposition)法、真空蒸着法、パルスレーザー堆積(PLD:Pulse Laser Deposition)法、原子層堆積(ALD:Atomic Layer Deposition)法等を用いて形成することができる。CVD法としては、プラズマ化学気相堆積(PECVD:Plasma Enhanced CVD)法や、熱CVD法などがある。また、熱CVD法のひとつに、有機金属化学気相堆積(MOCVD:Metal Organic CVD)法がある。
また、半導体装置を構成する薄膜(絶縁膜、半導体膜、導電膜等)は、スピンコート、ディップ、スプレー塗布、インクジェット、ディスペンス、スクリーン印刷、オフセット印刷、ドクターナイフ、スリットコート、ロールコート、カーテンコート、ナイフコート等の方法により形成することができる。
また、半導体装置を構成する薄膜を加工する際には、フォトリソグラフィ法等を用いて加工することができる。それ以外に、ナノインプリント法、サンドブラスト法、リフトオフ法などにより薄膜を加工してもよい。また、メタルマスクなどの遮蔽マスクを用いた成膜方法により、島状の薄膜を直接形成してもよい。
フォトリソグラフィ法としては、代表的には以下の2つの方法がある。一つは、加工したい薄膜上にレジストマスクを形成して、エッチング等により当該薄膜を加工し、レジストマスクを除去する方法である。もう一つは、感光性を有する薄膜を成膜した後に、露光、現像を行って、当該薄膜を所望の形状に加工する方法である。
フォトリソグラフィ法において、露光に用いる光は、例えばi線(波長365nm)、g線(波長436nm)、h線(波長405nm)、またはこれらを混合させた光を用いることができる。そのほか、紫外線やKrFレーザ光、またはArFレーザ光等を用いることもできる。また、液浸露光技術により露光を行ってもよい。また、露光に用いる光として、極端紫外光(EUV:Extreme Ultra-violet)やX線を用いてもよい。また、露光に用いる光に換えて、電子ビームを用いることもできる。極端紫外光、X線または電子ビームを用いると、極めて微細な加工が可能となるため好ましい。なお、電子ビームなどのビームを走査することにより露光を行う場合には、フォトマスクは不要である。
薄膜のエッチングには、ドライエッチング法、ウェットエッチング法、サンドブラスト法などを用いることができる。
図7~図9に示す各図には、トランジスタ100Aの作製工程の各段階におけるチャネル長方向及びチャネル幅方向の断面を並べて示している。
〔導電層106の形成〕
基板102上に導電膜を成膜し、これをエッチングにより加工して、ゲート電極として機能する導電層106を形成する(図7(A))。
〔絶縁層103、絶縁層104の形成〕
続いて、基板102及び導電層106を覆って、絶縁層103と絶縁層104を積層して形成する(図7(B))。絶縁層103及び絶縁層104はそれぞれ、PECVD法、ALD法、スパッタリング法などを用いて形成することができる。
例えば、絶縁層103はALD法またはスパッタリング法を用いて形成し、絶縁層104はPECVD法またはスパッタリング法を用いて形成することができる。
続いて、絶縁層104の一部をエッチングにより除去し、島状に加工する(図7(C))。
〔半導体層108の形成〕
続いて、絶縁層104及び絶縁層103上に金属酸化物膜を成膜し、これを加工することにより半導体層108を形成する。
金属酸化物膜は、金属酸化物ターゲットを用いたスパッタリング法により形成することが好ましい。
また、金属酸化物膜を成膜する際に、酸素ガスの他に、不活性ガス(例えば、ヘリウムガス、アルゴンガス、キセノンガスなど)を混合させてもよい。なお、金属酸化物膜を成膜する際の成膜ガス全体に占める酸素ガスの割合(以下、酸素流量比ともいう)が高いほど、金属酸化物膜の結晶性を高めることができ、信頼性の高いトランジスタを実現できる。一方、酸素流量比が低いほど、金属酸化物膜の結晶性が低くなり、オン電流が高められたトランジスタとすることができる。
また、金属酸化物膜の成膜条件としては、基板温度を室温以上200℃未満、好ましくは基板温度を室温以上140℃以下とすればよい。例えば成膜温度を、室温以上140℃未満とすると、生産性が高くなり好ましい。また、基板温度を室温とする、または意図的に加熱しない状態で、金属酸化物膜を成膜することで、結晶性を低くすることができる。
また、金属酸化物膜を成膜する前に、絶縁層104の表面に吸着した水や水素、有機物等を脱離させるための処理や、絶縁層104中に酸素を供給する処理を行うことが好ましい。例えば、減圧雰囲気下にて70℃以上200℃以下の温度で加熱処理を行うことができる。または、酸素を含む雰囲気下におけるプラズマ処理を行ってもよい。また、NOガスを含む雰囲気下におけるプラズマ処理を行うと、絶縁層104の表面の有機物を好適に除去することができる。このような処理の後、絶縁層104の表面を大気に暴露することなく、連続して金属酸化物膜を成膜することが好ましい。
金属酸化物膜の加工には、ウェットエッチング法及びドライエッチング法のいずれか一方または双方を用いればよい。このとき、半導体層108と重ならない絶縁層104の一部がエッチングされ、薄くなる場合がある。
また、金属酸化物膜の成膜後、または半導体層108に加工した後、金属酸化物膜または半導体層108中の水素または水を除去するために加熱処理を行ってもよい。加熱処理の温度は、代表的には、150℃以上基板の歪み点未満、または250℃以上450℃以下、または300℃以上450℃以下である。
加熱処理は、希ガス、または窒素を含む雰囲気下で行うことができる。または、当該雰囲気下で加熱した後、酸素を含む雰囲気下で加熱してもよい。なお、上記加熱処理の雰囲気に水素、水などが含まれないことが好ましい。該加熱処理は、電気炉、RTA(Rapid Thermal Anneal)装置等を用いることができる。RTA装置を用いることで、加熱処理時間を短縮することができる。
〔絶縁膜110f、金属酸化物膜114fの形成〕
続いて、絶縁層103、絶縁層104、及び半導体層108を覆って、絶縁層110となる絶縁膜110fと、金属酸化物層114となる金属酸化物膜114fを積層して成膜する。
絶縁膜110fとしては、例えば酸化シリコン膜または酸化窒化シリコン膜などの酸化物膜を、プラズマ化学気相堆積装置(PECVD装置、または単にプラズマCVD装置という)を用いて形成することが好ましい。また、マイクロ波を用いたPECVD法を用いて形成してもよい。
金属酸化物膜114fは、例えば酸素を含む雰囲気下で成膜することが好ましい。特に、酸素を含む雰囲気下でスパッタリング法により成膜することが好ましい。これにより、金属酸化物膜114fの成膜時に絶縁膜110fに酸素を供給することができる。
例えば金属酸化物膜114fの成膜条件として、成膜ガスに酸素を用い、金属ターゲットを用いた反応性スパッタリング法により、金属酸化物膜を形成することが好ましい。金属ターゲットとして、例えばアルミニウムを用いた場合には、酸化アルミニウム膜を成膜することができる。
金属酸化物膜114fの成膜時に、成膜装置の成膜室内に導入する成膜ガスの全流量に対する酸素流量の割合(酸素流量比)、または成膜室内の酸素分圧が高いほど、絶縁膜110f中に供給される酸素を増やすことができる。酸素流量比または酸素分圧は、例えば50%以上100%以下、好ましくは65%以上100%以下、より好ましくは80%以上100%以下、さらに好ましくは90%以上100%以下とする。特に、酸素流量比100%とし、酸素分圧を100%にできるだけ近づけることが好ましい。
このように、酸素を含む雰囲気下でスパッタリング法により金属酸化物膜114fを形成することにより、金属酸化物膜114fの成膜時に、絶縁膜110fへ酸素を供給するとともに、絶縁膜110fから酸素が脱離することを防ぐことができる。その結果、絶縁膜110fに極めて多くの酸素を閉じ込めることができる。そして、後の加熱処理によって、半導体層108に多くの酸素を供給することができる。その結果、半導体層108中の酸素欠損を低減でき、信頼性の高いトランジスタを実現できる。
続いて、金属酸化物膜114fの成膜後に、金属酸化物膜114f、絶縁膜110f、絶縁層104、及び絶縁層103の一部をエッチングすることで、導電層106に達する開口を形成する。これにより、後に形成する導電層112と導電層106とを、当該開口を介して電気的に接続することができる。
この段階における断面概略図が、図8(B)に相当する。
〔導電層112、金属酸化物層114、絶縁層110の形成〕
続いて、金属酸化物膜114f上に、導電層112となる導電膜を成膜する。当該導電膜は、金属または合金のスパッタリングターゲットを用いたスパッタリング法により成膜することが好ましい。
続いて、当該導電膜、金属酸化物膜114f、及び絶縁膜110fの一部をエッチングする(図8(C))。導電膜、金属酸化物膜114f、及び絶縁膜110fは、それぞれ同じレジストマスクを用いて加工することが好ましい。または、エッチング後の導電層112をハードマスクとして用いて、金属酸化物膜114fと絶縁膜110fとをエッチングしてもよい。
これにより、上面形状が概略一致した島状の導電層112、金属酸化物層114、及び絶縁層110を形成することができる。
なお、導電膜、金属酸化物膜114f、及び絶縁膜110fのエッチング時に、絶縁層110に覆われない半導体層108もエッチングされ、薄膜化する場合がある。
〔絶縁層116の形成〕
続いて、絶縁層104、半導体層108、絶縁層110の側面、金属酸化物層114の側面、及び導電層112等を覆って、絶縁層116を形成する。またこのとき、絶縁層104の端部よりも外側において、絶縁層103と絶縁層116とが接する領域が形成される(図9(A))。
絶縁層116は、上述の金属元素を含むスパッタリングターゲットを用い、窒素ガスと、希釈ガスである希ガス等の混合ガスを成膜ガスとして用いた反応性スパッタリング法により形成することが好ましい。これにより、成膜ガスの流量比を制御することで、絶縁層116の膜質を制御することが容易となる。
例えば、絶縁層116としてアルミニウムターゲットを用いた反応性スパッタリングにより形成した窒化アルミニウム膜を用いる場合、成膜ガスの全流量に対する窒素ガスの流量を30%以上100%以下、好ましくは40%以上100%以下、より好ましくは50%以上100%以下とすることが好ましい。
絶縁層116を成膜した時点で、半導体層108の絶縁層116と接する界面及びその近傍の領域に、低抵抗な領域108nが形成される。
[第1の加熱処理]
続いて、加熱処理を行うことが好ましい。加熱処理により、半導体層108の領域108nの低抵抗化をより促進させることができる。
加熱処理は、窒素または希ガスなどの不活性ガス雰囲気下で行うことが好ましい。加熱処理の温度は高いほど好ましいが、基板102、導電層106、導電層112等の耐熱性を考慮した温度とすることができる。例えば、120℃以上500℃以下、好ましくは150℃以上450℃以下、より好ましくは200℃以上400℃以下、さらに好ましくは250℃以上400℃以下の温度とすることができる。例えば加熱処理の温度を350℃程度とすることで、大型のガラス基板を用いた生産設備で歩留り良く半導体装置を生産することができる。
なお、加熱処理は絶縁層116の形成後であればどの段階で行ってもよい。また他の加熱処理と兼ねてもよい。
例えば加熱処理により、半導体層108中の酸素が絶縁層116側に引き抜かれることにより酸素欠損が生成される。当該酸素欠損と、半導体層108中に含まれる水素とが結合することによりキャリア濃度が高まり、絶縁層116と接する部分が低抵抗化されうる。
または、加熱処理により、半導体層108に含まれる金属元素が絶縁層116との界面近傍に向かって拡散し、当該金属元素の濃度の高い領域が形成されることにより、絶縁層116と接する部分が低抵抗化される場合もある。例えば半導体層108にインジウムを含む金属酸化物膜を用いた場合、インジウム濃度の高い領域が、半導体層108の絶縁層116との界面近傍に観測される場合がある。
このような複合的な作用により低抵抗化された領域108nは、極めて安定な低抵抗な領域となる。このように形成された領域108nは、例えば後の工程で酸素が供給される処理が行われたとしても、再度高抵抗化しにくいといった特徴を有する。
[絶縁層118の形成]
続いて、絶縁層116を覆って絶縁層118を形成する。絶縁層118は、例えばPECVD法により形成することができる。
〔開口部141a、141bの形成〕
続いて、絶縁層118及び絶縁層116の一部をエッチングすることで、領域108nに達する開口部141a、開口部141bを形成する。
〔導電層120a、120bの形成〕
続いて、開口部141a、開口部141bを覆うように、絶縁層118上に導電膜を成膜し、当該導電膜を所望の形状に加工することで、導電層120a、導電層120bを形成する(図9(B))。
以上の工程により、トランジスタ100Aを作製することができる。
なお、構成例1及び変形例1で例示した各構成とする場合には、上記作製方法例における導電層106の形成工程、及び開口部142の形成工程を省略すればよい。
以上が作製方法例についての説明である。
本実施の形態で例示した構成例、作製方法例、及びそれらに対応する図面等は、少なくともその一部を他の構成例、作製方法例、または図面等と適宜組み合わせて実施することができる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態2)
本実施の形態においては、先の実施の形態で例示したトランジスタを有する表示装置の一例について説明を行う。
[構成例]
図10(A)に、表示装置700の上面図を示す。表示装置700は、シール材712により貼りあわされた第1の基板701と第2の基板705を有する。また第1の基板701、第2の基板705、及びシール材712で封止される領域において、第1の基板701上に画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706が設けられる。また画素部702には、複数の表示素子が設けられる。
また、第1の基板701の第2の基板705と重ならない部分に、FPC716(FPC:Flexible printed circuit)が接続されるFPC端子部708が設けられている。FPC716によって、FPC端子部708及び信号線710を介して、画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706のそれぞれに各種信号等が供給される。
ゲートドライバ回路部706は、複数設けられていてもよい。また、ゲートドライバ回路部706及びソースドライバ回路部704は、それぞれ半導体基板等に別途形成され、パッケージされたICチップの形態であってもよい。当該ICチップは、第1の基板701上、またはFPC716に実装することができる。
画素部702、ソースドライバ回路部704及びゲートドライバ回路部706が有するトランジスタに、本発明の一態様の半導体装置であるトランジスタを適用することができる。
画素部702に設けられる表示素子としては液晶素子、発光素子などが挙げられる。液晶素子としては、透過型の液晶素子、反射型の液晶素子、半透過型の液晶素子などを用いることができる。また、発光素子としては、LED(Light Emitting Diode)、OLED(Organic LED)、QLED(Quantum-dot LED)、半導体レーザなどの、自発光性の発光素子が挙げられる。また、シャッター方式または光干渉方式のMEMS(Micro Electro Mechanical Systems)素子や、マイクロカプセル方式、電気泳動方式、エレクトロウェッティング方式、または電子粉流体(登録商標)方式等を適用した表示素子などを用いることもできる。
図10(B)に示す表示装置700Aは、大型の画面を有する電子機器に好適に用いることのできる表示装置である。表示装置700Aは、例えばテレビジョン装置、モニタ装置、パーソナルコンピュータ(ノート型またはデスクトップ型を含む)、タブレット端末、デジタルサイネージなどに好適に用いることができる。
表示装置700Aは、複数のソースドライバIC721と、一対のゲートドライバ回路部722を有する。
複数のソースドライバIC721は、それぞれFPC723に取り付けられている。また、複数のFPC723は、一方の端子が第1の基板701に、他方の端子がプリント基板724にそれぞれ接続されている。FPC723を折り曲げることで、プリント基板724を画素部702の裏側に配置して、電子機器に実装することができ、電子機器の省スペース化を図ることができる。
一方、ゲートドライバ回路部722は、第1の基板701上に形成されている。これにより、狭額縁の電子機器を実現できる。
このような構成とすることで、大型で且つ高解像度の表示装置を実現できる。例えば画面サイズが対角30インチ以上、40インチ以上、50インチ以上、または60インチ以上の表示装置にも適用することができる。また、解像度がフルハイビジョン、4K2K、または8K4Kなどといった極めて高解像度の表示装置を実現することができる。
[断面構成例]
以下では、表示素子として液晶素子及びEL素子を用いる構成について、図11乃至図13を用いて説明する。なお、図11乃至図13は、それぞれ図10(A)に示す一点鎖線Q-Rにおける断面図である。図11及び図12は、表示素子として液晶素子を用いた構成であり、図13は、EL素子を用いた構成である。
〔表示装置の共通部分に関する説明〕
図11乃至図13に示す表示装置700は、引き回し配線部711と、画素部702と、ソースドライバ回路部704と、FPC端子部708と、を有する。引き回し配線部711は、信号線710を有する。画素部702は、トランジスタ750及び容量素子790を有する。ソースドライバ回路部704は、トランジスタ752を有する。
トランジスタ750及びトランジスタ752は、実施の形態1で例示したトランジスタを適用することができる。
本実施の形態で用いるトランジスタは、高純度化し、酸素欠損の形成を抑制した酸化物半導体膜を有する。該トランジスタは、オフ電流を低くすることができる。よって、画像信号等の電気信号の保持時間を長くすることができ、画像信号等の書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度を少なくすることができるため、消費電力を低減する効果を奏する。
また、本実施の形態で用いるトランジスタは、比較的高い電界効果移動度が得られるため、高速駆動が可能である。例えば、このような高速駆動が可能なトランジスタを表示装置に用いることで、画素部のスイッチングトランジスタと、駆動回路部に使用するドライバトランジスタを同一基板上に形成することができる。すなわち、別途駆動回路として、シリコンウェハ等により形成された半導体装置を用いる必要がないため、表示装置の部品点数を削減することができる。また、画素部においても、高速駆動が可能なトランジスタを用いることで、高画質な画像を提供することができる。
容量素子790は、トランジスタ750が有する半導体層と同一の膜を加工して形成され、低抵抗化された下部電極と、ソース電極またはドレイン電極と同一の導電膜を加工して形成される上部電極と、を有する。また、下部電極と上部電極との間には、トランジスタ750を覆う2層の絶縁膜が設けられる。すなわち、容量素子790は、一対の電極間に誘電体膜として機能する絶縁膜が挟持された積層型の構造である。
また、トランジスタ750、トランジスタ752、及び容量素子790上には平坦化絶縁膜770が設けられている。
画素部702が有するトランジスタ750と、ソースドライバ回路部704が有するトランジスタ752とは、異なる構造のトランジスタを用いてもよい。例えばいずれか一方にトップゲート型のトランジスタを適用し、他方にボトムゲート型のトランジスタを適用した構成としてもよい。なお、上記のソースドライバ回路部704を、ゲートドライバ回路部と読み替えてもよい。
信号線710は、トランジスタ750、752のソース電極及びドレイン電極等と同じ導電膜で形成されている。このとき、銅元素を含む材料等の低抵抗な材料を用いると、配線抵抗に起因する信号遅延等が少なく、大画面での表示が可能となるため好ましい。
FPC端子部708は、一部が接続電極として機能する配線760、異方性導電膜780、及びFPC716を有する。配線760は、異方性導電膜を介してFPC716が有する端子と電気的に接続される。ここでは、配線760は、トランジスタ750、752のソース電極及びドレイン電極等と同じ導電膜で形成されている。
第1の基板701及び第2の基板705としては、例えばガラス基板、またはプラスチック基板等の可撓性を有する基板を用いることができる。
また、第1の基板701と第2の基板705の間の構造体778は、第1の基板701と第2の基板705の間の距離(セルギャップ)を制御する柱状のスペーサとして機能する。なお、構造体778は第2の基板705側に形成してもよいし、球状のスペーサを用いてもよい。
また、第2の基板705側には、遮光膜738と、着色膜736と、これらに接する絶縁膜734と、が設けられる。
〔液晶素子を用いる表示装置の構成例〕
図11に示す表示装置700は、液晶素子775を有する。液晶素子775は、導電膜772、導電膜774、及びこれらの間に液晶層776を有する。導電膜774は、第2の基板705側に設けられ、共通電極としての機能を有する。また、導電膜772は、トランジスタ750が有するソース電極またはドレイン電極と電気的に接続される。導電膜772は、平坦化絶縁膜770上に形成され、画素電極として機能する。
導電膜772には、可視光に対して透光性の材料、または可視光に対して反射性の材料を用いることができる。透光性の材料としては、例えば、インジウム、亜鉛、スズ等を含む酸化物材料を用いるとよい。反射性の材料としては、例えば、アルミニウム、銀等を含む材料を用いるとよい。
導電膜772に反射性の材料を用いると、表示装置700は反射型の液晶表示装置となる。一方、導電膜772に透光性の材料を用いると、透過型の液晶表示装置となる。反射型の液晶表示装置の場合、視認側に偏光板を設ける。一方、透過型の液晶表示装置の場合、液晶素子を挟むように一対の偏光板を設ける。
図12に示す表示装置700は、横電界方式(例えば、FFSモード)の液晶素子775を用いる例を示す。導電膜772上に絶縁膜773を介して、共通電極として機能する導電膜774が設けられる。導電膜772と導電膜774との間に生じる電界によって、液晶層776の配向状態を制御することができる。
また、図11及び図12において図示しないが、液晶層776と接する配向膜を設ける構成としてもよい。また、偏光部材、位相差部材、反射防止部材などの光学部材(光学基板)、及びバックライト、サイドライトなどの光源を適宜設けることができる。
液晶層776には、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶、高分子ネットワーク型液晶、強誘電性液晶、反強誘電性液晶等を用いることができる。また、横電界方式を採用する場合、配向膜を用いないブルー相を示す液晶を用いてもよい。
また、液晶素子のモードとしては、TN(Twisted Nematic)モード、VA(Vertical Alignment)モード、IPS(In-Plane-Switching)モード、FFS(Fringe Field Switching)モード、ASM(Axially Symmetric aligned Micro-cell)モード、OCB(Optical Compensated Birefringence)モード、ECB(Electrically Controlled Birefringence)モード、ゲストホストモードなどを用いることができる。
〔発光素子を用いる表示装置〕
図13に示す表示装置700は、発光素子782を有する。発光素子782は、導電膜772、EL層786、及び導電膜788を有する。EL層786は、有機化合物、または量子ドットなどの無機化合物を有する。
有機化合物に用いることのできる材料としては、蛍光性材料または燐光性材料などが挙げられる。また、量子ドットに用いることのできる材料としては、コロイド状量子ドット材料、合金型量子ドット材料、コア・シェル型量子ドット材料、コア型量子ドット材料、などが挙げられる。
図13に示す表示装置700には、平坦化絶縁膜770上に導電膜772の一部を覆う絶縁膜730が設けられる。ここで、発光素子782は透光性の導電膜788を有する、トップエミッション型の発光素子である。なお、発光素子782は、導電膜772側に光を射出するボトムエミッション構造や、導電膜772側及び導電膜788側の双方に光を射出するデュアルエミッション構造としてもよい。
また、着色膜736は発光素子782と重なる位置に設けられ、遮光膜738は絶縁膜730と重なる位置、引き回し配線部711、及びソースドライバ回路部704に設けられている。また、着色膜736及び遮光膜738は、絶縁膜734で覆われている。また、発光素子782と絶縁膜734の間は封止膜732で充填されている。なお、EL層786を画素毎に島状または画素列毎に縞状に形成する、すなわち塗り分けにより形成する場合においては、着色膜736を設けない構成としてもよい。
〔表示装置に入力装置を設ける構成例〕
また、図11乃至図13に示す表示装置700に入力装置を設けてもよい。当該入力装置としては、例えば、タッチセンサ等が挙げられる。
図12に示す表示装置700にタッチパネル791を設ける構成を図14に、図13に示す表示装置700にタッチパネル791を設ける構成を図15に、それぞれ示す。
図14及び図15に示すタッチパネル791は、第2の基板705と着色膜736との間に設けられている。タッチパネル791は、着色膜736を形成する前に、第2の基板705側に形成すればよい。タッチパネル791は第2の基板705と第1の基板701との間に設けられるため、インセル型のタッチパネルとも言うことができる。
タッチパネル791は、遮光膜738を覆う絶縁膜792と、絶縁層797の間に、電極793、電極794、絶縁膜795、及び電極796を有する。例えば、指やスタイラスなどの被検知体が近づくことで生じうる、電極793と電極794との間の容量の変化を検知することができる。
また、遮光膜738と重なる部分に、電極793と、電極794との交差部を示している。電極796は、絶縁膜795に設けられた開口部を介して、電極794を挟む2つの電極793と電気的に接続されている。なお当該交差部は、例えば引き回し配線部711等に形成してもよい。
電極793及び電極794は、発光素子782や液晶素子775と重ならない領域、例えば遮光膜738と重なる部分に設けられることが好ましい。例えば、電極793及び電極794をメッシュ状の形状とすることができる。これにより、発光素子782が射出する光、または液晶素子775を透過する光を遮らない構成とすることができ、タッチパネル791を配置することによる輝度の低下が抑制され、視認性が高く、且つ消費電力が低減された表示装置を実現できる。さらにこのとき、電極793及び電極794には、低抵抗な金属材料を用いることができる。したがって透光性の導電材料を用いたときと比較して、タッチパネルのセンサ感度を向上させることができる。
なお、タッチパネルの構成はインセル型に限定されず、入力装置を表示装置700上に形成する、所謂オンセル型のタッチパネルや、入力装置を表示装置700に貼り合わせて用いる、所謂アウトセル型のタッチパネルとしてもよい。
本実施の形態で例示した構成例、及びそれらに対応する図面等は、少なくともその一部を他の構成例、または図面等と適宜組み合わせて実施することができる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態3)
本実施の形態では、本発明の一態様の半導体装置を有する表示装置について、図16を用いて説明を行う。
図16(A)に示す表示装置は、画素部502と、駆動回路部504と、保護回路506と、端子部507と、を有する。なお、保護回路506は、設けない構成としてもよい。
画素部502や駆動回路部504が有するトランジスタに、本発明の一態様のトランジスタを適用することができる。また保護回路506にも、本発明の一態様のトランジスタを適用してもよい。
画素部502は、X行Y列(X、Yはそれぞれ独立に2以上の自然数)に配置された複数の表示素子を駆動する複数の画素回路501を有する。
駆動回路部504は、ゲート線GL_1乃至GL_Xに走査信号を出力するゲートドライバ504a、データ線DL_1乃至DL_Yにデータ信号を供給するソースドライバ504bなどの駆動回路を有する。ゲートドライバ504aは、少なくともシフトレジスタを有する構成とすればよい。またソースドライバ504bは、例えば複数のアナログスイッチなどを用いて構成される。また、シフトレジスタなどを用いてソースドライバ504bを構成してもよい。
端子部507は、外部の回路から表示装置に電源及び制御信号、及び画像信号を入力するための端子が設けられた部分をいう。
保護回路506は、自身が接続する配線に一定の範囲外の電位が与えられたときに、該配線と別の配線とを導通状態にする回路である。図16(A)に示す保護回路506は、例えば、ゲートドライバ504aと画素回路501の間の配線である走査線GL、またはソースドライバ504bと画素回路501の間の配線であるデータ線DL等の各種配線に接続される。
また、ゲートドライバ504aとソースドライバ504bは、それぞれ画素部502と同じ基板上に設けられていてもよいし、ゲートドライバ回路またはソースドライバ回路が別途形成された基板(例えば、単結晶半導体膜または多結晶半導体膜で形成された駆動回路基板)をCOGやTAB(Tape Automated Bonding)によって基板に実装する構成としてもよい。
ここで、図17に、図16(A)とは異なる構成を示す。図17では、ソース線方向に配列する複数の画素を挟むように、一対のソース線(例えばソース線DLa1とソース線DLb1)が配置されている。また、隣接する2本のゲート線(例えばゲート線GL_1とゲート線GL_2)が電気的に接続されている。
また、ゲート線GL_1に接続される画素は、片方のソース線(ソース線DLa1、ソース線DLa2等)に接続され、ゲート線GL_2に接続される画素は、他方のソース線(ソース線DLb1、ソース線DLb2等)に接続される。
このような構成とすることで、2本のゲート線を同時に選択することができる。これにより、一水平期間の長さを、図16(A)に示す構成と比較して2倍にすることができる。そのため、表示装置の高解像度化、及び大画面化が容易となる。
また、図16(A)及び図17に示す複数の画素回路501は、例えば、図16(B)に示す構成とすることができる。
図16(B)に示す画素回路501は、液晶素子570と、トランジスタ550と、容量素子560と、を有する。また画素回路501には、データ線DL_n、走査線GL_m、電位供給線VL等が接続されている。
液晶素子570の一対の電極の一方の電位は、画素回路501の仕様に応じて適宜設定される。液晶素子570は、書き込まれるデータにより配向状態が設定される。なお、複数の画素回路501のそれぞれが有する液晶素子570の一対の電極の一方に共通の電位(コモン電位)を与えてもよい。また、各行の画素回路501の液晶素子570の一対の電極の一方に異なる電位を与えてもよい。
また、図16(C)に示す画素回路501は、トランジスタ552、554と、容量素子562と、発光素子572と、を有する。また画素回路501には、データ線DL_n、走査線GL_m、電位供給線VL_a、電源供給線VL_b等が接続されている。
なお、電位供給線VL_a及び電位供給線VL_bの一方には、高電源電位VDDが与えられ、他方には、低電源電位VSSが与えられる。
本実施の形態で例示した構成例、及びそれらに対応する図面等は、少なくともその一部を他の構成例、または図面等と適宜組み合わせて実施することができる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態4)
本実施の形態では、本発明の一態様を用いて作製することができる表示モジュールについて説明する。
図18(A)に示す表示モジュール6000は、上部カバー6001と下部カバー6002との間に、FPC6005が接続された表示装置6006、フレーム6009、プリント基板6010、及びバッテリー6011を有する。
例えば、本発明の一態様を用いて作製された表示装置を、表示装置6006に用いることができる。表示装置6006により、極めて消費電力の低い表示モジュールを実現することができる。
上部カバー6001及び下部カバー6002は、表示装置6006のサイズに合わせて、形状や寸法を適宜変更することができる。
表示装置6006はタッチパネルとしての機能を有していてもよい。
フレーム6009は、表示装置6006の保護機能、プリント基板6010の動作により発生する電磁波を遮断する機能、放熱板としての機能等を有していてもよい。
プリント基板6010は、電源回路、ビデオ信号及びクロック信号を出力するための信号処理回路、バッテリー制御回路等を有する。
図18(B)は、光学式のタッチセンサを備える表示モジュール6000の断面概略図である。
表示モジュール6000は、プリント基板6010に設けられた発光部6015及び受光部6016を有する。また、上部カバー6001と下部カバー6002により囲まれた領域に一対の導光部(導光部6017a、導光部6017b)を有する。
表示装置6006は、フレーム6009を間に介してプリント基板6010やバッテリー6011と重ねて設けられている。表示装置6006とフレーム6009は、導光部6017a、導光部6017bに固定されている。
発光部6015から発せられた光6018は、導光部6017aにより表示装置6006の上部を経由し、導光部6017bを通って受光部6016に達する。例えば指やスタイラスなどの被検知体により、光6018が遮られることにより、タッチ操作を検出することができる。
発光部6015は、例えば表示装置6006の隣接する2辺に沿って複数設けられる。受光部6016は、発光部6015と対向する位置に複数設けられる。これにより、タッチ操作がなされた位置の情報を取得することができる。
発光部6015は、例えばLED素子などの光源を用いることができ、特に、赤外線を発する光源を用いることが好ましい。受光部6016は、発光部6015が発する光を受光し、電気信号に変換する光電素子を用いることができる。好適には、赤外線を受光可能なフォトダイオードを用いることができる。
光6018を透過する導光部6017a、導光部6017bにより、発光部6015と受光部6016とを表示装置6006の下側に配置することができ、外光が受光部6016に到達してタッチセンサが誤動作することを抑制できる。特に、可視光を吸収し、赤外線を透過する樹脂を用いると、タッチセンサの誤動作をより効果的に抑制できる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態5)
本実施の形態では、本発明の一態様を用いて作製された表示装置を備える電子機器について説明する。
図19(A)は、ファインダー8100を取り付けた状態のカメラ8000の外観を示す図である。
カメラ8000は、筐体8001、表示部8002、操作ボタン8003、シャッターボタン8004等を有する。またカメラ8000には、着脱可能なレンズ8006が取り付けられている。
なおカメラ8000は、レンズ8006と筐体とが一体となっていてもよい。
カメラ8000は、シャッターボタン8004を押す、またはタッチパネルとして機能する表示部8002をタッチすることにより撮像することができる。
筐体8001は、電極を有するマウントを有し、ファインダー8100のほか、ストロボ装置等を接続することができる。
ファインダー8100は、筐体8101、表示部8102、ボタン8103等を有する。
筐体8101は、カメラ8000のマウントと係合するマウントにより、カメラ8000に取り付けられている。ファインダー8100はカメラ8000から受信した映像等を表示部8102に表示させることができる。
ボタン8103は、電源ボタン等としての機能を有する。
カメラ8000の表示部8002、及びファインダー8100の表示部8102に、本発明の一態様の表示装置を適用することができる。なお、ファインダーが内蔵されたカメラ8000であってもよい。
図19(B)は、ヘッドマウントディスプレイ8200の外観を示す図である。
ヘッドマウントディスプレイ8200は、装着部8201、レンズ8202、本体8203、表示部8204、ケーブル8205等を有している。また装着部8201には、バッテリー8206が内蔵されている。
ケーブル8205は、バッテリー8206から本体8203に電力を供給する。本体8203は無線受信機等を備え、受信した映像情報を表示部8204に表示させることができる。また、本体8203はカメラを備え、使用者の眼球やまぶたの動きの情報を入力手段として用いることができる。
また、装着部8201には、使用者に触れる位置に、使用者の眼球の動きに伴って流れる電流を検知可能な複数の電極が設けられ、視線を認識する機能を有していてもよい。また、当該電極に流れる電流により、使用者の脈拍をモニタする機能を有していてもよい。また、装着部8201には、温度センサ、圧力センサ、加速度センサ等の各種センサを有していてもよく、使用者の生体情報を表示部8204に表示する機能や、使用者の頭部の動きに合わせて表示部8204に表示する映像を変化させる機能を有していてもよい。
表示部8204に、本発明の一態様の表示装置を適用することができる。
図19(C)(D)(E)は、ヘッドマウントディスプレイ8300の外観を示す図である。ヘッドマウントディスプレイ8300は、筐体8301と、表示部8302と、バンド状の固定具8304と、一対のレンズ8305と、を有する。
使用者は、レンズ8305を通して、表示部8302の表示を視認することができる。なお、表示部8302を湾曲して配置させると、使用者が高い臨場感を感じることができるため好ましい。また、表示部8302の異なる領域に表示された別の画像を、レンズ8305を通して視認することで、視差を用いた3次元表示等を行うこともできる。なお、表示部8302を1つ設ける構成に限られず、表示部8302を2つ設け、使用者の片方の目につき1つの表示部を配置してもよい。
なお、表示部8302に、本発明の一態様の表示装置を適用することができる。本発明の一態様の半導体装置を有する表示装置は、極めて精細度が高いため、図19(E)のようにレンズ8305を用いて拡大したとしても、使用者に画素が視認されることなく、より現実感の高い映像を表示することができる。
図20(A)乃至図20(G)に示す電子機器は、筐体9000、表示部9001、スピーカ9003、操作キー9005(電源スイッチ、又は操作スイッチを含む)、接続端子9006、センサ9007(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9008、等を有する。
図20(A)乃至図20(G)に示す電子機器は、様々な機能を有する。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出して処理する機能、等を有することができる。なお、電子機器の機能はこれらに限られず、様々な機能を有することができる。電子機器は、複数の表示部を有していてもよい。また、電子機器にカメラ等を設け、静止画や動画を撮影し、記録媒体(外部またはカメラに内蔵)に保存する機能、撮影した画像を表示部に表示する機能、等を有していてもよい。
図20(A)乃至図20(G)に示す電子機器の詳細について、以下説明を行う。
図20(A)は、テレビジョン装置9100を示す斜視図である。テレビジョン装置9100は、大画面、例えば、50インチ以上、または100インチ以上の表示部9001を組み込むことが可能である。
図20(B)は、携帯情報端末9101を示す斜視図である。携帯情報端末9101は、例えばスマートフォンとして用いることができる。なお、携帯情報端末9101は、スピーカ9003、接続端子9006、センサ9007等を設けてもよい。また、携帯情報端末9101は、文字や画像情報をその複数の面に表示することができる。図20(B)では3つのアイコン9050を表示した例を示している。また、破線の矩形で示す情報9051を表示部9001の他の面に表示することもできる。情報9051の一例としては、電子メール、SNSメッセージ、電話などの着信の通知、電子メールやSNSメッセージなどの題名もしくは送信者名、日時、時刻、バッテリーの残量、アンテナ受信の強度などがある。または、情報9051が表示されている位置にはアイコン9050などを表示してもよい。
図20(C)は、携帯情報端末9102を示す斜視図である。携帯情報端末9102は、表示部9001の3面以上に情報を表示する機能を有する。ここでは、情報9052、情報9053、情報9054がそれぞれ異なる面に表示されている例を示す。例えば使用者は、洋服の胸ポケットに携帯情報端末9102を収納した状態で、携帯情報端末9102の上方から観察できる位置に表示された情報9053を確認することもできる。使用者は、携帯情報端末9102をポケットから取り出すことなく表示を確認し、例えば電話を受けるか否かを判断できる。
図20(D)は、腕時計型の携帯情報端末9200を示す斜視図である。携帯情報端末9200は、例えばスマートウォッチとして用いることができる。また、表示部9001はその表示面が湾曲して設けられ、湾曲した表示面に沿って表示を行うことができる。また、携帯情報端末9200を、例えば無線通信可能なヘッドセットと相互通信させることによって、ハンズフリーで通話することもできる。また、携帯情報端末9200は、接続端子9006により、他の情報端末と相互にデータ伝送を行うことや、充電を行うこともできる。なお、充電動作は無線給電により行ってもよい。
図20(E)(F)(G)は、折り畳み可能な携帯情報端末9201を示す斜視図である。また、図20(E)は携帯情報端末9201を展開した状態、図20(G)は折り畳んだ状態、図20(F)は図20(E)と図20(G)の一方から他方に変化する途中の状態の斜視図である。携帯情報端末9201は、折り畳んだ状態では可搬性に優れ、展開した状態では継ぎ目のない広い表示領域により表示の一覧性に優れる。携帯情報端末9201が有する表示部9001は、ヒンジ9055によって連結された3つの筐体9000に支持されている。例えば、表示部9001は、曲率半径1mm以上150mm以下で曲げることができる。
以下で例示する電子機器は、表示部に本発明の一態様の表示装置を備えるものである。したがって、高い解像度が実現された電子機器である。また高い解像度と、大きな画面が両立された電子機器とすることができる。
本発明の一態様の電子機器の表示部には、例えばフルハイビジョン、4K2K、8K4K、16K8K、またはそれ以上の解像度を有する映像を表示させることができる。
電子機器としては、例えば、テレビジョン装置、ノート型のパーソナルコンピュータ、モニタ装置、デジタルサイネージ、パチンコ機、ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。
本発明の一態様が適用された電子機器または照明装置は、家屋やビルの内壁または外壁、自動車等の内装または外装等が有する平面または曲面に沿って組み込むことができる。
図21(A)にテレビジョン装置の一例を示す。テレビジョン装置7100は、筐体7101に表示部7500が組み込まれている。ここでは、スタンド7103により筐体7101を支持した構成を示している。
図21(A)に示すテレビジョン装置7100の操作は、筐体7101が備える操作スイッチや、別体のリモコン操作機7111により行うことができる。または、表示部7500にタッチパネルを適用し、これに触れることでテレビジョン装置7100を操作してもよい。リモコン操作機7111は、操作ボタンの他に表示部を有していてもよい。
なお、テレビジョン装置7100は、テレビ放送の受信機や、ネットワーク接続のための通信装置を有していてもよい。
図21(B)に、ノート型パーソナルコンピュータ7200を示す。ノート型パーソナルコンピュータ7200は、筐体7211、キーボード7212、ポインティングデバイス7213、外部接続ポート7214等を有する。筐体7211に、表示部7500が組み込まれている。
図21(C)、(D)に、デジタルサイネージ(Digital Signage:電子看板)の一例を示す。
図21(C)に示すデジタルサイネージ7300は、筐体7301、表示部7500、及びスピーカ7303等を有する。さらに、LEDランプ、操作キー(電源スイッチ、または操作スイッチを含む)、接続端子、各種センサ、マイクロフォン等を有することができる。
また、図21(D)は円柱状の柱7401に取り付けられたデジタルサイネージ7400である。デジタルサイネージ7400は、柱7401の曲面に沿って設けられた表示部7500を有する。
表示部7500が広いほど、一度に提供できる情報量を増やすことができ、また人の目につきやすいため、例えば広告の宣伝効果を高める効果を奏する。
表示部7500にタッチパネルを適用し、使用者が操作できる構成とすると好ましい。これにより、広告用途だけでなく、路線情報や交通情報、商用施設の案内情報など、使用者が求める情報を提供するための用途にも用いることができる。
また、図21(C)、(D)に示すように、デジタルサイネージ7300またはデジタルサイネージ7400は、ユーザが所持するスマートフォン等の情報端末機7311と無線通信により連携可能であることが好ましい。例えば、表示部7500に表示される広告の情報を情報端末機7311の画面に表示させることや、情報端末機7311を操作することで、表示部7500の表示を切り替えることができる。
また、デジタルサイネージ7300またはデジタルサイネージ7400に、情報端末機7311を操作手段(コントローラ)としたゲームを実行させることもできる。これにより、不特定多数のユーザが同時にゲームに参加し、楽しむことができる。
図21(A)乃至(D)における表示部7500に、本発明の一態様の表示装置を適用することができる。
本実施の形態の電子機器は表示部を有する構成としたが、表示部を有さない電子機器にも本発明の一態様を適用することができる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
100、100A:トランジスタ、102:基板、103、104、110、116、118:絶縁層、106、112、120a、120b、131:導電層、108:半導体層、108n:領域、110f:絶縁膜、114:金属酸化物層、114f:金属酸化物膜、130:表示領域、141a、141b、142:開口部

Claims (4)

  1. 第1の導電層と、
    前記第1の導電層上の第1の絶縁層と、
    前記第1の絶縁層上の第2の絶縁層と、
    前記第2の絶縁層上の半導体層と、
    前記半導体層上の第3の絶縁層と、
    前記第3の絶縁層上の第2の導電層と、
    前記第2の導電層上の第4の絶縁層と、
    前記第3の絶縁層上の第3の導電層と、を有する半導体装置であって、
    前記半導体層は、トランジスタのチャネル形成領域を有し、
    前記第1の絶縁層は、前記第1の導電層の上面に接する領域と前記第1の導電層の側面に接する領域とを有し、
    前記第2の絶縁層は、前記第1の絶縁層の上面に接する領域を有し、
    前記半導体層は、前記第2の絶縁層の上面に接する領域を有し、
    前記第3の絶縁層は、前記半導体層の上面に接する領域を有し、
    前記第2の導電層は、前記第3の絶縁層の上面に接する領域を有し、
    前記第4の絶縁層は、前記半導体層の上面に接する領域と、前記半導体層の側面に接する領域と、前記第2の絶縁層の上面に接する領域と、前記第2の絶縁層の側面に接する領域と、前記第1の絶縁層の上面に接する領域と、を有し、
    前記第3の導電層は、前記半導体層に接する領域を有し、
    前記半導体層は、外周を有する形状を有し、
    前記第2の絶縁層は、前記半導体層と重なる領域よりも外側に外周を有する形状を有し、
    前記第1の導電層は、前記半導体層及び前記第2の導電層の両方と重なる領域を有し、
    前記第1の導電層は、前記第3の導電層が前記半導体層と接する領域とは重なる領域を有さず、
    前記半導体層は、金属酸化物を含み、
    前記半導体層は、インジウムを含み、
    前記半導体層の前記第4の絶縁層と接する領域は、前記チャネル形成領域よりもインジウムの濃度が高く、
    前記第2の絶縁層及び前記第3の絶縁層は、酸化物を含み、
    前記第1の絶縁層は、金属酸化物、または窒化物を含み、
    前記第4の絶縁層は、金属窒化物を含む、半導体装置。
  2. 第1の導電層と、
    前記第1の導電層上の第1の絶縁層と、
    前記第1の絶縁層上の第2の絶縁層と、
    前記第2の絶縁層上の半導体層と、
    前記半導体層上の第3の絶縁層と、
    前記第3の絶縁層上の第2の導電層と、
    前記第2の導電層上の第4の絶縁層と、
    前記第3の絶縁層上の第3の導電層と、を有する半導体装置であって、
    前記半導体層は、トランジスタのチャネル形成領域を有し、
    前記第1の絶縁層は、前記第1の導電層の上面に接する領域と前記第1の導電層の側面に接する領域とを有し、
    前記第2の絶縁層は、前記第1の絶縁層の上面に接する領域を有し、
    前記半導体層は、前記第2の絶縁層の上面に接する領域を有し、
    前記第3の絶縁層は、前記半導体層の上面に接する領域を有し、
    前記第2の導電層は、前記第3の絶縁層の上面に接する領域を有し、
    前記第4の絶縁層は、前記半導体層の上面に接する領域と、前記半導体層の側面に接する領域と、前記第2の絶縁層の上面に接する領域と、前記第2の絶縁層の側面に接する領域と、前記第1の絶縁層の上面に接する領域と、を有し、
    前記第3の導電層は、前記半導体層に接する領域を有し、
    前記半導体層は、外周を有する形状を有し、
    前記第2の絶縁層は、前記半導体層と上面形状が一致又は概略一致する形状を有し、
    前記第1の導電層は、前記半導体層及び前記第2の導電層の両方と重なる領域を有し、
    前記第1の導電層は、前記第3の導電層が前記半導体層と接する領域とは重なる領域を有さず、
    前記半導体層は、金属酸化物を含み、
    前記半導体層は、インジウムを含み、
    前記半導体層の前記第4の絶縁層と接する領域は、前記チャネル形成領域よりもインジウムの濃度が高く、
    前記第2の絶縁層及び前記第3の絶縁層は、酸化物を含み、
    前記第1の絶縁層は、金属酸化物、または窒化物を含み、
    前記第4の絶縁層は、金属窒化物を含む、半導体装置。
  3. 請求項1または請求項2において、
    前記第4の絶縁層は、アルミニウムを含む、半導体装置。
  4. 請求項1乃至請求項3のいずれか一において、
    前記第1の絶縁層は、アルミニウム及びハフニウムの少なくとも一方と、酸素と、を有する、半導体装置。
JP2023076509A 2017-11-02 2023-05-08 半導体装置 Pending JP2023106446A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017213017 2017-11-02
JP2017213017 2017-11-02
JP2019549673A JPWO2019087002A1 (ja) 2017-11-02 2018-10-23 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2019549673A Division JPWO2019087002A1 (ja) 2017-11-02 2018-10-23 半導体装置

Publications (1)

Publication Number Publication Date
JP2023106446A true JP2023106446A (ja) 2023-08-01

Family

ID=66332898

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2019549673A Withdrawn JPWO2019087002A1 (ja) 2017-11-02 2018-10-23 半導体装置
JP2023076509A Pending JP2023106446A (ja) 2017-11-02 2023-05-08 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2019549673A Withdrawn JPWO2019087002A1 (ja) 2017-11-02 2018-10-23 半導体装置

Country Status (5)

Country Link
US (2) US11424334B2 (ja)
JP (2) JPWO2019087002A1 (ja)
KR (1) KR20200077532A (ja)
CN (1) CN111357086A (ja)
WO (1) WO2019087002A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200097727A (ko) * 2017-12-22 2020-08-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR102350465B1 (ko) 2021-04-29 2022-01-13 (주)티에이치엔 확장 가능한 그로멧
WO2023189493A1 (ja) * 2022-03-30 2023-10-05 株式会社ジャパンディスプレイ 半導体装置
WO2023238746A1 (ja) * 2022-06-07 2023-12-14 株式会社ジャパンディスプレイ 半導体装置及び半導体装置の製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5708910B2 (ja) 2010-03-30 2015-04-30 ソニー株式会社 薄膜トランジスタおよびその製造方法、並びに表示装置
US8748240B2 (en) 2011-12-22 2014-06-10 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR102071545B1 (ko) 2012-05-31 2020-01-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5951442B2 (ja) 2012-10-17 2016-07-13 株式会社半導体エネルギー研究所 半導体装置
JP6322503B2 (ja) * 2013-07-16 2018-05-09 株式会社半導体エネルギー研究所 半導体装置
US9590111B2 (en) * 2013-11-06 2017-03-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
US9929279B2 (en) * 2014-02-05 2018-03-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP6486712B2 (ja) * 2014-04-30 2019-03-20 株式会社半導体エネルギー研究所 酸化物半導体膜
US10043913B2 (en) 2014-04-30 2018-08-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor film, semiconductor device, display device, module, and electronic device
JP2016201518A (ja) * 2015-04-14 2016-12-01 株式会社半導体エネルギー研究所 導電体および半導体装置の作製方法
US10192995B2 (en) 2015-04-28 2019-01-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9847406B2 (en) * 2015-08-27 2017-12-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, storage device, resistor circuit, display device, and electronic device
US9905657B2 (en) 2016-01-20 2018-02-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US11302717B2 (en) 2016-04-08 2022-04-12 Semiconductor Energy Laboratory Co., Ltd. Transistor and method for manufacturing the same

Also Published As

Publication number Publication date
JPWO2019087002A1 (ja) 2020-12-10
KR20200077532A (ko) 2020-06-30
US11424334B2 (en) 2022-08-23
US20200328282A1 (en) 2020-10-15
WO2019087002A1 (ja) 2019-05-09
US11929412B2 (en) 2024-03-12
US20220359691A1 (en) 2022-11-10
CN111357086A (zh) 2020-06-30

Similar Documents

Publication Publication Date Title
JP7183184B2 (ja) 半導体装置
JP2023106446A (ja) 半導体装置
JP7242633B2 (ja) 半導体装置、および半導体装置の作製方法
JP7344707B2 (ja) 半導体装置の作製方法
JP7462087B2 (ja) 半導体装置
JP2023118763A (ja) 半導体装置の作製方法
JP7475282B2 (ja) 半導体装置
JP2023166508A (ja) 半導体装置の作製方法
JP2024037777A (ja) 半導体装置の作製方法
WO2020089762A1 (ja) 半導体装置
JP7194122B2 (ja) 半導体装置
KR20210068526A (ko) 반도체 장치
JP7275112B2 (ja) 半導体装置
WO2020012276A1 (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230531