JP2020120249A - Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 - Google Patents
Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 Download PDFInfo
- Publication number
- JP2020120249A JP2020120249A JP2019009378A JP2019009378A JP2020120249A JP 2020120249 A JP2020120249 A JP 2020120249A JP 2019009378 A JP2019009378 A JP 2019009378A JP 2019009378 A JP2019009378 A JP 2019009378A JP 2020120249 A JP2020120249 A JP 2020120249A
- Authority
- JP
- Japan
- Prior art keywords
- fec
- error
- codewords
- input
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
【解決手段】1以上の連続するFECシンボルにエラーを付加するためのエラー信号を発生させるエラー信号発生部22と、複数のFECコードワードとエラー信号との排他的論理和演算をビット単位で行い、その演算結果をエラーが付加された試験信号として出力するエラー付加部23と、所望のビット誤り率を実現するために必要なFECコードワードの最小数と、前記最小数のFECコードワードに含まれる誤りFECシンボルを有するFECコードワードの数とを算出するCW数算出部25eと、を備える。
【選択図】図1
Description
11 MACフレームデータ出力部
12 FECエンコーダ
20 FECエラー付加装置
22 エラー信号発生部
23 エラー付加部
25 制御部
25a ビット誤り率入力部
25b 誤りFECシンボル数入力部
25c 誤りビット数入力部
25d CWサイズ入力部
25e CW数算出部
25f CWタイミング制御部
26 表示部
27 操作部
100 試験信号発生装置
200 DUT
Claims (5)
- 複数のFECシンボルからなるFECコードワードを複数含むNRZ信号にエラーを付加するFECエラー付加装置(20)であって、
前記FECコードワードの前記複数のFECシンボルのうち、1以上の連続するFECシンボルに前記エラーを付加するためのエラー信号を発生させるエラー信号発生部(22)と、
複数の前記FECコードワードと前記エラー信号との排他的論理和演算をビット単位で行い、その演算結果を前記エラーが付加された試験信号として出力するエラー付加部(23)と、
前記試験信号のビット誤り率が入力されるビット誤り率入力部(25a)と、
前記試験信号に含まれる複数の前記FECコードワードのうち、前記エラーが付加された前記FECシンボルである誤りFECシンボルを有するFECコードワードに含まれる前記誤りFECシンボルの数が入力される誤りFECシンボル数入力部(25b)と、
前記誤りFECシンボルに含まれる誤りビットの数が入力される誤りビット数入力部(25c)と、
前記FECコードワードを構成するビットの数が入力されるCWサイズ入力部(25d)と、
前記ビット誤り率入力部に入力された前記ビット誤り率、前記誤りFECシンボル数入力部に入力された前記誤りFECシンボルの数、前記誤りビット数入力部に入力された前記誤りビットの数、及び、前記CWサイズ入力部に入力された前記ビットの数に基づいて、前記ビット誤り率を実現するために必要な前記FECコードワードの最小数と、前記最小数の前記FECコードワードに含まれる前記誤りFECシンボルを有するFECコードワードの数とを算出するCW数算出部(25e)と、を備え、
前記エラー信号発生部は、前記CW数算出部により算出された前記最小数の連続する前記FECコードワードが、前記CW数算出部により算出された前記数の前記誤りFECシンボルを有するFECコードワードを含む前記試験信号を発生させるための前記エラー信号を出力することを特徴とするFECエラー付加装置。 - 前記エラー信号発生部は、前記試験信号における前記最小数の連続するFECコードワードにおいて、n個のFECコードワードごとに1つの前記誤りFECシンボルを有するFECコードワードが含まれるパターンがm回繰り返されるとともに、n+1個のFECコードワードごとに1つの前記誤りFECシンボルを有するFECコードワードが含まれるパターンがp回繰り返されるように、前記エラー信号を発生させることを特徴とする請求項1に記載のFECエラー付加装置。
- 前記請求項1又は請求項2に記載のFECエラー付加装置(20)と、
複数のFECシンボルからなるFECコードワードを複数含むNRZ信号を前記FECエラー付加装置の前記エラー付加部に出力するCW出力部(10)と、を備える試験信号発生装置。 - 複数のFECシンボルからなるFECコードワードを複数含むNRZ信号にエラーを付加するFECエラー付加方法であって、
前記FECコードワードの前記複数のFECシンボルのうち、1以上の連続するFECシンボルに前記エラーを付加するためのエラー信号を発生させるエラー信号発生ステップ(S4)と、
複数の前記FECコードワードと前記エラー信号との排他的論理和演算をビット単位で行い、その演算結果を前記エラーが付加された試験信号として出力するエラー付加ステップ(S6)と、
前記試験信号のビット誤り率が入力されるビット誤り率入力ステップ(S1)と、
前記試験信号に含まれる複数の前記FECコードワードのうち、前記エラーが付加された前記FECシンボルである誤りFECシンボルを有するFECコードワードに含まれる前記誤りFECシンボルの数が入力される誤りFECシンボル数入力ステップ(S1)と、
前記誤りFECシンボルに含まれる誤りビットの数が入力される誤りビット数入力ステップ(S1)と、
前記FECコードワードを構成するビットの数が入力されるCWサイズ入力ステップ(S1)と、
前記ビット誤り率入力ステップに入力された前記ビット誤り率、前記誤りFECシンボル数入力ステップに入力された前記誤りFECシンボルの数、前記誤りビット数入力ステップに入力された前記誤りビットの数、及び、前記CWサイズ入力ステップに入力された前記ビットの数に基づいて、前記ビット誤り率を実現するために必要な前記FECコードワードの最小数と、前記最小数の前記FECコードワードに含まれる前記誤りFECシンボルを有するFECコードワードの数とを算出するCW数算出ステップ(S2)と、を含み、
前記エラー信号発生ステップは、前記CW数算出ステップにより算出された前記最小数の連続する前記FECコードワードが、前記CW数算出ステップにより算出された前記数の前記誤りFECシンボルを有するFECコードワードを含む前記試験信号を発生させるための前記エラー信号を出力することを特徴とするFECエラー付加方法。 - 前記エラー信号発生ステップは、前記試験信号における前記最小数の連続するFECコードワードにおいて、n個のFECコードワードごとに1つの前記誤りFECシンボルを有するFECコードワードが含まれるパターンがm回繰り返されるとともに、n+1個のFECコードワードごとに1つの前記誤りFECシンボルを有するFECコードワードが含まれるパターンがp回繰り返されるように、前記エラー信号を発生させることを特徴とする請求項4に記載のFECエラー付加方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2019009378A JP6774511B2 (ja) | 2019-01-23 | 2019-01-23 | Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2019009378A JP6774511B2 (ja) | 2019-01-23 | 2019-01-23 | Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2020120249A true JP2020120249A (ja) | 2020-08-06 |
| JP6774511B2 JP6774511B2 (ja) | 2020-10-28 |
Family
ID=71892234
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2019009378A Active JP6774511B2 (ja) | 2019-01-23 | 2019-01-23 | Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6774511B2 (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2022094099A (ja) * | 2020-12-14 | 2022-06-24 | アンリツ株式会社 | 誤り検出装置および誤り検出方法 |
| JP2022123560A (ja) * | 2021-02-12 | 2022-08-24 | アンリツ株式会社 | 誤り検出装置および誤り検出方法 |
| WO2024219211A1 (ja) * | 2023-04-17 | 2024-10-24 | ソニーセミコンダクタソリューションズ株式会社 | 伝送装置、及び伝送方法 |
| JP2024541527A (ja) * | 2021-11-25 | 2024-11-08 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | 通信方法、装置およびシステム |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0474033A (ja) * | 1990-07-13 | 1992-03-09 | Fujitsu Ltd | エラー挿入回路 |
| JPH04238441A (ja) * | 1991-01-23 | 1992-08-26 | Nec Eng Ltd | 試験用エラー発生回路 |
| JPH0646105A (ja) * | 1992-07-27 | 1994-02-18 | Anritsu Corp | デジタル信号の擾乱付加装置 |
| JPH06141056A (ja) * | 1992-10-28 | 1994-05-20 | Fujitsu Ltd | エラー付加回路 |
| JP2001044960A (ja) * | 1999-07-28 | 2001-02-16 | Toyo Commun Equip Co Ltd | 時分割方向制御インタフェースにおけるエラー試験装置 |
| JP2002330192A (ja) * | 2001-02-28 | 2002-11-15 | Tektronix Inc | 試験信号発生装置及び方法並びにポアソン分布エラー信号発生器及び発生方法 |
| US6983414B1 (en) * | 2001-03-30 | 2006-01-03 | Cisco Technology, Inc. | Error insertion circuit for SONET forward error correction |
| JP2017004588A (ja) * | 2015-06-10 | 2017-01-05 | インフィネオン テクノロジーズ アクチエンゲゼルシャフトInfineon Technologies AG | 誤り訂正能力をテストするための回路および方法 |
-
2019
- 2019-01-23 JP JP2019009378A patent/JP6774511B2/ja active Active
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0474033A (ja) * | 1990-07-13 | 1992-03-09 | Fujitsu Ltd | エラー挿入回路 |
| JPH04238441A (ja) * | 1991-01-23 | 1992-08-26 | Nec Eng Ltd | 試験用エラー発生回路 |
| JPH0646105A (ja) * | 1992-07-27 | 1994-02-18 | Anritsu Corp | デジタル信号の擾乱付加装置 |
| JPH06141056A (ja) * | 1992-10-28 | 1994-05-20 | Fujitsu Ltd | エラー付加回路 |
| JP2001044960A (ja) * | 1999-07-28 | 2001-02-16 | Toyo Commun Equip Co Ltd | 時分割方向制御インタフェースにおけるエラー試験装置 |
| JP2002330192A (ja) * | 2001-02-28 | 2002-11-15 | Tektronix Inc | 試験信号発生装置及び方法並びにポアソン分布エラー信号発生器及び発生方法 |
| US6983414B1 (en) * | 2001-03-30 | 2006-01-03 | Cisco Technology, Inc. | Error insertion circuit for SONET forward error correction |
| JP2017004588A (ja) * | 2015-06-10 | 2017-01-05 | インフィネオン テクノロジーズ アクチエンゲゼルシャフトInfineon Technologies AG | 誤り訂正能力をテストするための回路および方法 |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2022094099A (ja) * | 2020-12-14 | 2022-06-24 | アンリツ株式会社 | 誤り検出装置および誤り検出方法 |
| JP7200203B2 (ja) | 2020-12-14 | 2023-01-06 | アンリツ株式会社 | 誤り検出装置および誤り検出方法 |
| JP2022123560A (ja) * | 2021-02-12 | 2022-08-24 | アンリツ株式会社 | 誤り検出装置および誤り検出方法 |
| JP7200274B2 (ja) | 2021-02-12 | 2023-01-06 | アンリツ株式会社 | 誤り検出装置および誤り検出方法 |
| JP2024541527A (ja) * | 2021-11-25 | 2024-11-08 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | 通信方法、装置およびシステム |
| WO2024219211A1 (ja) * | 2023-04-17 | 2024-10-24 | ソニーセミコンダクタソリューションズ株式会社 | 伝送装置、及び伝送方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6774511B2 (ja) | 2020-10-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6774511B2 (ja) | Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 | |
| US9071275B2 (en) | Method and device for implementing cyclic redundancy check codes | |
| JP5624781B2 (ja) | 通信システム、データ送信装置、およびデータ受信装置 | |
| TWI505641B (zh) | 半導體裝置固有資訊產生裝置及半導體裝置固有資訊產生方法 | |
| JPH0772222A (ja) | 疑似ランダム2進パターンの生成方法および装置 | |
| JP2005102213A (ja) | メッセージのcrcを計算するための方法 | |
| EP0480621B1 (en) | Apparatus and method for parallel generation of cyclic redundancy check (CRC) codes | |
| JP4777971B2 (ja) | インタリーバメモリ及びデインタリーバメモリのためのアドレス生成装置 | |
| JP6774512B2 (ja) | Fecエラー付加装置、それを用いた試験信号発生装置、及びfecエラー付加方法 | |
| JP6821719B2 (ja) | バーストエラー付加装置、それを用いた試験信号発生装置、及びバーストエラー付加方法 | |
| CN115209462B (zh) | 抖动容限测量装置及抖动容限测量方法 | |
| KR20090102847A (ko) | 순환 리던던시 코드 서명 비교를 구비한 터보 디코더 | |
| JP4902665B2 (ja) | データ伝送装置および伝送符号の生成方法 | |
| JP2005086683A (ja) | 誤り復号回路、データバス制御方法、及びデータバスシステム | |
| US7299398B2 (en) | Data generating method for forming desired CRC code | |
| JP3248098B2 (ja) | シンドローム計算装置 | |
| US11362679B2 (en) | Method and apparatus for generating redundant bits for error detection | |
| CN114942861B (zh) | Crc计算方法、装置、计算机设备及存储介质 | |
| JP3812983B2 (ja) | エラー評価多項式係数計算装置 | |
| CN118672344A (zh) | 任意波形发生装置及任意波形发生方法 | |
| JP6867359B2 (ja) | 誤り率測定装置及び誤り率測定方法 | |
| JP6900441B2 (ja) | Pam3信号発生装置及びpam3信号発生方法 | |
| JPH10215187A (ja) | 誤り検出符号化復号装置および方法 | |
| JP2007174541A (ja) | 畳み込み符号化器、通信装置、及び畳み込み符号化方法 | |
| JP6229437B2 (ja) | 復調方法、受信装置、及び通信システム |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190716 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200929 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201002 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6774511 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
