JP2018132461A5 - - Google Patents

Download PDF

Info

Publication number
JP2018132461A5
JP2018132461A5 JP2017027463A JP2017027463A JP2018132461A5 JP 2018132461 A5 JP2018132461 A5 JP 2018132461A5 JP 2017027463 A JP2017027463 A JP 2017027463A JP 2017027463 A JP2017027463 A JP 2017027463A JP 2018132461 A5 JP2018132461 A5 JP 2018132461A5
Authority
JP
Japan
Prior art keywords
signal
phase difference
circuit device
reference clock
unit includes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017027463A
Other languages
English (en)
Other versions
JP2018132461A (ja
JP6891528B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2017027463A priority Critical patent/JP6891528B2/ja
Priority claimed from JP2017027463A external-priority patent/JP6891528B2/ja
Publication of JP2018132461A publication Critical patent/JP2018132461A/ja
Publication of JP2018132461A5 publication Critical patent/JP2018132461A5/ja
Application granted granted Critical
Publication of JP6891528B2 publication Critical patent/JP6891528B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (12)

  1. 第1の信号が入力され、基準クロック信号と前記第1の信号の位相差を表す第1の位相差信号を出力する第1の位相差信号出力部と、
    第2の信号が入力され、前記基準クロック信号と前記第2の信号の位相差を表す第2の位相差信号を出力する第2の位相差信号出力部と、
    前記第1の位相差信号と前記第2の位相差信号に基づいて、前記第1の信号と前記第2の信号の時間差を測定する測定部と、
    を含むことを特徴とする回路装置。
  2. 請求項1に記載の回路装置において、
    前記第1の位相差信号出力部は、
    前記基準クロック信号と前記第1の信号に基づく積分処理を行って、前記第1の位相差信号を出力し、
    前記第2の位相差信号出力部は、
    前記基準クロック信号と前記第2の信号に基づく積分処理を行って、前記第2の位相差信号を出力することを特徴とする回路装置。
  3. 請求項1又は2に記載の回路装置において、
    前記第1の位相差信号出力部は、
    前記第1の信号に基づいて、前記基準クロック信号のパルス幅に対応するパルス幅の第1のパルス信号を生成する第1のパルス信号生成部を有し、
    前記第2の位相差信号出力部は、
    前記第2の信号に基づいて、前記基準クロック信号の前記パルス幅に対応するパルス幅の第2のパルス信号を生成する第2のパルス信号生成部を有することを特徴とする回路装置。
  4. 請求項3に記載の回路装置において、
    前記第1の位相差信号出力部は、
    前記基準クロック信号と前記第1のパルス信号に基づく積分処理を行う第1の積分処理部を有し、
    前記第2の位相差信号出力部は、
    前記基準クロック信号と前記第2のパルス信号に基づく積分処理を行う第2の積分処理部を有することを特徴とする回路装置。
  5. 請求項3又は4に記載の回路装置において、
    前記第1のパルス信号生成部は、
    第1の遅延回路を有し、
    前記第1の位相差信号出力部は、
    前記第1の遅延回路の遅延時間を、前記基準クロック信号の前記パルス幅に対応する遅延時間に設定する第1の遅延制御回路を有し、
    前記第2のパルス信号生成部は、
    第2の遅延回路を有し、
    前記第2の位相差信号出力部は、
    前記第2の遅延回路の遅延時間を、前記基準クロック信号の前記パルス幅に対応する遅延時間に設定する第2の遅延制御回路を有することを特徴とする回路装置。
  6. 請求項5に記載の回路装置において、
    前記第1の位相差信号出力部は、
    パルス幅測定モードでは、前記第1の遅延回路に前記基準クロック信号を出力し、位相差検出モードでは、前記第1のパルス信号生成部に前記第1の信号を出力する第1のセレクターを有し、
    前記第2の位相差信号出力部は、
    前記パルス幅測定モードでは、前記第2の遅延回路に前記基準クロック信号を出力し、前記位相差検出モードでは、前記第2のパルス信号生成部に前記第2の信号を出力する第2のセレクターを有することを特徴とする回路装置。
  7. 請求項1乃至6のいずれか一項に記載の回路装置において、
    前記基準クロック信号に基づいて、互いに位相が異なる第1〜第nのクロック信号(nは2以上の整数)を生成するクロック信号生成部を含み、
    前記第1の位相差信号出力部は、
    前記第1〜第nのクロック信号と前記第1の信号に基づく積分処理を行う第1〜第nの積分器を有し、
    前記第2の位相差信号出力部は、
    前記第1〜第nのクロック信号と前記第2の信号に基づく積分処理を行う第n+1〜第2nの積分器を有することを特徴とする回路装置。
  8. 請求項7に記載の回路装置において、
    前記測定部は、
    前記第1〜第nの積分器の出力信号及び前記第n+1〜第2nの積分器の出力信号のいずれかを選択するセレクターと、
    前記セレクターからの信号をA/D変換するA/D変換回路と、
    A/D変換された前記第1〜第nの積分器の出力信号及び前記第n+1〜第2nの積分器の出力信号に基づいて、前記時間差を求める処理部と、
    を有することを特徴とする回路装置。
  9. 請求項1乃至8のいずれか一項に記載の回路装置において、
    前記第1の信号がアクティブになってから、前記第2の信号がアクティブになるまでの前記基準クロック信号のクロック数をカウントするカウンターを含み、
    前記測定部は、
    前記カウンターのカウント値と前記第1の位相差信号と前記第2の位相差信号に基づいて、前記第1の信号と前記第2の信号の前記時間差を測定することを特徴とする回路装置。
  10. 請求項1乃至9のいずれか一項に記載の回路装置を含むことを特徴とする物理量測定装置。
  11. 請求項1乃至9のいずれか一項に記載の回路装置を含むことを特徴とする電子機器。
  12. 請求項1乃至9のいずれか一項に記載の回路装置を含むことを特徴とする移動体。
JP2017027463A 2017-02-17 2017-02-17 回路装置、物理量測定装置、電子機器及び移動体 Active JP6891528B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017027463A JP6891528B2 (ja) 2017-02-17 2017-02-17 回路装置、物理量測定装置、電子機器及び移動体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017027463A JP6891528B2 (ja) 2017-02-17 2017-02-17 回路装置、物理量測定装置、電子機器及び移動体

Publications (3)

Publication Number Publication Date
JP2018132461A JP2018132461A (ja) 2018-08-23
JP2018132461A5 true JP2018132461A5 (ja) 2019-12-26
JP6891528B2 JP6891528B2 (ja) 2021-06-18

Family

ID=63247343

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017027463A Active JP6891528B2 (ja) 2017-02-17 2017-02-17 回路装置、物理量測定装置、電子機器及び移動体

Country Status (1)

Country Link
JP (1) JP6891528B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7375420B2 (ja) 2019-09-27 2023-11-08 セイコーエプソン株式会社 回路装置、物理量測定装置、電子機器及び移動体

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6295487A (ja) * 1985-10-22 1987-05-01 Yokogawa Electric Corp 時間幅計測装置
JPS62299786A (ja) * 1986-06-20 1987-12-26 Yokogawa Electric Corp 時間計測装置
JPS63309888A (ja) * 1987-06-11 1988-12-16 Yokogawa Electric Corp 時間計測装置
JP3941274B2 (ja) * 1998-01-28 2007-07-04 株式会社ニコン 距離測定装置
US7330803B2 (en) * 2005-06-22 2008-02-12 Ametek, Inc. High resolution time interval measurement apparatus and method

Similar Documents

Publication Publication Date Title
JP2016509449A5 (ja)
JP6812781B2 (ja) 遅延回路、カウント値生成回路および物理量センサー
JP2010246092A5 (ja)
JP2008541619A5 (ja)
EP2884228A3 (en) Detection device, sensor, electronic apparatus and moving object
JP2017101932A5 (ja)
JP2015508262A5 (ja)
JP2016513898A5 (ja)
TWI456224B (zh) 元件特性量測電路與方法
JP2018132461A5 (ja)
JP2013064898A (ja) 擬似乱数生成装置、および、擬似乱数生成方法
JP2008281572A5 (ja)
US20230078775A1 (en) Frequency modulated continuous wave radar device and signal processing method thereof
JP5210646B2 (ja) 被測定信号の変化点を検出する装置、方法および試験装置
JP2015015540A5 (ja)
JP6787105B2 (ja) デジタルフィルター、レシプロカルカウント値生成回路および物理量センサー
JP2017103662A5 (ja)
RU2561999C1 (ru) Интерполирующий преобразователь интервала времени в цифровой код
JP6809201B2 (ja) サンプリングレート変換回路、レシプロカルカウント値生成回路および物理量センサー
RU2583165C1 (ru) Интерполирующий преобразователь интервала времени в цифровой код
JP2018100856A (ja) レシプロカルカウント値生成回路および物理量センサー
JP7040572B2 (ja) 遅延回路、カウント値生成回路および物理量センサー
JP2019049504A (ja) 速度検出装置
JP2017103661A5 (ja)
KR100882473B1 (ko) 모터 엔코더용 부동 소수점 속도 검출장치