JP2017524299A - マルチバンド受信器のためのフィルタ終端の組み合わせ - Google Patents

マルチバンド受信器のためのフィルタ終端の組み合わせ Download PDF

Info

Publication number
JP2017524299A
JP2017524299A JP2017503834A JP2017503834A JP2017524299A JP 2017524299 A JP2017524299 A JP 2017524299A JP 2017503834 A JP2017503834 A JP 2017503834A JP 2017503834 A JP2017503834 A JP 2017503834A JP 2017524299 A JP2017524299 A JP 2017524299A
Authority
JP
Japan
Prior art keywords
resistor
coupled
resonant circuit
termination network
series
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2017503834A
Other languages
English (en)
Inventor
ダブリュー ミュタースパウフ,マックス
ダブリュー ミュタースパウフ,マックス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2017524299A publication Critical patent/JP2017524299A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/24Terminating devices
    • H01P1/26Dissipative terminations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/38Impedance-matching networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/06Frequency selective two-port networks including resistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/06Frequency selective two-port networks including resistors
    • H03H7/07Bridged T-filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/17Structural details of sub-circuits of frequency selective networks
    • H03H7/1708Comprising bridging elements, i.e. elements in a series path without own reference to ground and spanning branching nodes of another series path
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/17Structural details of sub-circuits of frequency selective networks
    • H03H7/1741Comprising typical LC combinations, irrespective of presence and location of additional resistors
    • H03H7/1775Parallel LC in shunt or branch path
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/17Structural details of sub-circuits of frequency selective networks
    • H03H7/1741Comprising typical LC combinations, irrespective of presence and location of additional resistors
    • H03H7/1791Combined LC in shunt or branch path

Landscapes

  • Filters And Equalizers (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

終端/減衰ネットワークは、衛星アンテナからケーブルを介して受信される周波数の広帯域を有するRF信号に含まれている、周波数の狭帯域するMoCAチャネル信号を、セットトップボックスの入力に印加する。ネットワークは、一対の直列抵抗と、その一対の直列抵抗の間の接合端子へT形構成において結合される並列抵抗とを含む。直列パス・バンドパスフィルタ(L1,C2)は直列抵抗の対をバイパスし、並列バンドストップフィルタ(L2,C1)は、MoCAチャネル信号の周波数バンドでの減衰を選択的に減らすようMoCAチャネル信号の周波数バンドで並列抵抗と減結合する。

Description

本発明は、終端を形成する無線周波数(RF;radio frequency)フィルタに関係がある。
多くのホームエンターテイメントデバイスは、ホームネットワークにおいて他のデバイスと通信する能力を有するだけでなく、複数のプロバイダを含む複数のソースから利用可能なメディアコンテンツを受信及び/又は処理する能力も有する。ソース及びプロバイダは、制限なしに、衛星サービス、ケーブルサービス、及び無線により自由に使える地上サービスを含んでよい。サービスは、同じ又は異なった無線周波数(RF)範囲で動作してよく、同じ又は異なった送信フォーマット又はプロトコルを使用してよい。サービスを受信するデバイスは、制限なしに、セットトップボックス、ゲートウェイ、テレビ受信機、ホームコンピュータ、及び同様のものをしばしば含む。
ホームエンターテイメントデバイスの動作は、デバイスにおけるホームネットワーキング機能の包含によって、更に複雑である。そのようなデバイスの多くは、ケーブルのような伝送媒体をサービスプロバイダからの入来伝送システムと共有するホームネットワーキングを使用する。1つのそのような例は、950MHz〜1050MHzの周波数スペクトルにおいてケーブルによって供給されるRF信号から動作するマルチメディア・オーバー・ケーブル・アライアンス(MoCA;Multimedia over Cable Alliance)である。周波数スペクトル950MHz〜1050MHzは、他の信号伝送システムによって使用されていない。他の信号伝送システムの例は、1250〜2150MHzの衛星ダウンリンク周波数、174〜805MHzのテレビジョン放送、及び2.3〜2.4MHzの特定の制御周波数であってよく、これらの周波数は全て、MoCA RF信号とともに同じケーブルに含まれる。
リターン損失は、ケーブルに含まれる信号から駆動されるフィルタを例えば含む負荷のインピーダンスがケーブルの特性インピーダンスとどれくらいうまく整合しているかの測定である。リターン損失は、対応するインターフェイスに関連した数であり、それは、インピーダンス不整合の結果としてその対応するインターフェイスで引き起こされる反射から計算される。リターン損失は、通常、デシベル(dB)において比として表現される。
上記のフィルタは、MoCAバンド信号を通すが、MoCAバンド信号とともに同じケーブルに含まれているMoCAバンドの外の周波数における信号の通過を阻止するバンドパスフィルタであってよい。MoCAバンド信号を含む同じケーブルにおいて含まれている夫々の信号に対して有意な入力リターン損失を回避することが望ましい。理想的には、MoCAバンド信号を含む同じケーブルに含まれている周波数スペクトル内の夫々の信号についてケーブルの特性インピーダンスと整合するケーブルへの終端、例えば、75オームを設けることが望ましい。
典型的な実施は、周波数バンドを分割するよう二次、三次、又はより高次のLCフィルタを設計することである。75オーム抵抗のような、対応する終端は、フィルタの夫々の出力へ結合される。しかし、それらのフィルタは、比較的多数の部分を有して複雑であり、MoCAのようなバンドでのRF信号についてだけでなく、対応するRF信号の周波数バンドの夫々について、対応するフィルタを必要とする。広い周波数バンドにわたって終端抵抗を提供する“パッド(pad)”と一般に呼ばれる抵抗ネットワークを利用することもよく知られている。例えば、6dBパッドは、パッドの出力端子が開放又は短絡のいずれかである極端な場合でさえ、−12dB又はそれより良いリターン損失S11を提供する。しかし、受信器の入力の下流でそのような抵抗パッドを利用することは、不本意に雑音指数(noise figure)を6dB低下させる。
有利な特徴を実行することにおいて、6dBパッドは、比較的簡単なバンドパスフィルタで補われる。それにより、例えば、MoCAホームネットワークシステムの所望の周波数バンドは、有利なことに、減衰量がより少なく、一方、MoCAバンドを除く周波数の範囲でのRF信号は、より減衰され、抵抗パッドで終端され、改善されたインピーダンス整合が提供される。
バンドパスフィルタの入力へ動作中に結合される有利な終端ネットワークは、前記フィルタの入力へ適用される第1の無線周波数(RF)入力信号を分圧する分圧器を形成するよう第2の抵抗へ結合される第1の抵抗を含む。当該終端ネットワークは、前記第1のRF入力信号に応答して、前記フィルタの入力で現れる第2のRF入力信号の大きさを制御する第1の共振回路を更に含む。前記第2のRF入力信号の大きさは、前記第1のRF入力信号が第1の共振回路の共振周波数にある場合に、前記第1のRF入力信号が前記共振周波数を含む周波数の範囲外にある場合に対して前記第2のRF入力信号を増大させるように制御される。
有利な態様を具現する、バンドパスフィルタ/終端を含むホームネットワークを表す。 図1のバンドパスフィルタ/終端の第1実施形態の所望の結線図を表す。 図2のバンドパスフィルタ/終端に含まれるスタンドアローンのバンドパスフィルタの選択性又はSパラメータS21を示すグラフを表す。 図2のバンドパスフィルタ/終端に含まれるスタンドアローンのバンドパスフィルタのリターン損失又はSパラメータS11を示すグラフを表す。 図2のバンドパスフィルタ/終端の選択性又はSパラメータS21を示すグラフを表す。 図2のバンドパスフィルタ/終端のリターン損失又はSパラメータS11を示すグラフを表す。 図1のバンドパスフィルタ/終端の第2実施形態の所望の結線図を表す。 図7のバンドパスフィルタ/終端の選択性又はSパラメータS21を示すグラフを表す。 図7のバンドパスフィルタ/終端のリターン損失又はSパラメータS11を示すグラフを表す。
図1は、ホームネットワーク又はエンドユーザネットワークにおいてホームエンターテイメントメディアコンテンツを提供するシステム100の実施形態のブロック図を表す。コンテンツプロバイダから発せられたメディアコンテンツは、外部ネットワーク受信デバイス130を通じて、更には、外部ネットワーク受信デバイス120を通じて、ハイブリッドカプラ又は結合器110へ供給される。メディアコンテンツは、コンテンツ配信のための標準の伝送プロトコル又は標準(例えば、高度テレビジョンシステムズ委員会(ATSC;Advanced Television Systems Committee)A/53、デジタルビデオ放送(DVB;digital video broadcast)−ケーブル(Cable)(DVB−C)、DVB−衛星(Satellite)(DVB−S)、又はDVB−地上波(Terrestrial)(DVB−T))のうちのいずれか1つを用いて供給されてよい。例えば、外部ネットワーク受信デバイス120は、衛星アンテナディッシュ201を介してメディアコンテンツを受信する。結合器110はまた、例えば75オームの特性インピーダンスを有する無線周波数(RF)伝送線路110aを介して、そして、有利な特徴を具現するバンドパスフィルタ/終端115と本願で呼ばれるバンドパスフィルタ及び終端ネットワークの組み合わせを介して、マルチメディア・オーバー・ケーブル・アライアンス(MoCA)ネットワークデバイス140へ接続されている。結合器110は、例えば、RF伝送線路110bを介して、他のデバイス(図示せず。)へ接続されてよい。
特に、結合器110は、MoCAネットワークにおいて動作する信号とともに、MoCAデバイス140のようなホーム又はユーザネットワーク内のデバイスに印加される外部ネットワーク受信デバイス120の出力信号120aのためのルーティング配置を提供する。結合器110は従来型であり、様々なソースからの入力信号を、伝送線路110a及び110bの夫々における対応する結合された出力信号へと、例えば、伝送線路110aにおける結合出力信号Voutへと結合する能動又は受動回路素子を含んでよい。MoCAデバイス140は、デバイス130又は120からのプログラムコンテンツの1つ以上を、ネットワーク上の他のMoCAデバイスによる使用のために、詳細には図示されない方法において、950MHz〜1050MHzのMoCA周波数スペクトルでのMoCA出力へと変換するよう、ユーザによって制御されてよい。変換されたMoCA信号(図示せず。)は、950MHz〜1050MHzのMoCA周波数スペクトルでのRF信号Voutaを形成するよう、結合器110へ返される。結果として、伝送線路110aにおける結合出力信号Voutは、950MHz〜1050MHzのMoCA周波数スペクトルでのRF信号Voutaを更に含む。結果として、RF信号Voutは、例えば、線路110bで現れる信号(図示せず。)のような、結合器110の他の出力とともに、信号Voutbと集合的に呼ばれる全てのオリジナル信号、例えば、1250〜2150MHzの衛星ダウンリンク周波数、174〜805MHzのテレビジョン放送周波数、及び2.3〜2.4MHzの特定の制御周波数を更に含む。加えて、信号Voutは、内部で生成されたMoCA RF信号Voutaを更に含む。結合器110が適切に機能するために、結合器の及び同軸ケーブルの特性インピーダンスに近い値を持った終端インピーダンス、例えば、上記の75オームを設けることが望ましい。
図2は、有利な特徴を具現する、図1のバンドパスフィルタ/終端115のより詳細な回路図を表す。図1及び2における同様の符号及び数字は、同様の項目又は機能を示す。図2において、バンドパスフィルタ/終端115に含まれる有利な終端部116は、図1の伝送線路110aの信号搬送導体(図示せず。)へ結合されている抵抗R1の第1の側の端子304(本願では、バンドパスフィルタ/終端115の入力ポート1と呼ばれる。)を含む。伝送線路110aでは、信号Vouta及びVoutbを含む信号Voutが生成される。図2の抵抗R1は、抵抗R3を有する接合端子302を形成する第2の側の端子を備える。抵抗R3の第2の側の端子は、図1の伝送線路110aの共通導体Gへ結合されている第2の端子を備えた並列共振回路303と直列に結合されている。並列共振回路303は、キャパシタC1と並列に結合されているインダクタL2を含む。このように、抵抗R3及び並列共振回路303は、信号Voutaの周波数のMoCAバンド950MHz〜1050MHz内にある周波数(例えば、1000MHz)で共振するようチューニングされる。結果として、並列共振回路303は、信号Voutaの周波数のMoCAバンド内の周波数で高インピーダンス又はバンドストップフィルタを形成する。結果として、抵抗R3は、信号Voutaの周波数のMoCAバンド内の周波数でのバンドパスフィルタ/終端115の減衰に対して最小限の影響しか有さない。抵抗R2は、接合端子302と共通に第1の側の端子を備える。
直列共振回路306は、キャパシタC2と直列に結合されているインダクタL1を含む。直列共振回路306は、抵抗R2の第2の端子305と端子304との間に結合されており、直列結合されたR1及びR2と並列である。直列共振回路306も、信号Voutaの周波数のMoCAバンド950MHz〜1050MHz内にある周波数(例えば、1000MHz)で共振するようチューニングされる。結果として、直列共振回路306は、直列結合された抵抗R1及びR2によって形成されている信号経路をバイパスするように、信号Voutaの周波数のMoCAバンド950MHz〜1050MHz内の周波数で低インピーダンス又はバンドパスフィルタを形成する。結果として、抵抗R1及びR2は、信号Voutaの周波数のMoCAバンド950MHz〜1050MHz内の周波数で最小限の減衰効果しか有さない。
有利なことに、直列共振回路306は、MoCA信号Voutaを除く信号Voutbの周波数スペクトル内の周波数で高インピーダンスを形成する。よって、信号Voutaの周波数のMoCAバンド950MHz〜1050MHzと重なり合わない周波数スペクトル内の周波数での信号Voutbに対して、抵抗R1及びR2は、信号Voutbを減衰させるように端子304及び305の間で形成されるインピーダンスを支配する。有利なことに、直列共振回路306のバイパス効果は、信号Voutbの所望の減衰を有意に衰えさせない。
他方で、並列共振回路303は、信号Voutbの周波数スペクトル内の周波数で低インピーダンスを形成する。よって、信号Voutaの周波数のMoCAバンド950MHz〜1050MHzと重なり合わない又は該バンドを除く信号Voutbの周波数スペクトル内の周波数に対して、抵抗R1及びR3は、実質的に抵抗性の減衰分圧器を形成する。結果として、信号Voutbに対して、T形構成において結合されている抵抗R1、R2及びR3の組み合わせは、有利なことに、いわゆるT形減衰器(Tee attenuator)を有効に形成する。このように、有利なことに、信号Voutaは、有意に減衰されることなしに図2の端子305へ結合され、一方、有利なことに、端子305で抑制される必要がある非MoCA信号Voutbは、抵抗R1、R2及びR3の組み合わせによって減衰される。共振回路306及び303の包含は、有利なことに、950〜1050MHzの所望のMoCAバンドにおいて、抵抗R1、R2及びR2の組み合わせによって形成される抵抗パッドの減衰を無効にする。共振回路306及び303においてキャパシタンスに対するインダクタンスの比、すなわち、L/C比を調整することは、950〜1050MHzの所望のパスバンド特性を作り出すことができる。
図2のバンドパスフィルタ/終端115の終端部116の以下のコンポーネントの値は、次の通りである:
R1=24Ω
R2=24Ω
R3=99Ω
L1=36nH
L2=8.2nH
C1=3.3pF
C2=0.68pF。
終端部116の出力端子を形成する抵抗R2の端子305は、バンドパスフィルタSP1のポート1−SP1と呼ばれる入力端子も共通に形成する。バンドパスフィルタSP1は、バンドパスフィルタSP1のポート2−SP1と本願で呼ばれる出力部を備える。バンドパスフィルタSP1のポート2は、バンドパスフィルタ/終端115の出力ポートを共通に形成する。
バンドパスフィルタSP1は、信号Voutaの周波数のMoCAバンド950MHz〜1050MHzの周波数スペクトルでの信号を、低い減衰量で通す。他方で、バンドパスフィルタSP1は、信号Voutaの周波数のMoCAバンド950MHz〜1050MHzと重なり合わない信号Voutbの周波数スペクトル内の周波数での信号を阻止し又は減衰させる。そのようなフィルタの例は、MURATAによって製造された先行技術のフィルタLFB321CG00M8D792のようなLTCCデバイスであってよい。LTCCは、低温同時焼成セラミックス(Low Temperature Co-fired Ceramics)の略称である。産業界で使用されている高純度セラミックスは、“ファインセラミックス(fine ceramics)”とも呼ばれている。ファインセラミックスの中で、LTCCは、電子部材として使用されるエレクトロニックセラミックスとして分類される。そのようなフィルタは、信号VoutaのMoCA950〜1050MHzに対して低い減衰及び優れたインピーダンス整合を提供する。なお、バンドパスフィルタSP1の入力ポート1−SP1は、一般に、信号Voutbの周波数スペクトルにわたって異なる周波数で不都合なことに有意に異なる入力インピーダンスを形成する。従来のLCタイプ又はSAWデバイスのような他のフィルタタイプが、代わりに使用されてよい。
図3は、図2のスタンドアローンのバンドパスフィルタSP1の選択性又はSパラメータS21を示すグラフを表す。図3のSパラメータS21は、バンドパスフィルタSP1のポート1−SP1で入力される電力に対する、図2のバンドパスフィルタSP1のポート2−SP1で受け取られる電力の比を表す。図3の破線3aは、800MHzを下回る周波数でマイナス50デシベル(dB)よりも良い、図2のバンドパスフィルタ/終端115のSパラメータS21についての規格限界要件を表す。一例として、−55dBのSパラメータS21は、−50dBのSパラメータS21よりも良い。図3の破線3bは、MoCA周波数バンドでマイナス5dBよりも良い、図2のバンドパスフィルタ/終端115のSパラメータS21についての規格限界要件を表す。一例として、−3dBのSパラメータS21は、−5dBのSパラメータよりも良い。図3の破線3cは、1250MHzから2150MHzの間の周波数でマイナス55dBよりも良い、図2のバンドパスフィルタ/終端115のSパラメータS21についての規格限界要件を表す。
図4は、図2のスタンドアローンのバンドパスフィルタSP1のリターン損失又はSパラメータS11を示すグラフを表す。図4のSパラメータS11は、ポート1−SP1で入力される電力に対する、図2のバンドパスフィルタSP1のポート1−SP1から反射された電力の比を表す。図4の破線4aは、800MHzを下回る周波数でマイナス8dBよりも良い、図2のバンドパスフィルタ/終端115のSパラメータS11についての規格限界要件を表す。図4の破線4bは、MoCA周波数バンドでマイナス10dBよりも良い、図2のバンドパスフィルタ/終端115のSパラメータS11についての規格限界要件を表す。図4の破線4cは、1250MHzから2150MHzの間の周波数でマイナス10dBよりも良い、図2のバンドパスフィルタ/終端115のSパラメータS11についての規格限界要件を表す。一例として、−12dBのSパラメータS11は、−10dBのSパラメータS11よりも良い。
図2のスタンドアローンのバンドパスフィルタSP1は、伝送線路110aとスタンドアローンのバンドパスフィルタSP1との間に終端部116を入れることなしに図1の伝送線路110aへ結合されると仮定する。この場合に、図4のグラフで示されるように、線4a及び4cの規格限界は、不利なことに、満足されない。
図5は、終端部116及びバンドパスフィルタSP1の両方を含む図2のバンドパスフィルタ/終端115の選択性又はSパラメータS21を示すグラフを表す。図5のSパラメータS21は、図2のバンドパスフィルタ/終端115の端子304にあるポート1での入力される電力に対する、図2のバンドパスフィルタ/終端115のポート2で受け取られる電力を表す。図5の破線5a、破線5b及び破線5cは、図3の破線3a、3b及び3cと同じ規格限界要件を夫々表す。図5に図示されるように、図2のバンドパスフィルタ/終端115のS−パラメータS21は、有利なことに、図3においてよりも更に良く、規格限界要件を満足する。
図6は、終端部116及びバンドパスフィルタSP1の両方を含む図2のバンドパスフィルタ/終端115のリターン損失又はSパラメータS11を示すグラフを表す。図6のSパラメータS11は、バンドパスフィルタ/終端115のポート1で入力される電力に対する、図2のバンドパスフィルタ/終端115のポート1から反射された電力を表す。図6の破線6a、破線6b及び破線6cは、図4の破線4a、4b及び4cと同じ規格限界要件を夫々表す。図6に図示されるように、図2のバンドパスフィルタ/終端115のSパラメータS11は、有利なことに、図4においてよりも更に良く、規格限界要件を満足する。図6に図示されるように、図2のバンドパスフィルタ/終端115は、1250MHzから2150MHzの間の周波数の狭い範囲以外で、必要とされるインピーダンス整合を十分に満足する。
図7は、他の有利な特徴を具現する、図1の改善されたバンドパスフィルタ/終端115′の回路図を表す。図1及び2及び7における同様の符号及び数字は、図7におけるプライム符号(′)の付加を除いて、同様の項目又は機能を示す。図7のバンドパスフィルタ/終端115′の終端部116′において、キャパシタCfix′は、図2のフィルタ/終端115に対する追加を形成するように、インダクタL1′と並列に結合されている。キャパシタCfix′の包含は、950MHzより下で伝達関数又は伝達“ゼロ”を提供する。キャパシタCfix′及びC2′の組み合わせは、1000MHzでインダクタL1′と共振する。キャパシタC2′のキャパシタンスに対するキャパシタCfix′のキャパシタンスの比は、800MHz以下でのインピーダンス整合を改善するよう調整され得る。また、インダクタLfix′は、1000MHzより上でキャパシタC1′と共振するよう、インダクタL2′を含む並列共振回路303′と直列に結合されている。一方で、インダクタL2′及びキャパシタC1′は、約1000MHzで共振する。インダクタLfix′の追加は、1050MHzより上で伝達関数又は伝達“ゼロ”を提供する。インダクタL2′のインダクタンスに対するインダクタLfix′のインダクタンスの比は、1250MHz以上でのインピーダンス整合を改善するよう調整され得る。
図7のバンドパスフィルタ/終端115′の終端部116′のコンポーネントの値は、次の通りである:
R1′=24Ω
R2′=24Ω
R3′=99Ω
L1′=18nH
L2′=5.6nH
Lfix′=12nH
C1′=4.3pF
C2′=0.82pF
Cfix′=0.56pF。
図8は、バンドパスフィルタSP1′を含む図7のバンドパスフィルタ/終端115′の選択性又はSパラメータS21を示すグラフを表す。図8のSパラメータS21は、図7のバンドパスフィルタ/終端115′の端子304′にあるポート1で入力される電力に対する、図7のバンドパスフィルタ/終端115′のポート2で受け取られる電力を表す。図8の破線8a、破線8b及び破線8cは、図5の破線5a、5b及び5cと同じ規格限界要件を夫々表す。図8に図示されるように、図7のバンドパスフィルタ/終端115′のSパラメータS21は、規格限界を十分に満足する。
図9は、図7のバンドパスフィルタ/終端115′のリターン損失又はSパラメータS11を示すグラフを表す。図9のSパラメータS11は、バンドパスフィルタ/終端115′のポート1で入力される電力に対する、図7のバンドパスフィルタ/終端115′のポート1から反射される電力を表す。図9の破線9a、破線9b及び破線9cは、図6の破線6a、6b及び6cと同じ規格限界要件を夫々表す。図9に図示されるように、図7のバンドパスフィルタ/終端115′のSパラメータS11は、有利なことに、規格限界を十分に満足する。
図9は、図7のバンドパスフィルタ/終端115′のリターン損失又はSパラメータS11を示すグラフを表す。図9のSパラメータS11は、バンドパスフィルタ/終端115′のポート1で入力される電力に対する、図7のバンドパスフィルタ/終端115′のポート1から反射される電力を表す。図9の破線9a、破線9b及び破線9cは、図6の破線6a、6b及び6cと同じ規格限界要件を夫々表す。図9に図示されるように、図7のバンドパスフィルタ/終端115′のSパラメータS11は、有利なことに、規格限界を十分に満足する。
上記の実施形態に加えて、以下の付記を開示する。
(付記1)
バンドパスフィルタの入力へ動作中に結合される終端ネットワークであって、
分圧器によって減衰されるように前記フィルタの入力へ適用される第1の無線周波数(RF)入力信号を分圧する前記分圧器を形成するよう第2の抵抗へ結合される第1の抵抗と、
前記第1のRF入力信号に応答して、前記フィルタの入力で現れる第2のRF入力信号の大きさを制御して、前記第1のRF入力信号の所与の大きさについて、前記第1のRF入力信号が第1の共振回路の共振周波数にある場合に、前記第1のRF入力信号が前記共振周波数を含む周波数の範囲外にある場合に対して前記第2のRF入力信号を増大させる前記第1の共振回路と
を有する終端ネットワーク。
(付記2)
前記第1の共振回路は、前記第2の抵抗と直列に結合される並列共振回路(303,303′)を有する、
付記1に記載の終端ネットワーク。
(付記3)
前記直列に結合される並列共振回路及び前記第2の抵抗において現れる信号を前記フィルタの入力へ結合する第3の抵抗を更に有する
付記2に記載の終端ネットワーク。
(付記4)
前記第1の抵抗、前記第2の抵抗及び前記第3の抵抗は、T形構成において結合される、
付記3に記載の終端ネットワーク。
(付記5)
前記直列に結合される並列共振回路及び前記第2の抵抗において現れる前記分圧された第1のRF入力信号は、該第1のRF入力信号が前記第1の共振回路の共振周波数にある場合に、前記第1のRF入力信号が前記共振周波数を含む周波数の前記範囲外にある場合に対して、より大きい大きさを有する、
付記2に記載の終端ネットワーク。
(付記6)
前記並列共振回路は、第1のインダクタと並列に結合される第1のキャパシタを有する、
付記2に記載の終端ネットワーク。
(付記7)
前記並列共振回路と直列に結合される第2のインダクタを更に有する
付記6に記載の終端ネットワーク。
(付記8)
前記第1の共振回路は、前記第1の抵抗をバイパスするように前記フィルタの入力へ結合される直列共振回路(306,306′)を有する、
付記1に記載の終端ネットワーク。
(付記9)
前記分圧された第1のRF入力信号を前記フィルタの入力へ結合する第3の抵抗を更に有する
付記8に記載の終端ネットワーク。
(付記10)
前記直列共振回路は、第3のインダクタと直列に結合される第2のキャパシタを有する、
付記8に記載の終端ネットワーク。
(付記11)
前記第3のインダクタと並列に結合される第3のキャパシタを更に有する
付記10に記載の終端ネットワーク。
(付記12)
前記第2の抵抗と直列に結合される並列共振回路を更に有する
付記10に記載の終端ネットワーク。
(付記13)
前記並列共振回路は、第1のインダクタと並列に結合される第1のキャパシタを有する、
付記12に記載の終端ネットワーク。
(付記14)
前記並列共振回路と直列に結合される第2のインダクタを更に有する
付記13に記載の終端ネットワーク。
(付記15)
前記第1の抵抗と前記第2の抵抗との間に結合される第1の端子と、前記フィルタの入力へ結合される第2の端子とを備える第3の抵抗を更に有する
付記14に記載の終端ネットワーク。
(付記16)
前記第1の抵抗、前記第2の抵抗及び前記第3の抵抗は、T形構成を形成する、
付記15に記載の終端ネットワーク。
(付記17)
前記RF入力信号が前記第1の共振回路の共振周波数に等しい周波数にある場合に、前記フィルタの入力での当該終端ネットワークの出力インピーダンスは、実質的に非リアクティブである、
付記1に記載の終端ネットワーク。
(付記18)
前記フィルタは、マルチメディア・オーバー・ケーブル・アライアンス(MoCA)周波数範囲を通すバンドパスフィルタを有する、
付記1に記載の終端ネットワーク。
(付記19)
前記周波数の範囲は、マルチメディア・オーバー・ケーブル・アライアンス(MoCA)周波数範囲を有し、
前記周波数の範囲外にある周波数の上限は、少なくとも2000MHzである、
付記1に記載の終端ネットワーク。
(付記20)
バンドパスフィルタの入力へ動作中に結合される終端ネットワークであり、
無線周波数(RF)入力信号の発生源と、
前記RF入力信号を前記フィルタの入力に適用する、第2の抵抗と直列に結合された第1の抵抗と、
前記直列に結合された第1及び第2の抵抗と並列に結合される第1の共振回路と、
第2の共振回路と、
前記第2の共振回路と直列に結合される第3の抵抗と
を有し、
前記直列に結合された第2の共振回路及び前記第3の抵抗は、T形構成を形成するよう前記第1の抵抗と前記第2の抵抗との間の端子へ結合される、終端ネットワーク。
(付記21)
前記第1の共振回路は、直列に結合されている第1のキャパシタ及び第1のインダクタを有する、
付記20に記載の終端ネットワーク。
(付記22)
前記第1のインダクタと並列に結合される第2のキャパシタを更に有する
付記21に記載の終端ネットワーク。
(付記23)
前記第2の共振回路は、並列共振回路を有する、
付記20に記載の終端ネットワーク。

Claims (23)

  1. バンドパスフィルタの入力へ動作中に結合される終端ネットワークであって、
    分圧器によって減衰されるように前記フィルタの入力へ適用される第1の無線周波数(RF)入力信号を分圧する前記分圧器を形成するよう第2の抵抗へ結合される第1の抵抗と、
    前記第1のRF入力信号に応答して、前記フィルタの入力で現れる第2のRF入力信号の大きさを制御して、前記第1のRF入力信号の所与の大きさについて、前記第1のRF入力信号が第1の共振回路の共振周波数にある場合に、前記第1のRF入力信号が前記共振周波数を含む周波数の範囲外にある場合に対して前記第2のRF入力信号を増大させる前記第1の共振回路と
    を有する終端ネットワーク。
  2. 前記第1の共振回路は、前記第2の抵抗と直列に結合される並列共振回路を有する、
    請求項1に記載の終端ネットワーク。
  3. 前記直列に結合される並列共振回路及び前記第2の抵抗において現れる信号を前記フィルタの入力へ結合する第3の抵抗を更に有する
    請求項2に記載の終端ネットワーク。
  4. 前記第1の抵抗、前記第2の抵抗及び前記第3の抵抗は、T形構成において結合される、
    請求項3に記載の終端ネットワーク。
  5. 前記直列に結合される並列共振回路及び前記第2の抵抗において現れる前記分圧された第1のRF入力信号は、該第1のRF入力信号が前記第1の共振回路の共振周波数にある場合に、前記第1のRF入力信号が前記共振周波数を含む周波数の前記範囲外にある場合に対して、より大きい大きさを有する、
    請求項2に記載の終端ネットワーク。
  6. 前記並列共振回路は、第1のインダクタと並列に結合される第1のキャパシタを有する、
    請求項2に記載の終端ネットワーク。
  7. 前記並列共振回路と直列に結合される第2のインダクタを更に有する
    請求項6に記載の終端ネットワーク。
  8. 前記第1の共振回路は、前記第1の抵抗をバイパスするように前記フィルタの入力へ結合される直列共振回路を有する、
    請求項1に記載の終端ネットワーク。
  9. 前記分圧された第1のRF入力信号を前記フィルタの入力へ結合する第3の抵抗を更に有する
    請求項8に記載の終端ネットワーク。
  10. 前記直列共振回路は、第3のインダクタと直列に結合される第2のキャパシタを有する、
    請求項8に記載の終端ネットワーク。
  11. 前記第3のインダクタと並列に結合される第3のキャパシタを更に有する
    請求項10に記載の終端ネットワーク。
  12. 前記第2の抵抗と直列に結合される並列共振回路を更に有する
    請求項10に記載の終端ネットワーク。
  13. 前記並列共振回路は、第1のインダクタと並列に結合される第1のキャパシタを有する、
    請求項12に記載の終端ネットワーク。
  14. 前記並列共振回路と直列に結合される第2のインダクタを更に有する
    請求項13に記載の終端ネットワーク。
  15. 前記第1の抵抗と前記第2の抵抗との間に結合される第1の端子と、前記フィルタの入力へ結合される第2の端子とを備える第3の抵抗を更に有する
    請求項14に記載の終端ネットワーク。
  16. 前記第1の抵抗、前記第2の抵抗及び前記第3の抵抗は、T形構成を形成する、
    請求項15に記載の終端ネットワーク。
  17. 前記RF入力信号が前記第1の共振回路の共振周波数に等しい周波数にある場合に、前記フィルタの入力での当該終端ネットワークの出力インピーダンスは、実質的に非リアクティブである、
    請求項1に記載の終端ネットワーク。
  18. 前記フィルタは、マルチメディア・オーバー・ケーブル・アライアンス(MoCA)周波数範囲を通すバンドパスフィルタを有する、
    請求項1に記載の終端ネットワーク。
  19. 前記周波数の範囲は、マルチメディア・オーバー・ケーブル・アライアンス(MoCA)周波数範囲を有し、
    前記周波数の範囲外にある周波数の上限は、少なくとも2000MHzである、
    請求項1に記載の終端ネットワーク。
  20. バンドパスフィルタの入力へ動作中に結合される終端ネットワークであり、
    無線周波数(RF)入力信号の発生源と、
    前記RF入力信号を前記フィルタの入力に適用する、第2の抵抗と直列に結合された第1の抵抗と、
    前記直列に結合された第1及び第2の抵抗と並列に結合される第1の共振回路と、
    第2の共振回路と、
    前記第2の共振回路と直列に結合される第3の抵抗と
    を有し、
    前記直列に結合された第2の共振回路及び前記第3の抵抗は、T形構成を形成するよう前記第1の抵抗と前記第2の抵抗との間の端子へ結合される、終端ネットワーク。
  21. 前記第1の共振回路は、直列に結合されている第1のキャパシタ及び第1のインダクタを有する、
    請求項20に記載の終端ネットワーク。
  22. 前記第1のインダクタと並列に結合される第2のキャパシタを更に有する
    請求項21に記載の終端ネットワーク。
  23. 前記第2の共振回路は、並列共振回路を有する、
    請求項20に記載の終端ネットワーク。
JP2017503834A 2014-08-04 2015-06-24 マルチバンド受信器のためのフィルタ終端の組み合わせ Pending JP2017524299A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201462033033P 2014-08-04 2014-08-04
US62/033,033 2014-08-04
PCT/US2015/037365 WO2016022222A1 (en) 2014-08-04 2015-06-24 A filter-termination combination for multi-band receiver

Publications (1)

Publication Number Publication Date
JP2017524299A true JP2017524299A (ja) 2017-08-24

Family

ID=53762301

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017503834A Pending JP2017524299A (ja) 2014-08-04 2015-06-24 マルチバンド受信器のためのフィルタ終端の組み合わせ

Country Status (7)

Country Link
US (1) US10158155B2 (ja)
EP (1) EP3178163B8 (ja)
JP (1) JP2017524299A (ja)
KR (1) KR20170034390A (ja)
CN (1) CN106575955B (ja)
BR (1) BR112017002392A2 (ja)
WO (1) WO2016022222A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020088531A (ja) * 2018-11-21 2020-06-04 三菱電機特機システム株式会社 帯域通過フィルタ
JP2020129725A (ja) * 2019-02-07 2020-08-27 三菱電機特機システム株式会社 帯域阻止フィルタ

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111077815B (zh) * 2019-11-27 2021-08-31 成都芯通软件有限公司 多频段hfc设备输出电平可自动调谐的补偿系统及方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6110308A (ja) * 1984-06-26 1986-01-17 Mitsubishi Electric Corp 可変等化器
JPH11122066A (ja) * 1997-10-16 1999-04-30 Fujitsu Ltd 等化フィルタ、波形等化制御方法及びインダクタ作成方法
JP2000036721A (ja) * 1998-05-12 2000-02-02 Nec Corp インピ―ダンス・マッチング方法とインピ―ダンス・マッチング回路
JP2003229791A (ja) * 2002-02-01 2003-08-15 Dx Antenna Co Ltd イコライザ
JP2010161555A (ja) * 2009-01-07 2010-07-22 Alps Electric Co Ltd 分波回路
US7808340B2 (en) * 2008-02-29 2010-10-05 General Instrument Corporation Plug-in device for signal correction

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2635180B2 (ja) * 1989-09-13 1997-07-30 株式会社日立製作所 信号終端回路
EP0736971A1 (fr) * 1995-04-05 1996-10-09 Philips Electronique Grand Public Circuit réjecteur à fréquence de réjection réglable
US6646519B2 (en) * 2001-05-07 2003-11-11 Viewsonics, Inc. RF equalizer
US20050062554A1 (en) * 2003-09-24 2005-03-24 Mike Cogdill Termination stub system and method
US20080225902A1 (en) 2007-03-13 2008-09-18 Ycl Electronics Co., Ltd. MoCA-compliant multiplexer circuit
US8115571B2 (en) * 2008-11-28 2012-02-14 Schaffner Emv Ag Harmonic filter
WO2010126472A1 (en) 2009-04-27 2010-11-04 Thomson Licensing Signal splitter for moca systems
US8487717B2 (en) * 2010-02-01 2013-07-16 Ppc Broadband, Inc. Multipath mitigation circuit for home network
GB201015295D0 (en) 2010-09-14 2010-10-27 Technetix Group Ltd Signal splitter for use in MoCA/CATV networks
EP2536137A1 (en) 2011-06-17 2012-12-19 Teleste Oyj A splitter/combiner for CATV networks
US9369107B2 (en) 2012-06-18 2016-06-14 Thomson Licensing Apparatus and method for filtering singals in a receiver
CN203193582U (zh) * 2013-04-11 2013-09-11 四川金信石信息技术有限公司 电源滤波器
US8752114B1 (en) 2013-04-23 2014-06-10 Extreme Broadband Engineering, Llc MoCA gateway splitter
US9673773B2 (en) * 2015-06-23 2017-06-06 Qualcomm Incorporated Signal interconnect with high pass filter

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6110308A (ja) * 1984-06-26 1986-01-17 Mitsubishi Electric Corp 可変等化器
JPH11122066A (ja) * 1997-10-16 1999-04-30 Fujitsu Ltd 等化フィルタ、波形等化制御方法及びインダクタ作成方法
JP2000036721A (ja) * 1998-05-12 2000-02-02 Nec Corp インピ―ダンス・マッチング方法とインピ―ダンス・マッチング回路
JP2003229791A (ja) * 2002-02-01 2003-08-15 Dx Antenna Co Ltd イコライザ
US7808340B2 (en) * 2008-02-29 2010-10-05 General Instrument Corporation Plug-in device for signal correction
JP2010161555A (ja) * 2009-01-07 2010-07-22 Alps Electric Co Ltd 分波回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020088531A (ja) * 2018-11-21 2020-06-04 三菱電機特機システム株式会社 帯域通過フィルタ
JP7149819B2 (ja) 2018-11-21 2022-10-07 三菱電機特機システム株式会社 帯域通過フィルタ
JP2020129725A (ja) * 2019-02-07 2020-08-27 三菱電機特機システム株式会社 帯域阻止フィルタ
JP7190926B2 (ja) 2019-02-07 2022-12-16 三菱電機特機システム株式会社 帯域阻止フィルタ

Also Published As

Publication number Publication date
BR112017002392A2 (pt) 2017-11-28
EP3178163A1 (en) 2017-06-14
EP3178163B8 (en) 2019-04-03
CN106575955B (zh) 2020-06-05
US10158155B2 (en) 2018-12-18
KR20170034390A (ko) 2017-03-28
WO2016022222A1 (en) 2016-02-11
US20170244144A1 (en) 2017-08-24
EP3178163B1 (en) 2019-01-30
CN106575955A (zh) 2017-04-19

Similar Documents

Publication Publication Date Title
US11121701B2 (en) Tunable filter for RF circuits
JP2005287046A (ja) 信号分離装置およびアンテナスイッチモジュール
JP2007110714A (ja) 位相シフタを有しないbawデュプレクサ
WO2015002127A1 (ja) 電力増幅モジュールおよびフロントエンド回路
WO2016076093A1 (ja) フィルタ回路、rfフロントエンド回路、および、通信装置
KR20180038525A (ko) 광대역 튜닝 가능한 결합기 시스템
US9154084B2 (en) Low-noise receiver with complex RF attenuator
US20100171565A1 (en) Division circuit
US20190036217A1 (en) Selectable Filtering with Switching
JP2007104425A (ja) 受信機入力回路
US6919774B2 (en) Broadband PIN diode attenuator bias network
JP2017524299A (ja) マルチバンド受信器のためのフィルタ終端の組み合わせ
US10523176B2 (en) Front-end module comprising an EBD circuit, telecommunication device comprising the front-end module and method for Operating Them
US20080287089A1 (en) Input filter for image frequency suppression
US10298278B2 (en) Delay circuit for a radio signal with filter circuitry to linearize a phase shift of an output signal relative to an input
CN108028641B (zh) 频率可变滤波器、高频前端电路
JP4017878B2 (ja) イコライザ
US9445160B2 (en) Legacy converter filter with extended frequency range
JP5940880B2 (ja) 帯域阻止フィルタ
KR101849528B1 (ko) 광대역 전력선 모뎀의 채널 등화기
US20180309466A1 (en) A multiplexer with switchable filter
KR101849529B1 (ko) 채널 등화기가 결합된 광대역 전력선 모뎀의 커플링 트랜스포머
JPH06284090A (ja) 光受信器
CN108134170B (zh) 一种平衡非平衡转换器
KR101441616B1 (ko) 가변 특성 임피던스를 갖는 전송선

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170208

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180403

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20181220

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20181227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190301

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190228

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190529

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190819

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20191111

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20191113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200117

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20200219