JP2015537423A - クラスdパワー増幅器に関する静電気放電の保護 - Google Patents
クラスdパワー増幅器に関する静電気放電の保護 Download PDFInfo
- Publication number
- JP2015537423A JP2015537423A JP2015535847A JP2015535847A JP2015537423A JP 2015537423 A JP2015537423 A JP 2015537423A JP 2015535847 A JP2015535847 A JP 2015535847A JP 2015535847 A JP2015535847 A JP 2015535847A JP 2015537423 A JP2015537423 A JP 2015537423A
- Authority
- JP
- Japan
- Prior art keywords
- supply
- voltage
- clamp
- esd
- event
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003321 amplification Effects 0.000 claims abstract description 4
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 4
- 230000004044 response Effects 0.000 claims description 9
- 239000003990 capacitor Substances 0.000 claims description 5
- 238000005516 engineering process Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 238000013461 design Methods 0.000 description 3
- 239000000835 fiber Substances 0.000 description 2
- 230000005236 sound signal Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 239000006249 magnetic particle Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
- H01L27/0285—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements bias arrangements for gate electrode of field effect transistors, e.g. RC networks, voltage partitioning circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Amplifiers (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Description
VPAD=VD+VSR+VCLAMP
VPAD〜(0.7+(20*0.05))+(20*0.05)+(6+(0.1*20)
VPAD〜10.7ボルト
[0022]ESDイベント(E1)に応じて、ノード310は、クランプ電圧を提供する供給クランプ202の活性化に関連された増加電圧を経験する。ノード310での電圧は、インバータ306に、トリガトランジスタ308をターンオンするトリガ信号314を出力させる。ターンオンしたトリガトランジスタ308は、NMOS出力トランジスタ216を活性化させ、それは、約(0.1オームの)抵抗値を有する、抵抗器220を通じて、ESDイベント(E1)をVSSへ放電するための導通経路312を提供する。
MOS伝導モード
[0023]典型的な実施形態では、NMOS出力トランジスタ216は、インタフェースパッド206でのパッド電圧を制限するため、かつVSSへの付加的な放電経路312を提供するためのBigFETとして履行される。BigFETは、IECとHBMとのESDイベントを放電するための十分な放電経路を提供するためのMOS伝導モードで作動する、大きなチャネル幅で形成されたNMOSトランジスタである。MOS伝導モードのより詳細な記述は、下記に提供される。
Claims (20)
- インタフェースパッドに結合される出力トランジスタを有する増幅器と、
前記増幅器の第1及び第2の供給を横切って結合され、静電気放電(ESD)イベント中に前記第1及び第2の供給を横切ってクランプ電圧を供給するよう構成されたスナップバック供給クランプと、
前記出力トランジスタに結合されるトリガ回路と、前記トリガ回路は、前記クランプ電圧を検知し、前記クランプ電圧が検知された時、前記出力トランジスタが前記インタフェースパッドから前記第2の供給に放電経路を供給できるよう、構成される、を具備する装置。 - 前記増幅器は、クラスD電力増幅器を備える、請求項1の装置。
- 前記出力トランジスタは、BigFETとして振る舞うよう構成される、請求項1の装置。
- 前記スナップバック供給クランプは、前記増幅器と一体化される、請求項1の装置。
- 前記トリガ回路は、前記増幅器と一体化される、請求項1の装置。
- 前記トリガ回路は、前記クランプ電圧の検知に応答して前記出力トランジスタをターンオンするよう構成されるトリガトランジスタを備える、請求項1の装置。
- 前記トリガ回路は、前記第1供給と第1ノードとの間で接続されるキャパシタと、前記第2供給と前記第1ノードとの間で接続される抵抗器と、を備え、前記キャパシタ及び抵抗器は、前記クランプ電圧に応答して前記第1ノードでの電圧を供給するよう構成される、請求項6の装置。
- 前記トリガ回路は、前記第1ノードに接続されるインバータを備え、前記第1ノードで前記電圧に応答して、前記トリガトランジスタを有効にする反転出力を供給するよう構成される、インバータを備える、請求項7の装置。
- 前記インタフェースパッドは、オフチップスピーカに音楽信号を出力するよう構成される、請求項1の装置。
- 前記ESDイベントは、前記インタフェースパッドで発生する、請求項9の装置。
- 前記ESDイベントは、8KVまでのコンタクトイベント、又は15KVまでの空中放電イベントを具備する、請求項9の装置。
- 前記第1供給は、VDD供給として構成され、前記第2供給は、VSS供給として構成される、請求項1の装置。
- インタフェースパッドからの信号を出力する手段を含む増幅手段と、
静電気放電(ESD)イベント中にクランプ電圧を維持する手段と、前記クランプ電圧を維持する手段は、前記増幅する手段の第1及び第2の供給を横切って結合され、
前記クランプ電圧に応答して、前記インタフェースパッドから前記第2の供給に放電経路を供給させるための前記出力手段をトリガする手段と、を具備する装置。 - 前記増幅する手段は、クラスD電力増幅手段を備える、請求項13の装置。
- 前記維持する手段は、前記出力する手段と一体化される、請求項13の装置。
- 前記トリガする手段は、前記出力する手段と一体化される、請求項13の装置。
- 前記出力する手段は、BigFETとして振る舞うよう構成される、請求項13の装置。
- 前記トリガする手段は、
前記クランプ電圧を検知する手段と、
前記クランプ電圧を検知した時、出力する手段が前記放電経路を供給できるようにする手段と
を具備する請求項13の装置。 - 前記第1の供給は、VDD供給として構成され、前記第2の供給はVSSとして構成され、前記ESDイベントは、前記インタフェースパッドで発生する、請求項13の装置。
- 前記ESDイベントは、8KVまでのコンタクト、または15KVまでの空中イベントを備える、請求項13の装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/645,223 | 2012-10-04 | ||
US13/645,223 US9042064B2 (en) | 2012-10-04 | 2012-10-04 | Electrostatic discharge protection for class D power amplifiers |
PCT/US2013/063589 WO2014055959A1 (en) | 2012-10-04 | 2013-10-04 | Electrostatic discharge protection for class d power amplifiers |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015537423A true JP2015537423A (ja) | 2015-12-24 |
JP2015537423A5 JP2015537423A5 (ja) | 2016-10-27 |
JP6591288B2 JP6591288B2 (ja) | 2019-10-16 |
Family
ID=49448312
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015535847A Active JP6591288B2 (ja) | 2012-10-04 | 2013-10-04 | クラスdパワー増幅器に関する静電気放電の保護 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9042064B2 (ja) |
EP (1) | EP2904640A1 (ja) |
JP (1) | JP6591288B2 (ja) |
KR (1) | KR102137606B1 (ja) |
CN (1) | CN104704633B (ja) |
WO (1) | WO2014055959A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10026729B2 (en) * | 2014-03-12 | 2018-07-17 | Mediatek Inc. | Surge-protection circuit and surge-protection method |
TWI618219B (zh) * | 2016-03-09 | 2018-03-11 | 世界先進積體電路股份有限公司 | 驅動電路 |
CN107204610B (zh) * | 2016-03-18 | 2019-02-19 | 世界先进积体电路股份有限公司 | 驱动电路 |
US10644501B2 (en) | 2016-07-14 | 2020-05-05 | Vanguard International Semiconductor Corporation | Driving circuit |
CN110120659B (zh) * | 2018-02-06 | 2021-05-18 | 联发科技股份有限公司 | 静电放电保护装置 |
US11557895B2 (en) * | 2021-04-30 | 2023-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd | Power clamp |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59147315U (ja) * | 1983-03-24 | 1984-10-02 | 株式会社東芝 | Pwm増幅器 |
JP2006515960A (ja) * | 2003-01-22 | 2006-06-08 | フリースケール セミコンダクター インコーポレイテッド | 静電気放電回路およびそのための方法 |
JP2007142423A (ja) * | 2005-11-15 | 2007-06-07 | Magnachip Semiconductor Ltd | Esd保護回路 |
JP2010041020A (ja) * | 2008-08-07 | 2010-02-18 | Amazing Microelectronic Corp | トランジェントノイズ検出回路 |
US20100157493A1 (en) * | 2008-12-24 | 2010-06-24 | Stmicroelectronics, Inc. | Electrostatic discharge protection circuit |
US20110194219A1 (en) * | 2010-02-08 | 2011-08-11 | Stmicroelectronics (Rousset) Sas | Integrated circuit provided with a protection against electrosatatic discharges |
US20120170161A1 (en) * | 2010-12-30 | 2012-07-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Electrostatic discharge circuit for radio frequency transmitters |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008098587A (ja) * | 2006-10-16 | 2008-04-24 | Toshiba Corp | Esd保護回路 |
US8077440B2 (en) | 2007-06-21 | 2011-12-13 | Nxp B.V. | ESD protection circuit |
US20090195946A1 (en) * | 2008-02-05 | 2009-08-06 | Zerog Wireless, Inc. | Electrostatic Discharge Protection Using an Intrinsic Inductive Shunt |
US20100067155A1 (en) * | 2008-09-15 | 2010-03-18 | Altera Corporation | Method and apparatus for enhancing the triggering of an electrostatic discharge protection device |
JP5356418B2 (ja) | 2009-01-29 | 2013-12-04 | パナソニック株式会社 | 差動伝送回路及びそれを備えた電子機器 |
US8072722B1 (en) | 2009-06-16 | 2011-12-06 | Qualcomm Atheros, Inc. | Electrostatic discharge protection circuit |
US8427796B2 (en) | 2010-01-19 | 2013-04-23 | Qualcomm, Incorporated | High voltage, high frequency ESD protection circuit for RF ICs |
US8456784B2 (en) | 2010-05-03 | 2013-06-04 | Freescale Semiconductor, Inc. | Overvoltage protection circuit for an integrated circuit |
US8576523B2 (en) | 2011-03-14 | 2013-11-05 | Qualcomm Incorporated | Charge pump electrostatic discharge protection |
DE112013006080T5 (de) * | 2012-12-19 | 2015-08-27 | Knowles Electronics, Llc | Vorrichtung und Verfahren für einen Hochspannungs-E/A-Elektrostatikentladungsschutz |
JP2014173606A (ja) * | 2013-03-06 | 2014-09-22 | Denso Corp | レンジ切換装置 |
-
2012
- 2012-10-04 US US13/645,223 patent/US9042064B2/en active Active
-
2013
- 2013-10-04 CN CN201380051781.0A patent/CN104704633B/zh active Active
- 2013-10-04 EP EP13780016.5A patent/EP2904640A1/en not_active Withdrawn
- 2013-10-04 KR KR1020157010461A patent/KR102137606B1/ko active IP Right Grant
- 2013-10-04 WO PCT/US2013/063589 patent/WO2014055959A1/en active Application Filing
- 2013-10-04 JP JP2015535847A patent/JP6591288B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59147315U (ja) * | 1983-03-24 | 1984-10-02 | 株式会社東芝 | Pwm増幅器 |
JP2006515960A (ja) * | 2003-01-22 | 2006-06-08 | フリースケール セミコンダクター インコーポレイテッド | 静電気放電回路およびそのための方法 |
JP2007142423A (ja) * | 2005-11-15 | 2007-06-07 | Magnachip Semiconductor Ltd | Esd保護回路 |
JP2010041020A (ja) * | 2008-08-07 | 2010-02-18 | Amazing Microelectronic Corp | トランジェントノイズ検出回路 |
US20100157493A1 (en) * | 2008-12-24 | 2010-06-24 | Stmicroelectronics, Inc. | Electrostatic discharge protection circuit |
US20110194219A1 (en) * | 2010-02-08 | 2011-08-11 | Stmicroelectronics (Rousset) Sas | Integrated circuit provided with a protection against electrosatatic discharges |
US20120170161A1 (en) * | 2010-12-30 | 2012-07-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Electrostatic discharge circuit for radio frequency transmitters |
Also Published As
Publication number | Publication date |
---|---|
WO2014055959A1 (en) | 2014-04-10 |
US9042064B2 (en) | 2015-05-26 |
KR102137606B1 (ko) | 2020-07-24 |
CN104704633B (zh) | 2018-02-09 |
JP6591288B2 (ja) | 2019-10-16 |
US20140098447A1 (en) | 2014-04-10 |
KR20150064102A (ko) | 2015-06-10 |
EP2904640A1 (en) | 2015-08-12 |
CN104704633A (zh) | 2015-06-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6591288B2 (ja) | クラスdパワー増幅器に関する静電気放電の保護 | |
JP5694578B2 (ja) | チャージポンプ静電気放電保護 | |
EP2526618B1 (en) | HIGH VOLTAGE, HIGH FREQUENCY ESD PROTECTION CIRCUIT FOR RF ICs | |
US8582261B2 (en) | Apparatus and method for electronic circuit protection | |
US9634482B2 (en) | Apparatus and methods for transient overstress protection with active feedback | |
US7777998B2 (en) | Electrostatic discharge circuit and method therefor | |
EP3437193B1 (en) | Electrostatic discharge isolated input/output circuits and method for protecting said circuits | |
US9153958B2 (en) | Bias-insensitive trigger circuit for bigFET ESD supply protection | |
CN104701311A (zh) | 静电保护电路以及半导体集成电路装置 | |
US20150043113A1 (en) | Esd clamp circuit | |
JP6321286B2 (ja) | バックパワー保護装置 | |
KR102511201B1 (ko) | 과전압으로부터 소자를 보호하기 위한 전자 회로 및 그것을 포함하는 전자 장치 | |
US7746610B2 (en) | Device for discharging static electricity | |
KR101239102B1 (ko) | Esd보호 회로 | |
JP2006261233A (ja) | 入力保護回路 | |
US20120069483A1 (en) | Protection device, complementary protection device, signal output device, latch-up preventing method, and computer-readable medium | |
US20050057872A1 (en) | Integrated circuit voltage excursion protection | |
TWI501546B (zh) | 輸出級電路及其過電流保護方法與音頻放大系統 | |
US7477497B2 (en) | Apparatus for electrostatic discharge protection of bipolar emitter follower circuits |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160906 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160906 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170824 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171003 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20180104 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180724 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20181024 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190416 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190524 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190820 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190918 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6591288 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |