JP2015171140A - 駆動モジュール及びディスプレイ装置 - Google Patents
駆動モジュール及びディスプレイ装置 Download PDFInfo
- Publication number
- JP2015171140A JP2015171140A JP2014225776A JP2014225776A JP2015171140A JP 2015171140 A JP2015171140 A JP 2015171140A JP 2014225776 A JP2014225776 A JP 2014225776A JP 2014225776 A JP2014225776 A JP 2014225776A JP 2015171140 A JP2015171140 A JP 2015171140A
- Authority
- JP
- Japan
- Prior art keywords
- node
- source
- voltage
- transistor
- voltage source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims description 8
- 238000000034 method Methods 0.000 abstract description 21
- 230000008569 process Effects 0.000 abstract description 19
- 238000010586 diagram Methods 0.000 description 13
- 102100023478 Transcription cofactor vestigial-like protein 1 Human genes 0.000 description 12
- 101710176146 Transcription cofactor vestigial-like protein 1 Proteins 0.000 description 12
- 102100038034 Transcription cofactor vestigial-like protein 4 Human genes 0.000 description 8
- 101710176201 Transcription cofactor vestigial-like protein 4 Proteins 0.000 description 8
- 102100023477 Transcription cofactor vestigial-like protein 2 Human genes 0.000 description 7
- 101710176144 Transcription cofactor vestigial-like protein 2 Proteins 0.000 description 7
- 102100023476 Transcription cofactor vestigial-like protein 3 Human genes 0.000 description 7
- 101710176204 Transcription cofactor vestigial-like protein 3 Proteins 0.000 description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 101150110971 CIN7 gene Proteins 0.000 description 5
- 101150110298 INV1 gene Proteins 0.000 description 5
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 5
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 4
- 102100037224 Noncompact myelin-associated protein Human genes 0.000 description 4
- 101710184695 Noncompact myelin-associated protein Proteins 0.000 description 4
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 101100481781 Arabidopsis thaliana TNO1 gene Proteins 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/0812—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
- H03K17/08122—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/14—Modifications for compensating variations of physical values, e.g. of temperature
- H03K17/145—Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/30—Modifications for providing a predetermined threshold before switching
- H03K17/302—Modifications for providing a predetermined threshold before switching in field-effect transistor switches
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
Description
アクティブマトリックス薄膜トランジスタ(TFT)LCDは、特に大型液晶ファミリーのLCDファミリーの中で最も一般的に使用されるトランジスタのタイプである。
LCDに搭載される駆動システムは、タイミングコントローラ、ソースドライバおよびゲートドライバを含む。
ソースドライバ及びゲートドライバは、セルマトリックスを形成するために交差している、データライン及びスキャンラインを夫々制御する。
各交点は、液晶ディスプレイ分子およびTFTを含むセルである。
駆動システムにおいて、ゲートドライバは、スキャン信号をTFTのゲートへ送信して、パネル上のTFTをONにすることを担当する。
ソースドライバは、タイミングコントローラから送られたデジタル画像データをアナログ電圧信号への変換することと、その電圧信号をTFTのソースへ出力することを、担当する。
TFTが電圧信号を受信すると、端子が対応する液晶分子がTFTのドレイン電圧を等化するように電圧が変化し、これにより自身のねじれ角が変化する。
従って、光が液晶分子を貫通する割合が変化し、異なる色がパネル上に表示されることが可能になる。
しかし、高電圧プロセスのトランジスタを用いると、駆動システムの製造コストが大幅に増加するものである。ゲートドライバを実現するのに用いられる高電圧プロセスのトランジスタの数をどのように削減するかが議論され、論点とされている。
本発明の他の態様において、複数の駆動信号によって駆動される、複数のディスプレイ構成要素;及び複数の駆動モジュール;を有する、ディスプレイ装置を提供する。複数の前記各駆動モジュールは、第1ノードへ接続されるゲート、出力端へ接続されるドレイン、及び第1正電圧源へ接続されるソースを備える、第1トランジスタと、第2ノードへ接続されるゲート、前記出力端へ接続されるドレイン、及び第1負電圧源へ接続されるソースを備える、第2トランジスタと、入力端からの制御信号、第2正電圧源、及び第2負電圧源へ接続され、前記第1ノードにて第1電圧と前記第2ノードにて第2電圧を生成して、前記複数の駆動信号の1つを生成する、電圧生成ユニットと、を有している。前記第1正電圧源の第1正電圧と前記第1電圧との間の電圧差は、第1の閾値よりも小さく、前記第1負電圧源の第1負電圧と前記第2電圧との間の電圧差は、第2の閾値よりも小さい。
駆動モジュール10は、ディスプレイ装置におけるスキャンラインをスキャンするための駆動ゲートドライバである。ディスプレイ装置は、液晶ディスプレイ(LCD)、スマートテレビ、又はスマートフォン等であって、他にこれに限られない。
図1に示すように、駆動モジュール10は、トランジスタ(第1トランジスタ)MP1、トランジスタ(第2トランジスタ)MN1、及び電圧生成ユニット100を有する。
トランジスタMP1及びMN1の接続関係を下記説明する。
トランジスタMP1のゲート、ソース、及びドレインは、ノード(第1ノード)N1、正電圧源(第1正電圧源)VGH、及び出力端OUTへ夫々接続されている。
トランジスタMN1のゲート、ソース、及びドレインは、ノード(第2ノード)N2、負電圧源(第2正電圧源)VGL、及び出力端OUTへ夫々接続されている。
電圧生成ユニット100は、入力端IN、正電圧源(第2正電圧源)VDD、及び負電圧源(負電圧源)VSSと接続されており、正電圧源VDDの電圧は正電圧源VGHの電圧よりも小さく、負電圧源VSSの電圧は負電圧源VGLの電圧よりも大きい。入力端INから受け取った制御信号CONに応じて、電圧生成ユニット100は、ノードN1,N2夫々において適切な電圧VN1,電圧VN2を夫々生成し、そしてトランジスタMP1及びMN1の導電状態を制御し、ディスプレイ装置におけるディスプレイ部品(スキャンライン)の駆動信号として、出力端OUTで適切な出力電圧VOUTを生成する。
ここで、出力電圧が15Vのとき、トランジスタMP1のソース・ドレイン間の電圧差は30Vになり、出力電圧が15Vのとき、トランジスタMN1のソース・ドレイン間の電圧差は30Vになる。
そして、トランジスタMP1及びMN1は、トランジスタMP1及びMN1が、ソース・ドレイン間の巨大な電圧差によってダメージを受けなくすることを可能にする、本発明に係る特別な工程によって、実装されることが、要求される。
従来の高電圧プロセスからの違いは、特別なプロセスにおけるトランジスタMP1及びMN1が、ソース・ドレイン間の巨大な電圧差と、ゲート・ドレイン間の巨大な電圧差を耐えることができるが、特別なプロセスのトランジスタMP1及びMN1は、ゲート・ソース間の巨大な電圧差によってダメージを受けるうる点である。
このような状況において、駆動モジュール10は、第1電圧VN1及び第2電圧VN2を生成して、各トランジスタMP1及びMN1の各ゲート・ソース間の電圧が閾値TH(例えば、5ボルト)を超えないように制限する、電圧生成ユニット100を使用する。各トランジスタMP1及びMN1の各ゲート・ソース間の電圧を制限することで、トランジスタMP1及びMN1をダメージから守る。
電圧生成ユニット200は、抵抗R1〜R3と、トランジスタMN2、MN3、及びMP2とを備えている。図2において、抵抗R1は、正電圧源(第1正電圧)VGHとノードN1との間に接続されている。
トランジスタ(第3トランジスタ)MN2のゲート、ソース、及びドレインは、入力端IN(即ち、制御信号CON)、負電圧源VSS(例えば、接地)、及びノードN1へ夫々接続されている。
制御信号CONがトランジスタMP1をOFFすることを示すとき、制御信号CONがトランジスタMN2をOFFする。(即ち、制御信号CONが出力端OUT・正電圧源VGH間の接続を切断することを示すと、制御信号CONが、ノードN1・負電圧源VSS間の接続を切断する)そして、電圧VN1を正電圧源VGHの電圧と等しくする。このような状況では、トランジスタMP1のゲート・ソース間電圧は、0Vである。トランジスタMP1がOFFにされ、ダメージを受けることはない。
制御信号CONがトランジスタ(第1トランジスタ)MP1をONすることを示すとき、トランジスタMP1をONするために、制御信号CONは、トランジスタ(第3トランジスタ)MN2をONにして、抵抗R1を流れる適切な電流を生成する。トランジスタMP1をONする電圧と正電圧源VGHの電圧(即ち抵抗R1を通る電圧)との間の電圧差は、閾値TH以下であり、トランジスタMP1をONすると同時にトランジスタMP1がダメージを受けることを防止する。
トランジスタ(第3トランジスタ)MN3のゲート、ソース、及びドレインは、ノード(第3ノード)N3、負電圧源VGL及びノードN2へ夫々接続されている。
抵抗(第2抵抗)R3は、負電圧源VGLとノードN3との間に接続されている。
トランジスタ(第4トランジスタ)MP2のゲート、ソース、及びドレインは、制御信号CONの反転信号CONB、正電圧源(第2正電圧源)VDD、及びノードN3へ夫々接続されている。
なお、負電圧源(第3負電圧源)VGL_1の電圧(第3負電圧)と(第1負電圧源)VGLの電圧(第1負電圧)との間の電圧差は、閾値TH以下であり、この負電圧源VGL_1・VGL間の電圧差はトランジスタMN1の閾値よりも大きい。例えば、閾値THが5Vのとき、負電圧源VGL_1の電圧は負電圧源VGLの電圧から5V増加する(即ちVGL_1=VGL+5)。
さらに、反転信号CONBはインバータ(図2には図示せず)を介して、制御信号CONを反転することによって得られる。反転信号のためにインバータを用いることは、当業者によって明らかであるので、詳細な説明は省略する。
制御信号CONがトランジスタMN1をONすることを示すとき、反転信号CONBはトランジスタMP2をOFFする。トランジスタMN3のゲート・ソース間の電圧差は0になり、トランジスタMN3が遮断状態になる。このような状態において、ノードN2の電圧VN2は負電圧源VGL_1の電圧と等しくなる。負電圧源VGLとVGL_1との間の電圧差はトランジスタMN1の閾値電圧よりも大きいので、トランジスタMNはONされることになる。なお、負電圧源VGLとVGL_1との間の電圧差が閾値以下なので、トランジスタMN1はダメージを受けない。
電圧生成ユニット200を介して、駆動モジュール20は、制御信号CONに応じて、トランジスタMP1とMN1との導電状態を切り替えて、ディスプレイ装置でのディスプレイ部品を駆動するために用いられる駆動信号としての出力電圧VOUTを出力端OUTにて生成する。さらに、電圧生成ユニット200は各トランジスタMP1,MN1のゲート・ソース間の電圧差が閾値THより小さくなるように制限し、トランジスタMP1,MN1がダメージを受けることを回避する。
同様に、ノードN3と正電圧源VSSとの間の電圧差が巨大になるので、トランジスタMP2は特別なプロセスを実現することが必要になる。
図3に示すように、時刻T1〜T2の間、トランジスタMP1をONすること及びトランジスタMN1をOFFすることを示すように、制御信号CONの電圧は負電圧源VSSの電圧と閾値THとの電圧の和に等しく、反転信号CONBの電圧は負電圧源VSSの電圧である。時刻T1〜T2の間、電圧VN1が実質的に正電圧源VGHマイナス閾値THに等しくなり、トランジスタMP1をONするように、トランジスタMN2が、制御信号CONに応じて、ONされる。さらに、時刻T1〜T2の間、ノードN2の電圧VN2が実質的に負電圧源VSSの電圧に等しくなり、トランジスタMN1をOFFするように、トランジスタMP2及びMN3が、反転信号CONBに応じて、ONされる。
時刻T2〜T3の間、トランジスタMP1をOFFすること及びトランジスタMN1をONすることを示すように、制御信号CONの電圧は負電圧源VSSの電圧であり、反転信号CONBの電圧は負電圧源VSSの電圧と閾値THの和と等しい。さらに、時刻T2〜T3の間、ノードN2での電圧VN2を負電圧源VGLの電圧と実質的に等しくし、トランジスタMP1をOFFするように、トランジスタMP2及びMN3が、制御信号CONに応じて、ONされる。時刻T2〜T3の間、トランジスタMP1をOFFすること及びトランジスタMN1をONすることを示すように、制御信号CONの電圧が負電圧源VSSの電圧であり、反転信号CONBの電圧は負電圧源VSSの電圧と閾値THとの和に等しい。時刻T2〜T3の間、制御信号CONに応じて、トランジスタMN2をONすることで、ノードN1の電圧VN1を正電圧源VGHの電圧と等しくさせる。また、時刻T2〜T3の間、反転信号CONBに応じて、トランジスタMP2及びMN3をOFFすることで、ノードN2の電圧VN2を負電圧源VGL_1の電圧と等しくさせる。にする。(本実施形態では、負電圧源VGLの電圧は、負電圧源VGLの電圧と閾値THの電圧の和に等しい)。このようにして、トランジスタMN1はONされる。
電圧生成ユニット200を介して、駆動モジュール20は、制御信号CONに応じて、トランジスタMP1とMN1との導電状態を切り替えて、ディスプレイ装置でのディスプレイ部品を駆動するために用いられる駆動信号としての出力電圧VOUTを出力端OUTにて生成する。さらに、電圧生成信号200は各トランジスタMP1,MN1のゲート・ソース間の電圧差が閾値THより小さくなるように制限し、トランジスタMP1,MN1がダメージを受けることを回避する。
図3において、時間期間TNO_1〜TNO_4が示されている。期間TNO_1〜TNO_4において、制御信号CON及び反転信号CONBの立ち上がりエッジ及び立ち下がりエッジは、被っていない。例えば、TNO1の期間において、設計者は制御信号CONの立ち上がりエッジを遅延させ、及び/又は反転信号CONBの立ち下がりエッジを早めてもよい。
駆動モジュール40は、トランジスタMP1、MN1、及び電圧生成ユニット400を有しており、トランジスタMP1及びMN1の接続関係は、図1のトランジスタMP1及びMN1の接続関係と同様である。
図4において、電圧生成ユニット400は、トランジスタMN4〜MN8及びMP3〜MP7と、抵抗R4,R5と、電流源I1,I2とを備えている。
抵抗R4は、正電圧源VGHとノード(第1ノード)N1との間に接続されている。
トランジスタ(第3トランジスタ)MN4のゲート、ソース、及びドレインはノード(第3ノード)N4、負電圧源VSS(例えば接地)及びノードN1へ夫々接続されている。
トランジスタ(第4トランジスタ)MN5のゲート、ソース、及びドレインは、制御信号CONの反転信号CONB、負電圧源VSS及びノードN4へ夫々接続されている。
トランジスタ(第5トランジスタ)MN6のゲート、ソース、及びドレインは、制御信号CON、ノード(第4ノード)N5、及びノードN4へ夫々接続されている。
トランジスタ(第6トランジスタ)MN7のゲート、ソース、及びドレインは、ノードN5、負電圧源VSS、及びノードN5へ夫々接続されている。
電流源I1は、正電圧源(第2正電圧源)VDDとノードN5との間に接続されている。
反転信号CONBは、インバータ(図4には図示せず)を介して、制御信号CONを反転することによって得られる。反転信号のためのインバータを用いることは、当業者によって明らかであるので、詳細な説明は省略する。
制御信号CONがトランジスタMP1をONすることを示すとき、反転信号CONBはトランジスタMN5をOFFにして、制御信号CONはトランジスタMN6をONにすることによって、トランジスタMN4及びMN7はカレントミラーを形成し、適切な電流が抵抗R4を流れて、トランジスタMP1をOFFするためのノードN1での電圧VN1を生成する。
トランジスタMN1をONするための電圧VN1と、正電圧源VGHの電圧との間の電圧差(即ち、抵抗R4を通ることによる電圧降下)は、閾値TH以下であって、トランジスタMP1の閾値電圧よりも大きくなるように設計されている。したがって、トランジスタMP1をONにし、及びトランジスタMP1をダメージから防ぐという両方の目的が、同時に達成される。
トランジスタ(第4トランジスタ)MN8のゲート、ソース、及びドレインは、ノードN6、負電圧源VGL、及びノードN2へ夫々接続されている。抵抗R5は、ノードN6と負電圧源VGLとの間に接続されている。
トランジスタ(第5トランジスタ)MP4のゲート、ソース、及びドレインは、ノード(第4ノード)N7、正電圧源VDD、及びノードN6へ夫々接続されている。
トランジスタ(第6トランジスタ)MP5のゲート、ソース、及びドレインは、制御信号CON、正電圧源VDD、及びノードN7へ夫々接続されている。
トランジスタ(第7トランジスタ)MP6のゲート、ソース、及びドレインは、反転信号CONB、ノード(第5ノード)N8、及びノードN7へ夫々接続されている。
トランジスタ(第8トランジスタ)MP7のゲート、ソース、及びドレインは、ノードN8、正電圧源VDD、及びノードN8へ夫々接続されている。
電流源I2はノードN8と負電圧源VSSとの間に接続されている。
なお、負電圧源の(第3負電圧源)VGL_2の電圧と(第1負電圧源)VGLの電圧との間の電圧差は、閾値TH以下であり、トランジスタMN1の閾値電圧よりも大きい。
例えば、閾値THが5V(ボルト)のとき、負電圧源VGL_2の電圧が、負電圧源VGLの電圧と5Vとの和である(即ち、VGL_2=VGL+5)。
トランジスタMP4及び抵抗R5を通る電流を調整することによって、ノードN2の電圧VN2が負電圧源VGLの電圧と実施的に等しくなり、トランジスタMN1は遮断状態になる。
制御信号CONがトランジスタMN1をONすることを示すとき、トランジスタMP4が遮断状態になり、ノードN6の電圧VN6が、負電圧源VGLの電圧と実質的に等しくなるように、制御信号CONはトランジスタMP5をONにし、反転信号CONBはトランジスタMP6をOFFにする。このような状態において、ノードN2の電圧VN2が、負電圧源VGL_2の電圧と実質的に等しくなるように、トランジスタMN8は遮断状態であり、トランジスタMP3はONにされる。負電圧源VGL_2の電圧とVGLの電圧との間の電圧差が閾値TH以下であり、トランジスタMN1の閾値電圧よりも大きいので、トランジスタMN1はダメージを受けることなく、ONに移行する。
電圧生成ユニット400を介して、駆動モジュール40は、制御信号CONに応じて、トランジスタMP1とMN1との導電状態を切り替えて、ディスプレイ装置でのディスプレイ構成要素を駆動するために用いられる駆動信号としての出力電圧VOUTを出力端OUTにて生成する。さらに、電圧生成ユニット400は各トランジスタMP1,MN1のゲート・ソース間の電圧差が閾値THより小さくなるように制限し、トランジスタMP1,MN1がダメージを受けることを回避する。
例えば、複数の駆動モジュール40は、トランジスタMN7,MN9及び電流源I1,I2を共通で用いる。つまり、単一の各トランジスタMN7,MN9、電流源I1、I2の組を用いて動作を実行するために、複数の駆動モジュール40の各ノードN5は接続されており、複数の各駆動モジュール40の各ノードN8は接続されている。それゆえ、複数の駆動モジュール40の電力消費量は劇的に削減できる。
言い換えると、駆動モジュール40は、トランジスタMP1がONで、トランジスタMNがOFFのときのみ、電流を消費する。ディスプレイ装置が、複数のスキャンラインを駆動するために複数の駆動モジュール40を使用する場合、スキャンラインは1つのみが同時に利用可能であるので、複数の駆動モジュール40のうちただ1つのみが一度に電流を消費する。ディスプレイ装置の電力消費がさらに削減できる。
図5の駆動モジュール50は、図1の駆動モジュール10と同様であって、同様の機能を備える構成要素は同じ符号を用いる。駆動モジュール50は、トランジスタMP1,MN1、及び電圧生成ユニット500を有しており、トランジスタMP1及びMN1の接続関係は、図1のトランジスタMP1及びMN1の接続関係と同様である。
図5において、電圧生成ユニット500は、トランジスタMN9〜MN13及びMP8〜MP12と、電流源I3,I4とを備えている。
トランジスタ(第3トランジスタ)MP8のゲート、ソース、及びドレインは、ノードN1、正電圧源VGH、及びノードN1へ夫々接続されている。
トランジスタ(第4トランジスタ)MN9のゲート、ソース、及びドレインは、制御信号CON、ノードN1、及びノード(第3ノード)N9へ夫々接続されている。
トランジスタ(第5トランジスタ)MN10のゲート、ソース、及びドレインは、ノード(第4ノード)N10、負電圧源VSS(例えば、接地)、及びノードN9へ夫々接続されている。
トランジスタ(第6トランジスタ)MN11のゲート、ソース、及びドレインは、ノードN10、負電圧源VSS、及びノードN10へ夫々接続されている。
電流源I3は、ノードN10と、正電圧源VDDとの間に接続されている。
トランジスタMP8は、正電圧源VGHとノードN1との間に接続される抵抗とみなすことができ、トランジスタMN10及びMN11はカレントミラーを形成する。
制御信号CONがトランジスタMP1をONすることを示すとき、制御信号CONによってトランジスタMN9がONされ、電流源I3とトランジスタMN10及びMN11とによって構成されるカレントミラーが、トランジスタMN9及びMN8を通る電流を生成して、ノードN1において適切な電圧VN1を生成して、トランジスタMP1をONする。
トランジスタMN9及びMP8を通る電流を調整することにより、トランジスタMP1をONする電圧と正電圧源VGHの電圧との間の電圧差(即ち、トランジスタMPを通る電流により生成される電圧降下)は、閾値TH以下であり、このトランジスタMP1をONする電圧・正電圧源VGHの電圧間の電圧差は、トランジスタMP1の閾値電圧よりも大きい。従って、トランジスタMP1はONにされ、ダメージを受けることはない。
トランジスタ(第4トランジスタ)MN12のゲート、ソース、及びドレインは、ノードN11、負電圧源VGL、及びノードN2へ夫々接続されている。
トランジスタ(第5トランジスタ)MN13のゲート、ソース、及びドレインは、ノードN11、負電圧源VGL、及びノードN11へ夫々接続されている。
トランジスタ(第6トランジスタ)MP10のゲート、ソース、及びドレインは、制御信号CONの反転信号CONB、ノード(第4ノード)N12、及びノードN11へ夫々接続されている。
トランジスタ(第7トランジスタ)MP11のゲート、ソース、及びドレインは、ノード(第5ノード)N13、正電圧源VDD、及びノードN12へ夫々接続されている。
トランジスタ(第8トランジスタ)MP12のゲート、ソース、及びドレインは、ノードN13、正電圧源VDD、及びノードN13へ夫々接続されている。
電流源I4は、ノードN13と、負電圧源VSSとの間に接続されている。
トランジスタMN13は、負電圧源VGLとノードN11との間に接続される抵抗とみなすことができ、トランジスタMP11及びMP12はカレントミラーを形成する。
なお、負電圧源(第3負電圧源)VGL_3の電圧と(第1負電圧源)VGLの電圧との間の電圧差は、閾値TH以下であって、トランジスタMN1の閾値電圧よりも大きい。
例えば、閾値THが5Vのとき、負電圧源VGL_3の電圧は負電圧源VGLの電圧から5V増加する(即ちVGL_3=VGL+5)。
反転信号CONBは、インバータ(図5には図示せず)を介して、制御信号CONを反転することによって得られる。反転信号のためにインバータを用いることは、当業者によって明らかであるので、詳細な説明は省略する。
制御信号CONがトランジスタMN1をONすることを示すとき、トランジスタMP10が反転信号CONBによってOFFにされる。ノードN11の電圧VN11は負電圧源VGLの電圧と実施的に等しくなる。トランジスタMN12はOFFに切り替わり、トランジスタMP9がONへ切り替わる。従って、ノードN2の電圧VN2は負電圧源VGL_3の電圧と実施的に等しくなる。それゆえ、負電圧源VGL_3の電圧とVGLの電圧との間の電圧差は閾値TH以下であって、トランジスタMN1の閾値電圧よりも大きいので、トランジスタMN1はダメージを受けることなく、ONに移行する。
電圧生成ユニット500を介して、駆動モジュール50は、制御信号CONに応じて、トランジスタMP1とMN1との導電状態を切り替えて、ディスプレイ装置でのディスプレイ部品を駆動するために用いられる駆動信号としての出力電圧VOUTを出力端OUTにて生成する。さらに、電圧生成ユニット500は各トランジスタMP1,MN1のゲート・ソース間の電圧差が閾値THより小さくなるように制限し、トランジスタMP1,MN1がダメージを受けることを回避する。
例えば、複数の駆動モジュール50は、トランジスタMN11、MP12及び電流源I3、I4を共通で用いる。つまり、単一のトランジスタMN11、MP12、電流源I3、I4の組を用いて動作を実行するために、複数の各駆動モジュール50の各ノードN10は接続されており、複数の駆動モジュール50の各ノードN13は接続されている。それゆえ、複数の駆動モジュール50の電力消費量は劇的に削減できる。
図6の駆動モジュール60は、図1の駆動モジュール10と同様であって、同様の機能を備える構成要素は同じ符号を用いる。駆動モジュール60は、トランジスタMP1、MN1、及び電圧生成ユニット600を有しており、トランジスタMP1及びMN1の接続関係は、図1のトランジスタMP1及びMN1の接続関係と同様である。
図6において、電圧生成ユニット600は、インバータINV1,INV2、スイッチSW1、SW2、及びコンデンサC1,C2を備えている。
インバータINV1はノードN1と(第3ノード)N14との間に接続されている。
コンデンサC1はノードN14と(第4ノード)N15との間に接続されている。
スイッチSW1は、制御信号CONに応じて、ノードN14・正電圧源VGH_1間の接続を調整するために用いられる。
正電圧源(第2正電圧源)VGH_1の電圧と(第1正電圧源)VGHの電圧との間の電圧は、閾値TH以下であって、トランジスタMP1の閾値電圧よりも大きい。例えば、閾値THが5Vのとき、正電圧源VGH_1の電圧は、正電圧源VGHの電圧と5Vとの差になる(即ちVGH_1=VGH−5)。
制御信号CONがトランジスタMP1をONすることを示すとき、制御信号CONはスイッチSW1を正電圧源VGH_1・ノードN14間の接続を切断するように制御する。このとき、制御信号CONに応じて、ノードN15の電圧(第4電圧)VN15が閾値THまで増加し、インバータINV1を調整してノードN1の電圧VN1を正電圧源VGH_1の電圧にして、トランジスタMP1をONにする。
なお、負電圧源(第2負電圧源)VGL_4の電圧と(第1負電圧源)VGLの電圧との間の電圧差は、閾値TH以下であって、この負電圧源VGL_4・VGL間の電圧差は、トランジスタMN1の閾値電圧よりも大きい。例えば、閾値THが5Vのとき、負電圧源VGL_4の電圧は負電圧源VGLの電圧と5Vとの和である(即ちVGL_4=VGL+5)。
反転信号CONBは、インバータ(図6は図示せず)を介して、制御信号CONを反転することによって得られる。反転信号のためにインバータを用いることは、当業者によって明らかであるので、詳細な説明は省略する。
反転信号CONBがトランジスタMN1をONすることを示すとき、反転信号CONBはスイッチSW2を負電圧源VGH4・ノードN16間の接続を切断するように制御する。
このとき、制御信号CONに応じて、ノードN17の電圧VN17が閾値THまで減少し、インバータINV2を調整してノードN2の電圧VN2を負電圧源VGL_4の電圧にして、トランジスタMN1をONにする。
電圧生成ユニット600を介して、駆動モジュール60は、制御信号CONに応じて、トランジスタMP1とMN1との導電状態を切り替えて、ディスプレイ装置でのディスプレイ部品を駆動するために用いられる駆動信号としての出力電圧VOUTを出力端OUTにて生成する。さらに、電圧生成ユニット600は各トランジスタMP1,MN1のゲート・ソース間の電圧差が閾値THより小さくなるように制限し、トランジスタMP1,MN1がダメージを受けることを回避する。
図7の駆動モジュール70は、図1の駆動モジュール10と同様であって、同様の機能を備える構成要素は同じ符号を用いる。駆動モジュール70は、トランジスタMP1,MN1、及び電圧生成ユニット700を有しており、トランジスタMP1及びMN1の接続関係は、図1のトランジスタMP1及びMN1の接続関係と同様である。
図7において、電圧生成ユニット700は、トランジスタMN14〜MN16,MP13と電流源I5,I6を備えている。
トランジスタ(第3トランジスタ)MP13のゲート、ソース、及びドレインは、ノードN1、正電圧源VGH、及びノードN1へ夫々接続されている。
トランジスタ(第4トランジスタ)MN14のゲート、ソース、及びドレインは、ノード(第3ノード)N18、負電圧源VSS(例えば、接地)、及びノードN1へ夫々接続されている。
トランジスタ(第5トランジスタ)MN15のゲート、ソース、及びドレインは、ノードN18、負電圧源VSS(例えば、接地)、及びノードN18へ夫々接続されている。
電流源I5は、正電圧源VDDとノードN18との間に接続されている。
即ち、トランジスタMP13,MP1はカレントミラーを形成し、電流源I5とトランジスタMN14,MN15とはもう1つのカレントミラーを形成する。
制御信号CONがトランジスタMP1をONすることを示すとき、制御信号CONは電流源I5を調整して、トランジスタMN15への電流を出力させる。電流源I5とトランジスタMN14及びMN15とで構成されるカレントミラーと、トランジスタMP13とMP1とで構成されるカレントミラーを介して、トランジスタMP1が導電状態になる。
トランジスタMP1をONするための電圧VN1と、正電圧源VGHとの電圧との間の電圧差(即ち、トランジスタMP13を通ることによって生成される電圧降下)は、閾値TH以下であって、トランジスタMP1の閾値電圧よりも大きくなるように設計されている。
したがって、トランジスタMP1をダメージから防ぐ。
電流源I6は、ノードN2と負電圧源VGL_5との間に接続されている。
要するに、トランジスタMN16とMN1はカレントミラーを形成する。
なお、負電圧源(第2負電圧源)VGL_5の電圧と(第1負電圧源)VGLの電圧との間の電圧差は閾値TH以下であり、そしてこの負電圧源VGL_5・VGL間の電圧差はトランジスタMN1の閾値電圧よりも大きい。
例えば、閾値THが5Vのとき、負電圧源VGL_5の電圧は負電圧源VGLの電圧と5Vとの和である(即ちVGL_5=VGL+5)。
制御信号CONがトランジスタMP1をONすることを示すとき、反転信号CONBは電流源I6を調整して、トランジスタMN16への電流を出力させ、トランジスタMN1をONする。
トランジスタMN1をONするための電圧VN2と、負電圧源VGLの電圧との間の電圧差(即ち、トランジスタMP13を通ることによって生成される電圧降下)は、閾値TH以下であって、トランジスタMN1の閾値電圧よりも大きくなるように設計されている。
したがって、トランジスタMN1をダメージから防ぐ。
電圧生成ユニット700を介して、駆動モジュール70は、制御信号CONに応じて、電流源I5、I6が電流を出力するか判定することで、トランジスタMP1とMN1との導電状態を切り替えて、ディスプレイ装置でのディスプレイ部品を駆動するために用いられる駆動信号としての出力電圧VOUTを出力端OUTにて生成する。さらに、電圧生成ユニット700は各トランジスタMP1,MN1のゲート・ソース間の電圧差が閾値THより小さくなるように制限し、トランジスタMP1,MN1がダメージを受けることを回避する。
一例として、電圧VN1と正電圧源VGHとの間の電圧差が閾値(第1の閾値)TH1よりも小さく、電圧VN2と負電圧源VGLとの間の電圧差が閾値(第2の閾値)TH2よりも小さい。
また、上記実施形態の駆動モジュールは、従来の高耐圧プロセスの構成要素(部品:Component)を必要とせず、特定のプロセスの構成要素によって実現できる。これにより、トランジスタは、トランジスタのソース・ドレイン間の電圧差及びトランジスタのゲート・ドレイン間の電圧差が過剰に大きくなることによるダメージを受けなくすることができる。
従って、製造コストと製造時間を大幅に低減される。
MP1 第1トランジスタ
MN1 第2トランジスタ
N1 ノード(第1ノード)
N2 ノード(第2ノード)
100 電圧生成ユニット
IN 入力端
OUT 出力端
VGH 正電圧源(第1正電圧源)
VGL 負電圧源(第1負電圧源)
VDD 正電圧源(第2正電圧源)
VSS 負電圧源(第2負電圧源、接地)
200 電圧生成ユニット
R1 抵抗
MN2 トランジスタ(第3トランジスタ)
VGL_1 負電圧源(第3負電圧源)
R2 抵抗(第1抵抗)
R3 抵抗(第2抵抗)
MN3 トランジスタ(第3トランジスタ)
MP2 トランジスタ(第4トランジスタ)
N3 ノード(第3ノード)
400 電圧生成ユニット
R4 抵抗
MN4 トランジスタ(第3トランジスタ)
MN5 トランジスタ(第4トランジスタ)
MN6 トランジスタ(第5トランジスタ)
MN7 トランジスタ(第6トランジスタ)
I1 電流源
N4 ノード(第3ノード)
N5 ノード(第4ノード)
VGL_2 負電圧源(第3負電圧源)
MP3 トランジスタ(第3トランジスタ)
MN8 トランジスタ(第4トランジスタ)
R5 抵抗
MP4 トランジスタ(第5トランジスタ)
MP5 トランジスタ(第6トランジスタ)
MP6 トランジスタ(第7トランジスタ)
MP7 トランジスタ(第8トランジスタ)
I2 電流源
N6 ノード(第3ノード)
N7 ノード(第4ノード)
N8 ノード(第5ノード)
500 電圧生成ユニット
MP8 トランジスタ(第3トランジスタ)
MN9 トランジスタ(第4トランジスタ)
MN10 トランジスタ(第5トランジスタ)
MN11 トランジスタ(第6トランジスタ)
I3 電流源
VGL_3 負電圧源(第3負電圧源)
MP9 トランジスタ(第3トランジスタ)
MN12 トランジスタ(第4トランジスタ)
MN13 トランジスタ(第5トランジスタ)
MP10 トランジスタ(第6トランジスタ)
MP11 トランジスタ(第7トランジスタ)
MP12 トランジスタ(第8トランジスタ)
I4 電流源
600 電圧生成ユニット
VGH_1 正電圧源(第2正電圧源)
INV1 インバータ
C1 コンデンサ
SW1 スイッチ
VGL_4 負電圧源(第2負電圧源)
INV インバータ
C2 コンデンサ
SW2 スイッチ
700 電圧生成ユニット
MP13 トランジスタ(第3トランジスタ)
MN14 トランジスタ(第4トランジスタ)
MN15 トランジスタ(第5トランジスタ)
I5 電流源
VGL_5 負電圧源(第2負電圧源)
MN16 トランジスタ
I6 電流源
Claims (12)
- ディスプレイ装置のための駆動モジュールであって、
第1ノードへ接続されるゲート、出力端へ接続されるドレイン、及び第1正電圧源へ接続されるソースを備える、第1トランジスタと、
第2ノードへ接続されるゲート、前記出力端へ接続されるドレイン、及び第1負電圧源へ接続されるソースを備える、第2トランジスタと、
入力端、第2正電圧源、及び第2負電圧源へ接続され、前記第1ノードにおける第1電圧と前記第2ノードにおける第2電圧とを前記入力端からの制御信号に応じて、生成する、電圧生成ユニットと、を有しており、
前記第1正電圧源の第1正電圧と前記第1電圧との間の電圧差は、第1の閾値よりも小さく、前記第1負電圧源の第1負電圧と前記第2電圧との間の電圧差は、第2の閾値よりも小さい、
駆動モジュール。 - 前記電圧生成ユニットは、
前記第1正電圧源と前記第1ノードとの間に接続される、抵抗と、
前記制御信号へ接続されるゲート、前記第2負電圧源へ接続されるソース、及び前記第1ノードへ接続されるドレインを備える、第3トランジスタと、を有しており、
前記制御信号と前記第2負電圧源の第2負電圧との間の電圧差は前記第2の閾値よりも小さい、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
第3負電圧源と前記第2ノードとの間に接続される、第1抵抗と、
第3ノードへ接続されるゲート、前記第1負電圧源へ接続されるソース、前記第2ノードへ接続されるドレインを備える、第3トランジスタと、
前記第3ノードと前記第1負電圧源との間に接続される、第2抵抗と、
前記制御信号の反転信号へ接続されるゲート、前記第2正電圧源へ接続されるソース、及び前記第3ノードへ接続されるドレインを備える、第4トランジスタと、を有しており、
前記第3負電圧源の第3負電圧と前記第1負電圧源の第1負電圧との間の電圧差は、前記第2の閾値以下であり、前記第2正電圧源の第2正電圧と前記反転信号との間の電圧差は、前記第1の閾値以下である、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
前記第1正電圧源と前記第1ノードとの間に接続される、抵抗と、
第3ノードへ接続されるゲート、前記第2負電圧源へ接続されるソース、及び前記第1ノードへ接続されるドレインを備える、第3トランジスタと、
前記制御信号の反転信号へ接続されるゲート、前記第2負電圧源へ接続されるソース、及び前記第3ノードへ接続されるドレインを備える、第4トランジスタと、
前記制御信号へ接続されるゲート、前記第3ノードへ接続されるソース、及び第4ノードへ接続されるドレインを備える、第5トランジスタと、
前記第4ノードへ接続されるゲート、前記第2負電圧源へ接続されるソース、及び前記第4ノードへ接続されるドレインを備える、第6トランジスタと、
前記第2正電圧源と前記第4ノードとの間に接続される、電流源と、を有する、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
第3ノードへ接続されるゲート、第3負電圧源へ接続されるソース、及び前記第2ノードへ接続されるドレインを備える、第3トランジスタと、
前記第3ノードへ接続されるゲート、前記第1負電圧源へ接続されるソース、及び前記第2ノードへ接続されるドレインを備える、第4トランジスタと、
前記第3ノードと前記第1負電圧源との間に接続される、抵抗と、
第4ノードへ接続されるゲート、前記第2正電圧源へ接続されるソース、及び前記第3ノードへ接続されるドレインを備える、第5トランジスタと、
前記制御信号へ接続されるゲート、前記第2正電圧源へ接続されるソース、及び前記第4ノードへ接続されるドレインを備える、第6トランジスタと、
前記制御信号の反転信号へ接続されるゲート、前記第4ノードへ接続されるソース、及び第5ノードへ接続されるドレインを備える、第7トランジスタと、
前記第5ノードへ接続されるゲート、前記第2正電圧源へ接続されるソース、及び前記第5ノードへ接続されるドレインを備える、第8トランジスタと、
前記第5ノードと前記第2負電圧源との間に接続される、電流源と、を有しており、
前記第3負電圧源の第3負電圧と前記第2負電圧源の第2負電圧との間の電圧差は前記第2の閾値以下である、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
前記第1ノードへ接続されるゲート、前記第1正電圧源へ接続されるソース、及び前記第1ノードへ接続されるドレインを備える、第3トランジスタと、
前記制御信号へ接続されるゲート、第3ノードへ接続されるソース、及び前記第1ノードへ接続されるドレインを備える、第4トランジスタと、
第4ノードへ接続されるゲート、前記第3ノードへ接続されるソース、及び前記第2負電圧源へ接続されるドレインを備える、第5トランジスタと、
前記第4ノードへ接続されるゲート、前記第2負電圧源へ接続されるソース、及び前記第4ノードへ接続されるドレインを備える、第6トランジスタと、
前記第2正電圧源と前記第4ノードとの間に接続される、電流源と、を有しており、
前記制御信号の電圧範囲は、前記第2正電圧源の第2正電圧と前記第2負電圧源の第2負電圧との間である、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
第3ノードへ接続されるゲート、第3負電圧源へ接続されるソース、及び前記第2ノードへ接続されるドレインを備える、第3トランジスタと、
前記第3ノードへ接続されるゲート、前記第1負電圧源へ接続されるソース、及び前記第2ノードへ接続されるドレインを備える、第4トランジスタと、
前記第3ノードへ接続されるゲート、前記第1負電圧源へ接続されるソース、及び前記第3ノードへ接続されるドレインを備える、第5トランジスタと、
前記制御信号の反転信号へ接続されるゲート、第4ノードへ接続されるソース、及び前記第3ノードへ接続されるドレインを備える、第6トランジスタと、
第5ノードへ接続されるゲート、前記第2正電圧源へ接続されるソース、及び前記第4ノードへ接続されるドレインを備える、第7トランジスタと、
前記第5ノードへ接続されるゲート、前記第2正電圧源へ接続されるソース、及び前記第5ノードへ接続されるドレインを備える、第8トランジスタと、
前記第5ノードと前記第2負電圧源との間に接続される、電流源と、を有しており、
前記反転信号の電圧範囲は、前記第2正電圧源の第2正電圧と前記第2負電圧源の第2負電圧との間である、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
前記第1ノードと第3ノードとの間に接続され、該第3ノードの第3電圧、前記第1正電圧源の電圧、及び前記第2正電圧源の電圧に応じて、前記第1電圧を生成する、インバータと、
前記第3ノードと第4ノードとの間に接続される、コンデンサと、
前記第3ノードと前記第2正電圧源との間に接続され、該第3ノード・該第2正電圧源間の接続を制御する、スイッチと、を有しており、
前記第1正電圧源の前記第1正電圧と前記第2正電圧源の第2正電圧との間の電圧差は、前記第1の閾値以下であり、
前記制御信号がスイッチを制御して、前記第3ノード・前記第2正電圧源間の接続を切断しているとき、前記第4ノードの第4電圧は前記第1の閾値により増加する、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
前記第2ノードと第3ノードとの間に接続され、前記第3ノードの第3電圧、前記第1負電圧源、及び前記第2負電圧源に応じて、前記第2電圧を生成する、インバータと、
前記第3ノードと第4ノードとの間に接続される、コンデンサと、
前記第2ノードと、前記第2負電圧源との間に接続され、該第2ノード・該第2負電圧源間の接続を制御する、スイッチとを有しており、
前記第1負電圧源の前記第1負電圧と前記第2負電圧の第2負電圧との間の電圧差は、前記第2の閾値以下であり、
前記制御信号がスイッチを制御して、前記第2ノード・前記第2負電圧源間の接続を切断しているとき、前記第4ノードの第4電圧は前記第2の閾値により増加する、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
前記第1ノードへ接続されるゲート、前記第1正電圧源へ接続されるソース、及び前記第1ノードへ接続されるドレインを備える、第3トランジスタと、
第3ノードへ接続されるゲート、接地へ接続されるソース、及び前記第1ノードへ接続されるドレインを備える、第4トランジスタと、
前記第3ノードへ接続されるゲート、接地へ接続されるソース、及び前記第3ノードへ接続されるドレインを備える、第5トランジスタと、
前記第2正電圧源と前記第3ノードとの間に接続され、前記制御信号に応じて前記第3ノードへの電流が出力されているかどうか判定する、電流源と、を有する、
請求項1記載の駆動モジュール。 - 前記電圧生成ユニットは、
前記第2ノードへ接続されるゲート、前記第1負電圧源へ接続されるソース、及び前記第2ノードへ接続されるドレインを備える、第3トランジスタと、
前記第2負電圧源と前記第2ノードとの間に接続され、前記制御信号の反転信号に応じて、前記第2ノードへの電流が出力されているかどうか判定する、電流源と、を有する、
請求項1記載の駆動モジュール。 - 複数の駆動信号によって駆動される、複数のディスプレイ部品;及び
複数の駆動モジュール;を有する、ディスプレイ装置であって、
複数の前記各駆動モジュールは、
第1ノードへ接続されるゲート、出力端へ接続されるドレイン、及び第1正電圧源へ接続されるソースを備える、第1トランジスタと、
第2ノードへ接続されるゲート、前記出力端へ接続されるドレイン、及び第1負電圧源へ接続されるソースを備える、第2トランジスタと、
入力端、第2正電圧源、及び第2負電圧源へ接続され、前記第1ノードにて第1電圧と前記第2ノードにて第2電圧を生成して、前記複数の駆動信号の1つを生成する、電圧生成ユニットと、を有しており、
前記第1正電圧源の第1正電圧と前記第1電圧との間の電圧差は、第1の閾値よりも小さく、前記第1負電圧源の第1負電圧と前記第2電圧との間の電圧差は、第2の閾値よりも小さい、
ディスプレイ装置。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201461948031P | 2014-03-05 | 2014-03-05 | |
US61/948,031 | 2014-03-05 | ||
TW103127378 | 2014-08-08 | ||
TW103127378A TWI587273B (zh) | 2014-03-05 | 2014-08-08 | 驅動模組及其顯示裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015171140A true JP2015171140A (ja) | 2015-09-28 |
JP6046097B2 JP6046097B2 (ja) | 2016-12-14 |
Family
ID=54018441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014225776A Active JP6046097B2 (ja) | 2014-03-05 | 2014-11-06 | 駆動モジュール及びディスプレイ装置 |
Country Status (3)
Country | Link |
---|---|
US (3) | US9509298B2 (ja) |
JP (1) | JP6046097B2 (ja) |
CN (1) | CN104900199B (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10431135B2 (en) | 2017-04-21 | 2019-10-01 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Scanning driving circuit |
CN106898290B (zh) * | 2017-04-21 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动电路 |
CN108520719B (zh) * | 2018-04-20 | 2020-03-17 | 芯颖科技有限公司 | 驱动控制电路及方法 |
CN108682393B (zh) | 2018-05-22 | 2020-07-07 | 京东方科技集团股份有限公司 | 像素电路的驱动方法及装置 |
TWI685196B (zh) * | 2019-01-24 | 2020-02-11 | 瑞昱半導體股份有限公司 | 切換裝置與漏電控制方法 |
CN110246468B (zh) * | 2019-06-21 | 2022-12-02 | 昆山龙腾光电股份有限公司 | 一种摆幅调整驱动装置 |
CN112083221B (zh) * | 2020-10-15 | 2021-08-03 | 珠海格力电器股份有限公司 | 一种故障检测方法、装置及电器设备 |
TWI773148B (zh) * | 2021-02-23 | 2022-08-01 | 友達光電股份有限公司 | 源極驅動電路及其驅動方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000049584A (ja) * | 1998-07-29 | 2000-02-18 | Matsushita Electric Ind Co Ltd | レベルシフト回路を備えた電圧出力回路 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW347901U (en) | 1997-04-29 | 1998-12-11 | Elan Microelectronics Corp | Data output buffer apparatus with low noisy |
US6664809B1 (en) * | 2001-08-14 | 2003-12-16 | National Semiconductor Corporation | Method and system for a CMOS level shifter circuit for converting a low voltage input to a very high-voltage output |
JP2008058940A (ja) | 2006-08-02 | 2008-03-13 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
JP5017032B2 (ja) * | 2007-09-14 | 2012-09-05 | パナソニック株式会社 | 電圧発生回路 |
JP5491969B2 (ja) * | 2010-05-31 | 2014-05-14 | ローム株式会社 | トランスミッタ、インタフェイス装置、車載通信システム |
WO2012029872A1 (ja) * | 2010-09-02 | 2012-03-08 | シャープ株式会社 | 信号処理回路、インバータ回路、バッファ回路、レベルシフタ、フリップフロップ、ドライバ回路、表示装置 |
TWI424789B (zh) | 2010-11-11 | 2014-01-21 | Au Optronics Corp | 液晶面板上的閘驅動電路 |
US8680891B2 (en) * | 2011-01-27 | 2014-03-25 | Qualcomm Incorporated | High voltage tolerant differential receiver |
JP2013041891A (ja) * | 2011-08-11 | 2013-02-28 | Toshiba Corp | 半導体装置 |
KR101431880B1 (ko) * | 2011-08-12 | 2014-08-27 | 삼성전기주식회사 | 출력 구동회로 및 트랜지스터 출력회로 |
US8736315B2 (en) * | 2011-09-30 | 2014-05-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
TWI527007B (zh) | 2011-11-25 | 2016-03-21 | 元太科技工業股份有限公司 | 驅動電路 |
US8742803B2 (en) * | 2012-09-26 | 2014-06-03 | Broadcom Corporation | Output driver using low voltage transistors |
US10810920B2 (en) * | 2014-05-02 | 2020-10-20 | Lg Display Co., Ltd. | Shift register and display device using the same |
-
2014
- 2014-08-27 CN CN201410427074.3A patent/CN104900199B/zh active Active
- 2014-10-13 US US14/513,201 patent/US9509298B2/en active Active
- 2014-11-06 JP JP2014225776A patent/JP6046097B2/ja active Active
-
2016
- 2016-10-27 US US15/335,446 patent/US10614770B2/en active Active
-
2020
- 2020-03-04 US US16/808,388 patent/US10839769B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000049584A (ja) * | 1998-07-29 | 2000-02-18 | Matsushita Electric Ind Co Ltd | レベルシフト回路を備えた電圧出力回路 |
Also Published As
Publication number | Publication date |
---|---|
US20200202808A1 (en) | 2020-06-25 |
JP6046097B2 (ja) | 2016-12-14 |
US10614770B2 (en) | 2020-04-07 |
CN104900199A (zh) | 2015-09-09 |
US9509298B2 (en) | 2016-11-29 |
US10839769B2 (en) | 2020-11-17 |
US20150256167A1 (en) | 2015-09-10 |
CN104900199B (zh) | 2017-08-15 |
US20170047039A1 (en) | 2017-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6046097B2 (ja) | 駆動モジュール及びディスプレイ装置 | |
US9692374B2 (en) | Differential amplifier circuit and display drive circuit | |
US9489907B2 (en) | Gate driver circuit basing on IGZO process | |
US6392485B1 (en) | High slew rate differential amplifier circuit | |
US9472155B2 (en) | Gate driver circuit basing on IGZO process | |
KR102287759B1 (ko) | 출력 버퍼를 포함하는 소스 드라이버, 디스플레이 구동 회로 및 소스 드라이버의 동작방법 | |
US9916807B2 (en) | Output circuit and switching circuit of display driving device | |
US20160307537A1 (en) | Stage circuit and scan driver using the same | |
JP2010041392A (ja) | Ab級増幅回路、及び表示装置 | |
JP2016170303A (ja) | 半導体装置及び電子機器 | |
JP4326215B2 (ja) | 表示装置 | |
TWI590225B (zh) | 通道運算放大器電路 | |
US9143090B2 (en) | Output voltage stabilization circuit of display device driving circuit | |
KR101493487B1 (ko) | 구동 장치, 이를 포함하는 액정표시장치 및 이의 구동방법 | |
US8692618B2 (en) | Positive and negative voltage input operational amplifier set | |
US20140210698A1 (en) | Driving method for reducing emi and device using the same | |
CN110189716B (zh) | 用于驱动显示面板的设备和方法 | |
TWI587273B (zh) | 驅動模組及其顯示裝置 | |
CN108682403B (zh) | 伽马电压切换装置和液晶显示装置 | |
US9590620B2 (en) | Gate driving circuit and display panel using the same | |
CN110473505B (zh) | 输出缓冲器与源极驱动器 | |
JP2017021230A (ja) | 半導体装置及び電子機器 | |
JP2015184912A (ja) | 半導体集積回路、表示パネルドライバ及び表示装置 | |
JP2003208129A (ja) | 液晶表示駆動回路 | |
JP2008199866A (ja) | 電源回路及び表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160125 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160315 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160517 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161108 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161116 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6046097 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |