JP2014134685A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2014134685A
JP2014134685A JP2013002915A JP2013002915A JP2014134685A JP 2014134685 A JP2014134685 A JP 2014134685A JP 2013002915 A JP2013002915 A JP 2013002915A JP 2013002915 A JP2013002915 A JP 2013002915A JP 2014134685 A JP2014134685 A JP 2014134685A
Authority
JP
Japan
Prior art keywords
source
wiring
gate
control
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013002915A
Other languages
English (en)
Other versions
JP2014134685A5 (ja
Inventor
Hideyuki Takahashi
英幸 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2013002915A priority Critical patent/JP2014134685A/ja
Priority to US14/151,074 priority patent/US9437153B2/en
Publication of JP2014134685A publication Critical patent/JP2014134685A/ja
Publication of JP2014134685A5 publication Critical patent/JP2014134685A5/ja
Priority to US15/228,824 priority patent/US10380960B2/en
Priority to US16/419,114 priority patent/US10854157B2/en
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract


【課題】表示品位が良好な液晶表示装置を提供する。
【解決手段】第1方向Xに沿って配置したゲート配線GLと、第2方向Yに沿って配置したソース配線SLと、ゲート配線GLから供給される駆動信号に応じて画素電極PEとソース配線SLとの接続を切り替える画素スイッチSWと、ゲート配線GLの一端と接続した第1ゲートドライバLGDと、ゲート配線GLの他端と接続した第2ゲートドライバRGDと、ソース配線SLの一端と接続するとともに、ソース制御信号が入力される制御配線WR、WG、WBと、映像信号を供給する映像信号送信配線VDとソース配線SLとの接続をソース制御信号に応じて切り替えるスイッチASWと、を備え、ソース配線SLへ映像信号を出力するソースドライバSDと、を備え、スイッチASWは行方向Xに並んで配置され、制御配線WR、WG、WBにはソース制御信号が行方向Xにおけるゲート配線GLの略中央の位置に入力される。
【選択図】図1

Description

本発明の実施形態は、液晶表示装置に関する。
近年、平面表示装置が盛んに開発されており、中でも液晶表示装置は、軽量、薄型、低消費電力等の利点から様々な電子機器に搭載されている。
液晶表示装置は対向して配置された一対の基板と、一対の基板間に保持された液晶層とを備えている。液晶の配向状態を制御する方法として、例えば、TNモードやOCBモードなどの縦電界を利用して液晶の配向状態を制御する方法を用いた表示装置や、IPS(In-Plane Switching)モードやFFS(Fringe Field Switching)モードなどの横電界(フリンジ電界も含む)を利用して液晶の配向状態を制御する方法を用いた表示装置が提案されている。
特開2006−154808号公報
本発明の実施形態は、表示品位が良好な液晶表示装置を提供することを目的とする。
実施形態によれば、マトリクス状に配置した画素電極と、前記画素電極が配列する行に沿って配置したゲート配線と、前記画素電極が配列する列に沿って配置したソース配線と、前記ゲート配線から供給される駆動信号に応じて前記画素電極と前記ソース配線との接続を切り替える画素スイッチと、前記ゲート配線の一端と接続し、前記ゲート配線へ駆動信号を出力する第1ゲートドライバと、前記ゲート配線の他端と接続し、前記ゲート配線へ駆動信号を出力する第2ゲートドライバと、前記ソース配線の一端と接続するとともに、ソース制御信号が入力される制御配線と、映像信号を供給する映像信号送信配線と前記ソース配線との接続を前記ソース制御信号に応じて切り替えるスイッチと、を備え、前記ソース配線へ映像信号を出力するソースドライバと、を備え、前記スイッチは前記行方向に並んで配置され、前記制御配線には前記ソース制御信号が前記行方向における前記ゲート配線の略中央の位置に入力される液晶表示装置が提供される。
図1は、一実施形態の液晶表示装置の一構成例を概略的に示す図である。 図2は、図1に示すソースドライバの一構成例を説明するための図である。 図3は、本実施形態の液晶表示装置の駆動方法の一例を説明するための図である。 図4は、一実施形態の液晶表示装置の一構成例を概略的に示す図である。 図5は、図4に示すソースドライバの一構成例を説明するための図である。
以下、実施形態の液晶表示装置について、図面を参照して説明する。
図1は、第1実施形態の液晶表示装置の一構成例を概略的に示す図である。本実施形態の液晶表示装置はカラー表示タイプの表示装置であって、例えば画素数が縦800であって、横480×3(RGB)のWVGAである。
本実施形態の液晶表示装置は、アレイ基板ARと、アレイ基板ARと対向した対向基板CTと、アレイ基板ARと対向基板CTとの間に保持された液晶層(図示せず)とを有している。
アレイ基板ARは、ガラス等により形成された透明絶縁性基板(図示せず)と、透明絶縁性基板の上層においてマトリクス状に配置された画素電極PEと、画素電極PEが配列する行に沿って延びたゲート配線GL(GL1、GL2、…、GL800)および補助容量線C(C1、C2、…)と、画素電極PEが配列する列に沿って延びたソース配線SL(SL1、SL2、…、SL1440(=480×3))と、ゲート配線GLとソース配線SLとが交差する位置近傍に配置された画素スイッチSWと、画素電極PEが配列する表示領域DYPの周囲に配置された駆動回路と、コントロールIC10と、接続部CNと、を備えている。
画素電極PEは、各画素PX、すなわち、ゲート配線GLとソース配線SLとに囲まれた領域のそれぞれに配置されている。画素電極PEは、例えば、ITO(indium tin oxide)やIZO(indium zinc oxide)等の透明電極材料により形成されている。
画素スイッチSWはスイッチング素子として例えばn型の薄膜トランジスタ(TFT:thin film transistor)を有している。画素スイッチSWのゲート電極は、対応するゲート配線GLと電気的に接続している(あるいは一体に形成されている)。画素スイッチSWのソース電極は、対応するソース配線SLと電気的に接続している(あるいは一体に形成されている)。画素スイッチSWのドレイン電極は、対応する画素電極PEと電気的に接続している(あるいは一体に形成されている)。
駆動回路は、ゲートドライバLGD、RGDと、ソースドライバSDと、を備えている。
ゲートドライバLGDはゲート配線GLが延びた方向(第1方向X)における表示領域DYPの一方側に配置され、ゲートドライバRGDはゲート配線GLが延びた方向(第2方向)における表示領域DYPの他方側に配置されている。ゲートドライバLGDにはゲート配線GLの一端および補助容量線Cの一端が電気的に接続されている。ゲートドライバRGDにはゲート配線GLの他端および補助容量線Cの他端が電気的に接続されている。ゲートドライバLGDとゲートドライバRGDとは、ゲート配線GLへ順次駆動信号を出力するとともに、補助容量線Cへ順次補助容量電圧を印加する。ゲートドライバLGDとゲートドライバRGDとは、それぞれのゲート配線GLおよび補助容量線Cへ同じ信号を出力する。
なお、図1ではゲートドライバがゲート配線と補助容量線との両方を駆動しているが、ゲート配線を駆動するドライバと補助容量線を駆動するドライバとを別々に設けてもよい。
ソースドライバSDは、ソース配線SLが延びた方向における表示領域DYPの一方側に配置されている。ソースドライバSDにはソース配線SLの一端が電気的に接続されている。
接続部CNは例えばフレキシブル基板を介して外部信号源と接続する複数の接続端子(例えばOLB:outer lead bonding)を有している。接続部CNの接続端子は、アレイ基板ARのいずれかの層に設けられた配線によりコントロールICと電気的に接続している。
コントロールICは、接続部とソースドライバSDとの間において、透明絶縁性基板に圧着されている。コントロールICは、接続部CNを介して外部信号源から制御信号および映像信号を受信する。コントロールICは、外部信号源から受信した制御信号および映像信号に応じて、ゲートドライバ制御信号をゲートドライバLGD、RGDへ出力するとともに、ソースドライバ制御信号および映像信号をソースドライバSDへ出力する。なお、コントロールICと駆動回路とを接続する配線は本来複数本存在するが、図面上では簡単のため1本ないし数本に簡略化して記載している。
対向基板CTは、複数の画素電極PEと対向して配置された共通電極CEを有している。共通電極CEは、例えばITOやIZO等の透明電極材料により形成され、図示しない共通電極駆動回路からコモン電圧が印加される。コモン電圧は、フレーム期間毎に正極性、負極性と反転して書き込まれる画素電極電位に対して、突き抜け電圧によるオフセットを含めて丁度中央になるように設定される。
また、対向基板CTは図示しないカラーフィルタおよびブラックマトリクスを備えている。ブラックマトリクスは、カラーフィルタの下層において、ゲート配線GL、補助容量線C、および、ソース配線SLと対向するように格子状に配置され、各画素PXの開口領域を規定している。
カラーフィルタは、共通電極CEの下層に配置されるとともに、各画素PXに対応して配置されている。すなわち、カラーフィルタは、その一部がブラックマトリクスに乗り上げている。第1方向Xに隣接する画素PXにそれぞれ配置されたカラーフィルタは、互いに色が異なる。すなわち、各色カラーフィルタは表示領域DYPにおいてストライプ状に配置されている。
例えば、カラーフィルタは、赤色、青色、緑色といった3原色にそれぞれ着色された樹脂材料によって形成されている。赤色に着色された樹脂材料からなる赤色カラーフィルタは、赤色画素に対応して配置されている。青色に着色された樹脂材料からなる青色カラーフィルタは、青色画素に対応して配置されている。緑色に着色された樹脂材料からなる緑色カラーフィルタは、緑色画素に対応して配置されている。これらのカラーフィルタ同士の境界は、ブラックマトリクスと重なる位置にある。カラーフィルタ上にはオーバーコート層が配置され、表面の凹凸を緩和している。共通電極CEは、オーバーコート層上に配置される。
アレイ基板ARと対向基板CTとの表面には、一対の配向膜(図示せず)が配置されている。一対の配向膜には、液晶層の液晶分子を初期配向させるための配向処理(例えば、ラビング処理や光配向処理)がなされている。
液晶層には、画素電極PEと共通電極CEとの電位差により液晶容量Clcが形成される。液晶容量Clcには画素電極PEと補助容量線Cと電位差により生じる補助容量Cs結合する。補助容量Csにより、画素スイッチSWがオフした後の寄生容量による液晶容量Clcの減少分を補填している。
アレイ基板ARと対向基板CTとの外面には、偏光板が取り付けられている。一方の偏光板の偏光軸(あるいは吸収軸)と、他方の偏光板の偏光軸(あるいは吸収軸)とは、例えば、直交する位置関係(クロスニコル)にある。このとき、一方の偏光板は、例えば、その偏光軸が液晶分子の初期配向方向つまりと平行または直交するように配置されている。
図2は、図1に示すソースドライバSDの一構成例を説明するための図である。
ソースドライバSDは、ソース制御信号が入力される制御配線と、アナログスイッチASWとを備えている。制御配線は、第1制御配線WR1、WG1、WB1と、第2制御配線WR2、WG2、WB2と、を含む。
第2制御配線WR2、WG2、WB2は、コントロールIC10からループ状に延びている。すなわち、第2制御配線WR2、WG2、WB2は両端がコントロールICと接続している。コントロールIC10は第2制御配線WR2、WG2、WB2の両端からソース制御信号を印加する。
第1制御配線WR1、WG1、WB1は、表示領域DYPと第2制御配線WR2、WG2、WB2との間において、互いに離間して配置されている。図2に示す例では、第1制御配線WR1、WG1、WB1は、ゲート配線GLと略平行(第1方向Xと略平行)に延びている。
第1制御配線WR1と第2制御配線WR2とは、第1方向Xにおける表示領域DYPの略中央の位置で電気的に接続している。第1制御配線WG1と第2制御配線WG2とは、第1方向Xにおける表示領域DYPの略中央の位置で電気的に接続している。第1制御配線WB1と第2制御配線WB2とは、第1方向Xにおける表示領域DYPの略中央の位置で電気的に接続している。
アナログスイッチは、第1方向Xに沿って並んで配置している。アナログスイッチASWは例えばn型の薄膜トランジスタであって、ソース配線SLと映像信号送信配線VDとの接続を切り替える。すなわち、アナログスイッチASWのソース電極は映像信号送信配線VDと電気的に接続し、アナログスイッチASWのドレイン電極は対応するソース配線SLと電気的に接続している。
各映像信号送信配線VDは、第1方向Xに隣接して配置された複数のアナログスイッチASWのソース電極と電気的に接続している。各映像信号送信配線VDは、アナログスイッチASWを介して複数のソース配線SLと並列に接続している。図2に示す例では、1本の映像信号送信配線VDは、隣接する3つのアナログスイッチASWのソース電極と電気的に接続している。各映像信号送信配線VDには、赤色画素に対応する映像信号と、緑色画素に対応する映像信号と、青色画素に対応する映像信号とが順次入力される。
アナログスイッチASWのゲート電極は、第1制御配線WR1、WG1、WB1と電気的に接続している。具体的には、赤色画素に対応するソース配線SL(R1〜R480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのゲート電極は、第1制御配線WR1と電気的に接続している。緑色画素に対応するソース配線SL(G1〜G480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのゲート電極は、第1制御配線WG1と電気的に接続している。青色画素に対応するソース配線SL(B1〜B480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのゲート電極は、第1制御配線WB1と電気的に接続している。
図3は、本実施形態の液晶表示装置の駆動方法の一例を説明するための図である。ここでは、ゲートドライバLGD、RGDがゲート配線GL1〜GL800へ供給する駆動信号と、コントロールIC10が第2制御配線WR2、WG2、WB2へ供給するソース制御信号との波形の一例を示している。なお、画素スイッチSWおよびアナログスイッチASWは、例えばn型の薄膜トランジスタであって、ゲート電位がハイレベルとなるときにソース―ドレイン間が導通する。
ゲートドライバLGD、RGDは、ゲート配線GL1〜GL800へ順次駆動信号を出力する。ゲート配線GL1〜GL800のそれぞれは、両端から印加される駆動信号により1水平期間(1H)だけ駆動される。ゲート配線GL1〜GL800が駆動されている期間では、対応する画素スイッチSWのソース―ドレイン間が導通し、ソース配線SLから映像信号が画素電極PEへ供給される。
コントロールIC10は、各水平期間において第2制御配線WR2、WG2、WB2へ順次ソース制御信号を出力する。第2制御配線WR2、WG2、WB2へ供給されたソース制御信号は、第1制御配線WR1、WG1、WB1を介してアナログスイッチASWのゲート電極に印加される。すなわち、コントロールIC10から第2制御配線WR2、WG2、WB2へ出力されるソース制御信号は、アナログスイッチASWのゲート電位を制御する。
1水平期間の最初に、第2制御配線WR2へソース制御信号が出力されると、赤色画素に対応するソース配線SL(R1〜R480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのソース―ドレイン間が導通し、映像信号送信配線VDからソース配線SL(R1〜R480)へ映像信号が供給される。
次に、第2制御配線WG2へソース制御信号が出力されると、緑色画素に対応するソース配線SL(G1〜G480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのソース―ドレイン間が導通し、映像信号送信配線VDからソース配線SL(R1〜R480)へ映像信号が供給される。
次に、第2制御配線WB2へソース制御信号が出力されると、青色画素に対応するソース配線SL(B1〜B480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのソース―ドレイン間が導通し、映像信号送信配線VDからソース配線SL(B1〜B480)へ映像信号が供給される。
上記のように、1水平期間においてすべてのソース配線SLへ映像信号が供給され、画素スイッチSWを介して映像信号は画素電極PEへ書き込まれる。
ここで、映像信号の書き込みが終了した画素PXにおいて、アナログスイッチASWのオフ時に画素スイッチSWがオンしているため、ソース配線SLを経由してアナログスイッチASWの突き抜け電圧が画素電極PEの電位に重畳し、またゲート配線GLのオフ時に画素スイッチSWの突き抜け電圧が画素電極PEの電位に重畳する。
なお、スイッチング素子の突き抜け電圧は、ゲート電極に印加される信号波形が急峻なほど大きくなる。本実施形態では、ゲート配線GLには両端から駆動信号が供給されるため、第1方向Xにおける表示領域DYPの端部に配置された画素スイッチSWのゲート電極には急峻な波形で信号が印加され、表示領域DYPの中央に配置された画素スイッチSWのゲート電極には比較的鈍った波形で信号が印加される。したがって、第1方向Xにおける表示領域DYPの端部で画素スイッチSWの突き抜け電圧が大きく、表示領域DYPの中央で画素スイッチSWの突き抜け電圧が小さくなる。
一方、第1制御配線WR1、WG1、WB1は、第1方向Xにおける表示領域DYPの中央において第2制御配線WR2、WG2、WB2と接続しているため、第1方向Xにおける表示領域DYPの中央において第1制御配線WR1、WG1、WB1の信号波形は急峻となり、表示領域DYPの端部で信号波形が鈍る。このことにより、第1方向Xにおける表示領域DYPの中央でアナログスイッチASWの突き抜け電圧が大きくなり、表示領域DYPの端部でアナログスイッチASWの突き抜け電圧が小さくなる。
したがって、第1方向Xにおける端部の画素PXにおいては、画素スイッチSWによる突き抜け電圧が大きくなり、アナログスイッチASWによる突き抜け電圧が小さくなる。第1方向Xにおける中央の画素PXにおいては、画素スイッチSWによる突き抜け電圧が小さくなり、アナログスイッチASWによる突き抜け電圧が大きくなる。
すなわち、画素スイッチSWによる突き抜け電圧が大きくなる画素PXでは、アナログスイッチASWによる突き抜け電圧が小さくなり、画素スイッチSWによる突き抜け電圧が小さくなる画素PXではアナログスイッチASWによる突き抜け電圧が大きくなる。その結果、表示領域DYP全体に渡って突き抜け電圧による対向電極電位に対するオフセットのばらつきを軽減することができる。
対向電極電位は、フレーム毎に正極性、負極性と反転して書き込まれる画素電極電位に対して、突き抜け電圧によるオフセットを含めて丁度中央になるように設定される。対向電極電位が、画素電極電位の中央からずれた場合、奇数フレームと偶数フレームとで液晶に印加される電圧が異なることとなる。この電圧差が大きくなるとちらつきとして視認されるようになる。また、液晶に直流(DC)成分が印加されるため、焼き付き等により表示品位の劣化の原因となることがある。
これに対し、本実施形態の液晶表示装置によれば、表示領域DYP全体に渡って突き抜け電圧によるオフセットのばらつきを軽減することができるため、設定した対向電極電位に対して、奇数フレームと偶数フレームとで液晶に印加される電圧が異なることを回避することができる。その結果、本実施形態によれば、ちらつきや焼き付きの発生を抑制することができ、表示品位の良好な液晶表示装置を提供することができる。
なお、本実施形態では、冗長性に配慮して、第2制御配線WR2、WG2、WB2にはコントロールIC10の左右端から全く同じ信号を出力しているが、第2制御配線WR2、WG2、WB2の一方側にコントロールIC10からソース制御信号を出力しても構わない。第2制御配線WR2、WG2、WB2と第1制御配線WR1、WG1、WB1との接続位置が上述の実施形態と同様であれば、同様の効果を得ることができる。例えば、第1方向Xにおける表示領域DYPの略中央において、コントロールIC10から直接第1制御配線WR1、WG1、WB1へソース制御信号を出力するときには、第2制御配線WR2、WG2、WB2を省略することが可能である。
次に、第2実施形態の液晶表示装置について図面を参照して説明する。なお、以下の説明において上述の第1実施形態と同様の構成については同一の符号を付して説明を省略する。
図4は、第2実施形態の液晶表示装置の一構成例を概略的に示す図である。
本実施形態の液晶表示装置は、駆動回路の構成が上述の第1実施形態の液晶表示装置と異なっている。
駆動回路は、ゲートドライバGDと、ソースドライバSDとを備えている。ゲートドライバGDは、第1方向Xにおける表示領域DYPの一方側に配置されている。ソースドライバSDは、第2方向Yにおける表示領域DYPの一方側に配置されている。
ゲートドライバGDには、ゲート配線GLの一端が電気的に接続されているとともに、補助容量線Cの一端が電気的に接続されている。ゲートドライバGDは、ゲート配線GLへ順次駆動信号を出力するとともに、補助容量線Cへ順次補助容量電圧を印加する。
コントロールIC10は、第1方向Xにおける他方側からソースドライバSDへソース制御信号を出力する。
図5は、図4に示すソースドライバSDの一構成例を説明するための図である。
ソースドライバSDは、制御配線WR、WG、WBと、アナログスイッチASWと、を備えている。すなわち、本実施形態の制御配線WR、WG、WBは、第1実施形態における第1制御配線WR1、WG1、WB1と第2制御配線WR2、WG2、WB2との両方と同等の機能を有する。
制御配線WR、WG、WBは、その一端が第1方向XにおけるコントロールIC10の他方側(ゲートドライバGDと反対側)に接続し、第1方向Xに沿って一方側に延びている。コントロールIC10は制御配線WR、WG、WBの第1方向Xにおける他方側からソース制御信号を印加する。
アナログスイッチASWは例えば薄膜トランジスタであって、ソース配線SLと映像信号送信配線VDとの接続を切り替える。すなわち、アナログスイッチASWのソース電極は映像信号送信配線VDと電気的に接続し、アナログスイッチASWのドレイン電極は対応するソース配線SLと電気的に接続している。
各映像信号送信配線VDは、隣接して配置された複数のアナログスイッチASWのソース電極と電気的に接続している。各映像信号送信配線VDは、アナログスイッチASWを介して複数のソース配線SLと並列に接続している。図2に示す例では、1本の映像信号送信配線VDは、隣接する3つのアナログスイッチASWのソース電極と電気的に接続している。各映像信号送信配線VDには、赤色画素に対応する映像信号と、緑色画素に対応する映像信号と、青色画素に対応する映像信号とが順次入力される。
アナログスイッチASWのゲート電極は、制御配線WR、WG、WBと電気的に接続している。具体的には、赤色画素に対応するソース配線SL(R1〜R480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのゲート電極は、制御配線WRと電気的に接続している。緑色画素に対応するソース配線SL(G1〜G480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのゲート電極は、制御配線WGと電気的に接続している。青色画素に対応するソース配線SL(B1〜B480)と映像信号送信配線VDとの接続を切り替えるアナログスイッチASWのゲート電極は、制御配線WBと電気的に接続している。
本実施形態の液晶表示装置において、ゲートドライバGDがゲート配線GL1〜GL800へ供給する駆動信号と、コントロールIC10が制御配線WR、WG、WBへ供給するソース制御信号との波形とは、図3に示す場合と同様である。
本実施形態の液晶表示装置では、ゲート配線GLには第1方向Xの一方側(図4では右側)から駆動信号が供給されるため、第1方向Xにおける表示領域DYPの第1方向Xにおける一方側の端部で画素スイッチSWの突き抜け電圧が大きく、表示領域DYPの第1方向Xにおける他方側の端部で画素スイッチSWの突き抜け電圧が小さくなる。
一方、制御配線WR、WG、WBには、第1方向Xにおける他方側(図5では左側)からソース駆動信号が供給されるため、制御配線WR、WG、WBの信号波形は、第1方向Xにおける他方側で急峻となる。このことにより、第1方向Xにおける表示領域DYPの他方側の端部でアナログスイッチASWの突き抜け電圧が大きくなり、表示領域DYPの一方側の端部でアナログスイッチASWの突き抜け電圧が小さくなる。
したがって、第1方向Xにおける他方側(左側)の端部の画素PXにおいては、画素スイッチSWによる突き抜け電圧が小さく、アナログスイッチASWによる突き抜け電圧が大きく。第1方向Xにおける一方側(右側)の端部の画素PXにおいては、画素スイッチSWによる突き抜け電圧が大きく、アナログスイッチASWによる突き抜け電圧が小さくなる。
すなわち、上述の第1実施形態と同様に、画素スイッチSWによる突き抜け電圧が大きくなる画素PXでは、アナログスイッチASWによる突き抜け電圧が小さくなり、画素スイッチSWによる突き抜け電圧が小さくなる画素PXではアナログスイッチASWによる突き抜け電圧が大きくなる。その結果、本実施形態の液晶表示装置においても、表示領域DYP全体に渡って突き抜け電圧によるオフセットのばらつきを軽減することができる。
したがって、本実施形態によれば、表示品位が良好な液晶表示装置を提供することができる。
なお、第1実施形態と同様に、例えばコントロールIC10の左右両端から制御配線WR、WG、WBへソース制御信号を並列して出力する場合でも、一旦左端まで引き回してから右端へ延びるように制御配線WR、WG、WBを配置し、図5に示すようにアナログスイッチASWのゲート電位を入力することにより、同様の効果を得ることができる。
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
AR…アレイ基板、PE…画素電極、GL…ゲート配線、C…補助容量線、SL…ソース配線、SW…画素スイッチ、DYP…表示領域、GD、LGD、RGD…ゲートドライバ、SD…ソースドライバ、CE…共通電極、ASW…アナログスイッチ、VD…映像信号送信配線、WR、WG、WB…制御配線、WR1、WG1、WB1…第1制御配線、WR2、WG2、WB2…第2制御配線。

Claims (4)

  1. マトリクス状に配置した画素電極と、
    前記画素電極が配列する行に沿って配置したゲート配線と、
    前記画素電極が配列する列に沿って配置したソース配線と、
    前記ゲート配線から供給される駆動信号に応じて前記画素電極と前記ソース配線との接続を切り替える画素スイッチと、
    前記ゲート配線の一端と接続し、前記ゲート配線へ駆動信号を出力する第1ゲートドライバと、
    前記ゲート配線の他端と接続し、前記ゲート配線へ駆動信号を出力する第2ゲートドライバと、
    前記ソース配線の一端と接続するとともに、ソース制御信号が入力される制御配線と、映像信号を供給する映像信号送信配線と前記ソース配線との接続を前記ソース制御信号に応じて切り替えるスイッチと、前記ソース配線へ映像信号を出力するソースドライバと、を備え、
    前記スイッチは前記行方向に並んで配置され、前記ソース制御信号は前記行方向における前記ゲート配線の略中央の位置において前記制御配線に入力される液晶表示装置。
  2. 前記ソースドライバは前記ソース制御信号が入力される第2制御配線を更に備え、
    前記制御配線は、前記行方向における前記ゲート配線の略中央において前記第2制御配線と電気的に接続している請求項1記載の液晶表示装置。
  3. マトリクス状に配置した画素電極と、
    前記画素電極が配列する行に沿って配置したゲート配線と、
    前記画素電極が配列する列に沿って配置したソース配線と、
    前記ゲート配線から供給される駆動信号に応じて前記画素電極と前記ソース配線との接続を切り替える画素スイッチと、
    前記ゲート配線の一端と接続し、前記ゲート配線へ駆動信号を出力するゲートドライバと、
    前記ソース配線の一端と接続するとともに、ソース制御信号が入力される制御配線と、映像信号を供給する映像信号送信配線と前記ソース配線との接続を前記ソース制御信号に応じて切り替えるスイッチと、前記ソース配線へ映像信号を出力するソースドライバと、を備え、
    前記スイッチは前記行方向に並んで配置され、前記ソース制御信号は前記行方向における前記ゲート配線の他端側において前記制御配線に入力される液晶表示装置。
  4. 前記映像信号送信配線は、複数の前記スイッチを介して複数の前記ソース配線と並列に接続している請求項1乃至請求項3のいずれか1項記載の液晶表示装置。
JP2013002915A 2013-01-10 2013-01-10 液晶表示装置 Pending JP2014134685A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2013002915A JP2014134685A (ja) 2013-01-10 2013-01-10 液晶表示装置
US14/151,074 US9437153B2 (en) 2013-01-10 2014-01-09 Liquid crystal display device
US15/228,824 US10380960B2 (en) 2013-01-10 2016-08-04 Liquid crystal display device
US16/419,114 US10854157B2 (en) 2013-01-10 2019-05-22 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013002915A JP2014134685A (ja) 2013-01-10 2013-01-10 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2014134685A true JP2014134685A (ja) 2014-07-24
JP2014134685A5 JP2014134685A5 (ja) 2015-08-06

Family

ID=51060571

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013002915A Pending JP2014134685A (ja) 2013-01-10 2013-01-10 液晶表示装置

Country Status (2)

Country Link
US (3) US9437153B2 (ja)
JP (1) JP2014134685A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107146587A (zh) * 2017-06-21 2017-09-08 昆山龙腾光电有限公司 源极驱动电路及显示面板
CN108333841B (zh) * 2018-02-13 2021-04-09 厦门天马微电子有限公司 显示面板、显示装置及其驱动方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0667150A (ja) * 1992-06-17 1994-03-11 Sharp Corp 電源供給装置
JP2000131709A (ja) * 1998-10-27 2000-05-12 Fujitsu Ltd ドライバ一体型液晶表示パネル
JP2000172234A (ja) * 1998-09-28 2000-06-23 Seiko Epson Corp 電気光学装置の駆動回路及び電気光学装置並びに電気光学装置の駆動方法
JP2001235723A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2003345266A (ja) * 2002-05-29 2003-12-03 Toshiba Corp 表示装置用電極基板
JP2005148314A (ja) * 2003-11-13 2005-06-09 Sharp Corp データラインの駆動方法およびそれを用いた表示装置並びに液晶表示装置
JP2010026138A (ja) * 2008-07-17 2010-02-04 Hitachi Displays Ltd 表示装置
JP2010054903A (ja) * 2008-08-29 2010-03-11 Epson Imaging Devices Corp 電気光学装置および電子機器
JP2011107761A (ja) * 2009-11-12 2011-06-02 Sony Corp 撮像機能付き表示装置、駆動方法および電子機器
JP2012047807A (ja) * 2010-08-24 2012-03-08 Sony Corp 表示装置および電子機器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3110980B2 (ja) * 1995-07-18 2000-11-20 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 液晶表示装置の駆動装置及び方法
US20030017410A1 (en) * 2001-07-23 2003-01-23 John Emans Thermally convertible lithographic printing precursor comprising an organic acid
JP4031291B2 (ja) * 2001-11-14 2008-01-09 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP4027691B2 (ja) * 2002-03-18 2007-12-26 株式会社日立製作所 液晶表示装置
US20070103421A1 (en) 2004-11-05 2007-05-10 Nec Corporation Liquid-crystal display, projector system, portable terminal unit, and method of driving liquid-crystal display
JP5055744B2 (ja) 2004-11-05 2012-10-24 日本電気株式会社 液晶表示装置、プロジェクタ装置、携帯端末装置、液晶表示装置の駆動方法
JP2008046485A (ja) * 2006-08-18 2008-02-28 Nec Electronics Corp 表示装置、表示パネルの駆動装置、及び表示装置の駆動方法
JP5285934B2 (ja) * 2008-03-11 2013-09-11 株式会社ジャパンディスプレイ 液晶表示装置
JP5463656B2 (ja) * 2008-11-25 2014-04-09 セイコーエプソン株式会社 電気光学装置の駆動装置及び方法、並びに電気光学装置及び電子機器
KR101127593B1 (ko) * 2010-04-07 2012-03-23 삼성모바일디스플레이주식회사 액정 표시 장치

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0667150A (ja) * 1992-06-17 1994-03-11 Sharp Corp 電源供給装置
JP2000172234A (ja) * 1998-09-28 2000-06-23 Seiko Epson Corp 電気光学装置の駆動回路及び電気光学装置並びに電気光学装置の駆動方法
JP2000131709A (ja) * 1998-10-27 2000-05-12 Fujitsu Ltd ドライバ一体型液晶表示パネル
JP2001235723A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2003345266A (ja) * 2002-05-29 2003-12-03 Toshiba Corp 表示装置用電極基板
JP2005148314A (ja) * 2003-11-13 2005-06-09 Sharp Corp データラインの駆動方法およびそれを用いた表示装置並びに液晶表示装置
JP2010026138A (ja) * 2008-07-17 2010-02-04 Hitachi Displays Ltd 表示装置
JP2010054903A (ja) * 2008-08-29 2010-03-11 Epson Imaging Devices Corp 電気光学装置および電子機器
JP2011107761A (ja) * 2009-11-12 2011-06-02 Sony Corp 撮像機能付き表示装置、駆動方法および電子機器
JP2012047807A (ja) * 2010-08-24 2012-03-08 Sony Corp 表示装置および電子機器

Also Published As

Publication number Publication date
US10854157B2 (en) 2020-12-01
US20160343325A1 (en) 2016-11-24
US20140191932A1 (en) 2014-07-10
US20190272797A1 (en) 2019-09-05
US10380960B2 (en) 2019-08-13
US9437153B2 (en) 2016-09-06

Similar Documents

Publication Publication Date Title
JP5745601B2 (ja) 液晶ディスプレイ装置
US10839761B2 (en) Display device and display driver for improving response time by preparatory writing of a predetermined gradation
US8411240B2 (en) Liquid crystal display device and method of driving liquid crystal display device
US9897870B2 (en) Liquid crystal display
US9792870B2 (en) Liquid crystal display device
KR101746862B1 (ko) 액정표시장치
JP2011100071A (ja) 液晶表示装置
JP2013122574A (ja) 液晶表示装置
JP2014048339A (ja) 液晶表示装置
US20160307527A1 (en) Liquid crystal display device and method of driving the same
JP2013007956A (ja) 液晶表示装置
US8179512B2 (en) Liquid crystal display device having particular pixel structure to decrease parasitic capacitance
US9482895B2 (en) Liquid crystal display device with different polarity signals provided to pixel electrodes facing a transparent filter and a green filter
US9459502B2 (en) Liquid crystal display device
JP2014238498A (ja) 液晶表示装置及びその駆動方法
US10854157B2 (en) Liquid crystal display device
JP2010055005A (ja) 液晶表示装置
KR20160044170A (ko) 수평 전계형 액정 표시장치
US20130057794A1 (en) Pixel structure for liquid crystal display panel and liquid crystal display panel comprising the same
JP2014167514A (ja) 液晶表示装置及びその駆動方法
JP2013117680A (ja) 液晶表示装置および液晶表示装置の駆動方法
JP5159687B2 (ja) 液晶表示装置
KR101406290B1 (ko) 액정 표시 장치
JP2012247803A (ja) 液晶表示装置
JP2016066029A (ja) 液晶表示装置及びその駆動方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150623

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150623

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160309

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160315

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20160920