JP2014045051A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2014045051A5 JP2014045051A5 JP2012186065A JP2012186065A JP2014045051A5 JP 2014045051 A5 JP2014045051 A5 JP 2014045051A5 JP 2012186065 A JP2012186065 A JP 2012186065A JP 2012186065 A JP2012186065 A JP 2012186065A JP 2014045051 A5 JP2014045051 A5 JP 2014045051A5
- Authority
- JP
- Japan
- Prior art keywords
- wiring board
- electronic component
- intermediate wiring
- built
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims description 27
- 238000004519 manufacturing process Methods 0.000 claims description 11
- 229910000679 solder Inorganic materials 0.000 claims description 10
- 238000000034 method Methods 0.000 claims description 8
- 239000011347 resin Substances 0.000 claims description 6
- 229920005989 resin Polymers 0.000 claims description 6
- 238000007789 sealing Methods 0.000 claims 1
- 239000004065 semiconductor Substances 0.000 description 4
- 239000004642 Polyimide Substances 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
Images
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012186065A JP5993248B2 (ja) | 2012-08-27 | 2012-08-27 | 電子部品内蔵基板及びその製造方法 |
| US13/944,188 US9059088B2 (en) | 2012-08-27 | 2013-07-17 | Electronic component built-in substrate |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012186065A JP5993248B2 (ja) | 2012-08-27 | 2012-08-27 | 電子部品内蔵基板及びその製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2014045051A JP2014045051A (ja) | 2014-03-13 |
| JP2014045051A5 true JP2014045051A5 (enExample) | 2015-09-03 |
| JP5993248B2 JP5993248B2 (ja) | 2016-09-14 |
Family
ID=50147293
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012186065A Active JP5993248B2 (ja) | 2012-08-27 | 2012-08-27 | 電子部品内蔵基板及びその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9059088B2 (enExample) |
| JP (1) | JP5993248B2 (enExample) |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9293426B2 (en) | 2012-09-28 | 2016-03-22 | Intel Corporation | Land side and die side cavities to reduce package Z-height |
| US9355898B2 (en) | 2014-07-30 | 2016-05-31 | Qualcomm Incorporated | Package on package (PoP) integrated device comprising a plurality of solder resist layers |
| JP2016076514A (ja) * | 2014-10-02 | 2016-05-12 | 大日本印刷株式会社 | 配線板、電子モジュール |
| US10181410B2 (en) * | 2015-02-27 | 2019-01-15 | Qualcomm Incorporated | Integrated circuit package comprising surface capacitor and ground plane |
| JP6591909B2 (ja) * | 2015-07-27 | 2019-10-16 | 京セラ株式会社 | アンテナモジュール |
| JP2017050313A (ja) * | 2015-08-31 | 2017-03-09 | イビデン株式会社 | プリント配線板及びプリント配線板の製造方法 |
| JP6570924B2 (ja) * | 2015-08-31 | 2019-09-04 | 新光電気工業株式会社 | 電子部品装置及びその製造方法 |
| JP2017050315A (ja) * | 2015-08-31 | 2017-03-09 | イビデン株式会社 | プリント配線板及びプリント配線板の製造方法 |
| JP6806520B2 (ja) * | 2016-10-17 | 2021-01-06 | ラピスセミコンダクタ株式会社 | 半導体装置および配線基板の設計方法 |
| US20200020624A1 (en) * | 2018-07-10 | 2020-01-16 | Qualcomm Incorporated | Substrate-embedded substrate |
| DE102019117844A1 (de) | 2018-09-27 | 2020-04-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrierte-schaltung-package und verfahren |
| US10790162B2 (en) * | 2018-09-27 | 2020-09-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit package and method |
| US10796976B2 (en) | 2018-10-31 | 2020-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of forming the same |
| US11342316B2 (en) * | 2020-01-16 | 2022-05-24 | Mediatek Inc. | Semiconductor package |
| JP7421357B2 (ja) * | 2020-02-05 | 2024-01-24 | 新光電気工業株式会社 | 部品内蔵基板及び部品内蔵基板の製造方法 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001210954A (ja) | 2000-01-24 | 2001-08-03 | Ibiden Co Ltd | 多層基板 |
| JP2001267710A (ja) * | 2000-03-15 | 2001-09-28 | Sony Corp | 電子回路装置および多層プリント配線板 |
| JP4372407B2 (ja) | 2002-11-12 | 2009-11-25 | イビデン株式会社 | 多層プリント配線板 |
| JP3879853B2 (ja) * | 2003-10-10 | 2007-02-14 | セイコーエプソン株式会社 | 半導体装置、回路基板及び電子機器 |
| JPWO2007069606A1 (ja) | 2005-12-14 | 2009-05-21 | 新光電気工業株式会社 | チップ内蔵基板の製造方法 |
| JP4182140B2 (ja) | 2005-12-14 | 2008-11-19 | 新光電気工業株式会社 | チップ内蔵基板 |
| JP4901458B2 (ja) * | 2006-12-26 | 2012-03-21 | 新光電気工業株式会社 | 電子部品内蔵基板 |
-
2012
- 2012-08-27 JP JP2012186065A patent/JP5993248B2/ja active Active
-
2013
- 2013-07-17 US US13/944,188 patent/US9059088B2/en active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2014045051A5 (enExample) | ||
| TWI601266B (zh) | 半導體裝置結構及其製造方法 | |
| JP5993248B2 (ja) | 電子部品内蔵基板及びその製造方法 | |
| JP6352644B2 (ja) | 配線基板及び半導体パッケージの製造方法 | |
| JP2009260255A5 (enExample) | ||
| JP5279631B2 (ja) | 電子部品内蔵配線基板と電子部品内蔵配線基板の製造方法 | |
| JP2008218979A (ja) | 電子パッケージ及びその製造方法 | |
| JP2012129464A (ja) | 半導体装置およびその製造方法 | |
| KR20100009941A (ko) | 단차를 갖는 몰딩수지에 도전성 비아를 포함하는 반도체패키지, 그 형성방법 및 이를 이용한 적층 반도체 패키지 | |
| CN103681358A (zh) | 芯片封装基板和结构及其制作方法 | |
| JP2010219477A5 (ja) | 電子部品内蔵配線基板及びその製造方法 | |
| TW201620091A (zh) | 製造半導體裝置的方法 | |
| TW201507098A (zh) | 半導體裝置及其製造方法 | |
| CN101546742B (zh) | 半导体器件的安装结构体及使用安装结构体的电子设备 | |
| CN103281858A (zh) | 印刷电路板及其制造方法、倒装芯片封装件及其制造方法 | |
| KR20120088365A (ko) | 적층형 반도체 패키지 및 이의 제조 방법 | |
| US20090212444A1 (en) | Semiconductor package and method of manufacturing the same | |
| JP2010153491A5 (ja) | 電子装置及びその製造方法、並びに半導体装置 | |
| TW201913944A (zh) | 中介基板及其製法 | |
| TWI602274B (zh) | 半導體封裝 | |
| US20140099755A1 (en) | Fabrication method of stacked package structure | |
| TW201446086A (zh) | 封裝結構及其製作方法 | |
| TW201507097A (zh) | 半導體晶片及具有半導體晶片之半導體裝置 | |
| TWI474411B (zh) | 半導體裝置結構及其製造方法 | |
| KR20130073515A (ko) | 반도체 패키지 및 반도체 패키지 제조 방법 |