JP2013532377A5 - - Google Patents

Download PDF

Info

Publication number
JP2013532377A5
JP2013532377A5 JP2013513277A JP2013513277A JP2013532377A5 JP 2013532377 A5 JP2013532377 A5 JP 2013532377A5 JP 2013513277 A JP2013513277 A JP 2013513277A JP 2013513277 A JP2013513277 A JP 2013513277A JP 2013532377 A5 JP2013532377 A5 JP 2013532377A5
Authority
JP
Japan
Prior art keywords
inductor
signal
inductors
circuit
passing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013513277A
Other languages
English (en)
Other versions
JP5512885B2 (ja
JP2013532377A (ja
Filing date
Publication date
Priority claimed from US12/791,023 external-priority patent/US8384507B2/en
Application filed filed Critical
Publication of JP2013532377A publication Critical patent/JP2013532377A/ja
Publication of JP2013532377A5 publication Critical patent/JP2013532377A5/ja
Application granted granted Critical
Publication of JP5512885B2 publication Critical patent/JP5512885B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (31)

  1. 電子パッケージでの回路であって、
    上面および底面を有する高抵抗基板と、
    第1の信号が通過する、前記基板に形成される第1の貫通ビアを含む、第1のインダクタと、
    第2の信号が通過する、前記基板に形成される第2の貫通ビアを含む、第2のインダクタであって、前記第2の信号が、第1の方向または第2の方向に通過し、前記第2の方向が、前記第1の方向に実質的に平行であるが反対である、第2のインダクタと、
    を備え、
    さらに、前記第1のインダクタの総インダクタンスが、前記第2の信号の方向を変更することにより制御される回路。
  2. 前記第1のインダクタが、目標インダクタである、請求項1に記載の回路。
  3. 前記第2のインダクタが、チューナインダクタである、請求項1に記載の回路。
  4. 前記第2のインダクタは、複数の第2のインダクタを含む、請求項1に記載の回路。
  5. 前記複数の第2のインダクタの各個を通過する前記第2の信号の前記方向が、独立して制御される、請求項4に記載の回路。
  6. 前記第1のインダクタの前記総インダクタンスが、前記第2の信号を、前記第1の信号と同じ方向に、前記複数の第2のインダクタの少なくとも1つを介して通過させることにより増大される、請求項4に記載の回路。
  7. 前記第1のインダクタの前記総インダクタンスが、前記第2の信号を、前記第1の信号と反対の方向に、前記複数の第2のインダクタの少なくとも1つを介して通過させることにより減少される、請求項4に記載の回路。
  8. 前記第1のインダクタの前記総インダクタンスが、ある範囲のインダクタンス値を含み、前記範囲が、第2のインダクタの数により決定される、請求項4に記載の回路。
  9. 前記第2の信号が、前記第1の信号が前記第1のインダクタを通過するのと同じ方向に、前記複数の第2のインダクタの各個を通過する場合、前記第1のインダクタの前記総インダクタンスが、最大のインダクタンス値である、請求項4に記載の回路。
  10. 前記第2の信号が、前記第1の信号が前記第1のインダクタを通過するのと反対の方向に、前記複数の第2のインダクタの各個を通過する場合、前記第1のインダクタの前記総インダクタンスが、最小のインダクタンス値である、請求項4に記載の回路。
  11. 前記複数の第2のインダクタの各個の前記貫通ビアが、前記基板の前記上面および底面での導電性配線に結合され、それによって、独立して連続的な導電性経路を形成する、請求項4に記載の回路。
  12. 前記複数の第2のインダクタが、前記第1のインダクタを実質的に包囲する第2のインダクタの配列を形成する、請求項4に記載の回路。
  13. 第2のインダクタの前記配列が、円形または多角形の配列を形成する、請求項12に記載の回路。
  14. 前記第1のインダクタが、複数の貫通ビアを備える、請求項1に記載の回路。
  15. 前記第1のインダクタの前記複数の貫通ビアが、連続的な導電性経路を形成するために、複数の導電性配線に結合される、請求項14に記載の回路。
  16. 前記第1の信号および第2の信号が、前記基板の前記上面および底面に直交して、前記第1のインダクタおよび第2のインダクタの前記貫通ビアを通過する、請求項1に記載の回路。
  17. 音楽プレーヤ、ビデオプレーヤ、エンターテイメントユニット、ナビゲーションデバイス、通信デバイス、携帯情報端末(PDA)、固定位置データユニット、およびコンピュータからなる群から選択されるデバイスに組み込まれる、請求項1に記載の回路。
  18. 電子パッケージでの集積回路であって、
    高抵抗基板と、
    磁場にエネルギーを蓄積するための手段と、
    蓄積するための前記手段をチューニングするための手段と、
    を備え、
    独立した信号が、第1の方向または第2の方向において、チューニングするための前記手段を通過し、前記第1の方向は前記第2の方向に平行であるが反対であり、
    さらに、チューニングするための前記手段を通過する前記信号の方向が、蓄積するための前記手段の総インダクタンスが前記信号の方向を変更することにより変動され得るように、独立して制御される、集積回路。
  19. 蓄積するための前記手段が、少なくとも1つの貫通ビアを含む、請求項18に記載の集積回路。
  20. チューニングするための前記手段が、少なくとも1つの貫通ビアを含む、請求項18に記載の集積回路。
  21. 複数のチューニングするための手段をさらに備え、前記複数のチューニングするための手段の各個が独立した導電性経路を形成する、請求項18に記載の集積回路。
  22. 複数の蓄積するための手段をさらに備え、前記複数の蓄積するための手段が、連続的な導電性経路を形成するために連結される、請求項18に記載の集積回路。
  23. 蓄積するための前記手段の前記総インダクタンスが、前記信号を、蓄積するための前記手段を通過する信号と同じ方向に、チューニングするための前記手段を介して通過させることにより増大される、請求項18に記載の集積回路。
  24. 蓄積するための前記手段の前記総インダクタンスが、前記信号を、蓄積するための前記手段を通過する信号と反対の方向に、チューニングするための前記手段を介して通過させることにより減少される、請求項18に記載の集積回路。
  25. 音楽プレーヤ、ビデオプレーヤ、エンターテイメントユニット、ナビゲーションデバイス、通信デバイス、携帯情報端末(PDA)、固定位置データユニット、およびコンピュータからなる群から選択されるデバイスに組み込まれる、請求項18に記載の集積回路。
  26. 目標インダクタを高抵抗基板でチューニングする方法であって、
    信号を、第1の方向または第2の方向に、前記基板に配置されたチューナインダクタの貫通ビアを介して通過させるステップであって、前記第2の方向は前記第1の方向に平行であるが反対である、ステップと、
    前記信号の方向を、前記目標インダクタの総インダクタンスが前記チューナインダクタの貫通ビアを通過する前記信号の方向を変更することにより変動され得るように制御するステップと、
    を含む方法。
  27. 複数のチューナインダクタを形成するステップをさらに含む、請求項26に記載の方法。
  28. 信号を、前記目標インダクタの貫通ビアを介して通過させるステップをさらに含む、請求項27に記載の方法。
  29. 前記信号を、前記信号が前記目標インダクタを通過するのと同じ方向に、前記複数のチューナインダクタの少なくとも1つを介して通過させることにより、前記目標インダクタの前記総インダクタンスを増大するステップをさらに含む、請求項28に記載の方法。
  30. 前記信号を、前記信号が前記目標インダクタを通過するのと反対の方向に、前記複数のチューナインダクタの少なくとも1つを介して通過させることにより、前記目標インダクタの前記総インダクタンスを減少するステップをさらに含む、請求項28に記載の方法。
  31. 音楽プレーヤ、ビデオプレーヤ、エンターテイメントユニット、ナビゲーションデバイス、通信デバイス、携帯情報端末(PDA)、固定位置データユニット、およびコンピュータからなる群から選択されるデバイスに組み込まれる、請求項26に記載の方法。
JP2013513277A 2010-06-01 2011-05-31 プログラマビリティを伴う高抵抗基板での貫通ビアのインダクタまたはトランス Expired - Fee Related JP5512885B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/791,023 2010-06-01
US12/791,023 US8384507B2 (en) 2010-06-01 2010-06-01 Through via inductor or transformer in a high-resistance substrate with programmability
PCT/US2011/038604 WO2011153162A1 (en) 2010-06-01 2011-05-31 Through via inductor or transformer in a high-resistance substrate with programmability

Publications (3)

Publication Number Publication Date
JP2013532377A JP2013532377A (ja) 2013-08-15
JP2013532377A5 true JP2013532377A5 (ja) 2014-03-20
JP5512885B2 JP5512885B2 (ja) 2014-06-04

Family

ID=44584721

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013513277A Expired - Fee Related JP5512885B2 (ja) 2010-06-01 2011-05-31 プログラマビリティを伴う高抵抗基板での貫通ビアのインダクタまたはトランス

Country Status (7)

Country Link
US (2) US8384507B2 (ja)
EP (2) EP2741303B1 (ja)
JP (1) JP5512885B2 (ja)
KR (1) KR101433267B1 (ja)
CN (1) CN102918608B (ja)
TW (1) TW201214474A (ja)
WO (1) WO2011153162A1 (ja)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9058973B2 (en) * 2011-04-13 2015-06-16 International Business Machines Corporation Passive devices fabricated on glass substrates, methods of manufacture and design structures
US8347490B1 (en) * 2011-06-30 2013-01-08 Chipbond Technology Corporation Method for fabricating a carrier with a three dimensional inductor
US8922309B1 (en) * 2011-10-17 2014-12-30 Xilinx, Inc. Devices and methods for tuning an inductor
US20130207745A1 (en) * 2012-02-13 2013-08-15 Qualcomm Incorporated 3d rf l-c filters using through glass vias
US9461607B2 (en) * 2012-04-13 2016-10-04 Cyntec Co., Ltd. Balance filter
US8803648B2 (en) 2012-05-03 2014-08-12 Qualcomm Mems Technologies, Inc. Three-dimensional multilayer solenoid transformer
US9111933B2 (en) * 2012-05-17 2015-08-18 International Business Machines Corporation Stacked through-silicon via (TSV) transformer structure
US10115671B2 (en) 2012-08-03 2018-10-30 Snaptrack, Inc. Incorporation of passives and fine pitch through via for package on package
US8963671B2 (en) 2012-08-31 2015-02-24 Advanced Semiconductor Engineering, Inc. Semiconductor transformer device and method for manufacturing the same
US20140104284A1 (en) * 2012-10-16 2014-04-17 Qualcomm Mems Technologies, Inc. Through substrate via inductors
US9431473B2 (en) 2012-11-21 2016-08-30 Qualcomm Incorporated Hybrid transformer structure on semiconductor devices
US9203373B2 (en) 2013-01-11 2015-12-01 Qualcomm Incorporated Diplexer design using through glass via technology
US10002700B2 (en) 2013-02-27 2018-06-19 Qualcomm Incorporated Vertical-coupling transformer with an air-gap structure
US8952747B1 (en) 2013-02-28 2015-02-10 Marvell International Ltd. High-power non-linear voltage regulator
US9410990B2 (en) * 2013-03-08 2016-08-09 Deere & Company Method and sensor for sensing current in a conductor
US9634645B2 (en) 2013-03-14 2017-04-25 Qualcomm Incorporated Integration of a replica circuit and a transformer above a dielectric substrate
US9935166B2 (en) * 2013-03-15 2018-04-03 Qualcomm Incorporated Capacitor with a dielectric between a via and a plate of the capacitor
US9634640B2 (en) * 2013-05-06 2017-04-25 Qualcomm Incorporated Tunable diplexers in three-dimensional (3D) integrated circuits (IC) (3DIC) and related components and methods
US20140327510A1 (en) * 2013-05-06 2014-11-06 Qualcomm Incorporated Electronic device having asymmetrical through glass vias
US9425761B2 (en) * 2013-05-31 2016-08-23 Qualcomm Incorporated High pass filters and low pass filters using through glass via technology
US9264013B2 (en) * 2013-06-04 2016-02-16 Qualcomm Incorporated Systems for reducing magnetic coupling in integrated circuits (ICS), and related components and methods
TWM465652U (zh) * 2013-06-14 2013-11-11 yi-tai Zhao 電感器結構改良
US20150035162A1 (en) * 2013-08-02 2015-02-05 Qualcomm Incorporated Inductive device that includes conductive via and metal layer
US9449753B2 (en) 2013-08-30 2016-09-20 Qualcomm Incorporated Varying thickness inductor
WO2015127207A1 (en) * 2014-02-21 2015-08-27 Marvell World Trade Ltd. Method and apparatus for incorporating passive devices in an integrated passive device separate from a die
US9368564B2 (en) 2014-03-28 2016-06-14 Qualcomm Incorporated 3D pillar inductor
US10008316B2 (en) * 2014-03-28 2018-06-26 Qualcomm Incorporated Inductor embedded in a package substrate
US9847291B2 (en) 2014-04-02 2017-12-19 Marvell World Trade Ltd. Circuits incorporating integrated passive devices having inductances in 3D configurations and stacked with corresponding dies
US9906318B2 (en) 2014-04-18 2018-02-27 Qualcomm Incorporated Frequency multiplexer
US9478348B2 (en) * 2014-06-24 2016-10-25 Qualcomm Incorporated Vertical spiral inductor
US10050528B2 (en) * 2015-06-29 2018-08-14 Infineon Technologies Austria Ag Current distribution in DC-DC converters
US9911723B2 (en) * 2015-12-18 2018-03-06 Intel Corporation Magnetic small footprint inductor array module for on-package voltage regulator
KR20180052384A (ko) * 2016-11-10 2018-05-18 삼성전기주식회사 인덕터 및 그 제조방법
CN109755224B (zh) * 2018-11-27 2020-08-21 西安电子科技大学 一种基于硅通孔的紧凑嵌套电感结构及其制备方法
JP7351113B2 (ja) * 2019-06-28 2023-09-27 凸版印刷株式会社 ガラスコア多層配線基板
CN110556351A (zh) * 2019-09-16 2019-12-10 西安电子科技大学昆山创新研究院 一种基于硅通孔的分支耦合器
CN114070220A (zh) * 2021-11-16 2022-02-18 京东方科技集团股份有限公司 滤波器及其制备方法、电子设备

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07272932A (ja) 1994-03-31 1995-10-20 Canon Inc プリントインダクタ
US5781091A (en) * 1995-07-24 1998-07-14 Autosplice Systems Inc. Electronic inductive device and method for manufacturing
JPH11340226A (ja) * 1998-05-22 1999-12-10 Sony Corp 半導体装置の製造方法
US6240622B1 (en) * 1999-07-09 2001-06-05 Micron Technology, Inc. Integrated circuit inductors
JP4345153B2 (ja) * 1999-09-27 2009-10-14 ソニー株式会社 映像表示装置の製造方法
US6493861B1 (en) 1999-12-28 2002-12-10 Intel Corporation Interconnected series of plated through hole vias and method of fabrication therefor
US6437653B1 (en) 2000-09-28 2002-08-20 Sun Microsystems, Inc. Method and apparatus for providing a variable inductor on a semiconductor chip
JP2002246705A (ja) * 2001-02-15 2002-08-30 Murata Mfg Co Ltd 回路基板装置
JP3959371B2 (ja) * 2002-05-31 2007-08-15 株式会社東芝 可変インダクタ
JP2006054208A (ja) * 2002-08-29 2006-02-23 Ajinomoto Co Inc 可変インダクタンス素子、可変インダクタンス素子内蔵多層基板、半導体チップ及びチップ型可変インダクタンス素子
US7135952B2 (en) 2002-09-16 2006-11-14 Multi-Fineline Electronix, Inc. Electronic transformer/inductor devices and methods for making same
US7091589B2 (en) * 2002-12-11 2006-08-15 Dai Nippon Printing Co., Ltd. Multilayer wiring board and manufacture method thereof
US6972965B2 (en) * 2003-02-04 2005-12-06 Intel Corporation Method for integrated high Q inductors in FCGBA packages
TWI224798B (en) * 2003-04-04 2004-12-01 Via Tech Inc Transformer formed between two layout layers
US7460001B2 (en) 2003-09-25 2008-12-02 Qualcomm Incorporated Variable inductor for integrated circuit and printed circuit board
US7015571B2 (en) * 2003-11-12 2006-03-21 Advanced Semiconductor Engineering, Inc. Multi-chips module assembly package
TW200633362A (en) * 2004-11-15 2006-09-16 Koninkl Philips Electronics Nv Variable inductance circuitry for frequency control of a voltage controlled oscillator
US7158005B2 (en) * 2005-02-10 2007-01-02 Harris Corporation Embedded toroidal inductor
JP4498258B2 (ja) * 2005-10-13 2010-07-07 富士通オプティカルコンポーネンツ株式会社 コイルパッケージ
KR100723032B1 (ko) * 2005-10-19 2007-05-30 삼성전자주식회사 고효율 인덕터, 인덕터의 제조방법 및 인덕터를 이용한패키징 구조
KR100843213B1 (ko) * 2006-12-05 2008-07-02 삼성전자주식회사 메모리 칩과 프로세서 칩이 스크라이브 영역에 배열된관통전극을 통해 연결된 다중 입출력 반도체 칩 패키지 및그 제조방법
KR100843214B1 (ko) * 2006-12-05 2008-07-02 삼성전자주식회사 메모리 칩과 프로세서 칩이 관통전극을 통해 연결된 플래너멀티 반도체 칩 패키지 및 그 제조방법
JP4900019B2 (ja) * 2007-04-19 2012-03-21 富士電機株式会社 絶縁トランスおよび電力変換装置
TWI345243B (en) 2007-08-14 2011-07-11 Ind Tech Res Inst Inter-helix inductor devices
US8138876B2 (en) * 2008-01-29 2012-03-20 International Business Machines Corporation On-chip integrated voltage-controlled variable inductor, methods of making and tuning such variable inductors, and design structures integrating such variable inductors
US20090315156A1 (en) * 2008-06-20 2009-12-24 Harper Peter R Packaged integrated circuit having conformal electromagnetic shields and methods to form the same
US8143952B2 (en) * 2009-10-08 2012-03-27 Qualcomm Incorporated Three dimensional inductor and transformer
US8143987B2 (en) * 2010-04-07 2012-03-27 Xilinx, Inc. Stacked dual inductor structure

Similar Documents

Publication Publication Date Title
JP2013532377A5 (ja)
EP3005559B1 (en) High pass filters and low pass filters using through glass via technology and method for manufacturing the same
JP2015513820A5 (ja)
JP2016527743A5 (ja)
US9496213B2 (en) Integrated device package comprising a magnetic core inductor with protective ring embedded in a package substrate
US10867740B2 (en) Inductor apparatus and method of fabricating
JP2015505171A5 (ja)
US20150130021A1 (en) Solonoid inductor in a substrate
US20140239490A1 (en) Packaging substrate and fabrication method thereof
US9864826B2 (en) Multilayer printed board and layout method for multilayer printed board
JP2018500864A5 (ja)
US20150230338A1 (en) Circuit board with integrated passive devices
JP2017505544A5 (ja)
EP2959518B1 (en) Stt-mram design enhanced by switching current induced magnetic field
US9053282B2 (en) Mesh planes with alternating spaces for multi-layered ceramic packages
JP2012124460A5 (ja)
JP2017511602A5 (ja)
JP2015179867A (ja) ガラス技術の3次元インダクタおよび変圧器設計方法
JP2013073475A5 (ja)
JP2015111739A (ja) ダイレベルの静電放電(esd)保護用の電圧切替え可能な誘電体
CN106104697B (zh) 垂直磁各向异性磁隧道结的基准层
JP2021507508A (ja) ラミネート積層基板における埋め込み垂直インダクタ
WO2017105671A1 (en) Magnetic small footprint inductor array module for on-package voltage regulator
US11011461B2 (en) Perpendicular inductors integrated in a substrate
US20180350748A1 (en) Electrical interconnect for a flexible electronic package