JP2013110832A - スイッチング電源装置 - Google Patents

スイッチング電源装置 Download PDF

Info

Publication number
JP2013110832A
JP2013110832A JP2011253343A JP2011253343A JP2013110832A JP 2013110832 A JP2013110832 A JP 2013110832A JP 2011253343 A JP2011253343 A JP 2011253343A JP 2011253343 A JP2011253343 A JP 2011253343A JP 2013110832 A JP2013110832 A JP 2013110832A
Authority
JP
Japan
Prior art keywords
switching
power supply
supply device
circuit
switching power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011253343A
Other languages
English (en)
Inventor
Shinichiro Yamagishi
伸一郎 山岸
Tomoaki Seki
知昭 関
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Sanyo Denki Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd, Sanyo Denki Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2011253343A priority Critical patent/JP2013110832A/ja
Publication of JP2013110832A publication Critical patent/JP2013110832A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

【課題】入力電圧が高い電源に対して好適で高い変換効率が得られるスイッチング電源装置を得る。
【解決手段】トランスT1は一次巻線と二次巻線44Aとを有し、共振コイルLr1は一次巻線の一端にその一端が接続され、共振コンデンサCi1は一次巻線の他端にその一端が接続される。第1スイッチング回路10は共振コイルLr1の他端と直流電源150の+端子とに接続され、第2スイッチング回路20は共振コンデンサCi1の他端と直流電源150の−端子とに接続される。補助スイッチング回路30は共振コイルLr1の他端と共振コンデンサCi1の他端とに接続され、信号生成部50Aは、第1スイッチング回路10及び第2スイッチング回路20に供給するスイッチング信号と補助スイッチング回路30に供給する補助スイッチング信号とを生成する。スイッチング信号は補助スイッチング信号がLOWになっているときにHIなる。
【選択図】図1

Description

本発明は、入力電圧が高い電源に対して好適で高い変換効率が得られるスイッチング電源装置に関する。
一般的に、スイッチング電源装置が備えるスイッチング素子は、ターンオン時とターンオフ時にスイッチング損失を生じる。スイッチング損失が生じると、サージ電圧が発生してノイズの原因となったり、スイッチング素子が発熱してスイッチング電源装置の小型化を阻止する原因となったりする。
このため、下記の特許文献1に示すスイッチング電源装置は、主スイッチとはオン、オフを逆の周期で行なう補助スイッチを設けてスイッチング素子のゼロ電圧スイッチングを実現している(実用新案登録請求の範囲の記載)。また、下記の特許文献2に示すスイッチング電源装置は、各半導体スイッチを共振させる回路を採用してスイッチング素子のスイッチング損失を減少させている(段落0045の記載)。
実開平4−72883号公報 特開平10−295078号公報
ところが、従来のスイッチング電源装置は、入力電圧が300V程度の電源に対して好適なものがほとんどである。従来のスイッチング電源装置は、この入力電圧で使用した場合に最大の変換効率(入力電力に対する出力電力の割合)を得るための工夫がされている。現在では、入力電圧が300Vよりも高い、たとえば600Vの電圧の電源に対して使用するものが多くなりつつある。入力電圧が高い電源に対して使用するスイッチング電源装置には、入力電圧に応じた特別な工夫が必要になる。
たとえば、従来のスイッチング電源装置を入力電圧が高い電源に適用すると、その構成部品の耐圧を上げることになるため、高い変換効率が得られなくなる。これは、スイッチング電源装置の構成部品の耐圧を上げると、高耐圧の部品ほど損失が大きくなる傾向があるからである。スイッチング電源装置を入力電圧が高い電源に対して好適なものとし高い変換効率を得るためには、回路構成に特別な工夫を加える必要がある。
本発明は、このような従来の要請に応えるためになされたものであり、入力電圧が高い電源に対して好適で高い変換効率が得られるスイッチング電源装置の提供を目的とする。
上記目的を達成するための本発明に係るスイッチング電源装置は、トランス、共振コイル、共振コンデンサ、第1スイッチング回路、第2スイッチング回路、補助スイッチング回路及び信号生成部を備える。
トランスは一次巻線と二次巻線とを有し、共振コイルは前記一次巻線の一端にその一端が接続され、共振コンデンサは前記一次巻線の他端にその一端が接続される。
第1スイッチング回路は前記共振コイルの他端と直流電源の一方の極性の端子とに接続され、第2スイッチング回路は前記共振コンデンサの他端と前記直流電源の他方の極性の端子とに接続される。
補助スイッチング回路は前記共振コイルの他端と前記共振コンデンサの他端とに接続され、信号生成部は、前記第1スイッチング回路及び前記第2スイッチング回路に供給するスイッチング信号と前記補助スイッチング回路に供給する補助スイッチング信号とを生成する。前記スイッチング信号は前記補助スイッチング信号がLOWになっているときにHIになり、前記補助スイッチング信号は前記スイッチング信号がLOWになっているときにHIになる。
前記スイッチング信号がLOWになり前記第1スイッチング回路及び前記第2スイッチング回路がOFFした後、前記補助スイッチング信号がHIになり前記補助スイッチング回路がONするまでの間、前記一次巻線、前記共振コイル、前記共振コンデンサ及び前記補助スイッチング回路によって電流閉回路を形成する。
このため、前記電流閉回路に前記トランスに蓄積された磁束をリセットするためのリセット電流が流れる。
本発明に係るスイッチング電源装置によれば次のような効果を奏する。
・第1スイッチング回路と第2スイッチング回路を電源に対して直列に接続しているので、第1スイッチング回路と第2スイッチング回路の耐圧を下げることができる。このため、スイッチング電源装置は、高電圧(たとえば600V程度の高電圧)の電源でも使用できる。
・第1スイッチング回路と第2スイッチング回路の耐圧を下げることができるため、第1スイッチング回路と第2スイッチング回路の損失を低減できる。
・共振コイルと共振コンデンサとで形成される共振回路によって、トランスに蓄積された磁束をリセットできる。このため、トランスに蓄積された磁束をリセットするためのリセット回路が不要になり、部品点数の削減とリセット回路分の損失を低減できる。
・共振回路によって、第1スイッチング回路と第2スイッチング回路のスイッチング損失がなくなる。このため、スイッチング時に発生するサージ電圧の大きさが低減できる。
・第1スイッチング回路、第2スイッチング回路及び補助スイッチング回路のスイッチング損失がなくなりサージ電圧の大きさが低減できるため、これらの回路の構成部品として、耐圧の低い汎用的かつ安価な部品が使用できる。
実施形態1に係るスイッチング電源装置の回路図である。 図1の第1及び第2スイッチング回路のタイミングチャートである。 図1の補助スイッチング回路のタイミングチャートである。 図1の整流回路のタイミングチャートである。 図1の整流回路のタイミングチャートである。 図1のスイッチング電源装置のタイミングチャートの各モードに対応した電流経路図である。 図1のスイッチング電源装置のタイミングチャートの各モードに対応した電流経路図である。 図1のスイッチング電源装置のタイミングチャートの各モードに対応した電流経路図である。 図1のスイッチング電源装置のタイミングチャートの各モードに対応した電流経路図である。 図1のスイッチング電源装置のタイミングチャートの各モードに対応した電流経路図である。 実施形態2に係るスイッチング電源装置の回路図である。 図12のスイッチング電源装置のタイミングチャートである。 図12のスイッチング電源装置のタイミングチャートである。 実施形態3に係るスイッチング電源装置の回路図である。 図14のスイッチング電源装置のタイミングチャートである。
以下に、本発明に係るスイッチング電源装置の実施形態を、[実施形態1]−[実施形態3]に分けて説明する。[実施形態1]は、2つのスイッチング回路を直列に接続したスイッチング電源装置である。[実施形態2]は、実施形態1のスイッチング電源装置を2つ並列に接続したスイッチング電源装置である。[実施形態3]は、実施形態2のスイッチング電源装置の整流を同期して行わせたスイッチング電源装置である。
[実施形態1]
(回路の構成)
図1は実施形態1に係るスイッチング電源装置100の回路図である。スイッチング電源装置100は直流電源150の直流電圧を降圧または昇圧してV0の直流電圧を出力する。本実施形態では600Vの電圧の直流電源150を接続する。
スイッチング素子Q1、ダイオードDi1、コンデンサCA1は第1スイッチング回路10を形成する。スイッチング素子Q2、ダイオードDi2、コンデンサCA2は第2スイッチング回路20を形成する。スイッチング素子QA1、ダイオードDd1、コンデンサCSW1は補助スイッチング回路30を形成する。
トランスT1は一次巻線42と二次巻線44とを有する。一次巻線42と二次巻線44はスイッチング電源装置100の一次側と二次側を絶縁する。
共振コイルLr1の一端は一次巻線42の一端に接続する。共振コンデンサCi1の一端は一次巻線42の他端に接続する。
第1スイッチング回路10は共振コイルLr1の他端と直流電源150の+側の端子に接続する。第2スイッチング回路20は共振コンデンサCi1の他端と直流電源150の−側の端子に接続する。補助スイッチング回路30は共振コイルLr1の他端と共振コンデンサCi1の他端に接続する。コンデンサC1は直流電源150の+端子と−端子に接続する。なお、共振コイルLr1に要求されるインダクタンスの値が小さければ、共振コイルLr1をトランスT1の漏れインダクタンスを利用することができる。この場合、スイッチング電源装置100の部品を削減することができる。
したがって、第1スイッチング回路10と第2スイッチング回路20とは直流電源150に対して直列に接続され、コンデンサC1は直流電源150に対して並列に接続される。
信号生成部50は、スイッチング素子Q1とQ2にスイッチング信号を供給し、スイッチング素子QA1に補助スイッチング信号を供給する。スイッチング信号は補助スイッチング信号がLOWになっているときにHIになり、補助スイッチング信号はスイッチング信号がLOWになっているときにHIになる。
トランスT1の二次巻線44にはダイオードD1、D2、コイルL1、コンデンサELC1を接続する。ダイオードD1、D2、コイルL1、コンデンサELC1は整流回路60を形成する。整流回路60は一般的に用いられている回路であり、二次巻線44に流れる電流を整流し平滑化して直流電圧V0を出力する。
(回路の動作)
図2は、図1の第1及び第2スイッチング回路10、20のタイミングチャートである。図3は、図1の補助スイッチング回路30のタイミングチャートである。図4及び図5は、図1の整流回路60のタイミングチャートである。図6から図10は、図1のスイッチング電源装置のタイミングチャートの各モードに対応した電流経路図である。これらのタイミングチャート及び電流経路図を参照しながらスイッチング電源装置100の回路の動作を説明する。
図2から図4に示すように、スイッチング素子Q1、Q2のゲートには、タイミングチャートで示すような矩形波のスイッチング信号が、それぞれ同一のタイミングで印加される。また、スイッチング素子QA1には、タイミングチャートに示すような矩形波の補助スイッチング信号が印加される。
スイッチング信号は、補助スイッチング信号がLOWになっている間の任意の時間HIになる。補助スイッチング信号は、スイッチング信号がLOWになっている間の任意の時間HIになる。
したがって、図2のタイミングチャートに示すように、スイッチング電源装置100は、スイッチング信号がLOWで補助スイッチング信号がHIのとき、スイッチング信号と補助スイッチング信号の両方がLOWのとき、スイッチング信号がHIで補助スイッチング信号がLOのときの3つの状態を有する。次に、これら3つの状態での回路の動作を、図2から図4のタイミングチャートに示す9つのモードに分けて、図1から図10を参照しながら説明する。
1.モード1<Q1.Q2:ON、QA1:OFF>
スイッチング信号がHIで補助スイッチング信号がLOWのとき(Q1.Q2:ON、QA1:OFF)には、図6Aに示す経路に電流が流れる。つまり図1に示した、直流電源150の+端子から第1スイッチング回路10、共振コイルLr1、トランスT1の一次巻線42、共振コンデンサCi1、第2スイッチング回路20、直流電源150の−端子を結ぶ経路に電流が流れる。その結果、トランスT1の二次巻線44に電圧が誘起され、トランスT1の二次巻線44の+の出力端子からダイオードD1、コイルL1、+の出力端子、−の出力端子、トランスT1の二次巻線44の−の出力端子を結ぶ経路に電流が流れる。
モード1におけるスイッチング素子Q1、Q2のドレイン−ソース間電圧は、図2のタイミングチャートに示すようにVfになる。Vfの電圧は、スイッチング素子Q1、Q2の順方向に電流が流れているときにスイッチング素子Q1、Q2で発生する電圧降下である。したがって、スイッチング素子Q1、Q2には、流れる電流の大きさに応じてタイミングチャートに示すようなVfの影響による順方向損失が発生する。
また、モード1におけるスイッチング素子Q1、Q2のドレイン−ソース間電流は、図2のタイミングチャートに示すように、スイッチング素子Q1、Q2がONした後少しの時間が経過してから直線的に急上昇し、その後は緩慢に上昇する。
モード1におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電圧は図2のタイミングチャートに示すようにVfになる。また、それらの電流はスイッチング素子Q1、Q2がONであるので図2のタイミングチャートに示すように0である。
また、モード1におけるスイッチング素子QA1の電圧は図3のタイミングチャートに示すように一定の電圧である。この電圧は、共振コイルLr1、トランスT1の一次巻線42、共振コンデンサCi1で形成される直列回路の両端にかかる電圧と同一の電圧である。モード1におけるスイッチング素子QA1の電流は、スイッチング素子QA1がOFFであるので、図3のタイミングチャートに示すように0である。モード1におけるスイッチング素子QA1の寄生ダイオードDd1の電圧と電流及びコンデンサCSW1の電圧と電流も、スイッチング素子QA1の電圧及び電流と同じである。
一方、モード1における整流回路60のダイオードD1の電圧は図4のタイミングチャートに示すようにVfであり、その電流は出力端子に接続される負荷(図示せず)に流れる一定の大きさの電流である。モード1におけるダイオードD1の電流は、ダイオードD1の順方向に流れるので、図4のタイミングチャートに示すようなVfの影響による順方向損失が発生する。
また、モード1における整流回路60のダイオードD2の電圧は図4のタイミングチャートに示すように、ほぼ一定の電圧であるが、その電圧はダイードD2の逆方向にかかっているためダイードD2に流れる電流は0である。したがって、ダイオードD2の順方向損失は発生しない。
ここで、整流回路60の動作を図5のタイミングチャートを参照して簡単に説明しておく。トランスT1の二次巻線44に誘導される電圧は、スイッチング素子Q1、Q2に印加するスイッチング信号と同一の周波数で変動する。その電圧の大きさは出力電圧の2倍以上である。整流回路60を構成するダイオードD1とD2は図5に示すように交互に電圧の印加と導通を繰り返す。このため、コイルL1には図5に示すようにダイオードD1とD2に流れる電流が合成されて流れる。
2.モード2<Q1.Q2:ONからOFF、QA1:OFF>
スイッチング信号がHIで補助スイッチング信号がLOWの状態から、スイッチング信号と補助スイッチング信号とが共にLOWの状態(Q1.Q2:OFF、QA1:OFF)に移行すると、まず、図6Bに示す経路に電流が流れる。
つまり図1に示した、直流電源150の+端子からコンデンサCA1、共振コイルLr1、トランスT1の一次巻線42、共振コンデンサCi1、コンデンサCA2、直流電源150の−端子を結ぶ経路に電流が流れる。その結果、トランスT1の二次巻線44に電圧が誘起され、トランスT1の二次巻線44の+の出力端子からダイオードD1、コイルL1、+の出力端子、−の出力端子、トランスT1の二次巻線44の−の出力端子を結ぶ経路に電流が流れる。
モード2ではスイッチング素子Q1、Q2がOFFした瞬間にコンデンサCA1、CA2に電流が流れるので、スイッチング素子Q1、Q2の損失が低減される。
3.モード3<Q1.Q2:OFF、QA1:OFF>
モード2の状態でコンデンサCA1、CA2の充電が完了すると、モード3に移行し、一次巻線42で発生する電圧により、図7Aに示す経路に電流が流れる。つまり、トランスT1の一次巻線42、共振コンデンサCi1、補助スイッチング回路30のダイオードDd1、共振コイルLr1を結ぶ経路に電流が流れる。
トランスT1の二次側では、二次巻線44及びコイルL1で発生する電圧により、図7Aに示すように、トランスT1の二次巻線44の+の出力端子からダイオードD1、コイルL1、+の出力端子、−の出力端子、トランスT1の二次巻線44の−の出力端子及びダイオードD2を結ぶ2つの経路に電流が流れる。
モード2におけるスイッチング素子Q1、Q2のドレイン−ソース間電圧は、図2のタイミングチャートに示すように、コンデンサCA1、CA2の充電が進むに連れてVfから直線的に上昇する。
また、モード2及び3におけるスイッチング素子Q1、Q2のドレイン−ソース間電流は、スイッチング素子Q1、Q2がOFFするため、図2のタイミングチャートに示すように0になる。したがって、スイッチング素子Q1、Q2の損失も、図2のタイミングチャートに示すように0である。
モード2におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電圧は図2のタイミングチャートに示すようにVfから直線的に上昇する。
また、スイッチング素子Q1、Q2の寄生ダイオードDi1、Di2の電流は、寄生ダイオードDi1、Di2にその順方向に対して逆向きの電圧が印加されているので図2のタイミングチャートに示すように0である。一方、コンデンサCA1、CA2の電流はスイッチング素子Q1、Q2がOFFした瞬間から急上昇し、その後、コンデンサCA1、CA2の充電が進むに連れてほぼ直線的に下降する。
また、モード2におけるスイッチング素子QA1の電圧は図3のタイミングチャートに示すように直線的に減少する。この電圧は、共振コイルLr1、トランスT1の一次巻線42、共振コンデンサCi1で形成される直列回路の両端にかかる電圧と同一の電圧である。モード2におけるスイッチング素子QA1の電流は図3のタイミングチャートに示すように0である。モード2におけるスイッチング素子QA1の寄生ダイオードDd1の電圧と電流もスイッチング素子QA1の電圧及び電流と同じである。
一方、モード2−4における整流回路60のダイオードD1の電圧は図4のタイミングチャートに示すようにVfであり、その電流は直線的に減少する。モード2−4におけるダイオードD1の電流は、ダイオードD1の順方向に流れるので、図4のタイミングチャートに示すようなVfの影響による順方向損失が発生する。ただし、この損失はダイオードD1に流れる電流の減少とともに減少する。
また、モード2及び3における整流回路60のダイオードD2の電圧は図4のタイミングチャートに示すようにVfに低下する。一方、ダイオードD2に流れる電流は直線的に上昇する。したがって、ダイオードD2の順方向損失は電流の上昇とともに増加する。
モード2では、前述のように、スイッチング素子Q1、Q2のスイッチング損失が無損失化される。また、スイッチング時にスイッチング素子Q1、Q2で発生するサージ電圧の大きさを低減できる。このように、スイッチング損失を低減し、サージ電圧の大きさを低減できるので、第1スイッチング回路10と第2スイッチング回路20の構成部品として、耐圧の低い汎用的な安価な部品を使用できる。
また、モード2及び3では、図7B、図8A、図1に示したように、トランスT1の一次巻線42に蓄積された磁束をリセットするためのリセット電流Irが補助スイッチング回路30に流れる。
しかし、このリセット電流Irは、補助スイッチング回路30を循環するのみで、直流電源150側には流出しない。このため、リセット電流Irによる損失を低減することができる。
前述の特許文献2の回路の場合には、電源を含む電流経路を通じてリセット電流Irが流れる。リセット電流Irは入力電源側に流出することになるので、たとえばその電流経路に存在するダイオードに順方向損失が発生する。
また、特許文献2の回路のように、リセット電流Irを電源側に流すための回路が不要になり、部品点数の削減とその回路で発生する損失が低減できる。
このように、モード2及び3では、スイッチング信号がLOWになり第1スイッチング回路10及び第2スイッチング回路20がOFFした後、補助スイッチング信号がHIになる。補助スイッチング回路30がONするまでの間、一次巻線42及び補助スイッチング回路30によって電流閉回路を形成し、電流閉回路にトランスT1に蓄積された磁束をリセットするためのリセット電流Irを流すことになる。
4.モード4<Q1.Q2:OFF、QA1:OFFからON>
スイッチング信号と補助スイッチング信号とが共にLOWの状態からスイッチング信号がLOWで補助スイッチング信号がHIの状態<Q1.Q2:OFF、QA1:ON>に移行すると、図7Bに示す経路に電流が流れる。
つまり、トランスT1の一次巻線42、共振コンデンサCi1、補助スイッチング回路30のスイッチング素子QA1、共振コイルLr1を結ぶ経路に電流が流れる。
トランスT1の二次側では、二次巻線44及びコイルL1で発生する電圧により、図7Bに示すように、トランスT1の二次巻線44の+の出力端子からダイオードD1、コイルL1、+の出力端子、−の出力端子、トランスT1の二次巻線44の−の出力端子及びダイオードD2を結ぶ2つの経路に電流が流れる。
モード4では、スイッチング素子QA1の寄生ダイオードDd1に電流が流れている状態でスイッチング素子QA1がONになる。寄生ダイオードDd1に電流が流れている状態では寄生ダイオードDd1の端子間電圧とスイッチング素子QA1のソース−ドレイン間電圧はVfになっている。このため、スイッチング素子QA1がONする時にはゼロボルトスイッチング(ZVS)が実現される。
5.モード5<Q1.Q2:OFF、QA1:ON>
モード4の状態で二次巻線44から電圧が出力されなくなると、モード5に移行し、図8Aに示す経路に電流が流れる。つまり図1に示した、共振コンデンサCi1、一次巻線42、共振コイルLr1、補助スイッチング回路30のスイッチング素子QA1を結ぶ経路に電流が流れる。この電流はコンデンサCi1が放電するために流れる。したがって、モード5で流れる電流はモード4のときに流れている電流とは反対方向になる。トランスT1の二次側では、コイルL1で発生する電圧により、図8Aに示すように、コイルL1、+の出力端子、−の出力端子、ダイオードD2を結ぶ経路に電流が流れる。
6.モード6<Q1.Q2:OFF、QA1:ON>
トランスT1の一次側及び二次側で形成される電流経路は図8Bの通りであり、モード5と同一である。
モード4から6におけるスイッチング素子Q1、Q2のドレイン−ソース間電圧は、図2のタイミングチャートに示すように一定の電圧である。また、モード4から6におけるスイッチング素子Q1、Q2のドレイン−ソース間電流は、スイッチング素子Q1、Q2がOFFであるため、図2のタイミングチャートに示すように0になる。したがって、スイッチング素子Q1、Q2の損失も、図2のタイミングチャートに示すように0である。
モード4から6におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電圧は図2のタイミングチャートに示すように一定の電圧である。また、モード4から6におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電流は、図2のタイミングチャートに示すように0になる。
また、モード4から6におけるスイッチング素子QA1の電圧は図3のタイミングチャートに示すように逆方向の電圧が発生した後にVfになる。逆方向の電圧が発生するのは、モード4で逆方向に電流が流れるからである。モード4から6におけるスイッチング素子QA1の電流は図3のタイミングチャートに示すように一旦逆方向に流れたのちに徐々に上昇し一定の電流値で安定する。
モード4から6におけるスイッチング素子QA1の寄生ダイオードDd1の電圧は、図3のタイミングチャートに示すようにスイッチング素子QA1の電圧と同じく一旦逆方向の電圧が発生した後にVfになる。また、スイッチング素子QA1の寄生ダイオードDd1の電流は図3のタイミングチャートに示すように急激に流れたのちに徐々に減少し0になる。
一方、モード4−5における整流回路60のダイオードD1の電圧は図4のタイミングチャートに示すようにVfであり、その電流はモード2、3の状態から引き続き直線的に減少し0になる。ダイオードD1に電流が流れているときには図4のタイミングチャートに示すように順方向損失が発生する。ただし、この損失はダイオードD1に流れる電流の減少とともに減少する。
また、モード4−6における整流回路60のダイオードD2の電圧は図4のタイミングチャートに示すようにVfである。一方、ダイオードD2に流れる電流はモード2、3の状態から引き続き直線的に上昇し一定値の電流が流れる。したがって、ダイオードD2の順方向損失は図4のタイミングチャートに示すように電流の大きさに応じて変化する。
7.モード7<Q1.Q2:OFF、QA1:ONからOFF>
このモードは、QA1がONからOFFになりコンデンサCA1、CA2に電流が流れた後、Di1、Di2に電流が流れるモードである。スイッチング信号がLOWで補助スイッチング信号がHIの状態からスイッチング信号と補助スイッチング信号とが共にLOWの状態<Q1.Q2:OFF、QA1:OFF>に移行すると、図9Aに示す経路に電流が流れる。
つまり図1に示した、トランスT1の一次巻線42から共振コイルLr1、第1スイッチング回路10の寄生ダイオードDi1、コンデンサC1、第2スイッチング回路20の寄生ダイオードDi2、共振コンデンサCi1を結ぶ経路に電流が流れる。なお、スイッチング素子QA1がOFFしたときには、コンデンサCsw1に電流が流れる。一方、トランスT1の二次側では、コイルL1で発生する電圧により、図9Aに示すように、コイルL1、+の出力端子、−の出力端子、ダイオードD2を結ぶ経路に電流が流れる。
モード7におけるスイッチング素子Q1、Q2のドレイン−ソース間電圧は、図2のタイミングチャートに示すように、ダイオードDi1と同じ逆方向のVfの電圧が発生する。また、モード7におけるスイッチング素子Q1、Q2のドレイン−ソース間電流は、スイッチング素子Q1、Q2がOFFであるため、図2のタイミングチャートに示すように0になる。したがって、スイッチング素子Q1、Q2の損失も、図2のタイミングチャートに示すように0である。
モード7におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電圧は図2のタイミングチャートに示すように、ダイオードDi1、Di2と同じVfの電圧である。また、モード7におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電流は、図2のタイミングチャートに示すように急激に上昇し徐々に減少する。
また、モード7におけるスイッチング素子QA1の電圧は図3のタイミングチャートに示すようにVfから直線的に上昇する。モード7におけるスイッチング素子QA1の電流は図3のタイミングチャートに示すように0である。したがって、スイッチング素子QA1の損失は0である。
モード7におけるスイッチング素子QA1の寄生ダイオードDd1の電圧は、図3のタイミングチャートに示すようにスイッチング素子QA1の電圧と同じくVfから直線的に上昇する。また、スイッチング素子QA1の寄生ダイオードDd1の電流は図3のタイミングチャートに示すように0である。
一方、モード7における整流回路60のダイオードD1の電圧は図4のタイミングチャートに示すようにVfであり、その電流は徐々に上昇する。
また、モード7における整流回路60のダイオードD2の電圧は図4のタイミングチャートに示すようにVfである。一方、ダイオードD2の電流は徐々に減少する。したがって、ダイオードD1の順方向損失が徐々に増加し、ダイオードD2の順方向損失が徐々に減少する。
8.モード8<Q1.Q2:OFFからON、QA1:OFF>
スイッチング信号と補助スイッチング信号とが共にLOWの状態からスイッチング信号がHIで補助スイッチング信号がLOWの状態<Q1.Q2:ON、QA1:OFF>に移行すると、図9Bに示す経路に電流が流れる。
つまり図1に示した、トランスT1の一次巻線42から共振コイルLr1、第1スイッチング回路10のスイッチング素子Q1、コンデンサC1、第2スイッチング回路20のスイッチング素子Q2、共振コンデンサCi1を結ぶ経路に電流が流れる。一方、トランスT1の二次側では、コイルL1で発生する電圧により、図9Bに示すように、コイルL1、+の出力端子、−の出力端子、ダイオードD2を結ぶ経路に電流が流れる。
9.モード9<Q1.Q2:ON、QA1:OFF>
スイッチング素子Q1のスイッチング信号がHIで補助スイッチング信号がLOWのとき(Q1.Q2:ON、QA1:OFF)には、図10に示す経路に電流が流れる。つまり図1に示した、直流電源150の+端子から第1スイッチング回路10、共振コイルLr1、トランスT1の一次巻線42、共振コンデンサCi1、第2スイッチング回路20、直流電源150の−端子を結ぶ経路に電流が流れる。
トランスT1の二次側では、二次巻線44及びコイルL1で発生する電圧により、図10に示すように、トランスT1の二次巻線44の+の出力端子からダイオードD1、コイルL1、+の出力端子、−の出力端子、トランスT1の二次巻線44の−の出力端子及びダイオードD2を結ぶ2つの経路に電流が流れる。
モード8におけるスイッチング素子Q1、Q2のドレイン−ソース間電圧は、図2のタイミングチャートに示すように0である。
また、モード8におけるスイッチング素子Q1、Q2のドレイン−ソース間電流は、図2のタイミングチャートに示すように逆方向に流れる。したがって、スイッチング素子Q1、Q2の損失も0である。
モード8及び9におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2及びコンデンサCA1、CA2の電圧は図2のタイミングチャートに示すように0である。
また、モード8及び9におけるスイッチング素子Q1、Q2の寄生ダイオードDi1、Di2の電流は0である。モード8及び9におけるコンデンサCA1、CA2の電流は、図2のタイミングチャートに示すように0になる。
また、モード8及び9におけるスイッチング素子QA1の電圧は図3のタイミングチャートに示すように一定の電圧である。モード8及び9におけるスイッチング素子QA1の電流は図3のタイミングチャートに示すように0である。モード8及び9におけるスイッチング素子QA1の寄生ダイオードDd1の電圧と電流もスイッチング素子QA1の電圧及び電流と同じである。
一方、モード8及び9における整流回路60のダイオードD1の電圧は図4のタイミングチャートに示すようにVfであり、その電流は直線的に増加する。モード8及び9におけるダイオードD1の電流は、ダイオードD1の順方向に流れるので、図4のタイミングチャートに示すようなVfの影響による順方向損失が発生する。
また、モード8及び9における整流回路60のダイオードD2の電圧は図4のタイミングチャートに示すようにVfである。一方、ダイオードD2に流れる電流は直線的に低下する。したがって、ダイオードD2の順方向損失は電流の低下とともに減少する。
モード8では、スイッチング素子Q1、Q2のゼロボルトスイッチングを実現できるので、スイッチング素子Q1、Q2でスイッチング損失は発生しない。
モード9ではスイッチング素子Q1、Q2の電流方向が逆方向から順方向に転じ電流が増加する。スイッチング素子Q1、Q2のソース−ドレイン間電圧はVfであるため、電流の増加にしたがって損失が増加する。
以上のように、モード9まで回路の動作が進むと、図6Aで示すモード1の動作に移行し、モード1の回路の動作に戻る。本実施形態に係るスイッチング電源装置100は、以上のモード1から9を繰り返し行って、トランスT1の二次側から一定電圧の直流を出力する。
以上のように、本実施形態に係るスイッチング電源装置100によれば、スイッチング素子Q1、Q2がONするときには、補助スイッチング回路30の共振動作によって、ダイオードDi1、Di2に電流が流れるので、ゼロボルトスイッチングが実現できる。また、スイッチング素子Q1、Q2がOFFするときには、コンデンサCA1、CA2に電流が流れるので、スイッチング素子でのスイッチング損失の低減とサージ電圧の発生が阻止できる。このため、スイッチング素子Q1、Q2のスイッチング損失が0になる。
補助スイッチング回路30の動作によって、スイッチング素子QA1のゼロボルトスイッチングが実現でき、スイッチング損失の低減とサージ電圧発生が阻止できる。
トランスT1に蓄積された磁束をリセットするためのリセット電流Irを直流電源側に流さないので、直流電源側へのリップルノイズ流出量を減少させることができ、コンデンサC1の小型化と回路損失の低減を図ることができる。
[実施形態2]
(回路の構成)
図11は実施形態2に係るスイッチング電源装置200の回路図である。スイッチング電源装置200は2つのスイッチング電源装置を並列に接続して形成する。2つのスイッチング電源装置は交互に動作し直流電源150の直流電圧を降圧または昇圧してV0の直流電圧を出力する。
スイッチング電源装置200は、図1に示したスイッチング電源装置100と同一の構成を有するスイッチング電源装置100Aにスイッチング電源装置100Bを並列に接続している。スイッチング電源装置100Bは、一次側の構成がスイッチング電源装置100Aと同一である。スイッチング電源装置100Bは、スイッチング電源装置100Aの整流回路60(図1参照)の大部分を共用する。スイッチング電源装置100BのトランスT2の二次側は、スイッチング電源装置100AのトランスT1の二次側と並列に接続される。
したがって、第1スイッチング電源装置100Aと第2スイッチング電源装置100Bの一次側は直流電源150に並列に接続され、第1スイッチング電源装置100Aと第2スイッチング電源装置100Bの二次側はそれぞれのトランスの二次側に並列に接続される。
第1スイッチング電源装置100Aと第2スイッチング電源装置100Bとが有するそれぞれのトランスT1、T2の二次巻線44A、44Bと出力端子との間に、整流用のダイオードD1、リップル電圧を平滑化するコイルL1及び出力電圧を平滑化するコンデンサELC1が接続される。
第1スイッチング電源装置100Aの信号生成部50Aと第2スイッチング電源装置100Bの信号生成部50Bとがそれぞれ生成するスイッチング信号と補助スイッチング信号は、一方の信号生成部(たとえば50A)が生成するスイッチング信号と補助スイッチング信号の位相が、他方の信号生成部(たとえば50B)が生成するスイッチング信号と補助スイッチング信号の位相に対して180度ずれている。
このため、第1スイッチング電源装置100AがトランスT1の二次巻線44Aから出力する電流の整流と、第2スイッチング電源装置100BがトランスT2の二次巻線44Bから出力する電流の整流とが交互に行われる。
第1スイッチング電源装置100Aと第2スイッチング電源装置100Bを交互に動作させると、トランスの巻数比を小さくすることができる。このため、トランスの二次巻線の巻数を少なくでき、トランスが小型化できる。
図11では、第1スイッチング電源装置100Aと第2スイッチング電源装置100Bの信号生成部50A、50Bを別々に設けたが、1つの信号生成部に一体化してもよい。その場合、一体化した信号生成部から第1スイッチング電源装置100A用のスイッチング信号と補助スイッチング信号、及び、第2スイッチング電源装置100B用のスイッチング信号と補助スイッチング信号は別々に出力する。
第1スイッチング電源装置100Aと第2スイッチング電源装置100Bの信号生成部を一体化すると、信号生成部を形成する部品点数が少なくなり、信号生成部の小型化、軽量化、効率化に寄与できる。
(回路の動作)
図12及び図13は、図11のスイッチング電源装置200のタイミングチャートである。図12はトランスT1の一次側の、図13はトランスT2の二次側の構成部品の波形を示す。
図12に示すように、信号生成部50Aからスイッチング素子Q1、Q2をON、OFFさせるためのスイッチング信号1を出力する。また、信号生成部50Bからスイッチング素子Q3、Q4をON、OFFさせるためのスイッチング信号2を出力する。スイッチング信号1と2のON、OFFのタイミングは180度逆位相であるために、スイッチング電源装置100Aと100Bは交互に動作する。このため、コンデンサC1に流れる電流は、スイッチング信号1、2のON、OFFの周波数の2倍の周波数になる。なお、コンデンサC1はリップル電圧を低減するために設けてある。
図12では補助スイッチング信号を記載していないが、スイッチング信号1と2と同じく、スイッチング素子QA1とQA2とでは、ON、OFFのタイミングは180度逆位相である。
図13に示すように、スイッチング電源装置100Aと100Bは交互に動作するので、トランスT1とトランスT2の二次巻線44A、44Bから出力される二次電圧は交互にON、OFFする。また、ダイオードD1にかかる電圧とダイオードD3にかかる電圧も交互にON、OFFする。このため、ダイオードD2の電圧の周波数は、ダイオードD1とダイオードD3の電圧の周波数の2倍になる。コイルL1に流れる電流は、ダイオードD1、D2、D3に流れる電流の合成になるため、図に示すようなリップル電圧が抑えられた波形になる。
したがって、スイッチング電源装置100Aと100Bが交互に動作することによって、入力電源のリップル電圧を低減するためのコンデンサC1、出力電圧のリップル電圧を平滑するためのコイルL1、平滑用コンデンサELC1の電流の周波数は、スイッチング信号1、2のON、OFFの周波数の2倍の周波数になる。
第1スイッチング電源装置100Aと100BのトランスT1、T2の二次巻線は、出力電圧V0をスイッチング素子Q1−Q4のデューティー比で割った回数を巻回する必要がある。本実施形態では、ダイオードD1とD3が交互に導通するため、フライホイールダイオードD2にはスイッチング信号の2倍の周波数で電圧が発生する。このため、第1スイッチング電源装置100Aと第2スイッチング電源装置100BのトランスT1、T2の二次巻線の必要巻回数は、出力電圧V0をスイッチング素子Q1−Q4のデューティー比に比例した回数に低減できる。
したがって、本実施形態のスイッチング電源装置200によれば、第1スイッチング電源装置100Aと第2スイッチング電源装置100Bとが180度の逆位相で動作するので、トランスT1、T2の一次/二次の巻数比を小さくすることができる。このため、トランスの二次巻線の巻数が少なくなり、トランスT1、T2が小型化できる。
トランスT1、T2の二次側の電圧を低く設定できるので、整流用のダイオードD1、D3、フライホイールダイオードD2を低耐圧のものに置き換えることができる。このため、これらのダイオードの順方向損失が小さくなる。
第1スイッチング電源装置100Aと第2スイッチング電源装置100Bとが180度の逆位相で動作するので、入出力のリップル周波数がスイッチング信号の周波数の2倍になって、脈動が減少する。このため、リップル電圧を平滑化するコイルL1、出力電圧を平滑化するコンデンサELC1を小型化、軽量化できる。
[実施形態3]
(回路の構成)
図14は実施形態3に係るスイッチング電源装置300の回路図である。スイッチング電源装置300は実施形態2のスイッチング電源装置200の整流を同期して行わせるための構成を備える。
スイッチング電源装置300は、第1スイッチング電源装置100Aが有するトランスT1の二次巻線44Aの一端と出力端子との間で直列に接続される第1同期スイッチング回路92を有する。また、第2スイッチング電源装置100Bが有するトランスT2の二次巻線44Bの一端と出力端子との間で直列に接続される第2同期スイッチング回路94を有する。さらに、出力端子に並列に接続される第3同期スイッチング回路96を有する。
また、スイッチング電源装置300は、第1から第3同期スイッチング回路92、94、96に供給して効率的な整流を行わせるための同期整流信号を生成する同期整流信号生成部250を有する。
このように構成すると、第1から第3同期スイッチング回路が同期整流信号によって一定のタイミングでON、OFFを繰り返すので、効率的な整流を実現できる。
図14では、第1スイッチング電源装置100Aと第2スイッチング電源装置100Bの信号生成部50A、50B及び同期整流信号生成部250を別々に設けたが、信号生成部50A、50B及び同期整流信号生成部250を一体化して1つの信号生成部としてもよい。その場合、一体化した信号生成部から第1スイッチング電源装置100A用のスイッチング信号と補助スイッチング信号、第2スイッチング電源装置100B用のスイッチング信号と補助スイッチング信号、第1から第3同期スイッチング回路92、94、96用の同期整流信号が別々に出力される。
第1スイッチング電源装置100Aと第2スイッチング電源装置100Bの信号生成部50A、50Bと同期整流信号生成部250が一体化されて1つになると、信号生成部50A、50Bと同期整流信号生成部250を形成する部品点数が少なくなり、信号生成部と同期整流信号生成部の小型化、軽量化、効率化に寄与できる。
(回路の動作)
図15は、図14のスイッチング電源装置のタイミングチャートである。
スイッチング電源装置100Aの信号生成部50Aからはスイッチング素子Q1、Q2に対して図示するような矩形波のスイッチング信号1が印加される。また、同期整流信号生成部250からは、第1同期スイッチング回路92のスイッチング素子Q5に対してスイッチング信号1と同じタイミングでHI、LOWを繰り返す同期整流信号1が印加される。
同様に、スイッチング電源装置100Bの信号生成部50Bからはスイッチング素子Q3、Q4に対して図示するような矩形波のスイッチング信号2が印加される。また、同期整流信号生成部250からは、第2同期スイッチング回路94のスイッチング素子Q6に対してスイッチング信号2と同じタイミングでHI、LOWを繰り返す同期整流信号2が印加される。
さらに、同期整流信号生成部250からは、第3同期スイッチング回路96のスイッチング素子Q7に対して、同期整流信号1と同期整流信号2が共にLOWのときにだけHIになる同期整流信号3が印加される。
なお、スイッチング電源装置100Aのスイッチング素子QA1には補助スイッチング信号1が、スイッチング電源装置100Bのスイッチング素子QA2には補助スイッチング信号2がそれぞれ印加される。
同期整流信号1−3がこのようなタイミングでHI、LOWを繰り返すと、スイッチング電源装置100Aの整流とスイッチング電源装置100Bの整流を同期させることができ、効率的に直流電圧を出力させることができる。
実施形態3にかかるスイッチング電源装置300によれば、同期整流信号1−3によって二次側の電流経路が形成されるので、整流回路に無駄な電流を流さなくて済み、変換効率が向上する。
なお、実施形態1のスイッチング電源装置では、整流回路60にダイオードを用いたが、これらのダイオードをMOSFETに置き換えて同期整流をしても良い。ダイオードをMOSFETに置き換えて同期整流を実現すれば、ダイオードよりも順方向損失を少なくすることができ、変換効率をさらに向上させることができる。
10 第1スイッチング回路、
20 第2スイッチング回路、
30 補助スイッチング回路、
42 一次巻線、
44、44A、44B 二次巻線、
50、50A、50B 信号生成部、
60 整流回路、
100、200、300 スイッチング電源装置、
150 直流電源、
250 同期整流信号生成部。

Claims (8)

  1. 一次巻線と二次巻線とを有するトランスと、
    前記一次巻線の一端にその一端が接続される共振コイルと、
    前記一次巻線の他端にその一端が接続される共振コンデンサと、
    前記共振コイルの他端と直流電源の一方の極性の端子とに接続される第1スイッチング回路と、
    前記共振コンデンサの他端と前記直流電源の他方の極性の端子とに接続される第2スイッチング回路と、
    前記共振コイルの他端と前記共振コンデンサの他端とに接続される補助スイッチング回路と、
    前記第1スイッチング回路及び前記第2スイッチング回路に供給するスイッチング信号と前記補助スイッチング回路に供給する補助スイッチング信号とを生成する信号生成部と、を有し、
    前記スイッチング信号は前記補助スイッチング信号がLOWになっているときにHIになり、前記補助スイッチング信号は前記スイッチング信号がLOWになっているときにHIになり、
    前記スイッチング信号がLOWになり前記第1スイッチング回路及び前記第2スイッチング回路がOFFした後、前記補助スイッチング信号がHIになり前記補助スイッチング回路がONするまでの間、前記一次巻線、前記共振コイル、前記共振コンデンサ及び前記補助スイッチング回路によって電流閉回路を形成し、
    前記電流閉回路に前記トランスに蓄積された磁束をリセットするためのリセット電流を流すことを特徴とするスイッチング電源装置。
  2. 請求項1に記載の構成を有する第1スイッチング電源装置と、
    前記第1スイッチング電源装置と同一の構成を有する第2スイッチング電源装置と、
    を有し、
    前記第1スイッチング電源装置と前記第2スイッチング電源装置の一次側は直流電源に並列に接続され、
    前記第1スイッチング電源装置と前記第2スイッチング電源装置の二次側は出力端子に並列に接続され、
    前記第1スイッチング電源装置と前記第2スイッチング電源装置は交互に動作することを特徴とするスイッチング電源装置。
  3. 前記第1スイッチング電源装置と前記第2スイッチング電源装置とが有するそれぞれのトランスの二次巻線と前記出力端子との間に、整流用のダイオード、出力電圧を平滑化するリアクトル及び出力電圧を平滑化するコンデンサが接続され、
    前記第1スイッチング電源装置の信号生成部と前記第2スイッチング電源装置の信号生成部とがそれぞれ生成するスイッチング信号と補助スイッチング信号は、一方の信号生成部が生成するスイッチング信号と補助スイッチング信号の位相が、他方の信号生成部が生成するスイッチング信号と補助スイッチング信号の位相に対して180度ずれていることを特徴とする請求項2に記載のスイッチング電源装置。
  4. 前記第1スイッチング電源装置が有するトランスの二次巻線の一端と前記出力端子との間で直列に接続される第1同期スイッチング回路と、
    前記第2スイッチング電源装置が有するトランスの二次巻線の一端と前記出力端子との間で直列に接続される第2同期スイッチング回路と、
    前記出力端子に並列に接続される第3同期スイッチング回路と、
    前記第1から第3同期スイッチング回路に供給して効率的な整流を行わせる同期整流信号を生成する同期整流信号生成部と、
    をさらに有することを特徴とする請求項2または3に記載のスイッチング電源装置。
  5. 前記第1スイッチング回路、前記第2スイッチング回路及び前記補助スイッチング回路は、同一の回路要素を用いた同一の回路に形成されることを特徴とする請求項1から4のいずれかに記載のスイッチング電源装置。
  6. 前記第1スイッチング電源装置と前記第2スイッチング電源装置の信号生成部は、一体化されていることを特徴とする請求項2から5のいずれかに記載のスイッチング電源装置。
  7. さらに、前記同期整流信号生成部は、前記第1スイッチング電源回路と前記第2スイッチング電源回路が有するそれぞれの信号生成部と一体化されていることを特徴とする請求項6に記載のスイッチング電源装置。
  8. 前記共振コイルは、前記トランスの漏れインダクタンスで代用することを特徴とする請求項1から7のいずれかに記載のスイッチング電源装置。
JP2011253343A 2011-11-18 2011-11-18 スイッチング電源装置 Pending JP2013110832A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011253343A JP2013110832A (ja) 2011-11-18 2011-11-18 スイッチング電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011253343A JP2013110832A (ja) 2011-11-18 2011-11-18 スイッチング電源装置

Publications (1)

Publication Number Publication Date
JP2013110832A true JP2013110832A (ja) 2013-06-06

Family

ID=48707089

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011253343A Pending JP2013110832A (ja) 2011-11-18 2011-11-18 スイッチング電源装置

Country Status (1)

Country Link
JP (1) JP2013110832A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014230652A (ja) * 2013-05-29 2014-12-11 株式会社ディ・ライト 遊技機
JP2014230650A (ja) * 2013-05-29 2014-12-11 株式会社ディ・ライト 遊技機
JP2015000068A (ja) * 2013-06-12 2015-01-05 株式会社ディ・ライト 遊技機
JP2015000067A (ja) * 2013-06-12 2015-01-05 株式会社ディ・ライト 遊技機
JP2015000066A (ja) * 2013-06-12 2015-01-05 株式会社ディ・ライト 遊技機

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0583940A (ja) * 1991-09-18 1993-04-02 Sanken Electric Co Ltd スイツチング電源装置
JPH05304776A (ja) * 1992-04-24 1993-11-16 Matsushita Electric Ind Co Ltd スイッチング電源装置
JPH07312868A (ja) * 1994-05-13 1995-11-28 Nippon Steel Corp スイッチング電力変換装置
JPH11313479A (ja) * 1998-04-28 1999-11-09 Nagano Japan Radio Co スイッチング電源装置
JP2004248485A (ja) * 2003-01-23 2004-09-02 Yokogawa Electric Corp スイッチング電源
JP2009261049A (ja) * 2008-04-14 2009-11-05 Asti Corp スイッチング電源装置
JP2011072076A (ja) * 2009-09-24 2011-04-07 Sanken Electric Co Ltd 直流変換装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0583940A (ja) * 1991-09-18 1993-04-02 Sanken Electric Co Ltd スイツチング電源装置
JPH05304776A (ja) * 1992-04-24 1993-11-16 Matsushita Electric Ind Co Ltd スイッチング電源装置
JPH07312868A (ja) * 1994-05-13 1995-11-28 Nippon Steel Corp スイッチング電力変換装置
JPH11313479A (ja) * 1998-04-28 1999-11-09 Nagano Japan Radio Co スイッチング電源装置
JP2004248485A (ja) * 2003-01-23 2004-09-02 Yokogawa Electric Corp スイッチング電源
JP2009261049A (ja) * 2008-04-14 2009-11-05 Asti Corp スイッチング電源装置
JP2011072076A (ja) * 2009-09-24 2011-04-07 Sanken Electric Co Ltd 直流変換装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014230652A (ja) * 2013-05-29 2014-12-11 株式会社ディ・ライト 遊技機
JP2014230650A (ja) * 2013-05-29 2014-12-11 株式会社ディ・ライト 遊技機
JP2015000068A (ja) * 2013-06-12 2015-01-05 株式会社ディ・ライト 遊技機
JP2015000067A (ja) * 2013-06-12 2015-01-05 株式会社ディ・ライト 遊技機
JP2015000066A (ja) * 2013-06-12 2015-01-05 株式会社ディ・ライト 遊技機

Similar Documents

Publication Publication Date Title
US9660536B2 (en) Switching power supply device performs power transmission by using resonance phenomenon
US9106141B2 (en) Switching power supply device
US7405955B2 (en) Switching power supply unit and voltage converting method
US9190911B2 (en) Auxiliary resonant apparatus for LLC converters
JP4910525B2 (ja) 共振型スイッチング電源装置
TWI596880B (zh) 準諧振半橋轉換器及其控制方法
US20140362613A1 (en) Lc snubber circuit
TWI501529B (zh) 直流電源轉換裝置與方法
JP2005151796A (ja) スイッチング電源回路
US9859799B2 (en) Switching power supply unit
US7196913B2 (en) DC conversion apparatus
WO2014155604A1 (ja) Dc/dcコンバータ
JP2017085808A (ja) スイッチング電源装置
Escudero et al. Synchronous rectifiers drain voltage overshoot reduction in PSFB converters
JP2013110832A (ja) スイッチング電源装置
TWI580166B (zh) 交錯式升壓轉換器
JP4951772B2 (ja) タップインダクタコンバータ
JP2018014852A (ja) 絶縁型dc/dcコンバータ
JP7183919B2 (ja) スイッチング電源装置
JP4577030B2 (ja) スイッチング電源装置
JP2006211878A (ja) スイッチング電源装置
JPWO2011048680A1 (ja) スイッチング電源装置
KR20150070898A (ko) 직류-직류 컨버터 및 이의 스위칭 방법
JP6968127B2 (ja) 力率改善コンバータ
Lin et al. Analysis and implementation of a soft-switching converter with reduced switch count

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140305

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150203

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150406

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20151006