JP2013101677A - プロセッサ動作電圧の自動動的制御 - Google Patents
プロセッサ動作電圧の自動動的制御 Download PDFInfo
- Publication number
- JP2013101677A JP2013101677A JP2013013535A JP2013013535A JP2013101677A JP 2013101677 A JP2013101677 A JP 2013101677A JP 2013013535 A JP2013013535 A JP 2013013535A JP 2013013535 A JP2013013535 A JP 2013013535A JP 2013101677 A JP2013101677 A JP 2013101677A
- Authority
- JP
- Japan
- Prior art keywords
- processor
- core
- bus
- operating voltage
- ratio
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Microcomputers (AREA)
Abstract
【解決手段】1つのプロセッサの動作電圧を動的に調整する一方で、前記プロセッサが前記プロセッサの前記コア/バス周波数比との関係において有害である1つの動作電圧状態に1人のユーザによって置かれることを防止するための手法。より具体的には、プロセッサの動作電圧をプロセッサのバスおよび/あるいはコアクロック周波数の1つの関数として制御するための1つの手法に関する。
【選択図】図2
Description
Claims (30)
- 1つの装置であって、1つのプロセッサの動作電圧を前記プロセッサのコアおよび/あるいはバスのクロック周波数の1つの変化に応じて調整する第2の手段であって、前記動作電圧が1人のユーザによって前記コアおよび/あるいはバスのクロック周波数とは無関係に調整されることを防止する第2の手段を含む装置。
- 請求項1の装置であって、前記プロセッサのコアクロックを設定する1つの周波数と、前記プロセッサに結合された前記バスを設定する1つの周波数との間の1つの比(コア/バス比)を求める1つの第1の手段をさらに含む装置。
- 請求項2の装置であって、前記第2の手段が、前記コア/バス比を1つの変数とする1つの一次方程式に従って前記動作電圧を調整する装置。
- 請求項3の装置であって、前記一次方程式の1つの勾配が前記プロセッサの1つの最大および最小許容動作電圧および前記プロセッサの1つの最大および最小許容コア/バス比の間の前記差の1つの比に依存する装置。
- 請求項1の装置であって、前記第2の手段が前記プロセッサの前記動作電圧を自動的に複数回調整し、前記プロセッサをリブートしなくても前記プロセッサが各動作電圧で機能できる装置。
- 請求項5の装置であって、前記第2の手段が前記プロセッサ内に格納され、1人のユーザが利用できない複数のマイクロアーキテクチャ命令を含み、前記複数のマイクロアーキテクチャ命令が前記プロセッサによって実行されると、前記第1の手段によって求められた前記コア/バス比に応じて前記プロセッサの動作電圧が調整される装置。
- 請求項4の装置であって、前記第2の手段が、前記一次方程式を実装するためのプロセッサロジックを含む装置。
- 請求項4の装置であって、前記一次方程式を実装するために、前記第2の手段が複数のコンピュータ読み取り可能マイクロアーキテクチャ命令とプロセッサロジックとの1つの組み合わせを含む装置。
- 1つの方法であって、
1つのプロセッサのコアクロック周波数と、前記プロセッサが1つのコンピュータシステム内の他の複数のエージェントとの通信に使用する1つのバスの1つの周波数との間の1つの比(コア/バス比)の1つの変化を検出する工程と、
前記コア/バス比の前記変化の検出に応じて、前記コア/バス比を1つの変数とする1つの一次方程式に従って前記プロセッサの動作電圧を動的に調整する工程と、を含む方法。 - 請求項9の方法であって、前記検出工程が、前記コア/バス比を制御するための1つのマシンレジスタに書き込まれる1つのコマンドを解釈する工程を含む方法。
- 請求項10の方法であって、前記検出工程が、前記変更後のコア/バス比が前記プロセッサの1つの許容範囲内にあるかどうかを識別する工程を含む方法。
- 請求項11の方法であって、前記変更後のコア/バス比が前記プロセッサの1つの許容範囲内にあり、前記コマンドが前記コア/バス比を制御するための1つのマシンレジスタに書き込まれた場合は、前記プロセッサの1つの最大および最小許容動作電圧および前記プロセッサの1つの最大および最小許容コア/バス比の間の前記差に応じて前記一次方程式の前記勾配を計算する方法。
- 請求項12の方法であって、前記電源が1人のユーザによって前記コアあるいはバスのクロック周波数とは無関係に調整されないように、1つの値を前記プロセッサの電源にプログラミングすることによって前記プロセッサの動作電圧を調整する方法。
- 請求項13の方法であって、前記プロセッサの電源を、前記プロセッサをリブートしなくても前記プロセッサが動作できる1つの許容範囲内の複数の動作電圧間で調整する方法。
- 請求項14の方法であって、複数のマイクロアーキテクチャ命令を前記プロセッサ内で実行することによって、前記一次方程式を実装する方法。
- 請求項14の方法であって、プロセッサの論理回路を介して前記一次方程式を実装する方法。
- 請求項14の方法であって、プロセッサロジックと前記プロセッサ内の複数のマイクロアーキテクチャ命令との1つの組み合わせによって前記一次方程式を実装する方法。
- 1つのシステムであって、
複数の装置間で情報を伝達するための1つのバスと、
前記バスに結合された1つのプロセッサであって、前記プロセッサが機能する前記電圧(動作電圧)を、前記プロセッサのコア周波数と前記バス周波数との前記比(コア/バス比)の1つの変化に応じて、前記プロセッサをリブートせずに動的に切り替え、前記コア/バス周波数と動作電圧との組み合わせが1人のユーザによって前記プロセッサを損傷しうる組み合わせにされることを防止するためのロジックを含むプロセッサと、を含むシステム。 - 請求項18のシステムであって、1つの電圧識別値(Vid)を前記プロセッサに結合された1つの可変電源にプログラミングすることによって前記動作電圧を調整するシステム。
- 請求項19のシステムであって、前記Vidが前記コア/バス比の1つの線形関数であるシステム。
- 請求項20のシステムであって、前記線形関数を実行するためにプロセッサのマイクロコードを用いるシステム。
- 請求項20のシステムであって、前記線形関数を実行するためにプロセッサのロジックを用いるシステム。
- 請求項21のシステムであって、前記線形関数に対応する1つの曲線の前記勾配が前記プロセッサの1つの最大および最小許容動作電圧および前記プロセッサの1つの最大および最小許容コア/バス比の間の前記差の1つの比に依存するシステム。
- 請求項23のシステムであって、前記バスに結合された複数の命令を格納するための1つのメモリと前記バスに結合された1つのオーディオ装置とをさらに含むシステム。
- 1つのプロセッサであって、
前記プロセッサのコアクロックを設定する1つの周波数と、前記プロセッサに結合された1つのバスを設定する1つの周波数との間の比(コア/バス比)を求めるための第1のロジックと、
前記第1のロジックによって求められた前記コア/バス比に応じて前記プロセッサの動作電圧を調整し、前記プロセッサの動作電圧が1人のユーザによって調整されることを防止するための第2のロジックと、を含むプロセッサ。 - 請求項25のプロセッサであって、ユーザが利用可能な1つのマシンレジスタを使わずに、前記プロセッサの電源を構成することによって前記第2のロジックが前記動作電圧を調整するプロセッサ。
- 請求項25のプロセッサであって、前記コア/バス比を1つの変数とする1つの一次方程式に従って前記第2のロジックが前記動作電圧を調整するプロセッサ。
- 請求項27のプロセッサであって、前記一次方程式の1つの勾配が前記プロセッサの1つの最大および最小許容動作電圧および前記プロセッサの1つの最大および最小許容コア/バス比の間の前記差の1つの比に依存するプロセッサ。
- 請求項25のプロセッサであって、前記プロセッサの前記動作電圧が前記第2のロジックによって複数回調整され、リブートなしに各動作電圧で機能可能なプロセッサ。
- 請求項29のプロセッサであって、前記第2のロジックが前記プロセッサ内に格納されている、1人のユーザが利用できない複数のマイクロアーキテクチャ命令を実行し、前記第2のロジックによって前記複数のマイクロアーキテクチャ命令が実行されると、前記第1のロジックによって求められた前記コア/バス比に応じて前記プロセッサの動作電圧が調整されるプロセッサ。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/966,701 US7308590B2 (en) | 2004-10-15 | 2004-10-15 | Automatic dynamic processor operating voltage control |
US10/966,701 | 2004-10-15 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011254063A Division JP5312562B2 (ja) | 2004-10-15 | 2011-11-21 | プロセッサ動作電圧の自動動的制御 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014050011A Division JP5837117B2 (ja) | 2004-10-15 | 2014-03-13 | プロセッサおよび方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013101677A true JP2013101677A (ja) | 2013-05-23 |
JP5619196B2 JP5619196B2 (ja) | 2014-11-05 |
Family
ID=36182197
Family Applications (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005293019A Expired - Fee Related JP4921765B2 (ja) | 2004-10-15 | 2005-10-05 | プロセッサ動作電圧の自動動的制御 |
JP2011254063A Expired - Fee Related JP5312562B2 (ja) | 2004-10-15 | 2011-11-21 | プロセッサ動作電圧の自動動的制御 |
JP2013013535A Expired - Fee Related JP5619196B2 (ja) | 2004-10-15 | 2013-01-28 | プロセッサ及びシステム |
JP2014050011A Expired - Fee Related JP5837117B2 (ja) | 2004-10-15 | 2014-03-13 | プロセッサおよび方法 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005293019A Expired - Fee Related JP4921765B2 (ja) | 2004-10-15 | 2005-10-05 | プロセッサ動作電圧の自動動的制御 |
JP2011254063A Expired - Fee Related JP5312562B2 (ja) | 2004-10-15 | 2011-11-21 | プロセッサ動作電圧の自動動的制御 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014050011A Expired - Fee Related JP5837117B2 (ja) | 2004-10-15 | 2014-03-13 | プロセッサおよび方法 |
Country Status (2)
Country | Link |
---|---|
US (3) | US7308590B2 (ja) |
JP (4) | JP4921765B2 (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7581122B2 (en) * | 2004-06-29 | 2009-08-25 | Broadcom Corporation | Power supply integrated circuit with feedback control |
US7707434B2 (en) * | 2004-06-29 | 2010-04-27 | Broadcom Corporation | Power control bus for carrying power control information indicating a power supply voltage variability |
US7308590B2 (en) * | 2004-10-15 | 2007-12-11 | Intel Corporation | Automatic dynamic processor operating voltage control |
KR100834408B1 (ko) * | 2006-09-14 | 2008-06-04 | 한국전자통신연구원 | 분산처리시스템에서의 태스크 할당방법 및 시스템 |
US7949887B2 (en) * | 2006-11-01 | 2011-05-24 | Intel Corporation | Independent power control of processing cores |
KR101150989B1 (ko) * | 2007-08-07 | 2012-05-30 | 삼성전자주식회사 | 화상처리장치 및 그 제어방법 |
US8250395B2 (en) * | 2009-11-12 | 2012-08-21 | International Business Machines Corporation | Dynamic voltage and frequency scaling (DVFS) control for simultaneous multi-threading (SMT) processors |
US8909957B2 (en) | 2010-11-04 | 2014-12-09 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | Dynamic voltage adjustment to computer system memory |
GB2499151B (en) * | 2010-11-09 | 2016-04-20 | Ibm | Energy capture of time-varying energy sources by varying computation workload |
US20140122916A1 (en) * | 2012-10-31 | 2014-05-01 | Guadalupe J. Garcia | Reducing the overhead associated with frequency changes in processors |
US9405351B2 (en) * | 2012-12-17 | 2016-08-02 | Intel Corporation | Performing frequency coordination in a multiprocessor system |
US9292468B2 (en) | 2012-12-17 | 2016-03-22 | Intel Corporation | Performing frequency coordination in a multiprocessor system based on response timing optimization |
US9256276B2 (en) * | 2013-09-27 | 2016-02-09 | Intel Corporation | Utilization of processor capacity at low operating frequencies |
US10558259B2 (en) | 2017-05-25 | 2020-02-11 | International Business Machines Corporation | Dynamic voltage control |
EP3646673B1 (en) * | 2017-06-28 | 2021-08-11 | Signify Holding B.V. | Voltage detection system and method |
CN113031736A (zh) | 2019-12-09 | 2021-06-25 | 华为技术有限公司 | 一种电压调节方法和电子设备 |
KR20220145004A (ko) | 2021-04-21 | 2022-10-28 | 삼성전자주식회사 | 클록 관리 회로 및 이를 포함하는 멀티-코어 시스템 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07306827A (ja) * | 1994-05-10 | 1995-11-21 | Intel Corp | P/q整数比関係を有する周波数で動作するディジタル装置間で同期データ伝送を行うための方法および装置 |
JPH09204242A (ja) * | 1995-10-13 | 1997-08-05 | Vlsi Technol Inc | コンピュータシステムの電力消費を低減するためのシステム及び方法 |
US5764529A (en) * | 1996-12-23 | 1998-06-09 | International Business Machines Corporation | Method and apparatus for automatic frequency and voltage selection for microprocessors |
JP2000187523A (ja) * | 1998-12-21 | 2000-07-04 | Funai Electric Co Ltd | クロック可変回路 |
JP2001236133A (ja) * | 1999-12-22 | 2001-08-31 | Hewlett Packard Co <Hp> | 比率化クロック合成の方法および装置 |
JP2002099433A (ja) * | 2000-09-22 | 2002-04-05 | Sony Corp | 演算処理システム及び演算処理制御方法、タスク管理システム及びタスク管理方法、並びに記憶媒体 |
JP2004096534A (ja) * | 2002-09-02 | 2004-03-25 | Nec Corp | 携帯電話器およびその制御方法 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54148430A (en) * | 1978-05-15 | 1979-11-20 | Nec Corp | Digital device |
US5760636A (en) * | 1996-06-28 | 1998-06-02 | Intel Corporation | Adjusting clock frequency and voltage supplied to a processor in a computer system |
US5974556A (en) * | 1997-05-02 | 1999-10-26 | Intel Corporation | Circuit and method for controlling power and performance based on operating environment |
US6385735B1 (en) * | 1997-12-15 | 2002-05-07 | Intel Corporation | Method and apparatus for limiting processor clock frequency |
US6823516B1 (en) * | 1999-08-10 | 2004-11-23 | Intel Corporation | System and method for dynamically adjusting to CPU performance changes |
US6457135B1 (en) * | 1999-08-10 | 2002-09-24 | Intel Corporation | System and method for managing a plurality of processor performance states |
US6442700B1 (en) * | 1999-08-10 | 2002-08-27 | Intel Corporation | Thermal control within systems having multiple CPU performance states |
US6721892B1 (en) * | 2000-05-09 | 2004-04-13 | Palmone, Inc. | Dynamic performance adjustment of computation means |
JP4337280B2 (ja) * | 2001-06-29 | 2009-09-30 | コニカミノルタビジネステクノロジーズ株式会社 | 情報処理装置、その制御方法、制御プログラム、および制御プログラムを記録したコンピュータ読み取り可能な記録媒体 |
US6889331B2 (en) * | 2001-08-29 | 2005-05-03 | Analog Devices, Inc. | Dynamic voltage control method and apparatus |
JP2003099150A (ja) * | 2001-09-20 | 2003-04-04 | Alps Electric Co Ltd | コンピュータ |
US7111178B2 (en) * | 2001-09-28 | 2006-09-19 | Intel Corporation | Method and apparatus for adjusting the voltage and frequency to minimize power dissipation in a multiprocessor system |
JP2003150283A (ja) * | 2001-11-09 | 2003-05-23 | Mitsubishi Electric Corp | 電力制御装置及び電力制御方法 |
US6889332B2 (en) * | 2001-12-11 | 2005-05-03 | Advanced Micro Devices, Inc. | Variable maximum die temperature based on performance state |
US7032116B2 (en) * | 2001-12-21 | 2006-04-18 | Intel Corporation | Thermal management for computer systems running legacy or thermal management operating systems |
JP2003256069A (ja) * | 2002-03-05 | 2003-09-10 | Ricoh Co Ltd | 制御装置及び複合機 |
GB2387456B (en) * | 2002-04-12 | 2005-12-21 | Sun Microsystems Inc | Configuring computer systems |
US7290156B2 (en) * | 2003-12-17 | 2007-10-30 | Via Technologies, Inc. | Frequency-voltage mechanism for microprocessor power management |
US6996730B2 (en) * | 2002-11-25 | 2006-02-07 | Texas Instruments Incorporated | Adjusting voltage supplied to a processor in response to clock frequency |
US7444524B2 (en) * | 2002-12-30 | 2008-10-28 | Intel Corporation | Dynamic voltage transitions |
US7290155B2 (en) * | 2003-10-28 | 2007-10-30 | Intel Corporation | Method, system, and apparatus for dynamically configuring the operating point utilized for thermal management of an integrated circuit |
US7562233B1 (en) * | 2004-06-22 | 2009-07-14 | Transmeta Corporation | Adaptive control of operating and body bias voltages |
US7308590B2 (en) * | 2004-10-15 | 2007-12-11 | Intel Corporation | Automatic dynamic processor operating voltage control |
JP2013013535A (ja) * | 2011-07-04 | 2013-01-24 | Panasonic Corp | 炊飯器 |
-
2004
- 2004-10-15 US US10/966,701 patent/US7308590B2/en not_active Expired - Fee Related
-
2005
- 2005-10-05 JP JP2005293019A patent/JP4921765B2/ja not_active Expired - Fee Related
-
2007
- 2007-08-08 US US11/890,931 patent/US7913099B2/en not_active Expired - Fee Related
-
2011
- 2011-02-10 US US13/024,592 patent/US8347127B2/en not_active Expired - Fee Related
- 2011-11-21 JP JP2011254063A patent/JP5312562B2/ja not_active Expired - Fee Related
-
2013
- 2013-01-28 JP JP2013013535A patent/JP5619196B2/ja not_active Expired - Fee Related
-
2014
- 2014-03-13 JP JP2014050011A patent/JP5837117B2/ja not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07306827A (ja) * | 1994-05-10 | 1995-11-21 | Intel Corp | P/q整数比関係を有する周波数で動作するディジタル装置間で同期データ伝送を行うための方法および装置 |
JPH09204242A (ja) * | 1995-10-13 | 1997-08-05 | Vlsi Technol Inc | コンピュータシステムの電力消費を低減するためのシステム及び方法 |
US5764529A (en) * | 1996-12-23 | 1998-06-09 | International Business Machines Corporation | Method and apparatus for automatic frequency and voltage selection for microprocessors |
JP2000187523A (ja) * | 1998-12-21 | 2000-07-04 | Funai Electric Co Ltd | クロック可変回路 |
JP2001236133A (ja) * | 1999-12-22 | 2001-08-31 | Hewlett Packard Co <Hp> | 比率化クロック合成の方法および装置 |
JP2002099433A (ja) * | 2000-09-22 | 2002-04-05 | Sony Corp | 演算処理システム及び演算処理制御方法、タスク管理システム及びタスク管理方法、並びに記憶媒体 |
JP2004096534A (ja) * | 2002-09-02 | 2004-03-25 | Nec Corp | 携帯電話器およびその制御方法 |
Also Published As
Publication number | Publication date |
---|---|
US7308590B2 (en) | 2007-12-11 |
US8347127B2 (en) | 2013-01-01 |
JP2006114034A (ja) | 2006-04-27 |
US20110138212A1 (en) | 2011-06-09 |
US20060085660A1 (en) | 2006-04-20 |
JP2012074063A (ja) | 2012-04-12 |
JP4921765B2 (ja) | 2012-04-25 |
US20070283177A1 (en) | 2007-12-06 |
JP5312562B2 (ja) | 2013-10-09 |
JP5837117B2 (ja) | 2015-12-24 |
JP2014139819A (ja) | 2014-07-31 |
JP5619196B2 (ja) | 2014-11-05 |
US7913099B2 (en) | 2011-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5312562B2 (ja) | プロセッサ動作電圧の自動動的制御 | |
KR100352045B1 (ko) | 컴퓨터시스템에서전력소모를감소시키기위한방법및장치 | |
US7949850B2 (en) | Methods and appratus for demand-based memory mirroring | |
US20070043965A1 (en) | Dynamic memory sizing for power reduction | |
US20070234077A1 (en) | Reducing power consumption by load imbalancing | |
US8810584B2 (en) | Smart power management in graphics processing unit (GPU) based cluster computing during predictably occurring idle time | |
US20210216427A1 (en) | Method of managing storage system, electronic device and computer program product | |
US20060230256A1 (en) | Credit-based activity regulation within a microprocessor | |
US20140129759A1 (en) | Low power write journaling storage system | |
US20090172232A1 (en) | Method and system for handling a management interrupt event | |
KR20190127310A (ko) | 데이터 처리 시스템 및 그 구동방법 | |
US9514009B2 (en) | Reducing server power consumption to compensate for a power supply failure in a multiple power supply configuration | |
US10877918B2 (en) | System and method for I/O aware processor configuration | |
US11663021B2 (en) | System and method for providing granular processor performance control | |
JP2013510353A (ja) | メモリ構成 | |
JP5360303B2 (ja) | メモリアクセス制御装置及びコンピュータシステム | |
JP7506272B2 (ja) | メモリコントローラ電力状態 | |
JP2019175003A (ja) | サーバ、サーバによる制御方法及びプログラム | |
KR20190013063A (ko) | 이종 시스템의 가속기 제어 방법 및 이를 수행하기 위한 이종 시스템 | |
US20240004454A1 (en) | Control of power state in computer processor | |
US11966339B1 (en) | Selecting between basic and global persistent flush modes | |
TW527538B (en) | Adapting system for access control mode of DRAM module slot | |
WO2024144870A1 (en) | Physical adjustment to system memory with chipset attached memory | |
EP4453689A1 (en) | Default boost mode state for devices | |
WO2023122583A1 (en) | Default boost mode state for devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130218 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130218 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131217 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140313 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140819 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140916 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5619196 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |