JP2013089973A - しきい電圧の変動を減らした高電子移動度トランジスタ及びその製造方法 - Google Patents

しきい電圧の変動を減らした高電子移動度トランジスタ及びその製造方法 Download PDF

Info

Publication number
JP2013089973A
JP2013089973A JP2012231776A JP2012231776A JP2013089973A JP 2013089973 A JP2013089973 A JP 2013089973A JP 2012231776 A JP2012231776 A JP 2012231776A JP 2012231776 A JP2012231776 A JP 2012231776A JP 2013089973 A JP2013089973 A JP 2013089973A
Authority
JP
Japan
Prior art keywords
layer
channel
depletion
channel supply
electron mobility
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012231776A
Other languages
English (en)
Inventor
仁俊 ▲黄▼
In-Jun Whang
在浚 ▲呉▼
Jae-Joon Oh
Jae-Won Lee
在垣 李
Hyo Ji Choi
孝枝 崔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2013089973A publication Critical patent/JP2013089973A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7782Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET
    • H01L29/7783Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

【課題】しきい電圧の変動を減らした高電子移動度トランジスタ及びその製造方法を提供する。
【解決手段】化合物半導体を含む基板上に形成され、二次元電子ガスチャネルとデプリーション領域とを備えるチャネル層と、二次元電子ガスチャネルに対応するように、チャネル層上に形成された第1チャネル供給層と、チャネル層のデプリーション領域及び第1チャネル供給層の一部の領域上に形成されたデプリーション層と、第1チャネル供給層上に形成され、デプリーション領域を挟んで対向するソース及びドレイン電極と、デプリーション層上に形成されたゲート電極と、を備え、第1チャネル供給層より分極率が小さい第2チャネル供給層を、チャネル層のデプリーション領域及び第1チャネル供給層の一部の領域上に備え、デプリーション層が第2チャネル供給層上に備えられる、高電子移動度トランジスタである。
【選択図】図1

Description

本発明は、電力素子及びその製造方法に係り、特にしきい電圧の変動を減らした高電子移動度トランジスタ及びその製造方法に関する。
高電子移動度トランジスタ(High Electron Mobility Transistor:HEMT)は、電力素子の一つである。高電子移動度トランジスタは、分極率が異なる化合物半導体を含み、チャネル層には、キャリアとして使われる二次元電子ガス(2−Dimensional Electron Gas:2DEG)が形成される。高電子移動度トランジスタにおいて、AlGaNバリヤー層の厚さを厚く形成すれば、チャネル層に二次元電子ガスの濃度を高めることができ、ターンオン時の電流、すなわち、オン電流を増加させることができる。しかし、AlGaNバリヤー層の厚さが厚い場合、ゲートとAlGaNバリヤー層との間に形成されるデプリーション層によるAlGaNバリヤー層のエネルギーバンドの引き上げられる程度が小さい。したがって、ゲート下のチャネル層から二次元電子ガスが完全に除去されず、高電子移動度トランジスタのE・モード(Enhanced mode)の動作が困難である。
かかる高電子移動度トランジスタにおいて、ゲート下のAlGaNバリヤー層にリセスを形成して、ゲート下のチャネル層から二次元電子ガスを完全に除去できる。しかし、リセスを形成するためのエッチング過程で、リセス後に、リセス下に残ったAlGaNバリヤー層の厚さが高電子移動度トランジスタごとに変わりうる。これによって、高電子移動度トランジスタごとにターンオンのためのしきい電圧Vthが変わるが、これは、高電子移動度トランジスタの動作の信頼性低下の原因の一つとなる。
本発明の目的は、製品別のしきい電圧の偏差を減らすことができる高電子移動度トランジスタを提供することである。
本発明の他の目的は、かかる高電子移動度トランジスタの製造方法を提供することである。
本発明の一実施形態による高電子移動度トランジスタは、化合物半導体を含む基板上に形成され、二次元電子ガスチャネルとデプリーション領域とを備えるチャネル層と、前記二次元電子ガスチャネルに対応するように、前記チャネル層上に形成された第1チャネル供給層と、前記チャネル層のデプリーション領域及び前記第1チャネル供給層の一部の領域上に形成されたデプリーション層と、前記第1チャネル供給層上に形成され、前記デプリーション領域を挟んで対向するソース及びドレイン電極と、前記デプリーション層上に形成されたゲート電極と、を備える。
かかる高電子移動度トランジスタにおいて、前記第1チャネル供給層より分極率が小さい第2チャネル供給層を、前記チャネル層の前記デプリーション領域及び前記第1チャネル供給層の一部の領域上に備え、前記デプリーション層が、前記第2チャネル供給層上に備えられてもよい。
前記ソース及びドレイン電極が、前記デプリーション層と接触または離隔されてもよい。
前記ゲート電極と前記デプリーション層との間に、絶縁層がさらに備えられてもよい。
前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、p型ドーピング物質でドーピングされた化合物半導体層であってもよい。
前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、分極誘発主成分の含量が厚さによって変わる化合物半導体層であってもよい。
前記第1チャネル供給層が、n型ドーピング物質でドーピングされたものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であってもよい。
前記デプリーション層が、p型ドーピング物質がドーピングされるか、またはドーピングされていないものであって、Al,Ga及びInのうち少なくとも一つを含んでもよい。
前記第1及び第2チャネル供給層が、組成が同じであり、組成比が異なる化合物半導体層であってもよい。
前記第1チャネル供給層の厚さが、20nmないし200nmであり、前記第2チャネル供給層の厚さが、5ないし20nmであってもよい。
前記ゲート電極が、p−金属または窒化物であってもよい。
前記第1及び第2チャネル供給層が、同じ分極率を有してもよい。
本発明の一実施形態によるトランジスタは、二次元電子ガスチャネルとデプリーション領域とを備えるチャネル層と、前記デプリーション領域を露出させる開口を限定し、前記二次元電子ガスチャネル上に形成された第1チャネル供給層と、前記第1チャネル供給層及び前記デプリーション領域上に形成されたデプリーション層と、前記第1チャネル供給層上に形成され、互いに離隔したソース及びドレイン電極と、前記デプリーション層上に形成されたゲート電極と、を備え、前記デプリーション層が、窒素(N)を含有し、アルミニウム(Al)、ガリウム(Ga)及びインジウム(In)のうち少なくとも一つを含有する化合物半導体を含む。
かかるトランジスタにおいて、前記デプリーション層と前記デプリーション領域との間に、第2チャネル供給層をさらに備えてもよい。
前記第2チャネル供給層の分極率が、前記第1チャネル供給層の分極率より小さくてもよい。
前記ゲート電極と前記デプリーション層との間に、絶縁層がさらに備えられてもよい。
前記デプリーション層が、p型ドーパントを含んでもよい。
前記デプリーション層の分極率が、前記第1チャネル供給層の分極率より小さくてもよい。
本発明の他の実施形態による高電子移動度トランジスタは、基板上に形成され、互いに離隔したソース電極、ドレイン電極及びゲート電極と、前記ゲート電極上に形成されたデプリーション層と、前記デプリーション層の少なくとも一部の上に形成された第1チャネル供給層と、前記デプリーション層及び前記第1チャネル供給層上に形成されたチャネル層と、を備え、前記チャネル層が、前記第1チャネル供給層に対応する二次元電子ガスチャネルと、前記デプリーション層に対応するデプリーション領域とを備える。
本発明の一実施形態による高電子移動度トランジスタの製造方法は、基板上にチャネル層を形成し、前記チャネル層上に、前記チャネル層より分極率が大きい第1チャネル供給層を形成し、前記第1チャネル供給層の一部を除去して、前記チャネル層の一部を露出させ、前記第1チャネル供給層上に、前記チャネル層の露出された領域を覆うデプリーション層を形成し、前記第1チャネル供給層上に、前記デプリーション層を挟んで対向するソース及びドレイン電極を形成し、前記デプリーション層上にゲート電極を形成する過程を含む。
かかる製造方法において、前記デプリーション層を形成する前に、前記第1チャネル供給層上に、前記チャネル層の露出された領域を覆って、前記第1チャネル供給層より分極率が小さい第2チャネル供給層を形成し、前記デプリーション層が、前記第2チャネル供給層上に形成されてもよい。
前記ゲート電極と前記デプリーション層との間に、絶縁層を形成してもよい。
前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、p型ドーピング物質でドーピングされた化合物半導体層であってもよい。
前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、分極誘発主成分の含量が厚さによって変わる化合物半導体層であってもよい。
前記第1チャネル供給層が、n型ドーピング物質でドーピングされたものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であってもよい。
前記デプリーション層が、p型ドーピング物質がドーピングされるか、またはドーピングされていないものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であってもよい。
前記第1及び第2チャネル供給層が、組成が同じであり、組成比が異なる化合物半導体層であってもよい。
前記ゲート電極が、p−金属または窒化物であってもよい。
前記デプリーション層及び前記第2チャネル形成層とが、エピタキシー法で形成されてもよい。
前記ソース及びドレイン電極が、前記デプリーション層と離隔して形成されてもよい。
前記デプリーション層を形成する前に、ウェットエッチングにより、前記チャネル層の露出された領域の表面粗度を緩和させてもよい。
前記第1及び第2チャネル供給層の分極率が、同じであってもよい。
本発明の一実施形態による高電子移動度トランジスタにおいて、チャネル層上にチャネル供給層が形成された後、チャネル供給層のゲート電極下に形成された部分は完全に除去される。以後、チャネル供給層が除去されたチャネル層上にエピタキシー法でデプリーション層を直接成長させるか、あるいはチャネル供給層と分極率が同じであるか、または小さい他のチャネル供給層とデプリーション層とを順次に成長させる。
ゲート電極下のデプリーション領域上に形成されるデプリーション層、または他のチャネル供給層とデプリーション層とは、エピタキシー法で成長されるので、ゲート電極とチャネル層との間に形成される物質層の厚さを正確に調節できる。これによって、ゲート電極とチャネル層との間に形成される物質層の厚さは、誤差範囲内で高電子移動度トランジスタ別に一定に維持できる。したがって、高電子移動度トランジスタ別にゲートしきい電圧の変化を最小化することができるため、高電子移動度トランジスタの動作信頼性が高くなる。
また、他のチャネル供給層は、ゲート電極とドレイン電極との間のチャネル供給層上にも成長されるので、ゲート電極とドレイン電極との間のチャネル供給層の厚さは、ゲート下より厚くなる。これによって、ゲート電極とドレイン電極との間にデプリーション層が存在するとしても、ゲート電極とドレイン電極との間のチャネル層で二次元電子ガス密度は低くならない。
本発明の一実施形態による高電子移動度トランジスタの断面図である。 図1において、デプリーション層がソース及びドレイン電極のうち少なくとも一つと離隔された場合を示す断面図である。 図1において、デプリーション層がソース及びドレイン電極のうち少なくとも一つと離隔された場合を示す断面図である。 図1において、デプリーション層がソース及びドレイン電極のうち少なくとも一つと離隔された場合を示す断面図である。 図1において、ゲート電極とデプリーション層との間に絶縁層(ゲート絶縁膜)がさらに備えられた場合を示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの断面図である。 図4において、ゲート電極とデプリーション層との間に絶縁層(ゲート絶縁膜)がさらに備えられた場合を示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明の一実施形態による高電子移動度トランジスタを対象として実施したシミュレーションで測定された、ゲート電極とドレイン電極との間の二次元電子ガスと二次元ホールガス密度を示すグラフである。 図4において、デプリーション層がソース及びドレイン電極のうち少なくとも一つと離隔された場合を示す断面図である。 図4において、デプリーション層がソース及びドレイン電極のうち少なくとも一つと離隔された場合を示す断面図である。 図4において、デプリーション層がソース及びドレイン電極のうち少なくとも一つと離隔された場合を示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタを示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタを示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。 本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す断面図である。
以下、本発明の一実施形態による高電子移動度トランジスタ及びその製造方法を、添付された図面を参照して詳細に説明する。この過程で、図面に示す層や領域の厚さは、明細書の明確性のために誇張されて示されたものである。
まず、本発明の一実施形態による高電子移動度トランジスタについて説明する。
図1を参照すれば、基板30上にバッファ層32が形成されている。基板30は、例えば、シリコン基板、シリコンカーバイド(SiC)基板、またはアルミニウム酸化物(例えば、Al)基板である。バッファ層32は、化合物半導体層である。例えば、バッファ層32は、GaN層、AlGaN層またはAlGaInN層である。基板30とバッファ層32との間に、シード層がさらに備えられてもよい。この時、シード層は、例えば、AlN層、AlGaN層である。バッファ層32上には、 二次元電子ガスG1を含む物質層34が存在する。物質層34は、化合物半導体層であり、例えば、GaN層である。二次元電子ガスG1は、物質層34の上部面下に位置する。二次元電子ガスG1は、チャネルキャリアとして使われる。このように、物質層34は、チャネルキャリアとして使われる二次元電子ガスG1を含むため、チャネルを含む物質層という意味で、以下でチャネル層34とする。チャネル層34の上部面下の一部の領域A1には、二次元電子ガスが存在しない。この領域A1は、二次元電子ガスが除去された領域であって、以下、デプリーション領域(depletion area)A1とする。チャネル層34上に、第1チャネル供給層36が存在する。第1チャネル供給層36の厚さは、20nm以上であるが、例えば、20nmないし200nmである。第1チャネル供給層36の分極率によって、その厚さは20nm以下であってもよい。第1チャネル供給層36は、化合物半導体層である。第1チャネル供給層36の分極率とバンドギャップとは、チャネル層34より大きい。チャネル層34と第1チャネル供給層36とのかかる差によって、チャネル層34に二次元電子ガスG1が現れる。第1チャネル供給層36の化合物半導体は、AlGa(1−x−y)InNである。ここで、xは、0<x≦1、yは、0≦y<1、0<x+y≦1である。例えば、第1チャネル供給層36は、AlN,AlGaN,AlInN及びAlGaInNのうちいずれか一つを含む。第1チャネル供給層36は、二次元電子ガスG1に対応するチャネル層34の上部面上に存在する。チャネル層34のデプリーション領域A1上には、第1チャネル供給層36が存在しない。第1チャネル供給層36上に、チャネル層34のデプリーション領域A1を覆う第2チャネル供給層38が存在する。第2チャネル供給層38は、第1チャネル供給層36の上部面の一部の領域を覆う。第1チャネル供給層36よりは及ぼす影響が少ないが、第2チャネル供給層38は、チャネル層34の二次元電子ガスG1の生成に影響を与える。第2チャネル供給層38の厚さは、20nm以下であるが、例えば、1nmより厚く、20nmより薄い。
第1チャネル供給層36上に第2チャネル供給層38が備えられることで、二次元電子ガスG1上に存在するチャネル供給層36及び38の合計の厚さは、デプリーション領域A1上に形成されたチャネル供給層38より厚くなる。デプリーション領域A1の境界での第1チャネル供給層36の段差によって、デプリーション領域A1上で、第2チャネル供給層38は、リセスされた形態となる。かかる第2チャネル供給層38は、化合物半導体層である。第2チャネル供給層38の化合物半導体は、AlGa(1−x−y)InNである。ここで、xは、0<x≦1、yは、0≦y<1、0<x+y≦1である。第2チャネル供給層38の分極率は、第1チャネル供給層36より小さい。第1及び第2チャネル供給層36,38の分極率は同じであってもよいが、例えば、第2チャネル供給層38の分極率が第1チャネル供給層36の分極率と同じであってもよい。第1及び第2チャネル供給層36,38は、同じ化合物半導体層であってもよいが、その場合、第1及び第2チャネル供給層36,38の特定の成分、例えば、アルミニウム(Al)またはインジウム(In)の含量は異なる。例えば、第1及び第2チャネル供給層36,38がいずれもAlGaN層である時、第1チャネル供給層36のアルミニウム含量は35%であり、第2チャネル供給層38のアルミニウム含量は20%であり、その逆であってもよい。第1及び第2チャネル供給層36,38は、n型ドーピング物質でドーピングされたものであってもよい。シリコン(Si)がn型ドーピング物質として使われるが、これに制限されない。
第2チャネル供給層38上にデプリーション層40が存在する。デプリーション層40は、第2チャネル供給層38のリセスされた部分とその周囲を覆う。二次元電子ガスG1上に存在するチャネル供給層36及び38の合計の厚さは、チャネル層34のデプリーション領域A1上に形成された第2チャネル供給層38より厚い。したがって、デプリーション層40による影響は、デプリーション領域A1に制限されるため、デプリーション層40の存在は、二次元電子ガスG1の密度に影響を与えない。デプリーション層40の厚さは、例えば、5ないし500nmである。
第2チャネル供給層38により、チャネル層34のデプリーション領域A1に二次元電子ガスが現れるが、このように表れた二次元電子ガスは、デプリーション層40により除去される。このようにして、デプリーション領域A1には、二次元電子ガスが存在しなくなる。もし存在するとしても、その量は、二次元電子ガスG1と比較して非常に少ないため、その影響は無視してもよい。デプリーション層40は、化合物半導体層または窒化物層である。この時、化合物半導体層は、p型ドーピング物質でドーピングされたものであるが、例えば、GaN層、AlGaN層、AlInN層、AlInGaN層及びInGaN層のうちいずれか一つである。かかる化合物半導体層のうち、InGaN層の場合は、ドーピング物質を含まない。デプリーション層40が窒化物層である場合、デプリーション層40は、例えば、InN層である。この時、InN層は、p型ドーピング物質でドーピングされたものであるが、かかるドーピング物質を含まなくてもよい。マグネシウム(Mg)がp型ドーピング物質として使われるが、これに制限されない。デプリーション層40は、また、p型半導体層または誘電体層を備える。
デプリーション層40は、第1チャネル供給層36との分極率の差による二次元ホールガス(2−Dimensional Hole Gas:2DHG)G2を含む。二次元ホールガスG2の形成に、第2チャネル供給層38も影響を与える。二次元ホールガスG2は、第2チャネル供給層38とデプリーション層40との界面近辺に存在する。二次元電子ガスG1を除去する時、二次元ホールガスG2を共に除去すれば、図1の高電子移動度トランジスタの空間電荷は、全体的に中性となる。したがって、図1の高電子移動度トランジスタは、絶縁破壊電圧が非常に高いスーパー接合高電子移動度トランジスタとなる。
次いで、第1チャネル供給層36で、第2チャネル供給層38が形成されていない領域上に、ソース電極42Sとドレイン電極42Dとが形成される。ソース電極42Sとドレイン電極42Dとは、デプリーション領域A1を挟んで対向する。チャネル層34のデプリーション領域A1は、ドレイン電極42Dよりソース電極42Sに近い。ソース電極42Sとドレイン電極42Dとは、第2チャネル供給層38及びデプリーション層40に接触する。
一方、図示していないが、第1チャネル供給層36から、ソース電極42Sとドレイン電極42Dの下に形成された部分が除去されて、ソース電極42Sとドレイン電極42Dとがチャネル層34上に形成されてもよい。かかる場合は、後述する他の実施形態にも適用される。
再び図1を参照すれば、デプリーション層40上にゲート電極44が存在する。ゲート電極44は、チャネル層34のデプリーション領域A1上に位置する。ゲート電極44は、金属ゲートまたは窒化物ゲートである。ゲート44電極が金属ゲートである時、ゲート電極44は、デプリーション層40とオーミックコンタクトをなす第1金属、またはデプリーション層40とショットキーコンタクトをなす第2金属で形成されたものである。第1金属は、仕事関数が4.5eV以上である金属であって、例えば、ニッケル(Ni)、イリジウム(Ir)、白金(Pt)及び金(Au)のうちいずれか一つである。第2金属は、仕事関数が4.5eVより小さい金属であって、例えば、チタン(Ti)、アルミニウム(Al)、ハフニウム(Hf)、タンタル(Ta)及びタングステン(W)のうちいずれか一つである。ゲート電極44が窒化物ゲートである時、ゲート電極44は、遷移金属窒化物で形成されたものである。遷移金属窒化物は、例えば、TiN、TaNまたはWNである。また、ゲート電極44は、導電性不純物を含むポリシリコンまたはゲルマニウム(Ge)で形成されたゲート電極である。
一方、図2Aに示すように、デプリーション層40Aは、ソース電極42S及びドレイン電極42Dと離隔される。また、図2Bに示すように、デプリーション層40Bは、ソース電極42Sと離隔され、ドレイン電極42Dとは離隔されなくてもよい。また、図2Cに示すように、デプリーション層40Cは、ドレイン電極42Dと離隔され、ソース電極42Sとは離隔されなくてもよい。ソース電極42Sとドレイン電極42Dとは、少なくとも一つの金属または金属窒化物を含むが、例えば、Au,Ni,Pt,Ti,Al,Pd,Ir,W,Mo,Ta,Cu,TiN,TaN及びWNのうち少なくとも一つを含む。ソース電極42Sとドレイン電極42Dとは、これらに制限されない。
また、図3に示すように、ゲート電極44’とデプリーション層40との間には、漏れ電流を防止するための絶縁層46がさらに備えられる。絶縁層46は、シリコン酸化物層または窒化物層である。絶縁層46は、図2Aないし図2Cに示す高電子移動度トランジスタに適用される。
図4は、本発明の他の実施形態による高電子移動度トランジスタを示す。図1の場合と異なる部分についてのみ説明する。
図4を参照すれば、第1チャネル供給層36の一部の領域上に、チャネル層34のデプリーション領域A1を覆う第2デプリーション層50が備えられている。第2デプリーション層50の厚さは、例えば、1ないし100nmである。第2デプリーション層50は、p型ドーピング物質がドーピングされた化合物半導体層であるが、例えば、p型AlGaN層である。第2デプリーション層50は、また、分極誘発元素の含量が次第に変わる化合物半導体層であるが、例えば、アルミニウム(Al)の含量が下面から上面へ行くほど次第に少なくなって、分極密度が次第に低くなるpドーピング効果を有するAlGaN層である。かかる第2デプリーション層50は、AlGaN層以外にも、AlInN層またはAlInGaN層がある。第2デプリーション層50は、図1の第2チャネル供給層38と同じ位置に備えられる。第1チャネル供給層36の上部面で、第2デプリーション層50が存在しない領域上に、ソース電極42Sとドレイン電極42Dとが存在する。ソース電極42Sとドレイン電極42Dとは、第2デプリーション層50と接触する。第2デプリーション層50上にゲート電極44が存在する。
一方、図5に示すように、第2デプリーション層50とゲート電極44’との間に、絶縁層46がさらに備えられる。
図24Aに示すように、デプリーション層50Aは、ソース電極42S及びドレイン電極42Dから離隔される。また、図24Bに示すように、デプリーション層50Bは、ソース電極42Sと離隔され、ドレイン電極42Dとは離隔されなくてもよい。また、図24Cに示すように、デプリーション層50Cは、ドレイン電極42Dと離隔され、ソース電極42Sとは離隔されなくてもよい。
次いで、図6ないし図11を参照して、本発明の一実施形態による高電子移動度トランジスタの製造方法を説明する。この過程で、図1ないし図5の説明で言及された部材については、同じ参照番号を使用し、関連した説明は省略する。
図6を参照すれば、基板30上にバッファ層32を形成する。基板30とバッファ層32との間にシード層(図示せず)を形成する。バッファ層32上にチャネル層34を形成する。チャネル層34は、エピタキシー法を利用して形成する。チャネル層34上に第1チャネル供給層36’を形成する。第1チャネル供給層36’とチャネル層34との分極率の差によって、チャネル層34の上部面下に二次元電子ガスG1が現れる。第1チャネル供給層36’は、エピタキシー法を利用して形成する。第1チャネル供給層36’が、n型ドーピング物質、例えば、シリコン(Si)がドーピングされた物質層である場合、第1チャネル供給層36’を成長させる過程で、n型ドーピング物質を注入させて形成する。この時、第1チャネル供給層36’の成長及びn型ドーピング物質の注入は、イン・シチュ(in−situ)で行う。第1チャネル供給層36’を形成した後、第1チャネル供給層36’の上部面上にマスクM1を形成する。マスクM1は、第1チャネル供給層36’の上部面の一部の領域A2が露出されるように形成する。マスクM1の形成後、第1チャネル供給層36’の上部面の露出された一部の領域A2は、図1のチャネル層34のデプリーション領域A1に対応する。マスクM1を形成した後、第1チャネル供給層36’の上部面の露出された領域A2を除去する。次いで、マスクM1も除去する。
このようにして、図7に示すように、チャネル層34の上部面の一部の領域A3が露出される。そして、一部の領域A3を挟んで離隔された第1チャネル供給層36’’が形成される。図6の第1チャネル供給層36’から、チャネル層34の露出された領域A3上に形成された部分が除去されることで、チャネル層34の露出された領域A3から二次元電子ガスG1は除去される。かかるチャネル層34の露出された領域A3は、図1のデプリーション領域A1に該当する。
図6の第1チャネル供給層36’の一部の領域A2は、異方性ドライエッチングにより除去されるが、かかるエッチングにより、チャネル層34の上部面の露出された領域A3の表面粗度は大きくなる。したがって、チャネル層34の上部面の露出された領域A3の表面粗度を低めるために、図7の結果物をウェットエッチングする。この時、ウェットエッチングのエッチャントとして、TMAHまたはKOHを使用する。ウェットエッチングにより、チャネル層34の露出された領域A3の表面粗度(rms)は、図6の第1チャネル供給層36’を異方性のドライエッチングする前と類似したレベルに下げることができる。例えば、異方性のドライエッチング前において、チャネル層34の上部面の表面粗度は、約1Åであるが、異方性のドライエッチング後、チャネル層34の上部面の露出された領域A3の表面粗度は、約2Åに大きくなる。しかし、ウェットエッチング後、露出された領域A3の表面粗度は、再び約1Åに低くなる。
次いで、図8を参照すれば、ウェットエッチング後、第1チャネル供給層36’’上に、チャネル層34の上部面の露出された領域A3を覆う第2チャネル供給層38’を形成する。第2チャネル供給層38’は、エピタキシー法で形成する。第2チャネル供給層38’は、第1チャネル供給層36’’と同じ組成で形成するが、組成のうち一つの成分の含量は、第1チャネル供給層36’’と異なってもよい。例えば、第2チャネル供給層38’は、第1チャネル供給層36’’と同様に、AlGaN層を成長させて形成するが、Alの含量は、第1チャネル供給層36’’より少なくして形成する。チャネル層34の露出された領域A3と第1チャネル供給層36’’との間には、段差が存在する。かかる段差は、第2チャネル供給層38’にもそのまま転写される。これによって、第2チャネル供給層38’が形成された後、チャネル層34の露出された領域A3上で、第2チャネル供給層38’は、リセスされた形態に形成される。第2チャネル供給層38’が形成された後、チャネル層34の露出された領域A3には、第2チャネル供給層38’とチャネル層34との分極率の差による第2二次元電子ガスG3が現れる。第2二次元電子ガスG3の密度は、第1チャネル供給層36’’により第1チャネル供給層36’’下のチャネル層34に現れる二次元電子ガスG1に比べて低い。
次いで、図9を参照すれば、第2チャネル供給層38’上にデプリーション層40’を形成する。デプリーション層40’は、エピタキシー法で形成する。第2チャネル供給層38’のリセスされた形態は、デプリーション層40’にも転写される。これによって、チャネル層34の露出された領域A3上で、デプリーション層40’は、リセスされた形態に形成される。チャネル層34の露出された領域A3に現れる第2二次元電子ガスG3は、デプリーション層40’が形成されるにつれて除去される。
デプリーション層40’上にマスクM2を形成する。マスクM2は、チャネル層34のデプリーション領域A3と、その周囲の領域に対応するデプリーション層40’の一部の領域とを覆う。マスクM2により、ソース及びドレイン電極が形成される領域が限定される。
図10を参照すれば、マスクM2の周囲のデプリーション層40’及び第2チャネル供給層38’’が順次にエッチングされて、デプリーション層40と第2チャネル供給層38とが形成される。かかるエッチングは、第1チャネル供給層36の上部面が露出されるまで行う。エッチング後、マスクM2を除去する。かかるエッチングにおいて、第1チャネル供給層36の一部がエッチングされてもよい。かかるエッチングにより、第1チャネル供給層36の上部面の第1領域36Aと第2領域36Bとが露出される。第1及び第2領域36A,36Bは離隔されており、チャネル層34のデプリーション領域A3を挟んで対向する。第2領域36Bより第1領域36Aがデプリーション領域A3に近い。第1領域36A上には、図11に示すように、ソース電極42Sを形成し、第2領域36B上には、ドレイン電極42Dを形成する。かかるソース及びドレイン電極42S,42Dは、図10の結果からマスクM2を除去する前に、第1及び第2領域36A,36BとマスクM2上に電極物質層(図示せず)を形成した後、マスクM2を除去するリフトオフ方式により形成する。
図11を参照すれば、ソース電極42Sとドレイン電極42Dとは、第2チャネル供給層38及びデプリーション層40と接触する。
一方、図10の第1チャネル供給層36の上部面が露出されるエッチングにおいて、エッチングは、チャネル層34が露出されるまで行ってもよい。この場合、ソース電極42Sとドレイン電極42Dとは、チャネル層34上に形成されてもよい。
図12を参照すれば、デプリーション層40上にゲート電極44を形成する。ゲート電極44とデプリーション層40との間に、絶縁層(ゲート絶縁膜)(図示せず)をさらに形成してもよい。
次いで、図2Aに示す高電子移動度トランジスタの製造方法を、図13ないし図18を参照して説明する。図6ないし図12を参照して説明した製造方法と異なる部分についてのみ説明する。
図13を参照すれば、基板30上にバッファ層32、チャネル層34、第1チャネル供給層36及び第2チャネル供給層38を形成する過程は、図6ないし図8で説明した過程と同じである。
第2チャネル供給層38上に、第2チャネル供給層38のリセス部分とその周囲の一部とを覆うデプリーション層40Aを形成する。この時、デプリーション層40Aが覆う第2チャネル供給層38の面積は、図10でデプリーション層40が覆う第2チャネル供給層38の面積より小さい。換言すれば、図13のデプリーション層40Aのサイズは、図10のデプリーション層40のサイズより小さい。
図14を参照すれば、第2チャネル供給層38上に、デプリーション層40Aを覆い、その周囲の第2チャネル供給層38の一部も覆うマスクM3を形成する。次いで、マスクM3の周囲の第2チャネル供給層38をエッチングして、図15に示すように、第1チャネル供給層36を露出させる。第1チャネル供給層36が露出された後、第1チャネル供給層36の露出された部分は、一定の厚さ範囲内でさらにエッチングされる。
図16を参照すれば、第1チャネル供給層36の露出された領域上に導電層42を形成する。導電層42は、ソース及びドレイン電極42S,42Dを形成する物質である。導電層42は、マスクM3上にも形成される。導電層42を形成した後、マスクM3を除去する。マスクM3を除去する過程で、導電層42のマスクM3上に形成された部分も除去される。マスクM3が除去された後、デプリーション層40Aの両側に残った導電層42は、図17に示すように、ソース電極42S及びドレイン電極42Dとして使われる。図16において、デプリーション層40Aと導電層42とは、マスクM3により離隔された状態となる。したがって、マスクM3が除去された後、デプリーション層40A、ソース及びドレイン電極42S,42Dは、図17に示すように離隔された状態となる。マスクM3を除去した後、図18に示すように、デプリーション層40A上にゲート電極44を形成する。
次いで、図4に示す高電子移動度トランジスタの製造方法を、図19ないし図22を参照して説明する。前述した製造方法と異なる部分についてのみ説明する。
図19を参照すれば、第1チャネル供給層36上に、チャネル層34の上部面の露出された領域A3を覆う第2デプリーション層50’を形成する。第2デプリーション層50’は、エピタキシー法で形成する。第2デプリーション層50’において、チャネル層34の露出された領域A3上に形成された部分は、第1チャネル供給層36の段差によってリセスされた形態となる。第2デプリーション層50’上にマスクM4を形成する。マスクM4は、第2デプリーション層50’のリセスされた部分とその周囲とを覆って、第2デプリーション層50’でソース及びドレイン電極が形成される領域を限定する。このようにマスクM4を形成した後、図20に示すように、マスクM4の周囲の第2デプリーション層50の露出された部分をエッチングする。このエッチングは、第1チャネル供給層36が露出されるまで行う。
図21を参照すれば、エッチングにより露出された第1チャネル供給層36の領域上に導電層42を形成する。導電層42は、マスクM4上にも形成される。導電層42の形成後にマスクM4を除去すれば、マスクM4上に形成された導電層42は、マスクM4と共に除去される。このようにして、導電層42は、第1チャネル供給層36上にのみ残る。第2デプリーション層50の両側の第1チャネル供給層36上に残った導電層42は、図22に示すように、ソース電極42S及びドレイン電極42Dとして使われる。第1チャネル供給層36上に残った導電層42は、第2デプリーション層50の側面と接触する。
マスクM4を除去した後、図22に示すように、第2デプリーション層50上にゲート電極44を形成する。
一方、図20において、マスクM4を除去した後、第2デプリーション層50を覆う他のマスクを形成した後で後続工程を進めるが、このようにすることで、ソース及びドレイン電極42S,42Dと第2デプリーション層50とが離隔される高電子移動度トランジスタを形成できる。
図23は、チャネル層34がGaN層、第1チャネル供給層36がAl35GaN層(15nm)(または、Al20GaN層(15nm))、第2チャネル供給層38がAl20GaN層(15nm)(または、Al35GaN層(15nm))、デプリーション層40がp−GaN層である時、測定したゲート電極44とソース及びドレイン電極42S,42Dとの間の二次元電子ガスG1と二次元ホールガスG2の密度に対するシミュレーション結果を表す。
図23において、第1ピークP1は、二次元電子ガス密度を表し、第2ピークP2は、二次元ホールガス密度を表す。
図23を参照すれば、第1及び第2チャネル供給層36,38の組成が同じである時、各層の成分比が異なる場合でも、二次元電子ガスと二次元ホールガスとの密度は、1018/cm以上の高さがあるということが分かる。したがって、第1及び第2チャネル供給層36,38の組成が同じである場合にも、各層の成分比を異ならせれば、ゲート電極44とドレイン電極42Dとの間のチャネル層34で、二次元電子ガス密度は高く維持でき、ゲート電極44とドレイン電極42Dとの間のデプリーション層40で、二次元ホールガス密度も高く維持できるということが分かる。
図25Aは、本発明のさらに他の実施形態による高電子移動度トランジスタを示す。
図25Aを参照すれば、高電子移動度トランジスタは、基板105上に離隔して形成されたソース電極110、ゲート電極112及びドレイン電極114を備える。デプリーション層104が、ゲート電極112上に形成されている。第1チャネル供給層103が、デプリーション層104の側面上に存在する。チャネル層102とパッシベーション層101とが、第1チャネル供給層103とデプリーション層104上に形成されている。
図25Aに示すように、第1チャネル層102は、デプリーション層104との界面にデプリーション領域A1を備え、二次元電子ガスを含む第1チャネル供給層103との界面に領域G1を備える。
図25Bは、本発明のさらに他の実施形態による高電子移動度トランジスタを示す。図25Aに示す高電子移動度トランジスタと異なる部分についてのみ説明する。
図25Bに示すように、デプリーション層104の代わりに、デプリーション層107と第1チャネル供給層103との間に第2チャネル供給層106を備える。
図26Aないし図26Gは、本発明のさらに他の実施形態による高電子移動度トランジスタの製造方法を段階別に示す。
図26Aを参照すれば、電極層116が基板105上に形成される。基板105は、例えば、シリコン基板、シリコンカーバイド(SiC)基板、またはアルミニウム酸化物基板(例えば、Al)である。しかし、基板105は、かかる基板に限定されない。電極層116は、金属または金属窒化物を含む。図26Bに示すように、電極層116は、ソース電極110、ゲート電極112及びドレイン電極114にパターニングされる。図26Cに示すように、デプリーション層104’は、ソース電極110、ゲート電極112及びドレイン電極114上に形成される。デプリーション層104’は、図4で説明したデプリーション層50と同じ物質を含むが、かかる物質に制限されない。
次いで、図26Dに示すように、ソース電極110、ゲート電極112及びドレイン電極114上に形成されたデプリーション層104’をエッチバックして、デプリーション層104を形成する。図26Eに示すように、第1チャネル供給層103’がデプリーション層104上に形成される。第1チャネル供給層103’は、図4で説明した第1チャネル供給層36と同じ物質を含むが、かかる物質に制限されない。図26Fに示すように、第1チャネル供給層103’をエッチバックすることで、第1チャネル供給層103が形成される。第1チャネル供給層103は、デプリーション層104を部分的に露出させてもよい。
次いで、図26Gに示すように、チャネル層102及びパッシベーション層101が、第1チャネル供給層103上に順次に形成される。チャネル層102は、図4で説明したチャネル層34と同じ物質を含むが、かかる物質に制限されない。パッシベーション層101は、絶縁物質または絶縁ポリマー物質を含むが、かかる物質に限定されない。この時、絶縁物質は、シリコン酸化物のような酸化物である。
図26Aないし図26Gは、デプリーション層104を備える高電子移動度トランジスタを形成する方法の一例を示すが、デプリーション層104を形成する代わりに、図25Bに示すように、デプリーション層107が第2チャネル供給層106上に形成されてもよい。
図25Bを参照すれば、第2チャネル供給層106及びデプリーション層107は、それぞれ図1で説明した第2チャネル供給層38及びデプリーション層40と同じ物質を含んでもよい。
前述の説明で多くの事項が具体的に記載されているが、それらは、発明の範囲を限定するというより、望ましい実施形態の例示として解釈されねばならない。したがって、本発明の範囲は、説明された実施形態により決まるものではなく、特許請求の範囲に記載された技術的思想により決まらねばならない。
本発明は、高周波素子関連の技術分野に適用可能である。
30 基板
32 バッファ層
34 チャネル層
36 第1チャネル供給層
38 第2チャネル供給層
40,40A,40B,40C デプリーション層
42D ドレイン電極
42S ソース電極
44 ゲート電極
A1 デプリーション領域
G1 二次元電子ガス
G2 二次元ホールガス

Claims (37)

  1. 化合物半導体を含む基板と、
    前記基板上に形成され、二次元電子ガスチャネルとデプリーション領域とを備えるチャネル層と、
    前記二次元電子ガスチャネルに対応するように、前記チャネル層上に形成された第1チャネル供給層と、
    前記チャネル層の前記デプリーション領域及び前記第1チャネル供給層の一部の領域上に形成されたデプリーション層と、
    前記第1チャネル供給層及び前記チャネル層のうちいずれか一つの上に形成され、前記デプリーション領域を挟んで対向するソース及びドレイン電極と、
    前記デプリーション層上に形成されたゲート電極と、を備えることを特徴とする、高電子移動度トランジスタ。
  2. 前記第1チャネル供給層より分極率が小さい第2チャネル供給層を、前記チャネル層の前記デプリーション領域及び前記第1チャネル供給層の一部の領域上に備え、前記デプリーション層が、前記第2チャネル供給層上に備えられることを特徴とする、請求項1に記載の高電子移動度トランジスタ。
  3. 前記ソース及びドレイン電極が、前記デプリーション層と接触または離隔することを特徴とする、請求項1または2に記載の高電子移動度トランジスタ。
  4. 前記ゲート電極と前記デプリーション層との間に、絶縁層がさらに備えられることを特徴とする、請求項1または2に記載の高電子移動度トランジスタ。
  5. 前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、p型ドーピング物質でドーピングされた化合物半導体層であることを特徴とする、請求項1に記載の高電子移動度トランジスタ。
  6. 前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、分極誘発主成分の含量が厚さによって変わる化合物半導体層であることを特徴とする、請求項1に記載の高電子移動度トランジスタ。
  7. 前記第1チャネル供給層が、n型ドーピング物質でドーピングされたものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であることを特徴とする、請求項1に記載の高電子移動度トランジスタ。
  8. 前記第1チャネル供給層の厚さが、20nmないし200nmであることを特徴とする、請求項1に記載の高電子移動度トランジスタ。
  9. 前記デプリーション層が、p型ドーピング物質がドーピングされるか、またはドーピングされていないものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であることを特徴とする、請求項2に記載の高電子移動度トランジスタ。
  10. 前記第1及び第2チャネル供給層が、組成が同じであり、組成比が異なる化合物半導体層であることを特徴とする、請求項2に記載の高電子移動度トランジスタ。
  11. 前記第1チャネル供給層の厚さが、20nmないし200nmであり、前記第2チャネル供給層の厚さが、5ないし20nmであることを特徴とする、請求項2に記載の高電子移動度トランジスタ。
  12. 前記ゲート電極が、p−金属または窒化物であることを特徴とする、請求項1または2に記載の高電子移動度トランジスタ。
  13. 前記第1及び第2チャネル供給層が、同じ分極率を有することを特徴とする、請求項2に記載の高電子移動度トランジスタ。
  14. 二次元電子ガスチャネルとデプリーション領域とを備えるチャネル層と、
    前記デプリーション領域を露出させる開口を限定し、前記二次元電子ガスチャネル上に形成された第1チャネル供給層と、
    前記第1チャネル供給層及び前記デプリーション領域上に形成されたデプリーション層と、
    前記第1チャネル供給層上に形成され、互いに離隔されたソース及びドレイン電極と、
    前記デプリーション層上に形成されたゲート電極と、を備え、
    前記デプリーション層が、窒素(N)を含有し、アルミニウム(Al)、ガリウム(Ga)及びインジウム(In)のうち少なくとも一つを含有する化合物半導体を含むことを特徴とする、トランジスタ。
  15. 前記デプリーション層と前記デプリーション領域との間に、第2チャネル供給層をさらに備えることを特徴とする、請求項14に記載のトランジスタ。
  16. 前記第2チャネル供給層の分極率が、前記第1チャネル供給層の分極率より小さいことを特徴とする、請求項15に記載のトランジスタ。
  17. 前記ゲート電極と前記デプリーション層との間に、絶縁層がさらに備えられることを特徴とする、請求項14に記載のトランジスタ。
  18. 前記デプリーション層が、p型ドーパントを含むことを特徴とする、請求項14に記載のトランジスタ。
  19. 前記デプリーション層の分極率が、前記第1チャネル供給層の分極率より小さいことを特徴とする、請求項14に記載のトランジスタ。
  20. 基板と、
    前記基板上に形成され、互いに離隔されたソース電極、ドレイン電極及びゲート電極と、
    前記ゲート電極上に形成されたデプリーション層と、
    前記デプリーション層の少なくとも一部の上に形成された第1チャネル供給層と、
    前記デプリーション層及び前記第1チャネル供給層上に形成されたチャネル層と、を備え、
    前記チャネル層が、前記第1チャネル供給層に対応する二次元電子ガスチャネルと、前記デプリーション層に対応するデプリーション領域とを備えることを特徴とする、高電子移動度トランジスタ。
  21. 基板上にチャネル層を形成するステップと、
    前記チャネル層上に、前記チャネル層より分極率が大きい第1チャネル供給層を形成するステップと、
    前記第1チャネル供給層の一部を除去して、前記チャネル層の一部を露出させるステップと、
    前記第1チャネル供給層上に、前記チャネル層の露出された領域を覆うデプリーション層を形成するステップと、
    前記第1チャネル供給層上に、前記デプリーション層を挟んで対向するソース及びドレイン電極を形成するステップと、
    前記デプリーション層上にゲート電極を形成するステップと、を含むことを特徴とする、高電子移動度トランジスタの製造方法。
  22. 前記デプリーション層を形成する前に、前記第1チャネル供給層上に、前記チャネル層の露出された領域を覆って、前記第1チャネル供給層より分極率が小さい第2チャネル供給層を形成し、前記デプリーション層が、前記第2チャネル供給層上に形成されることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  23. 前記ゲート電極と前記デプリーション層との間に、絶縁層を形成するステップをさらに含むことを特徴とする、請求項21または22に記載の高電子移動度トランジスタの製造方法。
  24. 前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、p型ドーピング物質でドーピングされた化合物半導体層であることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  25. 前記デプリーション層が、分極率が前記第1チャネル供給層より小さく、分極誘発主成分の含量が厚さによって変わる化合物半導体層であることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  26. 前記第1チャネル供給層が、n型ドーピング物質でドーピングされたものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  27. 前記第1チャネル供給層の厚さが、20nmないし200nmであり、前記デプリーション層の厚さが、5ないし20nmであることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  28. 前記デプリーション層が、p型ドーピング物質がドーピングされるか、またはドーピングされていないものであって、Al,Ga及びInのうち少なくとも一つを含む窒化物層であることを特徴とする、請求項22に記載の高電子移動度トランジスタの製造方法。
  29. 前記第1及び第2チャネル供給層が、組成が同じであり、組成比が異なる化合物半導体層であることを特徴とする、請求項22に記載の高電子移動度トランジスタの製造方法。
  30. 前記第1チャネル供給層の厚さが、20nmないし200nmであり、前記第2チャネル供給層の厚さが、5ないし20nmであることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  31. 前記ゲート電極が、p−金属または窒化物であることを特徴とする、請求項21または22に記載の高電子移動度トランジスタの製造方法。
  32. 前記デプリーション層が、エピタキシー法で形成されることを特徴とする、請求項21に記載の高電子移動度トランジスタの製造方法。
  33. 前記第2チャネル供給層及び前記デプリーション層が、エピタキシー法で形成されることを特徴とする、請求項22に記載の高電子移動度トランジスタの製造方法。
  34. 前記ソース及びドレイン電極が、前記デプリーション層と離隔して形成されることを特徴とする、請求項21または22に記載の高電子移動度トランジスタの製造方法。
  35. 前記デプリーション層を形成する前に、前記チャネル層の露出された領域の表面粗度を緩和させることを特徴とする、請求項21または22に記載の高電子移動度トランジスタの製造方法。
  36. 前記チャネル層の露出された領域をウェットエッチングして、前記表面粗度を緩和させることを特徴とする、請求項35に記載の高電子移動度トランジスタの製造方法。
  37. 前記第1及び第2チャネル供給層の分極率が、同じであることを特徴とする、請求項22に記載の高電子移動度トランジスタの製造方法。
JP2012231776A 2011-10-19 2012-10-19 しきい電圧の変動を減らした高電子移動度トランジスタ及びその製造方法 Pending JP2013089973A (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2011-0107057 2011-10-19
KR20110107057 2011-10-19
KR10-2012-0059433 2012-06-01
KR1020120059433A KR101955337B1 (ko) 2011-10-19 2012-06-01 문턱전압 변동을 줄인 고 전자 이동도 트랜지스터 및 그 제조방법

Publications (1)

Publication Number Publication Date
JP2013089973A true JP2013089973A (ja) 2013-05-13

Family

ID=48441487

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012231776A Pending JP2013089973A (ja) 2011-10-19 2012-10-19 しきい電圧の変動を減らした高電子移動度トランジスタ及びその製造方法

Country Status (2)

Country Link
JP (1) JP2013089973A (ja)
KR (1) KR101955337B1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014097526A1 (ja) * 2012-12-20 2014-06-26 パナソニック株式会社 電界効果トランジスタおよびその製造方法
JP2017076658A (ja) * 2015-10-13 2017-04-20 株式会社豊田中央研究所 半導体装置
CN114078966A (zh) * 2020-08-13 2022-02-22 复旦大学 一种复合沟道结构的射频AlGaN/GaN器件及其制造方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102448473B1 (ko) * 2015-12-22 2022-09-28 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 박막 트랜지스터 기판, 이를 포함하는 표시패널 및 표시장치
KR102441150B1 (ko) * 2015-12-22 2022-09-07 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 박막 트랜지스터 기판, 이를 포함하는 표시패널 및 표시장치
KR102431047B1 (ko) 2015-12-22 2022-08-11 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 박막 트랜지스터 기판, 이를 포함하는 표시패널 및 표시장치
KR102445546B1 (ko) * 2015-12-22 2022-09-21 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 박막 트랜지스터 기판, 이를 포함하는 표시패널 및 표시장치
KR102431040B1 (ko) * 2015-12-22 2022-08-11 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 박막 트랜지스터 기판, 이를 포함하는 표시패널 및 표시장치
US11081485B2 (en) * 2019-10-23 2021-08-03 Win Semiconductors Corp. Monolithic integrated circuit device having gate-sinking pHEMTs
KR20210158252A (ko) 2020-06-23 2021-12-30 삼성전자주식회사 고 전자 이동도 트랜지스터 및 그 제조방법
KR102676966B1 (ko) * 2020-10-19 2024-06-20 고려대학교 산학협력단 고전자 이동도 트랜지스터 및 그 제조방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6825559B2 (en) * 2003-01-02 2004-11-30 Cree, Inc. Group III nitride based flip-chip intergrated circuit and method for fabricating
JP2009509343A (ja) * 2005-09-16 2009-03-05 ザ リージェンツ オブ ザ ユニバーシティ オブ カリフォルニア N極窒化アルミニウムガリウム/窒化ガリウムエンハンスメントモード電界効果トランジスタ
US7859021B2 (en) * 2007-08-29 2010-12-28 Sanken Electric Co., Ltd. Field-effect semiconductor device
JP2010103425A (ja) * 2008-10-27 2010-05-06 Sanken Electric Co Ltd 窒化物半導体装置
JP5487613B2 (ja) * 2008-12-19 2014-05-07 富士通株式会社 化合物半導体装置及びその製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014097526A1 (ja) * 2012-12-20 2014-06-26 パナソニック株式会社 電界効果トランジスタおよびその製造方法
JPWO2014097526A1 (ja) * 2012-12-20 2017-01-12 パナソニックIpマネジメント株式会社 電界効果トランジスタおよびその製造方法
US10128363B2 (en) 2012-12-20 2018-11-13 Panasonic Intellectual Property Management Co., Ltd. Field effect transistor
JP2017076658A (ja) * 2015-10-13 2017-04-20 株式会社豊田中央研究所 半導体装置
CN114078966A (zh) * 2020-08-13 2022-02-22 复旦大学 一种复合沟道结构的射频AlGaN/GaN器件及其制造方法
CN114078966B (zh) * 2020-08-13 2023-12-01 复旦大学 一种复合沟道结构的射频AlGaN/GaN器件及其制造方法

Also Published As

Publication number Publication date
KR20130043047A (ko) 2013-04-29
KR101955337B1 (ko) 2019-03-07

Similar Documents

Publication Publication Date Title
US9543391B2 (en) High electron mobility transistor having reduced threshold voltage variation and method of manufacturing the same
KR101955337B1 (ko) 문턱전압 변동을 줄인 고 전자 이동도 트랜지스터 및 그 제조방법
JP6066933B2 (ja) 半導体デバイスの電極構造
TW577127B (en) Aluminum gallium nitride/gallium nitride high electron mobility transistors having a gate contact on a gallium nitride based cap segment and methods of fabricating same
TWI722166B (zh) 高電子遷移率電晶體
US8766276B2 (en) Semiconductor device and method of manufacturing semiconductor device
US20220376084A1 (en) Semiconductor device and method for manufacturing the same
US9231105B2 (en) Semiconductor device with group-III nitride compound semiconductor layer on substrate for transistor
US8853749B2 (en) Ion implanted and self aligned gate structure for GaN transistors
US9064847B2 (en) Heterojunction semiconductor device with conductive barrier portion and manufacturing method
JP5190923B2 (ja) GaNをチャネル層とする窒化物半導体トランジスタ及びその作製方法
TWI736600B (zh) 高電子遷移率電晶體
KR20190066078A (ko) 반도체 디바이스 및 반도체 디바이스를 설계하는 방법
JP2011181922A (ja) 窒化物半導体デバイス
US20240038887A1 (en) Semiconductor device and method for manufacturing the same
US10062747B2 (en) Semiconductor device
US8558242B2 (en) Vertical GaN-based metal insulator semiconductor FET
US20230215912A1 (en) Semiconductor device and method for manufacturing the same
TW202329461A (zh) 高電子遷移率電晶體及其製作方法
US11888054B2 (en) Semiconductor device and method for manufacturing the same
KR101200274B1 (ko) 인헨스먼트 노멀리 오프 버티컬 질화물 반도체 소자 및 그 제조방법
KR20190112523A (ko) 이종접합 전계효과 트랜지스터 및 그 제조 방법
CN113508467A (zh) 在图案化衬底上的iii族氮化物半导体器件
CN110034171B (zh) 高电子移动率晶体管
US20240154012A1 (en) Semiconductor device and method for manufacturing the same

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20141226