JP2011011504A5 - - Google Patents

Download PDF

Info

Publication number
JP2011011504A5
JP2011011504A5 JP2009159180A JP2009159180A JP2011011504A5 JP 2011011504 A5 JP2011011504 A5 JP 2011011504A5 JP 2009159180 A JP2009159180 A JP 2009159180A JP 2009159180 A JP2009159180 A JP 2009159180A JP 2011011504 A5 JP2011011504 A5 JP 2011011504A5
Authority
JP
Japan
Prior art keywords
pixel clock
frequency
error
value
light source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009159180A
Other languages
English (en)
Other versions
JP2011011504A (ja
JP5549128B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2009159180A priority Critical patent/JP5549128B2/ja
Priority claimed from JP2009159180A external-priority patent/JP5549128B2/ja
Publication of JP2011011504A publication Critical patent/JP2011011504A/ja
Publication of JP2011011504A5 publication Critical patent/JP2011011504A5/ja
Application granted granted Critical
Publication of JP5549128B2 publication Critical patent/JP5549128B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

上記課題に鑑み、本発明は、期的に入力される同期信号の時間間隔と、目標値とを比較して、前記目標値との誤差を出力する比較手段と、前記比較手段が出力する誤差に従って演算した画素クロック周波数の設定値に基づき、前記画素クロック周波数を指定する周波数指定信号を出力する周波数演算手段と、前記周波数演算手段が出力する前記周波数指定信号に基づいて、前記画素クロック周波数の画素クロックを生成する画素クロック生成手段と、を有することを特徴とする画素クロック生成装置を提供する。

Claims (12)

  1. 期的に入力される同期信号の時間間隔と、目標値とを比較して、前記目標値との誤差を出力する比較手段と、
    前記比較手段が出力する誤差に従って演算した画素クロック周波数の設定値に基づき、前記画素クロック周波数を指定する周波数指定信号を出力する周波数演算手段と、
    前記周波数演算手段が出力する前記周波数指定信号に基づいて、前記画素クロック周波数の画素クロックを生成する画素クロック生成手段と、
    を有することを特徴とする画素クロック生成装置。
  2. 高周波クロックを生成する高周波クロック生成手段を有し
    前記画素クロック生成手段は、前記周波数演算手段が出力する前記周波数指定信号に基づく分周比で前記高周波クロックを分周して、前記画素クロック周波数の画素クロックを生成する、
    ことを特徴とする請求項1記載の画素クロック生成装置。
  3. 高周波クロックを生成する高周波クロック生成手段を有し
    当該高周波クロック生成手段は、前記高周波クロックを位相差Tvずつ互いに位相をずらした多相クロックを生成するものであって、
    前記多相クロックの位相差Tvを単位時間とし、前記周波数指定信号を取得する毎に、前記単位時間の数を計数した基準信号を生成し、前記画素クロック生成手段に前記基準信号を出力する計数手段を有し、
    前記画素クロック生成手段は、前記基準信号に基づき画素クロックを生成する、
    ことを特徴とする請求項1記載の画素クロック生成装置。
  4. 前記周波数演算手段は、
    前記画素クロック生成手段が生成した画素クロック毎に、画素クロック単位で設定された前記画素クロック周波数の平均値からの差分を読み出して、該誤差に従って、前記画素クロック周波数の設定値を演算する、
    ことを特徴とする請求項1記載の画素クロック生成装置。
  5. N回周期で変動する前記時間間隔のオフセット誤差値を除去して補正誤差を算出するオフセット誤差除去手段を備え、
    前記周波数演算手段は、前記補正誤差に従って前記画素クロック周波数の設定値を演算する、
    ことを特徴とする請求項1〜4いずれか1項記載の画素クロック生成装置。
  6. 前記オフセット誤差除去手段は、
    前記比較手段が算出した前記誤差の直近N回分の平均値を前記補正誤差とする、
    ことを特徴とすることを特徴とする請求項5記載の画素クロック生成装置。
  7. 前記オフセット誤差除去手段は、
    前記比較手段によって算出された前記誤差の直近N回分の平均値を算出する誤差平均値算出手段と、
    前記比較手段によって算出された前記誤差から、直近N回分の前記平均値を減じて、前記オフセット誤差値をN個算出して保持し、保持した前記N個の前記オフセット誤差値を同期信号毎に循環選択して出力するオフセット誤差算出手段とを備え、
    前記比較手段によって算出された前記誤差から、前記オフセット誤差算出手段の出力する前記オフセット誤差値を減じて前記補正誤差を出力する、
    ことを特徴とする請求項5記載の画素クロック生成装置。
  8. 前記オフセット誤差除去手段は、
    前記比較手段によって算出されたN回周期の前記誤差の何れか1つを基準誤差値として保持する基準誤差値算出手段と、
    前記比較出手段によって算出された前記誤差から、前記基準誤差値を減ずることによって前記オフセット誤差値をN個算出して保持し、保持した前記N個の前記オフセット誤差値を同期信号毎に循環選択して出力するオフセット誤差算出手段とを備え、
    前記比較手段によって算出された前記誤差から、前記オフセット誤差算出手段の出力する前記オフセット誤差値を減じて前記補正誤差を出力する、
    ことを特徴とする請求項5記載の画素クロック生成装置。
  9. 請求項1〜8いずれか1項記載の画像クロック生成装置と、
    前記画素クロックに基づき画像データをパルス変調したパルス変調信号を生成する変調データ生成手段と、
    前記パルス変調信号により光源を駆動する光源駆動手段と、
    前記光源からの光を、回転軸の周りに設けられたN個の偏向反射面で反射するポリゴンミラーと、
    前記ポリゴンミラーに前記光源から出力される光束を入射して偏向させることにより被走査媒体上に走査させる光走査手段と、
    を有することを特徴とする画像形成装置。
  10. 複数の前記光源と、周期的に入力してくる同期信号を各光源に対応した同期信号に分離する検出信号分離手段と、を有し、
    前記比較手段は、複数の前記光源毎に、周期的に入力してくる同期信号の時間間隔と、前記光源毎の目標値とをそれぞれ比較して、前記光源毎に前記目標値との誤差を出力し、
    前記周波数演算手段は、前記光源毎に、前記比較手段が出力する複数の前記誤差に従って前記画素クロック周波数の前記設定値を演算し、演算した前記設定値に従って、前記光源毎に、前記画素クロック周波数を指定する周波数指定信号を生成し、
    前記画素クロック生成手段は、前記光源毎に生成された前記周波数指定信号に基づいて、前記画素クロック周波数の前記画素クロックを生成する、
    ことを特徴とする請求項9記載の画像形成装置。
  11. 較手段が、周期的に入力される同期信号の時間間隔と、目標値とを比較して、前記目標値との誤差を出力するステップと、
    周波数演算手段が、前記比較手段が出力する誤差に従って演算した画素クロック周波数の設定値に基づき、前記画素クロック周波数を指定する周波数指定信号を出力するステップと、
    画素クロック生成手段が、前記周波数演算手段が出力する前記周波数指定信号に基づいて、前記画素クロック周波数の画素クロックを生成するステップと、
    を有することを特徴とする画素クロック生成方法。
  12. 比較手段が、周期的に入力される同期信号の時間間隔と、目標値とを比較して、前記目標値との誤差を出力するステップと、
    周波数演算手段が、前記比較手段が出力する誤差に従って演算した画素クロック周波数の設定値に基づき、前記画素クロック周波数を指定する周波数指定信号を出力するステップと、
    画素クロック生成手段が、前記周波数演算手段が出力する前記周波数指定信号に基づいて、前記画素クロック周波数の画素クロックを生成するステップと、
    変調データ生成手が、前記画素クロックに基づき画像データをパルス変調したパルス変調信号を生成するステップと、
    光源駆動手段が、前記パルス変調信号により光源を駆動するステップと、
    ポリゴンミラーが、前記光源からの光を、回転軸の周りに設けられたN個の偏向反射面で反射するステップと、
    光走査手段が、前記ポリゴンミラーに前記光源から出力される光束を入射して偏向させることにより被走査媒体上に走査させるステップと、
    を有することを特徴とする画像形成方法。
JP2009159180A 2009-07-03 2009-07-03 画素クロック生成装置、画像形成装置、画素クロック生成方法、画像形成方法 Active JP5549128B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009159180A JP5549128B2 (ja) 2009-07-03 2009-07-03 画素クロック生成装置、画像形成装置、画素クロック生成方法、画像形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009159180A JP5549128B2 (ja) 2009-07-03 2009-07-03 画素クロック生成装置、画像形成装置、画素クロック生成方法、画像形成方法

Publications (3)

Publication Number Publication Date
JP2011011504A JP2011011504A (ja) 2011-01-20
JP2011011504A5 true JP2011011504A5 (ja) 2012-07-12
JP5549128B2 JP5549128B2 (ja) 2014-07-16

Family

ID=43590832

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009159180A Active JP5549128B2 (ja) 2009-07-03 2009-07-03 画素クロック生成装置、画像形成装置、画素クロック生成方法、画像形成方法

Country Status (1)

Country Link
JP (1) JP5549128B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6315065B2 (ja) * 2011-12-19 2018-04-25 株式会社リコー 画像形成装置
JP6065556B2 (ja) 2011-12-19 2017-01-25 株式会社リコー 画像形成装置、画像形成装置の調整方法、画像形成装置の生産方法、及び画像形成システム
JP6070157B2 (ja) * 2012-12-18 2017-02-01 株式会社リコー 画像形成装置及び画像形成方法
JP2014191144A (ja) * 2013-03-27 2014-10-06 Kyocera Document Solutions Inc 光走査装置及び画像形成装置
JP2015127108A (ja) * 2013-12-27 2015-07-09 株式会社リコー 画像クロック生成装置及び画像形成装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000152001A (ja) * 1998-09-15 2000-05-30 Xerox Corp ラスタ出力スキャナの非線形色ずれを補正する電子回路
JP2001094743A (ja) * 1999-09-24 2001-04-06 Fuji Photo Film Co Ltd シェーディング補正データ管理方法および画像読取装置
US6151152A (en) * 1999-12-21 2000-11-21 Xerox Corporation Reference frequency and facet to facet error correction circuit
JP2002182139A (ja) * 2000-12-18 2002-06-26 Ricoh Co Ltd 光走査装置および画像形成装置
JP4305827B2 (ja) * 2003-03-03 2009-07-29 株式会社リコー 画素クロック生成装置及び画像形成装置
JP2005096094A (ja) * 2003-09-22 2005-04-14 Ricoh Co Ltd カラー画像形成装置、半導体レーザ変調駆動装置および画像形成装置
JP4916125B2 (ja) * 2005-04-26 2012-04-11 株式会社リコー 画素クロック生成装置、パルス変調装置、および画像形成装置
JP2009139719A (ja) * 2007-12-07 2009-06-25 Canon Inc 光走査装置及び画像形成装置

Similar Documents

Publication Publication Date Title
JP2011011504A5 (ja)
JP4909966B2 (ja) 画素クロック生成装置及び画像形成装置
JP2008241695A (ja) 測距装置及び測距方法
JPWO2012101782A1 (ja) 二次元光走査装置
JP2008241257A (ja) 測距装置及び測距方法
JP2011145109A (ja) 光波距離測定装置
JP2007114505A (ja) 画像取得装置及びその制御方法
JP2009137037A5 (ja) 画像形成装置及びその制御装置
JP5836684B2 (ja) 画像形成装置
US20090161181A1 (en) Method and apparatus for phase correction in a scanned beam imager
JP5180502B2 (ja) 測距装置及び測距方法
JP2020008483A (ja) 撮像装置および撮像装置の制御方法
JP2004237663A (ja) 画素クロック生成回路及び画像形成装置
JP6042674B2 (ja) 三次元情報取得機能付き画像投影装置
JP2016031522A (ja) レーザ走査装置
US11734807B2 (en) Method and system for correcting phase of image reconstruction signal
CN113497892B (zh) 摄影装置、测距装置及方法、以及存储介质、计算机装置
JP5695508B2 (ja) サンプリングクロック発生装置およびサンプリングクロック発生システム
JP2016217907A (ja) 距離画像生成装置
JP2011160084A (ja) クロック出力方法、クロック出力回路及び画像形成装置
JP2010221456A (ja) 画像形成装置
JP5835891B2 (ja) サンプリングクロック発生装置およびサンプリングクロック発生システム
KR101235223B1 (ko) 화상형성장치 및 그의 출력신호 생성방법
JPWO2017037781A1 (ja) 走査型観察装置
JP6848745B2 (ja) 光書込装置及び画像形成装置