JP2010533401A - 少なくとも1個の差動ラインを駆動する回路装置及び方法 - Google Patents

少なくとも1個の差動ラインを駆動する回路装置及び方法 Download PDF

Info

Publication number
JP2010533401A
JP2010533401A JP2010515529A JP2010515529A JP2010533401A JP 2010533401 A JP2010533401 A JP 2010533401A JP 2010515529 A JP2010515529 A JP 2010515529A JP 2010515529 A JP2010515529 A JP 2010515529A JP 2010533401 A JP2010533401 A JP 2010533401A
Authority
JP
Japan
Prior art keywords
transistor
connection
drain
resistor
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010515529A
Other languages
English (en)
Other versions
JP2010533401A5 (ja
JP5369100B2 (ja
Inventor
グレープル,マルティン
ヘルトケ,ホルガー
Original Assignee
シリコン・ライン・ゲー・エム・ベー・ハー
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シリコン・ライン・ゲー・エム・ベー・ハー filed Critical シリコン・ライン・ゲー・エム・ベー・ハー
Publication of JP2010533401A publication Critical patent/JP2010533401A/ja
Publication of JP2010533401A5 publication Critical patent/JP2010533401A5/ja
Application granted granted Critical
Publication of JP5369100B2 publication Critical patent/JP5369100B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018514Interface arrangements with at least one differential stage
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • H04L25/0276Arrangements for coupling common mode signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)
  • Electronic Switches (AREA)

Abstract

データ伝送、特にデジタルのデータ伝送を目的として、少なくとも1個の第1の出力接続(Out+)及び少なくとも1個の第2の出力接続(Out−)に接続可能であり、少なくとも1個の電圧源(SQ)、特にドライバ出力段によって供給可能な、少なくとも1個の差動ラインを駆動する回路装置(S;S’;S”;S''')であり、互いに左右対称に配置され、電圧源(SQ)を少なくとも1個の基準電位(GND)、特に接地電位、グラウンド電位又はゼロ電位に接続する、少なくとも2個の経路(P1、P2)を備える回路装置において、また少なくとも1個のそのような回路装置(S;S’;S”;S''')を用いる少なくとも1個の差動ラインを駆動する方法において、スイッチング時の出力インピーダンス(ZOut1、ZOut2)の増加を避け、これにより高信号品質を提供する。

Description

本発明は、少なくとも1個のデータソース、例えば少なくとも1個の第1の集積回路から、少なくとも1個のデータシンク、例えば少なくとも1個の第2の集積回路への、データ伝送、特にデジタルデータ伝送を目的として、特定のラインインピーダンスを有するラインを駆動する技術分野に関する。
本発明はより具体的には、回路装置、特に請求項1の前文部分によるドライバ出力段に関し、また請求項8の前文部分による少なくとも1個の差動ラインを駆動する方法に関する。
本発明の範囲において、「無視できる」の語は、回路装置、特にドライバ出力段が、出力側に有する出力インピーダンスの約1パーセントであるものとして理解される。「無視できない」の語は、回路装置、特にドライバ出力段が、出力側に有する出力インピーダンスの約10パーセントを超えるものであるものとして理解される。
低データ速度での伝送時に、ドライバとラインとのインピーダンス整合は、一般に行われず、あるいは必要でないことが多い。この場合、単純なインバータ回路が用いられることが多い(図2Aに一例を示す従来技術による第1の回路装置を参照)。
図2Aによる従来の回路装置は、1個の出力ノードを備える(=シングルエンド方式)。電圧源SQに割り当てられたトランジスタ(図2A中、上側)は、Pチャネルトランジスタを含み、基準電位(=例えばグラウンド電位、ゼロ電位又は接地)に割り当てられたトランジスタ(図2A中、下側)は、Nチャネルトランジスタを含む。
少ないエラーで高速データ伝送を行うために、出力段のインピーダンス又はラインドライバの出力インピーダンスZOutは一般に、ライン入力インピーダンスZに対して整合が図られる(ZOut=Z=例えば50オームとする整合)。そのようなインピーダンス整合の結果、伝送信号の品質に悪影響を及ぼしうる信号反射が吸収される。
また、干渉を最小化する目的で、高速データ伝送は差動信号として行われることが多い。例として、LVDS(=低電圧差動信号)、SLVS(=スケーラブル低電圧信号)、差動ECL(=エミッタ結合論理)、差動LVPECL(=低電圧正エミッタ結合論理)またはそれらに類するものが挙げられる。
これら差動回路では、出力ノードは1個(=いわゆるシングルエンド配置)のみではなく、差動出力段である。
これは、2個の出力信号に差が生じることで、基準電位、例えばグラウンド電位、ゼロ電位又は接地に関する干渉が互いに補償され、効力を有さないことを意味する(図2B、2C、2Dに一例を示す従来技術による差動回路装置を参照)。
図2Bにおいて、電圧源SQ(理想的な、無視できるインピーダンスを有するもの)は、約1.2ボルトを提供する。例えばそれぞれ50オーム(それぞれ基準電位、例えばグラウンド電位、ゼロ電位又は接地に対する)の2個の負荷抵抗は、Out+とOut−との間が計約100オームとなるように、出力インピーダンスとして機能する。入力信号におけるIn−が、In+における入力信号に対して180度の位相シフトを有する。
第1のNチャネルトランジスタT1におけるゲート電圧V1[T1のゲート接続が第1の入力接続In+に割り当てられる]が、電源電圧V1とトランジスタしきい値電圧VthN[T1のソース接続は定電流源KQ(理想的な、無視できるインピーダンスを有するもの)であり第2のNチャネルトランジスタT2のソース接続に割り当てられる]との合計より小さい場合、NチャネルトランジスタT1は高い抵抗を有し、オフ状態である。この第1のNチャネルトランジスタT1におけるゲート電圧V1が、電源電圧V1とトランジスタしきい値電圧VthNとの合計より大きい場合、この第1のNチャネルトランジスタT1が導通する。
図2Bにおける差動回路装置は、ハードスイッチングを可能にする切換スイッチを備えており、それぞれの場合、2個の負荷抵抗ノードのうち1個が下方(低電位側)へ引っ張られる。しかし、図2Bによる差動回路装置には、電流効率が約25パーセントに過ぎないため、すなわち供給電圧源SQから取り出された電流の約25パーセントしか駆動対象のデータラインを流れないため、特に電力効率が非常に低いという不利な点がある。データラインに対して所望の電流振幅を実現するには、供給電圧から4倍の量の電流を取り出す必要がある。
図2Cにおいて、電圧源SQ(理想的な、無視できるインピーダンスを有するもの)は約2.5ボルトを提供する。2個のトランジスタT2、T4はNチャネルトランジスタを含む一方、2個のトランジスタT1、T3はそれぞれ、ゲート電圧V3[T1のゲート接続は第1の入力接続In+に割り当てられ、T3のゲート接続は第2の入力接続In−に割り当てられる]が、電源電圧V3とトランジスタしきい値電圧VthP[T1又はT3のソース接続は電圧源SQに割り当てられる]との合計より大きいときにオフ状態となる、高い抵抗を有するPチャネルトランジスタである。T1又はT3におけるゲート電圧が、電源電圧V3とトランジスタしきい値電圧VthPとの合計より小さい場合、PチャネルトランジスタT1又はT3は、抵抗が無視できることから、導通する。
しかし図2Aのインバータ回路に関連する図2Cによる差動回路装置には原則的に、特に約50パーセントの低い電力効率を有するに過ぎず、すなわち電圧源から取り出される供給電流は、利用可能な出力電流の約2倍の高さであるという不利な点がある。
図2Dにおいて、それぞれ50オームの2個の負荷抵抗は、例えば終端(ターミネート)機能を有する(実際には、トランジスタはそれぞれ約3オームの低い残留抵抗を有しているので、2個の負荷抵抗はそれぞれ約47オームに過ぎず、図2Dによる差動回路装置は終端の精度の点で不適当である)。
実際に、図2Dによる差動回路装置は非常に高い電力効率(ほぼ100パーセントの電流効率)を有する。しかし図2Dによる差動回路装置には、スイッチング時にインピーダンスの不整合が起こるという特に不利な点がある。
このような状況において、差動信号を伝送する一般に高いデータ速度における干渉を最小化するために、スイッチング時間の占める割合を全時間の約20パーセント、最大約30パーセントとすることが考えられる[理論上仮定される理想的な0及び1パルスは現実には存在せず、すなわち上昇勾配又は下降勾配が、ゼロ状態(オフ状態)と1状態(オン状態)との間で観察されるはずである]。
つまりこれは、高データ速度における上昇時間と下降時間が、確かに関与していることを意味する(電磁環境適合性(EMC)の意味においては、完全に望ましくないというわけではない。理想では、すなわち非常に急な勾配[無視できる時間差]の場合、[フーリエ変換後の]非常に高い数の干渉周波数が現れうる)。
PチャネルトランジスタT1とNチャネルトランジスタT2とに存在するゲート電圧が(同時に)、例えば1.2ボルトから0ボルトへ降下した場合、PチャネルトランジスタT1は、低下する電圧の略中相に至るまで、すなわち例えば約0.6ボルトまで応答しないが、NチャネルトランジスタT2は既に停止し始める。すなわち、NチャネルトランジスタT2は、低下する電圧の中相において、すなわち例えば0.6ボルトにおいて、実質的に増加するインピーダンスを有している。その結果、スイッチング勾配中に出力インピーダンスが顕著に増加し、反射減衰と信号品質とにおける劣化が起こる。
上で概要を説明した不利な点や不適当な点を発端として、また概要を説明した従来技術を認めた上で、本発明の目的は、冒頭で特定したこの種の回路装置と、冒頭で特定したこの種の方法を、スイッチング時に増加する出力インピーダンスを回避し、これにより高い信号品質を確保するようにさらに開発することにある。
この目的は、
− 請求項1に特定される特徴を有する回路装置によって、特に、制御された出力インピーダンスを有する電力効率の良いラインドライバによって、
− 請求項8に特定される特徴を有する方法によって、特に、低反射でエラーのないデジタル伝送を目的とする、少なくとも1個の差動ラインを駆動する方法によって、実現される。
本発明の有利な実施形態及び目的に適った更なる発展は、従属請求項それぞれに特徴付けられている。
本発明の方法により作動する本発明の回路装置は、特に少なくとも1個のガラス繊維、少なくとも1個の合成繊維又は空気等の少なくとも1個のキャリア媒体の末端又は終端に位置する、少なくとも1個の感光部品、例えば少なくとも1個のフォトダイオードの、下流に接続することができる。
本発明は、
− 少なくとも1個の通信システム、特に移動式の通信システム、例えば少なくとも1個の携帯電話等の少なくとも1個の通信装置において、
− 少なくとも1個のデータ通信システム、特に移動式のデータ通信システム、あるいは少なくとも1個のデータ処理装置、特に移動式のデータ処理装置、例えば少なくとも1個のハンドヘルドパソコン、少なくとも1個のノートパソコン又は少なくとも1個の携帯情報端末(PDA)において、
− 少なくとも1個のデータ記録及び/又は再生装置、特に移動式のデータ記録及び/又は再生装置、例えば少なくとも1個のビデオカメラ、少なくとも1個のデジタルカメラ又は少なくとも1個の高精細度テレビ(HDTV)において、あるいは
− 少なくとも1個の輸送手段、例えば自動車の少なくとも1個の運転者支援システム又は少なくとも1個のナビゲーションシステムにおいて、
有利に用いることができる。
上で説明したように、本発明の教示を、利点が得られるように様々に構成し発展させることが可能である。このため、とりわけ図1A、1B、1C及び1Dによって例示される4個の代表的実施形態を参照して、さらなる実施形態、本発明の特徴と利点を以下詳細に説明する。
本発明の方法により作動する本発明による回路装置の第1の代表的実施形態を示す模式図である。 本発明の方法により作動する本発明による回路装置の第2の代表的実施形態を示す模式図である。 本発明の方法により作動する本発明による回路装置の第3の代表的実施形態を示す模式図である。 本発明の方法により作動する本発明による回路装置の第4の代表的実施形態を示す模式図である。 従来技術の第1の方法により作動する従来技術の回路装置の第1の例を示す模式図である。 従来技術の第2の方法により作動する従来技術の回路装置の第2の例を示す模式図である。 従来技術の第3の方法により作動する従来技術の回路装置の第3の例を示す模式図である。 従来技術の第4の方法により作動する従来技術の回路装置の第4の例を示す模式図である。
図1A〜2Dにおいて、同一又は類似の実施形態、素子又は特徴には、同一の参照符号を付した。
不要な繰り返しを避けるために、本発明の実施形態、特徴及び利点についての以下の説明は(特に記載しない限りは)下記に関するものである。
− 図1Aに示す本発明による回路装置Sの第1の代表的実施形態、
− 図1Bに示す本発明による回路装置S’の第2の代表的実施形態、
− 図1Cに示す本発明による回路装置S”の第3の代表的実施形態、及び
− 図1Dに示す本発明による回路装置S’’’の第4の代表的実施形態。
(ドライバ出力)回路装置S(図1A参照)、S’(図1B参照)、S”(図1C参照)、S'''(図1D参照)の動作モードを説明する前に、まずこれら回路S、S’、S”、S'''の設計及び構造を詳述する。
ドライバ出力回路S、S’、S”、S'''には、基準電位GND(=例えば接地電位、集合電位(マスポテンシャル)又はゼロ電位)と第3の節点C(=第3の分岐C)との間に接続される電圧源SQによって電圧又は電流が供給されており、デジタルデータ伝送を目的として、
− 第1の出力接続Out+及び
− 第2の出力接続Out−
に接続することのできる差動ラインを駆動することを企図している。
回路装置S、S’、S”、S'''は、節点Cから出発して、互いに左右対象に配置されかつ電圧源SQを基準電位GNDに接続する、2個の経路P1、P2を有する。
この場合、第1の経路P1は、
− 第1の制御電圧が作用する第1の入力接続In+に割り当てられたゲート接続を有する、NチャネルMOSFET(MOSFET=金属酸化物半導体型電界効果トランジスタ)の形態の第1のトランジスタT1と、
− 第2の制御電圧が作用する第2の入力接続In−に割り当てられたゲート接続を有する、別のNチャネルMOSFETの形態の第2のトランジスタT2と
を備え、
第1の出力接続Out+は、第1のトランジスタT1と第2のトランジスタT2との間で第1のノードA(=第1の分岐A)を介して接続されている。
それとは左右対称に、第2の経路P2は、
− 第3の制御電圧が作用する第3の入力接続In−に割り当てられたゲート接続を有する、別のNチャネルMOSFETの形態の第3のトランジスタT3と、
− 第4の制御電圧が作用する第4の入力接続In+に割り当てられたゲート接続を有する、別のNチャネルMOSFETの形態の第4のトランジスタT4と
を備え、
第2の出力接続Out−は、第3のトランジスタT3と第4のトランジスタT4との間で第2のノードB(=第2の分岐B)を介して接続されている。
図1Aに例示される本発明の第1の代表的実施形態において、第1のドレイン低下抵抗R1は、例えば約20オームであり、節点Cと第1のトランジスタT1のドレイン接続との間に接続され、第1の経路P1に配置される。
それとは左右対称に、図1Aに例示される本発明の第1の代表的実施形態において、第2のドレイン低下抵抗R9は、例えば、約20オームであり、節点Cと第3のトランジスタT3のドレイン接続との間に接続され、第2の経路P2に配置される。
それぞれのゲート接続において、対応する高い電圧によって、第1のトランジスタT1又は第3のトランジスタT3が非常に低い抵抗の完全な伝導作動状態(=飽和領域外での作動)に変換されるときにのみ、これら2個のドレイン低下抵抗R1又はR9は、出力接続Out+又はOut−それぞれについてのインピーダンスとして効力がある。これにより、全出力インピーダンスZOut1又はZOut2それぞれにおいて、起こりうる低下が回避される。
図1Bに例示される本発明の第2の代表的実施形態において、
− 第1のトランジスタT1のソース接続と第1の出力接続Out+との間に接続される第1の分離抵抗R3及び
− 第2のトランジスタT2のドレイン接続と第1の出力接続Out+との間に接続される第2の分離抵抗R4
が、第1の経路P1に配置されている。
分離抵抗R3、R4は、第1のトランジスタT1と第2のトランジスタT2とを分離することができ、所望の第1の出力インピーダンスZOut1を維持しつつ、第1のノードAと(第1の出力インピーダンスZOut2を有する)第1の出力接続Out+との間に接続される第1の出力直列抵抗R7の値を低下させることができる。特に2個の分離抵抗R3、R4は、
− スイッチング時に流れる横方向電流(いわゆるシュートスルー電流)を低減し、
− スイッチング時に、第1の出力インピーダンスZOut1を低下させる
機能を有する。
それとは左右対称に、
− 第3のトランジスタT3のソース接続と第2の出力接続Out−との間に接続される第3の分離抵抗R11及び
− 第4のトランジスタT4のドレイン接続と第2の出力接続Out−との間に接続される第4の分離抵抗R12
が、第2の経路P2に配置されている。
分離抵抗R11、R12は、第3のトランジスタT3と第4のトランジスタT4とを分離することができ、所望の第2の出力インピーダンスZOut2を維持しつつ、第2のノードBと(第2の出力インピーダンスZOut2を有する)第2の出力接続Out−との間に接続される第2の出力直列抵抗R8の値を低下させることができる。特に2個の分離抵抗R11、R12は、
− スイッチング時に流れる横方向電流(いわゆるシュートスルー電流)を低減し、
− スイッチング時に、第2の出力インピーダンスZOut2を低下させる
機能を有する。
図1Aに例示される本発明の第1の代表的実施形態では、分離抵抗R3、R4又はR11、R12はある適度の無視ができ、これは出力インピーダンスZOut1又はZOut2それぞれの約1パーセント未満の抵抗又はインピーダンスとして、本発明の範囲に含まれると理解されるべきであり、一方図1Bに例示される本発明の第2の代表的実施形態において、ドレイン低下抵抗R1又はR9はある程度の無視ができる。
図1Cに例示される本発明の第3の代表的実施形態において、ドレイン低下抵抗R1又はR9、あるいは分離抵抗R3、R4又はR11、R12は無視できない。ドレイン低下抵抗R1、R9の両方、4個の分離抵抗R3、R4、R11、R12はいずれも無視できず、出力インピーダンスZOut1又はZOut2それぞれの約10パーセント超の抵抗又はインピーダンスとして、本発明の範囲に含まれると理解されるべきである。
図1A、1B又は1Cの構成図それぞれから更に分かるように、差動回路装置S、S’又はS”の第1の経路P1は、第2のトランジスタT2のソース接続と基準電位GNDとの間に接続されるソース低下抵抗R6を備えている。
それとは左右対称に、図1A、1B又は1Cの構成図それぞれから更に分かるように、差動回路装置S、S’又はS”の第2の経路P2は、第4のトランジスタT4のソース接続と基準電位GNDとの間に接続される第2のソース低下抵抗R14を備えている。
しかし、図1Dを参照に例示される本発明による回路装置の第4の代表的実施形態として示される差動回路装置S'''のサイズが、第1の経路P1における2個のNチャネルMOSFETT1、T2を介して、又は第2の経路P2における2個のNチャネルMOSFETT3、T4を介して得られる場合、第1のソース低下抵抗R6又は第2のソース低下抵抗R14は、ゼロになりうる、すなわち消滅しうる。
図1A、1B又は1Cの構成図それぞれから更に分かるように、図1A、1B又は1Cにおける差動回路装置S、S’又はS”の左側部分は、第1のトランジスタT1のソース接続、第2のトランジスタT2のドレイン接続、及び第1の出力接続Out+の間に接続され、第1のノードAに割り当てられた、第1の出力直列抵抗R7を備えている。
図1A、1B又は1Cの構成図それぞれから更に分かるように、それとは左右対称に、図1A、1B又は1Cにおける差動回路装置S、S’又はS”の左側部分は、第3のトランジスタT3のソース接続、第4のトランジスタT4のドレイン接続、及び第2の出力接続Out−の間に接続され、第2のノードBに割り当てられた、第2の出力直列抵抗R8を備えている。
しかし、第1の経路P1における分離抵抗R3、R4それぞれ、又は第2の経路P2における分離抵抗R11、R12それぞれが、所望の全出力インピーダンスZOut1又はZOut2を達成するのに十分に高いものが選択された場合、この第1の出力直列抵抗R7又は第2の出力直列抵抗R8は、ゼロになりうる、すなわち消滅しうる。
(ドライバ出力)回路S(図1A参照)、S’(図1B参照)、S”(図1C参照)、S'''(図1D参照)は、以下のように機能する。
正のフルシグナル作動の場合、すなわち制御電圧それぞれがIn+=1.2ボルト、In−=0ボルト、In−=0ボルト、In+=1.2ボルトである間、
− 第1のNチャネルトランジスタT1及び(電圧差が最小である結果、幾分小さな)第4のNチャネルトランジスタT4は、伝導して線形領域に位置し、すなわちドレイン電源電圧は、ドレイン電源電圧からしきい値電圧Vthを引いたものとして与えられる飽和電圧より低く、そして
− 第2のNチャネルトランジスタT2及び第3のNチャネルトランジスタT3は、オフ状態である。
ラインドライバS(図1A参照)、S’(図1B参照)、S”(図1C参照)の出力インピーダンスZOut1、ZOut2は、
Out1=R1+R2+R3+R7=ZL1及び
Out2=R8+R12+R13+R14=ZL2
(ここでZL1+ZL2=Zであり、例えばZL1=50オーム、ZL2=50オームである)として得られる。
負のフルシグナル作動の場合、すなわち制御電圧が逆極性を有し、例えばIn+=0ボルト、In−=1.2ボルト、In−=1.2ボルト、In+=0ボルトである間、
− 第1のNチャネルトランジスタT1及び第4のNチャネルトランジスタT4は、オフ状態であり、そして
− 第2のNチャネルトランジスタT2及び第3のNチャネルトランジスタT3は、伝導して線形領域に位置し、すなわちドレイン電源電圧は、ドレイン電源電圧からしきい値電圧Vthを引いたものとして与えられる飽和電圧より低い。
ラインドライバS(図1A参照)、S’(図1B参照)、S”(図1C参照)の出力インピーダンスZOut1、ZOut2は、
Out1=R7+R4+R5+R6=ZL1及び
Out2=R9+R10+R11+R8=ZL2として得られる。
この場合、原理上は、抵抗R1〜R14の取りうる複数の値が、整合条件:ZOut1=ZOut2=ZL1/2を満たす。
ラインドライバS(図1A参照)、S’(図1B参照)、S”(図1C参照)のスイッチング時の出力インピーダンスZOut1、ZOut2を考慮すると、例としてスイッチング勾配の中心点の範囲で、すなわち例えば初期値約1.2ボルトから約0.6ボルトへ低下する制御電圧において(出力インピーダンスは、任意の作動点全てにおいて特定することができる)、この場合は以下の状態が得られる(ノードCにおける電圧は例えば約0.4ボルトが仮定される)。
スイッチング勾配の始めにおいて、第1のNチャネルトランジスタT1はその線形領域に位置し(すなわち、伝導状態の低抵抗スイッチとしてある程度作動を始め)、すなわちドレイン電源電圧は飽和電圧より低くなっている。その結果、第1のNチャネルトランジスタT1の同等のドレイン−ソース抵抗R2は、例えば約3オーム等、非常に低くなる。
第1の入力接続In+における電圧の低下によって、第1のトランジスタT1の作動点は、ドレイン低下抵抗R1が第1の出力インピーダンスZOut1に約100パーセント寄与する線形領域における作動から、飽和領域におけるソースフォロワとしての作動へと変化する。
第1のNチャネルトランジスタT1がソースフォロワとして作動しているので、この変化によって、第1の出力インピーダンスZOut1に対する第1のドレイン低下抵抗R1の効力は、ほぼなくなる(例えば第1のドレイン低下抵抗R1の約10パーセントのみが第1の出力インピーダンスZOut1に寄与する)(――>ZOut1に対する効力=R1gDS/g+R2+R3+R7、ここでgDSはドレイン−ソース導電性でありgは相互コンダクタンスである(スルーレートとしても知られる相互コンダクタンスgは、出力電流対入力電圧の比を与える特性である)。例えばgDS/gは約0.1であり、R2はg −1にほぼ等しく、約50オームであり、約3オームのR2より大きい)。
同時に、標準の電源回路において作動する第2のNチャネルトランジスタT2は、伝導を開始するが、遷移の典型的中心点付近に位置しており、すなわち例えば約0.6ボルトの制御電圧において、依然として飽和領域にある。第2のNチャネルトランジスタT2が飽和領域にある限り、その出力インピーダンスは比較的高い。
この遷移中、第3の入力接続In−における制御電圧の増加によって、第3のトランジスタT3の作動点が、オフ状態から飽和領域の作動へ変化するとき、第2のドレイン低下抵抗R9は、第2の出力インピーダンスZOut2 に対して効力のない状態から第2の出力インピーダンスZOut2に対して少なくともわずかに寄与する状態へと移行する過程にある。
その結果、節点Aと節点Cとの間のインピーダンスと並列に切り替わるが、その高い値のために実際の出力インピーダンスZOut1にほとんど影響を与えない、比較的高いインピーダンスが、節点Aと基準電位GND(=例えば接地電位、ゼロ電位又はグラウンド電位)との間に存在する。
大まかに、ドレイン低下抵抗R1の初期値として、R2(<――>線形モードにある第1のトランジスタT1)とR2(<――>飽和モードにある第1のトランジスタT1)との差、例えば約12オーム程度の大きさを選択することができる。追加の並列経路R4−R5−R6を考慮に入れると、ドレイン低下抵抗R1は、例えば約20オームに増加する。
ドレイン低下抵抗R1と第1の分離抵抗R3とを適切に選択することにより(これは例えば反復法によって達成される)、スイッチング時にもフルシグナル作動時とほぼ同一の値に保たれるように、出力インピーダンスZOut1を調節することが可能である。
抵抗を正しく調節するには、第1の出力直列抵抗R7を低減させることによって及び2個の分離抵抗R3、R4を同時に増加させることによって、
− スイッチング時に流れる横方向電流、特に立ち上がる電流ピークを低減させ、
− スイッチング時に、インピーダンスZOut1を低減させる(その逆はスイッチング中におけるインピーダンスZOut1の増加に当てはまる)
ことが更に重要である。
この自由度があることで、ZOut1を、他の全ての作動点について高精度で実現することができる。
正確な出力インピーダンスZOut1の調節における別の自由度が、位相シフト時に第1の入力接続In+と第4の入力接続In+とにおいて起こる制御によって、有利なことに得られる。これらの制御は、それぞれ整合する上昇及び下降勾配を有する。これはIn+とIn+とが別々に最適化されることを意味する(ここでは説明しない第2の入力接続In−、及びここでは説明しない第3の入力接続In−について、同様のことが当てはまる)。
差動回路装置S、S’、S”又はS'''の第2の経路P2については、上で明確に説明していないが、図1A、1B、1C又は1Dの右半分について、上記説明が適宜当てはまる。
本発明は、低い相同出力電圧が達成されることのみならず、非常に低い要求電力を達成することに特徴がある。また高データ伝送速度に有利な(かつ必要な)ことであるが、スイッチング時に、非常に良好な出力インピーダンス整合を、従って高い反射減衰を実現することができる。
好ましい形態では、都合のよいことに、
− 少なくとも1個の受光部品、例えば少なくとも1個のフォトダイオードの下流に接続され、
− デカップリングコンデンサによって支持さる、
図1A、1B、1C又は1Dに例示される差動回路装置S、S’、S”又はS'''において、電圧源SQは約0.4ボルトの電圧を提供する。
接続される差動ラインに対する出力インピーダンスZOut1、ZOut2の整合には、上記した抵抗R1〜R14を選択することが推奨される。この場合、抵抗は、例えば星型回路(図1B又は1Cに示す)又は周回路の形態で、配置することができる。
図1Aによる差動回路装置S、図1BによるS’、又は図1CによるS”は、4個のNチャネル金属酸化物半導体(MOS)トランジスタT1、T2、T3、T4を用いて本発明によって設計することができる。従って、例えば第1のソース低下抵抗R6及び/又は第2のソース低下抵抗R14は、ゼロになりうる。
本発明は、少なくとも1個のデータソース、例えば少なくとも1個の第1の集積回路から、少なくとも1個のデータシンク、例えば少なくとも1個の第2の集積回路への、低反射でエラーのないデジタルデータ伝送を目的として、特定のラインインピーダンスを有するラインを駆動するのに好適に用いられる。
A 第1のノード、第1の節点、第1の分岐又は第1の分岐点
B 第2のノード、第2の節点、第2の分岐又は第2の分岐点
C 第3のノード、第3の節点、第3の分岐又は第3の分岐点
GND 基準電位、特に接地電位、グラウンド電位又はゼロ電位
In+ 制御電圧が作用することのできる入力接続(=従来技術の例;図2A参照)、特に第1の制御電圧が作用することのできる第1の入力接続(=従来技術の例;図2B、図2C、図2D参照)
In− 第2の制御電圧が作用することのできる第2の入力接続(=従来技術の例;図2B、図2C、図2D参照)
In+ 第1の制御電圧が作用することのできる第1の入力接続
In− 第2の制御電圧が作用することのできる第2の入力接続
In− 第3の制御電圧が作用することのできる第3の入力接続
In+ 第4の制御電圧が作用することのできる第4の入力接続
KQ 定電流源(=従来技術の例;図2B、図2C参照)
Out+ 第1の出力接続
Out− 出力接続(=従来技術の例;図2A参照)又は第2の出力接続
P1 第1の経路、特に第1の信号経路
P2 第2の経路、特に第2の信号経路
R1 第1のドレイン低下抵抗
R2 第1のトランジスタT1のドレイン−ソース抵抗
R2 飽和領域における第1のトランジスタT1のドレイン−ソース抵抗
R3 第1の分離(スプリット)抵抗又は第1の分離(セパレート)抵抗
R4 第2の分離抵抗又は第2の分離抵抗
R5 第2のトランジスタT2のドレイン−ソース抵抗
R5 飽和領域における第2のトランジスタT2のドレイン−ソース抵抗
R6 第1のソース低下抵抗
R7 第1の出力直列抵抗
R8 第2の出力直列抵抗
R9 第2のドレイン低下抵抗
R10 第3のトランジスタT3のドレイン−ソース抵抗
R10 飽和領域における第3のトランジスタT3のドレイン−ソース抵抗
R11 第3の分離抵抗又は第3の分離抵抗
R12 第4の分離抵抗又は第4の分離抵抗
R13 第4のトランジスタT4のドレイン−ソース抵抗
R13 飽和領域における第4のトランジスタT4のドレイン−ソース抵抗
R14 第2のソース低下抵抗
S 回路装置、特にラインドライバ又はドライバ出力段(=第1の代表的実施形態;図1A参照)
S’ 回路装置、特にラインドライバ又はドライバ出力段(=第2の代表的実施形態;図1B参照)
S” 回路装置、特にラインドライバ又はドライバ出力段(=第3の代表的実施形態;図1C参照)
S''' 回路装置、特にラインドライバ又はドライバ出力段(=第4の代表的実施形態;図1D参照)
SQ 電圧源
T1 第1のトランジスタ、特に第1の金属酸化物半導体型電界効果トランジスタ(MOSFET)、例えば第1のPチャネルMOSFET(=従来技術の例;図2A、図2C、図2D参照)又は第1のNチャネルMOSFET
T2 第2のトランジスタ、特に第2の金属酸化物半導体型電界効果トランジスタ(MOSFET)、例えば第2のNチャネルMOSFET
T3 第3のトランジスタ、特に第3の金属酸化物半導体型電界効果トランジスタ(MOSFET)、例えば第3のPチャネルMOSFET(=従来技術の例;図2C、図2D参照)又は第3のNチャネルMOSFET
T4 第4のトランジスタ、特に第4の金属酸化物半導体型電界効果トランジスタ(MOSFET)、例えば第4のNチャネルMOSFET
ラインインピーダンス、特にライン入力インピーダンス(=従来技術の例;図2A、図2B、図2C、図2D参照)
Out 出力インピーダンス(=従来技術の例;図2A、図2B、図2C、図2D参照)
L1 第1のラインインピーダンス、特に第1のライン入力インピーダンス
L2 第2のラインインピーダンス、特に第2のライン入力インピーダンス
Out1 第1の出力インピーダンス
Out2 第2の出力インピーダンス

Claims (15)

  1. データ伝送、特にデジタルのデータ伝送を目的として、
    − 少なくとも1個の第1の出力接続(Out+)及び
    − 少なくとも1個の第2の出力接続(Out−)
    に接続可能であり、少なくとも1個の電圧源(SQ)、特にドライバ出力段によって供給可能な、少なくとも1個の差動ラインを駆動する回路装置(S;S’;S”;S''')であって、
    当該回路装置(S;S’;S”;S''')は、互いに左右対称に配置され、前記電圧源(SQ)を少なくとも1個の基準電位(GND)、特に接地電位、グラウンド電位又はゼロ電位に接続する、少なくとも2個の経路(P1、P2)を備え、
    ― 当該第1の経路(P1)は、
    ―― 少なくとも1個の第1の入力接続、特に少なくとも1個の第1の制御電圧が作用することのできる少なくとも1個の第1の入力接続(In+)に割り当てられたゲート接続を有する、少なくとも1個の第1のトランジスタ(T1)、特に少なくとも1個の第1のNチャネルMOSFETと、
    ―― 少なくとも1個の第2の入力接続、特に少なくとも1個の第2の制御電圧が作用することのできる少なくとも1個の入力接続(In−)に割り当てられたゲート接続を有する、少なくとも1個の第2のトランジスタ(T2)、特に少なくとも1個の第2のNチャネルMOSFETとを備え、
    前記第1の出力接続(Out+)は、特に少なくとも1個の第1のノード(A)を介して、前記第1のトランジスタ(T1)と前記第2のトランジスタ(T2)との間で接続されており、
    ― 当該第2の経路(P2)は、
    ―― 少なくとも1個の第3の入力接続、特に少なくとも1個の第3の制御電圧が作用することのできる少なくとも1個の第3の入力接続(In−)に割り当てられたゲート接続を有する、少なくとも1個の第3のトランジスタ(T3)、特に少なくとも1個の第3のNチャネルMOSFETと、
    ―― 少なくとも1個の第4の入力接続、特に少なくとも1個の第4の制御電圧が作用することのできる少なくとも1個の第4の入力接続(In+)に割り当てられたゲート接続を有する、少なくとも1個の第4のトランジスタ(T4)、特に少なくとも1個の第4のNチャネルMOSFETとを備え、
    前記第2の出力接続(Out−)は、特に少なくとも1個の第2のノード(B)を介して、前記第3のトランジスタ(T3)と前記第4のトランジスタ(T4)との間で接続されている、回路装置であって、
    ― 前記第1の経路(P1)は、
    ―― 前記電圧源(SQ)と前記第1のトランジスタ(T1)との間に接続され、特に前記第1のトランジスタ(T1)のドレイン接続に割り当てられた、少なくとも1個の第1のドレイン低下抵抗(R1)、及び
    ―― 前記第1のトランジスタ(T1)と前記第1の出力接続(Out+)との間に接続され、特に前記第1のトランジスタ(T1)のソース接続に割り当てられた、少なくとも1個の第1の分離抵抗(R3)、及び前記第2のトランジスタ(T2)と前記第1の出力接続(Out+)との間に接続され、特に前記第2のトランジスタ(T2)のドレイン接続に割り当てられた、少なくとも1個の第2の分離抵抗(R4)の一方又は双方を備え、
    前記第2の経路(P2)は、
    ―― 前記電圧源(SQ)と前記第3のトランジスタ(T3)との間に接続され、特に前記第3のトランジスタ(T3)のドレイン接続に割り当てられた、少なくとも1個の第2のドレイン低下抵抗(R9)、及び、
    ―― 前記第3のトランジスタ(T3)と前記第2の出力接続(Out−)との間に接続され、特に前記第3のトランジスタ(T3)のソース接続に割り当てられた、少なくとも1個の第3の分離抵抗(R11)、及び前記第4のトランジスタ(T4)と前記第2の出力接続(Out−)との間に接続され、特に前記第4のトランジスタ(T4)のドレイン接続に割り当てられた、少なくとも1個の第4の分離抵抗(R12)の一方又は双方を備える、
    ことを特徴とする回路装置。
  2. 前記第1のドレイン低下抵抗(R1)は無視できず、前記第1の分離抵抗(R3)及び前記第2の分離抵抗(R4)は無視でき、そして
    前記第2のドレイン低下抵抗(R9)は無視できず、前記第3の分離抵抗(R11)及び前記第4の分離抵抗(R12)は無視できる
    ことを特徴とする請求項1に記載の回路装置(S)。
  3. 前記第1のドレイン低下抵抗(R1)は無視でき、前記第1の分離抵抗(R3)及び前記第2の分離抵抗(R4)は無視できず、そして
    前記第2のドレイン低下抵抗(R9)は無視でき、前記第3の分離抵抗(R11)及び前記第4の分離抵抗(R12)は無視できない
    ことを特徴とする請求項1に記載の回路装置(S’)。
  4. 前記第1のドレイン低下抵抗(R1)、前記第1の分離抵抗(R3)及び前記第2の分離抵抗(R4)は無視できず、そして
    前記第2のドレイン低下抵抗(R9)、前記第3の分離抵抗(R11)及び前記第4の分離抵抗(R12)は無視できない
    ことを特徴とする請求項1に記載の回路装置(S”)。
  5. 前記第2のトランジスタ(T2)と前記基準電位(GND)との間に接続され、特に前記第2のトランジスタ(T2)のソース接続に割り当てられた、少なくとも1個の第1のソース低下抵抗(R6)、及び
    前記第4のトランジスタ(T4)と前記基準電位(GND)との間に接続され、特に前記第4のトランジスタ(T4)のソース接続に割り当てられた、少なくとも1個の第2のソース低下抵抗(R14)
    を特徴とする請求項1〜4のいずれか1項に記載の回路装置。
  6. 前記第1のトランジスタ(T1)、前記第2のトランジスタ(T2)及び前記第1の出力接続(Out+)の間に接続される、少なくとも1個の第1の出力直列抵抗(R7)、及び
    前記第3のトランジスタ(T3)、前記第4のトランジスタ(T4)及び前記第2の出力接続(Out−)の間に接続される、少なくとも1個の第2の出力直列抵抗(R8)
    を特徴とする請求項1〜5のいずれか1項に記載の回路装置。
  7. 前記第1の出力直列抵抗(R7)は、前記第1のトランジスタ(T1)のソース接続、前記第2のトランジスタ(T2)のドレイン接続、及び前記第1の出力接続(Out+)の間に接続され、特に前記第1のノード(A)に割り当てられ、そして
    前記第2の出力直列抵抗(R8)は、前記第3のトランジスタ(T3)のソース接続、前記第4のトランジスタ(T4)のドレイン接続、及び前記第2の出力接続(Out−)の間に接続され、特に前記第2のノード(B)に割り当てられる
    ことを特徴とする請求項6に記載の回路装置。
  8. 請求項1〜7のいずれか1項に記載の少なくとも1個の回路装置(S;S’;S”;S''')により少なくとも1個の差動ラインを駆動する方法であって、
    − 正のフルシグナル作動の範囲において、
    ―― 前記第1のトランジスタ(T1)及び前記第4のトランジスタ(T4)は線形領域に位置して伝導し、そして
    ―― 前記第2のトランジスタ(T2)及び前記第3のトランジスタ(T3)はオフ状態であり、
    ― 負のフルシグナル作動の範囲において、
    ―― 前記第1のトランジスタ(T1)及び前記第4のトランジスタ(T4)はオフ状態であり、
    ―― 前記第2のトランジスタ(T2)及び前記第3のトランジスタ(T3)は線形領域に位置して伝導し、そして
    ― 正のフルシグナル作動と負のフルシグナル作動との間の遷移範囲において、
    ―― 前記第1の入力接続(In+)における入力電圧が低下することにより、前記第1のトランジスタ(T1)の作動点は、線形領域における作動から、特にソースフォロワとして、飽和領域における作動へと変化し、
    ―― 前記第2の入力接続(In−)における入力電圧が前記遷移範囲の略中心点まで増加したとき、特に汎用電源回路において作動する前記第2のトランジスタ(T2)は、依然として飽和領域にあり、
    ―― 前記第3の入力接続(In−)における入力電圧が前記遷移範囲の略中心点まで増加したとき、特に汎用電源回路において作動する前記第3のトランジスタ(T3)は、依然とひて飽和領域にあり、そして
    ―― 前記第4の入力接続(In+)における入力電圧が低下することにより、前記第4のトランジスタ(T4)の作動点は、線形領域における作動から、特にソースフォロワとして、飽和領域における作動へと変化する
    ことを特徴とする方法。
  9. 正のフルシグナル作動の場合、制御電圧はそれぞれ、
    前記第1の入力接続(In+)について約1.2ボルト、
    前記第2の入力接続(In−)について約0ボルト、
    前記第3の入力接続(In−)について約0ボルト、
    前記第4の入力接続(In+)について約1.2ボルト、
    負のフルシグナル作動の場合、制御電圧はそれぞれ、
    前記第1の入力接続(In+)について約0ボルト、
    前記第2の入力接続(In−)について約1.2ボルト、
    前記第3の入力接続(In−)について約1.2ボルト、
    前記第4の入力接続(In+)について約0ボルト
    であることを特徴とする請求項8に記載の方法。
  10. − 前記第1のドレイン低下抵抗(R1)は、線形領域における前記第1のトランジスタ(T1)のドレイン−ソース抵抗(R2)と飽和領域における前記第1のトランジスタ(T1)のドレイン−ソース抵抗(R2)との間の差、特に約12オームに略等しく、第2の分離抵抗(R4)、飽和領域における前記第2のトランジスタ(T2)のドレイン−ソース抵抗(R5)及び第1のソース低下抵抗(R6)の並列分岐を含めると、特に約20オームに増加し、
    − 前記第2のドレイン低下抵抗(R9)は、線形領域における前記第3のトランジスタ(T3)のドレイン−ソース抵抗(R10)と飽和領域における前記第3のトランジスタ(T3)のドレイン−ソース抵抗(R10)との間の差、特に約12オームに略等しく、第4の分離抵抗(R12)、飽和領域における前記第4のトランジスタ(T4)のドレイン−ソース抵抗(R13)及び第2のソース低下抵抗(R14)の並列分岐を含めると、特に約20オームに増加する
    ことを特徴とする請求項8又は9に記載の方法。
  11. − 前記第1の入力接続(In+)における入力電圧が低下することにより、前記第1のトランジスタ(T1)の前記作動点が線形領域における作動から飽和領域における作動へと変化するとき、前記第1のドレイン低下抵抗(R1)は、前記第1の出力インピーダンス(ZOut1)に対してほぼ効力がなく、そして
    − 前記第3の入力接続(In−)における入力電圧が増加することにより、前記第3のトランジスタ(T3)の前記作動点がオフ状態から飽和領域における作動へと変化するとき、前記第2のドレイン低下抵抗(R9)は、前記第2の出力インピーダンス(ZOut2)に対して効力のない状態から前記第2の出力インピーダンス(ZOut2)に対してわずかに寄与する状態へと移行する過程にある
    ことを特徴とする請求項8〜10のいずれか1項に記載の方法。
  12. 遷移領域における前記第1の分離抵抗(R3)及び前記第2の分離抵抗(R4)を増加させることによって、前記第1の経路(P1)を流れる横方向電流、特に立ち上がる電流ピークを低減させ、そして
    遷移領域における前記第3の分離抵抗(R11)及び前記第4の分離抵抗(R12)を増加させることによって、前記第2の経路(P2)を流れる横方向電流、特に立ち上がる電流ピークを低減させる
    ことを特徴とする請求項8〜11のいずれか1項に記載の方法。
  13. 遷移領域における前記第1の出力直列抵抗(R7)を低減することによって、前記第1の出力インピーダンス(ZOut1)を低減させ、そして
    遷移領域における前記第2の出力直列抵抗(R8)を低減することによって、前記第2の出力インピーダンス(ZOut2)を低減させる
    ことを特徴とする請求項8〜12のいずれか1項に記載の方法。
  14. − 前記第1の入力接続(In+)及び前記第4の入力接続(In+)は、位相シフトの方法で制御され、特に一方のトランジスタ(T1又はT4)の制御信号の上昇又は下降勾配は、他方のトランジスタ(T4又はT1)の制御信号の上昇又は下降勾配より急勾配であり、そして
    − 前記第2の入力接続(In−)及び前記第3の入力接続(In−)は、位相シフトの方法で制御され、特に一方のトランジスタ(T2又はT3)の制御信号の上昇又は下降勾配は、他方のトランジスタ(T2又はT3)の制御信号の上昇又は下降勾配より急勾配である
    ことを特徴とする請求項8〜13のいずれか1項に記載の方法。
  15. 請求項1〜7のいずれか1項に記載の少なくとも1個の回路装置(S;S’;S”;S''')を使用したものであること、及び、請求項8〜14のいずれか1項に記載の方法を使用したものであること、の一方又は双方を特徴とする、
    特に移動式の通信システムであって、少なくとも1個の携帯電話を含む少なくとも1個の通信装置を含む少なくとも1個の通信システム、又は、
    特に移動式のデータ通信システム或いは移動式のデータ処理装置であって、少なくとも1個のハンドヘルドパソコン、少なくとも1個のノートパソコン、少なくとも1個の携帯情報端末(PDA)を含む少なくとも1個のデータ通信システムを含む少なくとも1個のデータ通信システム或いは少なくとも1個のデータ処理装置、又は、
    特に移動式のデータ記録及び再生の一方又は双方の機能を有する装置であって、少なくとも1個のビデオカメラと、少なくとも1個のデジタルカメラと、少なくとも1個の高精細度テレビ(HDTV)とを含む、少なくとも1個のデータ記録及び再生の一方又は双方の機能を有する装置、又は、
    自動車の少なくとも1個の運転者支援システム又は少なくとも1個のナビゲーションシステムを含む少なくとも1個の輸送手段。
JP2010515529A 2007-07-12 2008-07-14 少なくとも1個の差動ラインを駆動する回路装置及び方法 Expired - Fee Related JP5369100B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102007032876.3 2007-07-12
DE102007032876 2007-07-12
PCT/EP2008/059168 WO2009007464A1 (de) 2007-07-12 2008-07-14 Schaltungsanordnung und verfahren zum treiben mindestens einer differentiellen leitung

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2013190279A Division JP5661881B2 (ja) 2007-07-12 2013-09-13 少なくとも1個の差動ラインを駆動する回路装置及び方法

Publications (3)

Publication Number Publication Date
JP2010533401A true JP2010533401A (ja) 2010-10-21
JP2010533401A5 JP2010533401A5 (ja) 2011-09-01
JP5369100B2 JP5369100B2 (ja) 2013-12-18

Family

ID=39884331

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2010515529A Expired - Fee Related JP5369100B2 (ja) 2007-07-12 2008-07-14 少なくとも1個の差動ラインを駆動する回路装置及び方法
JP2013190279A Expired - Fee Related JP5661881B2 (ja) 2007-07-12 2013-09-13 少なくとも1個の差動ラインを駆動する回路装置及び方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2013190279A Expired - Fee Related JP5661881B2 (ja) 2007-07-12 2013-09-13 少なくとも1個の差動ラインを駆動する回路装置及び方法

Country Status (4)

Country Link
US (1) US8258813B2 (ja)
EP (1) EP2177000B1 (ja)
JP (2) JP5369100B2 (ja)
WO (1) WO2009007464A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008155385A1 (de) * 2007-06-19 2008-12-24 Silicon Line Gmbh Schaltungsanordnung und verfahren zur ansteuerung von lichtemittierenden bauelementen
JP5738589B2 (ja) * 2007-06-19 2015-06-24 シリコン・ライン・ゲー・エム・ベー・ハー 発光部品を制御する回路装置及び方法
WO2009141449A2 (de) * 2008-05-21 2009-11-26 Silicon Line Gmbh Schaltungsanordnung und verfahren zum ansteuern lichtemittierender bauelemente
WO2010040816A2 (de) 2008-10-09 2010-04-15 Silicon Line Gmbh Schaltungsanordnung und verfahren zum übertragen von tmds-kodierten signalen
ES2909145T3 (es) * 2010-02-02 2022-05-05 Nokia Technologies Oy Generación de señales diferenciales
JP5581913B2 (ja) * 2010-09-06 2014-09-03 ソニー株式会社 ドライバアンプ回路および通信システム
US8618832B2 (en) * 2011-08-03 2013-12-31 Qualcomm Incorporated Balanced single-ended impedance control
US8836381B2 (en) 2012-06-20 2014-09-16 Mosys, Inc. Pseudo-supply hybrid driver
US9054578B2 (en) * 2012-06-20 2015-06-09 Mosys, Inc. Hybrid driver including a turbo mode
US8912827B2 (en) 2012-07-09 2014-12-16 Finisar Corporation Driver circuit
US8686765B2 (en) 2012-07-09 2014-04-01 Finisar Corporation Driver circuit
WO2014130874A1 (en) * 2013-02-22 2014-08-28 Finisar Corporation Driver circuit
TWI575874B (zh) 2015-07-24 2017-03-21 晨星半導體股份有限公司 低電壓差分訊號驅動電路
US20200366276A1 (en) * 2017-12-07 2020-11-19 Sony Semiconductor Solutions Corporation Driver circuit

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04249945A (ja) * 1990-08-18 1992-09-04 Hitachi Ltd 信号伝送方法及び回路
US5519728A (en) * 1993-04-15 1996-05-21 National Semiconductor Corporation High-speed low-voltage differential swing transmission line transceiver
JPH09502588A (ja) * 1993-12-03 1997-03-11 テレフオンアクチーボラゲツト エル エム エリクソン 信号化装置
JP2001257545A (ja) * 2000-03-09 2001-09-21 Japan Radio Co Ltd スイッチング増幅回路
JP2005217840A (ja) * 2004-01-30 2005-08-11 Matsushita Electric Ind Co Ltd 出力ドライバ回路
JP2007158513A (ja) * 2005-12-01 2007-06-21 Ricoh Co Ltd 電気信号出力装置および半導体レーザ変調駆動装置および画像形成装置

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS601020U (ja) * 1983-05-31 1985-01-07 ソニー株式会社 一定インピ−ダンス出力回路
US5012384A (en) * 1990-02-20 1991-04-30 Advanced Micro Device, Inc. Load circuit for a differential driver
US5019769A (en) 1990-09-14 1991-05-28 Finisar Corporation Semiconductor laser diode controller and laser diode biasing control method
US5343092A (en) * 1992-04-27 1994-08-30 International Business Machines Corporation Self-biased feedback-controlled active pull-down signal switching
US5672994A (en) 1995-12-21 1997-09-30 International Business Machines Corporation Antifuse circuit using standard MOSFET devices
JP3725235B2 (ja) 1996-03-29 2005-12-07 富士通株式会社 発光素子駆動回路及びこれを有する発光装置
US5834813A (en) 1996-05-23 1998-11-10 Micron Technology, Inc. Field-effect transistor for one-time programmable nonvolatile memory element
US5731711A (en) * 1996-06-26 1998-03-24 Lucent Technologies Inc. Integrated circuit chip with adaptive input-output port
US5949253A (en) * 1997-04-18 1999-09-07 Adaptec, Inc. Low voltage differential driver with multiple drive strengths
GB2365788A (en) 2000-08-10 2002-02-27 Mark Technology Corp Q A signal transmitting/flashing adapter for a hand-held electronic game
EP1233453A3 (en) 2001-02-19 2005-03-23 Kawasaki Microelectronics, Inc. Semiconductor integrated circuit having anti-fuse, method of fabricating, and method of writing data in the same
US6667661B1 (en) 2001-05-04 2003-12-23 Euvis, Inc. Laser diode driver with high power efficiency
US6545928B1 (en) 2001-09-25 2003-04-08 Micron Technology, Inc. Antifuse programming current limiter
US6686772B2 (en) 2001-11-19 2004-02-03 Broadcom Corporation Voltage mode differential driver and method
JP2003332623A (ja) 2002-05-07 2003-11-21 Rohm Co Ltd 発光素子駆動装置及び、発光素子を備えた電子機器
JP4177022B2 (ja) 2002-05-07 2008-11-05 ローム株式会社 発光素子駆動装置、及び発光素子を備えた電子機器
US6650143B1 (en) 2002-07-08 2003-11-18 Kilopass Technologies, Inc. Field programmable gate array based upon transistor gate oxide breakdown
US6812733B1 (en) 2002-08-02 2004-11-02 Pmc-Sierra, Inc. High-efficiency mixed voltage/current mode output driver
US6975135B1 (en) * 2002-12-10 2005-12-13 Altera Corporation Universally programmable output buffer
US7545839B2 (en) 2003-01-02 2009-06-09 Optiswitch Technology Corporation Apparatus and method for driving a pulsed laser diode
US6897543B1 (en) 2003-08-22 2005-05-24 Altera Corporation Electrically-programmable integrated circuit antifuses
US7262584B2 (en) 2004-02-19 2007-08-28 Analog Modules, Inc Efficient fast pulsed laser or light-emitting diode driver
US7133429B2 (en) 2004-03-05 2006-11-07 Finisar Corporation Laser driver circuit with signal transition enhancement
DE102004032456B3 (de) 2004-06-30 2006-04-06 Siemens Ag Schaltungsanordnung zum Betreiben eines Leuchtzeichens
US7154923B2 (en) 2004-08-24 2006-12-26 International Business Machines Corporation Method and apparatus for providing a modulation current
US6965722B1 (en) 2004-10-29 2005-11-15 Finisar Corporation High efficiency active matching electro-optic transducer driver circuit operable with low supply voltages
KR100652391B1 (ko) * 2004-12-17 2006-12-01 삼성전자주식회사 저전압 차동 신호 드라이버
FR2889643A1 (fr) 2005-08-08 2007-02-09 Valeo Systemes Thermiques Ajustement de l'intensite lumineuse, notamment d'un tableau de commande pour vehicule automobile
US7280425B2 (en) 2005-09-30 2007-10-09 Intel Corporation Dual gate oxide one time programmable (OTP) antifuse cell
US7173851B1 (en) 2005-10-18 2007-02-06 Kilopass Technology, Inc. 3.5 transistor non-volatile memory cell using gate breakdown phenomena
WO2007069104A1 (en) 2005-12-12 2007-06-21 Koninklijke Philips Electronics N.V. System and method for opening web links in a browser application
DE102005062486B4 (de) 2005-12-27 2007-10-31 Insta Elektro Gmbh Elektrisches/elektronisches Installationsgerät
US7978741B2 (en) 2006-06-14 2011-07-12 Sumitomo Electric Industries, Ltd. Optical transmitter with a shunt driving configuration and a load transistor operated in common gate mode
US8188682B2 (en) 2006-07-07 2012-05-29 Maxim Integrated Products, Inc. High current fast rise and fall time LED driver
US7312513B1 (en) 2006-07-10 2007-12-25 Wilcox William J Antifuse circuit with well bias transistor
WO2008050779A1 (fr) 2006-10-18 2008-05-02 Koa Corporation Circuit de commande de del
US20080304527A1 (en) 2007-06-07 2008-12-11 Miaobin Gao Controlling a bias current for an optical source

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04249945A (ja) * 1990-08-18 1992-09-04 Hitachi Ltd 信号伝送方法及び回路
US5519728A (en) * 1993-04-15 1996-05-21 National Semiconductor Corporation High-speed low-voltage differential swing transmission line transceiver
JPH09502588A (ja) * 1993-12-03 1997-03-11 テレフオンアクチーボラゲツト エル エム エリクソン 信号化装置
JP2001257545A (ja) * 2000-03-09 2001-09-21 Japan Radio Co Ltd スイッチング増幅回路
JP2005217840A (ja) * 2004-01-30 2005-08-11 Matsushita Electric Ind Co Ltd 出力ドライバ回路
JP2007158513A (ja) * 2005-12-01 2007-06-21 Ricoh Co Ltd 電気信号出力装置および半導体レーザ変調駆動装置および画像形成装置

Also Published As

Publication number Publication date
JP2014027670A (ja) 2014-02-06
EP2177000A1 (de) 2010-04-21
US20100109794A1 (en) 2010-05-06
US8258813B2 (en) 2012-09-04
JP5661881B2 (ja) 2015-01-28
JP5369100B2 (ja) 2013-12-18
EP2177000B1 (de) 2014-04-16
WO2009007464A1 (de) 2009-01-15

Similar Documents

Publication Publication Date Title
JP5661881B2 (ja) 少なくとも1個の差動ラインを駆動する回路装置及び方法
KR101965788B1 (ko) 단일 종단형 구성가능한 다중 모드 드라이버
US7486112B2 (en) Output buffer circuit with de-emphasis function
US5955911A (en) On-chip differential resistance technique with noise immunity and symmetric resistance
US8253445B2 (en) Output circuit having pre-emphasis function
US6624670B2 (en) High speed voltage mode differential digital output driver with edge-emphasis and pre-equalization
US20090086857A1 (en) Reduced voltage subLVDS receiver
US20080246511A1 (en) Differential Drive Circuit and Electronic Apparatus Incorporating the Same
US9584184B2 (en) Unified front-end receiver interface for accommodating incoming signals via AC-coupling or DC-coupling
US8587339B2 (en) Multi-mode driver with multiple transmitter types and method therefor
US7454535B2 (en) Bidirectional data repeater switch
US20120194224A1 (en) Pre-emphasis circuit and differential current signaling system having the same
JP2007028619A (ja) 送信器回路におけるプログラム可能なスルーレート制御のための装置および方法
US20090190648A1 (en) Differential transmitter
US20100120383A1 (en) Differential output circuit and communication device
CN104113498A (zh) 均衡器电路和包括均衡器电路的接收器电路
US6975141B2 (en) LVDS driver for small supply voltages
US7215156B1 (en) Differential signal driver having complimentary and current-aided pre-emphasis
EP1017193A2 (en) Multiplexer
US20080136465A1 (en) Semiconductor integrated circuit
US8648581B2 (en) Voltage mode push-pull driver output stage with tunable resistances
US8063696B2 (en) Receiving circuit and receiving system
US8253442B2 (en) Apparatus and method for signal transmission over a channel
US7768311B2 (en) Suppressing ringing in high speed CMOS output buffers driving transmission line load
US10841134B1 (en) Equalizer and equalizing device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110713

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110713

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120124

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120202

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120426

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120508

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120531

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120607

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120627

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120704

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120731

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20121213

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130312

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130319

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130412

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130419

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130513

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130520

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130613

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130815

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130913

R150 Certificate of patent or registration of utility model

Ref document number: 5369100

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees