CN104113498A - 均衡器电路和包括均衡器电路的接收器电路 - Google Patents

均衡器电路和包括均衡器电路的接收器电路 Download PDF

Info

Publication number
CN104113498A
CN104113498A CN201310415354.8A CN201310415354A CN104113498A CN 104113498 A CN104113498 A CN 104113498A CN 201310415354 A CN201310415354 A CN 201310415354A CN 104113498 A CN104113498 A CN 104113498A
Authority
CN
China
Prior art keywords
drop
applicable
lead
pulling drive
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310415354.8A
Other languages
English (en)
Other versions
CN104113498B (zh
Inventor
宋泽相
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of CN104113498A publication Critical patent/CN104113498A/zh
Application granted granted Critical
Publication of CN104113498B publication Critical patent/CN104113498B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices

Abstract

一种均衡器电路包括:输入端子;上拉驱动单元,所述上拉驱动单元适用于基于输入端子的信号来上拉驱动输出端子;下拉驱动单元,所述下拉驱动单元适用于下拉驱动输出端子;以及电容器,所述电容器连接在输入端子和输出端子之间。

Description

均衡器电路和包括均衡器电路的接收器电路
相关申请的交叉引用
本申请要求2013年4月17日提交的申请号为10-2013-0042203的韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
本发明的示例性实施例涉及均衡器电路和包括均衡器电路的接收器电路。
背景技术
在电系统中,信号在集成电路(IC)芯片内或者在两个或更多个IC芯片之间传送。当信号在两个或更多个IC芯片之间传送时,信号可以经由印刷电路板(PCB)上的传输线、电缆或者其他方式来传送。此外,即使当信号在IC芯片内传送时,信号也可以经由芯片内的线来传送。当信号从发送端传送到接收端时,发生信号损失。因此,在很多情况下,可以在接收端提供补偿信号损失的电路。
在高速信号传输期间,均衡器或连续时间线性均衡器(CTLE)电路补偿信号损失。图1是说明信道101、均衡器102、以及均衡器所恢复的信号103的频率响应的图。在图1中,信道的频率响应101表示信道(信号传输线)中的信号损失。随着传送的信号频率增大,信号损失逐步地增大。均衡器的频率响应102表示均衡器的频率响应特性。均衡器设计成随着信号的频率增大而具有高增益。频率响应103表示均衡器所恢复的信号的频率响应特性。当信道上的信号损失随着信号的频率的增大而增大时,均衡器的增益随着信号的频率的增大而增大。因而,均衡器所恢复的信号在宽频带中具有恒定的响应特性。
图2是现有的均衡器200的配置图。
参见图2,均衡器200包括电阻器201至207以及电容器208和209。均衡器200均衡第一端子IN和第二端子INB的输入信号IN和INB。差分放大器210将均衡信号IN_E和INB_E差分放大,并且感测输入信号IN和INB的电平。
均衡器200的频率响应特性通过可变电阻器204和205的电阻值Rvar来控制。通过调整可变电阻器204和205的电阻值Rvar,均衡器200的频率响应特性被最优化为图1中所示的均衡器的频率响应102,补偿了如图1中所示的信道中的信号损失101。可变电阻器204和205的电阻值的调整不仅改变均衡器200的频率响应特性,还改变均衡信号IN_E和INB_E的电压电平。图3说明信号IN_E和INB_E的根据可变电阻器204和205的电阻值Rvar的低电压值。低电压值表示当信号IN_E和INB_E为低电平时均衡信号IN_E和INB_E的电压值。参见图3,可以看出,随着可变电阻器204和205的电阻值Rvar增大,均衡信号IN_E和INB_E的电压电平减小。
均衡信号IN_E和INB_E的电压电平的改变对全差分系统没有影响,在所述全差分系统中,取反均衡输入信号INB_E的电压电平随着均衡输入信号IN_E的电压电平的变化一起改变。
然而,均衡输入信号IN_E的电压电平上的变化可能在伪差分系统(所述伪差分系统以单端方式来传送输入信号IN,并且利用参考电压VREF来判断输入信号IN的逻辑值)中产生问题。这是因为在参考电压VREF的电平不改变的情况下,均衡输入信号IN_E的电平的变化在判断输入信号IN的逻辑电平时可能产生问题。均衡参考电压VREF不是这个问题的解决方法。因为从伪差分系统供应的参考电压VREF是经由非常微弱的电流(与输入信号IN和INB的驱动电流的十分之几相对应)来驱动的,所以大量电流由于终端电阻201、204以及205而不可避免地经过均衡器200,使得难以通过均衡器200来均衡参考电压VREF。
简言之,在伪差分系统中使用均衡器200是不合适的,因为在调整均衡器200时均衡输入信号IN_E的电压电平的变化是不可避免的,同时通过均衡器200来均衡参考电压VREF也是不合适的。
发明内容
各种实施例针对适用于伪差分信号传输系统的均衡器电路和包括所述均衡器电路的接收器电路。
在一个实施例中,一种均衡器电路可以包括:输入端子;上拉驱动单元,所述上拉驱动单元适用于响应于输入端子的信号而上拉驱动输出端子;下拉驱动单元,所述下拉驱动单元适用于下拉驱动输出端子;以及电容器,所述电容器连接在输入端子和输出端子之间。
在一个实施例中,一种接收器电路可以包括:第一输入端子;第一上拉驱动单元,所述第一上拉驱动单元适用于基于第一输入端子的信号来上拉驱动第一输出端子;第一下拉驱动单元,所述第一下拉驱动单元适用于下拉驱动第一输出端子;第一电容器,所述第一电容器连接在第一输入端子和第一输出端子之间;第二输入端子;第二上拉驱动单元,所述第二上拉驱动单元适用于基于第二输入端子的信号来上拉驱动第二输出端子;第二下拉驱动单元,所述第二下拉驱动单元适用于下拉驱动第二输出端子;以及差分放大单元,所述差分放大单元适用于差分放大第一输出端子和第二输出端子的信号。
在一个实施例中,一种接收器电路可以包括:第一至第N第一输入端子;第一至第N第一上拉驱动单元,所述第一至第N第一上拉驱动单元分别适用于基于第一输入端子的相应信号来上拉驱动第一输出端子中的相应一个;第一至第N第一下拉驱动单元,所述第一至第N第一下拉驱动单元分别适用于下拉驱动第一输出端子中的相应一个;第一至第N电容器,所述第一至第N电容器分别连接在第一输入端子中的相应一个与第一输出端子中的相应一个之间;第二输入端子;第二上拉驱动单元,所述第二上拉驱动单元适用于基于第二输入端子的信号来上拉驱动第二输出端子;第二下拉驱动单元,所述第二下拉驱动单元适用于下拉驱动第二输出端子;以及第一至第N差分放大单元,所述第一至第N差分放大单元适用于将第一输出端子的信号和第二输出端子的信号差分放大。
在一个实施例中,一种均衡器电路可以包括:输入端子;下拉驱动单元,所述下拉驱动单元适用于基于输入端子的信号来下拉驱动输出端子;上拉驱动单元,所述上拉驱动单元适用于上拉驱动输出端子;以及电容器,所述电容器连接在输入端子和输出端子之间。
附图说明
图1是说明信道101、均衡器102以及均衡器所恢复的信号103的频率响应的图。
图2是现有的均衡器200的配置图。
图3说明均衡信号IN_E和INB_E的基于可变电阻器204和205的电阻值Rvar的低电压值。
图4是根据本发明的一个实施例的均衡器电路400的配置图。
图5是说明均衡器电路400的频率响应特性的曲线图。
图6是图4中所示的均衡器电路400的详细配置图。
图7是根据本发明的一个实施例的接收器电路的配置图。
图8是根据本发明的另一个实施例的接收器电路的配置图。
图9是根据本发明的另一个实施例的均衡器电路900的配置图。
图10是图9中所示的均衡器电路900的详细配置图。
具体实施方式
下面将参照附图更详细地描述各种实施例。然而,本发明可以用不同的方式实施,而不应解释为限制于本文所列的实施例。确切地说,提供这些实施例使得本公开充分与完整,并向本领域技术人员充分传达本发明的范围。在本公开中,附图标记与本发明的各个附图和实施例中的相似编号部分直接相对应。
也应当注意的是,在本说明书中,“连接/耦接”不仅是指一个部件与另一个部件直接耦接,还表示经由中间部件与另一个部件间接耦接。另外,只要不在句子中特意提及,单数形式可以包括复数形式。
图4是根据本发明的一个实施例的均衡器电路400的配置图。
参见图4,均衡器电路400包括:上拉驱动单元410、下拉驱动单元420以及电容器Cz。图4说明均衡器电路400利用电源电压VDD作为上拉电压,并且利用接地电压VSS作为下拉电压。然而,也可以利用其它的电压作为上拉电压和下拉电压。
上拉驱动单元410被配置成基于均衡器电路400的输入端子IN的信号来上拉驱动均衡器电路400的输出端子IN_E。上拉驱动单元410的驱动能力随着输入端子IN的信号的电压电平增大而增大。上拉驱动单元410可以包括:上拉可变电阻器RUP和开关元件411。上拉可变电阻器RUP被配置成上拉驱动输出端子IN_E,开关元件411被配置成基于输入端子IN的信号来控制上拉可变电阻器RUP的上拉驱动操作。开关元件411可以是NMOS晶体管。
下拉驱动单元420被配置成下拉驱动输出端子IN_E。下拉驱动单元420可以包括可变电阻器RDN
电容器CZ连接在输入端子IN和输出端子IN_E之间,并且被配置成形成均衡器电路400的频率响应的极点。
在图4的均衡器电路400中,输入端子IN的信号施加到晶体管411的栅极。因而,在输入端子IN与电压端子VDD和VSS之间或者在输入端子IN和输出端子IN_E之间不形成直流路径。因此,可以在输入端子IN中防止过量的电流损耗。结果,均衡器电路400适用于伪差分信号传输系统,所述伪差分信号传输系统使用以较小电流量来驱动的参考电压VREF。
图5是说明均衡器电路400的频率响应特性的曲线图。在图5中,零点ωZ、极点ωP1和ωP2以及增益AV|LOW和AV|HIGH可以表示如下。
ωZ=1/{(RMOS+RUP)*CZ)}
ωP1=1/[{(RMOS+RUP)//RDN}*CZ]
ωP2=1/(RESR*CZ)
AV|LOW=RDN/{(RMOS+RUP+RDN)*CZ}
AV|HIGH=CZ/(CZ+CPAR)
这里,RMOS表示开关元件411的电阻值,CPAR表示输出端子IN_E和下拉电压端子VSS之间的寄生电容值,RESR表示当假设电容器CZ表示为纯电容器和串联连接的电阻器时电容器CZ的电阻值。
图6是均衡器电路400的详细配置图。
参见图6,上拉驱动单元410可以包括多个PMOS晶体管P1至P4、多个NMOS晶体管N1至N4、以及多个上拉电阻器R1至R4。PMOS晶体管P1至P4和上拉电阻器R1至R4与图4的上拉可变电阻器RUP相对应,NMOS晶体管N1至N4与图4的开关元件411相对应。PMOS晶体管P1至P4被配置成接收第一码P<0:3>的相应比特。第一码P<0:3>控制上拉可变电阻器RUP的电阻值。随着通过第一码而导通的PMOS晶体管的数目增加,上拉可变电阻器RUP的电阻值减小。
下拉驱动单元420包括多个NMOS晶体管N5至N8和多个下拉电阻器R5至R8。NMOS晶体管N5至N8被配置成接收第二码N<0:3>的相应比特。第二码N<0:3>调整下拉可变电阻器RDN的电阻值。随着通过第二码而导通的NMOS晶体管的数目增加,下拉可变电阻器RDN的电阻值减小。
可以调整第一码P<0:3>和第二码N<0:3>以改变可变电阻器RUP和RDN的电阻值,这引起均衡器电路400的频率响应特性的改变。
图7是根据本发明的一个实施例的接收器电路的配置图。
参见图7,接收器电路包括:第一均衡器电路400_1、第二均衡器电路400_2以及差分放大单元710。第一均衡器电路400_1被配置成均衡第一端子IN的信号,第二均衡器电路400_2被配置成均衡第二端子INB的信号。差分放大单元710被配置成差分放大第一均衡器电路400_1和第二均衡器电路400_2的输出端子IN_E和INB_E的信号。要由接收器电路来接收的输入信号INPUT SIGNAL施加到第一端子IN,参考电压VREF输入到第二端子INB。参考电压VREF用作判断输入信号INPUT SIGNAL的逻辑高电平和逻辑低电平的参考。
第一均衡器电路400_1被配置成均衡施加到第一端子IN的输入信号INPUTSIGNAL。第一均衡器电路400_1可以如参照图4和图6所描述的来配置,并且可以具有如图5中所示的频率响应特性。
第二均衡器电路400_2被配置成均衡施加到第二端子INB的参考电压VREF。第二均衡器电路400_2用来基于第一均衡器电路400_1所均衡的输入信号IN_E的共模电平的变化来改变均衡参考电压VREF_E的电平。第二均衡器电路400_2可以如参考图4和图6所描述的来配置,除了电容器CZ以外。电容器CZ可以省略,因为施加到第二均衡器电路400_2的是仅具有DC分量而没有AC分量的参考电压VREF。第二均衡器电路400_2可以被形成为具有比第一均衡器电路400_1小的尺寸。例如,第二均衡器电路400_2的内部元件可以被形成为与第一均衡器电路400_1的内部元件的1/N相对应的尺寸,其中,N是大于1的实数。对于伪差分信号传输系统,其中参考电压VREF通过强度比输入信号INPUT SIGNAL小得多的电流来驱动,优选地以与第一均衡器电路400_1相同的方式来设计第二均衡器电路400_2,但是具有比第一均衡器电路400_1更小的尺寸。
差分放大单元710被配置成将第一均衡器电路400_1和第二均衡器电路400_2的输出端子IN_E和INB_E的信号差分放大。当输出端子IN_E的电压电平比输出端子INB_E的电压电平高时,差分放大单元710输出具有逻辑“高”的信号OUT,当输出端子INB_E的电压电平比输出端子IN_E的电压电平高时,差分放大单元710输出具有逻辑“低”的信号OUT。
图7的接收器电路利用第一均衡器电路400_1来均衡输入信号INPUT SIGNAL的频率增益,同时基于第一均衡器电路400_1的输入信号INPUT SIGNAL的共模电平的变化而利用第二均衡器电路400_2来改变参考电压VREF的电平。此外,接收器电路经由差分放大单元710而将均衡输入信号IN_E和均衡参考电压INB_E差分放大,以准确地检测输入信号INPUT SIGNAL。
图8是根据本发明的另一个实施例的接收器电路的配置图。
图8说明接收器电路接收多个输入信号INPUT SIGNAL_1至INPUT SIGNAL_N。图8的接收器电路包括:多个第一均衡器电路400_1_1至400_1_N、第二均衡器电路400_2、以及多个差分放大单元710_1至710_N。第一均衡器电路400_1_1至400_1_N被配置成均衡第一输入端子IN_1至第N输入端子IN_N的输入信号INPUT SIGNAL_1至INPUT SIGNAL_N。第二均衡器电路400_2被配置成均衡第二端子INB的参考电压VREF。差分放大单元710_1至710_N被配置成将第一均衡器电路400_1_1至400_1_N的输出信号IN_1_E至IN_N_E和第二均衡器电路400_2的输出信号INB_E差分放大。
图8的第一均衡器电路400_1_1至400_1_N采用与图7的第一均衡器电路400_1相同的方式来配置,并且图8的第二均衡器电路400_2采用与图7的第二均衡器电路400_2相同的方式来配置。图8的差分放大单元710_1至710_N采用与图7的差分放大单元710相同的方式来配置。
参见图8,可以看出需要均衡多个输入信号INPUT SIGNAL_1至INPUTSIGNAL_N,然而可以使用仅一个均衡器来均衡参考电压VREF,即仅均衡器400_2。
图9是根据本发明的另一个实施例的均衡器电路900的配置图。图9说明下拉驱动单元920基于输入端子IN的信号来下拉驱动输出端子IN_E的均衡器电路,这与图4的均衡器电路400不同。
参见图9,均衡器电路900包括:上拉驱动单元910、下拉驱动单元920以及电容器CZ
上拉驱动单元910被配置成上拉驱动输出端子IN_E。上拉驱动单元910可以包括上拉可变电阻器RUP
下拉驱动单元920被配置成基于均衡器电路900的输入端子IN的信号来下拉驱动均衡器电路900的输出端子IN_E。下拉驱动单元920的驱动能力随着输入端子IN的信号的电压电平的减小而增大。下拉驱动单元920可以包括用于下拉驱动输出端子IN_E的下拉可变电阻器RDN,以及用于基于输入端子IN的信号而控制下拉可变电阻器RDN的下拉驱动操作的开关元件921。开关元件921可以是PMOS晶体管。
图9的均衡器电路900采用与均衡器电路400相同的方式来配置和操作,除了基于输入端子IN的信号来调整下拉驱动能力而不是上拉驱动能力以外。这里不再赘述均衡器电路900。
图10是均衡器电路900的详细配置图。
参见图10,上拉驱动单元910可以包括多个PMOS晶体管P11至P14和多个上拉电阻器R11至R14。PMOS晶体管P11至P14被配置成接收第一码P<0:3>的相应比特。第一码P<0:3>调整上拉可变电阻器RUP的电阻值。随着通过第一码而导通的晶体管的数目增加,上拉可变电阻器RUP的电阻值减小。
下拉驱动单元920可以包括:多个NMOS晶体管N11至N14、多个PMOS晶体管P15至P18、以及多个下拉电阻器R15至R18。NMOS晶体管N11至N14和下拉电阻器R15至R18与图9的下拉可变电阻器RDN相对应,PMOS晶体管P15至P18与图9的开关元件921相对应。NMOS晶体管N11至N14被配置成接收第二码N<0:3>的相应比特。第二码N<0:3>控制下拉可变电阻器RDN的电阻值。随着通过第二码而导通的NMOS晶体管的数目增加,下拉可变电阻器RDN的电阻值减小。
可以调整第一码P<0:3>和第二码N<0:3>以改变可变电阻器RUP和RDN的电阻值,这引起均衡器电路900的频率响应特性的改变。
取代图4和图6中所示的均衡器电路400,图9和图10的均衡器电路900可以用在图7和图8的接收器电路中。
在图4、6、9以及10的实施例中,描述了通过调整可变电阻器RUP和RDN的电阻值来控制均衡器电路的频率响应特性。然而,可以通过调整电容器CZ的电容值以及可变电阻器RUP和RDN的电阻值来控制均衡器电路的频率响应特性。
根据本发明的实施例,可以提供适用于伪差分信号传输系统的均衡器电路以及包括所述均衡器电路的接收电路。
尽管已经出于说明的目的描述了各种实施例,但是对本领域技术人员显然的是,在不脱离所附权利要求所限定的本发明的精神和范围的情况下,可以进行各种变化和修改。
通过以上实施例可以看出,本申请提供了以下的技术方案。
1.一种均衡器电路,包括:
输入端子;
上拉驱动单元,所述上拉驱动单元适用于基于所述输入端子的信号来上拉驱动输出端子;
下拉驱动单元,所述下拉驱动单元适用于下拉驱动所述输出端子;以及
电容器,所述电容器连接在所述输入端子和所述输出端子之间。
2.如技术方案1所述的均衡器电路,其中,所述上拉驱动单元包括:
上拉可变电阻器,所述上拉可变电阻器适用于上拉驱动所述输出端子;以及
开关元件,所述开关元件适用于基于所述输入端子的信号来控制所述上拉可变电阻器的上拉驱动操作。
3.如技术方案2所述的均衡器电路,其中,所述下拉驱动单元包括下拉可变电阻器,所述下拉可变电阻器适用于下拉驱动所述输出端子。
4.如技术方案1所述的均衡器电路,其中,所述上拉驱动单元的驱动能力通过第一码来调整,所述下拉驱动单元的驱动能力通过第二码来调整。
5.如技术方案1所述的均衡器电路,其中,所述上拉驱动单元包括:
多个PMOS晶体管,所述多个PMOS晶体管的源极与上拉电压端子连接,并且所述多个PMOS晶体管的栅极适用于接收第一码的相应比特;
多个第一NMOS晶体管,所述多个第一NMOS晶体管的相应漏极与所述PMOS晶体管的相应漏极连接,并且所述多个第一NMOS晶体管的栅极适用于接收所述输入端子的信号;以及
多个上拉电阻器,所述多个上拉电阻器分别连接在所述第一NMOS晶体管的相应源极和所述输出端子之间。
6.如技术方案5所述的均衡器电路,其中,所述下拉驱动单元包括:
多个第二NMOS晶体管,所述多个第二NMOS晶体管的源极与下拉电压端子连接,并且所述多个第二NMOS晶体管的栅极适用于接收第二码的相应比特;以及
多个下拉电阻器,所述多个下拉电阻器分别连接在所述第二NMOS晶体管的相应漏极和所述输出端子之间。
7.一种接收器电路,包括:
第一输入端子;
第一上拉驱动单元,所述第一上拉驱动单元适用于基于所述第一输入端子的信号来上拉驱动第一输出端子;
第一下拉驱动单元,所述第一下拉驱动单元适用于下拉驱动所述第一输出端子;
第一电容器,所述第一电容器连接在所述第一输入端子和所述第一输出端子之间;
第二输入端子;
第二上拉驱动单元,所述第二上拉驱动单元适用于基于所述第二输入端子的信号来上拉驱动第二输出端子;
第二下拉驱动单元,所述第二下拉驱动单元适用于下拉驱动所述第二输出端子;以及
差分放大单元,所述差分放大单元适用于差分放大所述第一输出端子和所述第二输出端子的信号。
8.如技术方案7所述的接收器电路,其中,所述第一输入端子的信号是给所述接收器的输入信号,所述第二输入端子的信号是参考电压。
9.如技术方案8所述的接收器电路,其中,所述第一上拉驱动单元的驱动能力与所述第二上拉驱动单元的驱动能力之比为N:1,所述第一下拉驱动单元的驱动能力与所述第二下拉驱动单元的驱动能力之比为N:1,其中N是大于1的实数。
10.如技术方案7所述的接收器电路,其中,所述第一上拉驱动单元包括:
第一上拉可变电阻器,所述第一上拉可变电阻器适用于上拉驱动所述第一输出端子;以及
第一开关元件,所述第一开关元件适用于基于所述第一输入端子的信号来控制所述第一上拉可变电阻器的上拉驱动操作,
其中,所述第一下拉驱动单元包括第一下拉可变电阻器,所述第一下拉可变电阻器适用于下拉驱动所述第一输出端子,
其中,所述第二上拉驱动单元包括:
第二上拉可变电阻器,所述第二上拉可变电阻器适用于上拉驱动所述第二输出端子;以及
第二开关元件,所述第二开关元件适用于基于所述第二输入端子的信号来控制所述第二上拉可变电阻器的上拉驱动操作,以及
其中,所述第二下拉驱动单元包括第二下拉可变电阻器,所述第二下拉可变电阻器适用于下拉驱动所述第二输出端子。
11.如技术方案7所述的接收器电路,其中,所述第一上拉驱动单元包括:
多个第一PMOS晶体管,所述多个第一PMOS晶体管的源极与上拉电压端子连接,并且所述多个第一PMOS晶体管的栅极适用于接收第一码的相应比特;
多个第一NMOS晶体管,所述多个第一NMOS晶体管的相应漏极与所述第一PMOS晶体管的相应漏极连接,并且所述多个第一NMOS晶体管的栅极适用于接收所述第一输入端子的信号;以及
多个第一上拉电阻器,所述多个第一上拉电阻器分别连接在所述第一NMOS晶体管的相应源极和所述第一输出端子之间。
12.如技术方案11所述的接收器电路,其中,所述第一下拉驱动单元包括:
多个第二NMOS晶体管,所述多个第二NMOS晶体管的源极与下拉电压端子连接,并且所述多个第二NMOS晶体管的栅极适用于接收第二码的相应比特;以及
多个第一下拉电阻器,所述多个第一下拉电阻器分别连接在所述第二NMOS晶体管的相应漏极和所述第一输出端子之间。
13.如技术方案12所述的接收器电路,其中,所述第二上拉驱动单元包括:
多个第二PMOS晶体管,所述多个第二PMOS晶体管的源极与所述上拉电压端子连接,并且所述多个第二PMOS晶体管的栅极适用于接收所述第一码的相应比特;
多个第三NMOS晶体管,所述多个第三NMOS晶体管的相应漏极与所述第二PMOS晶体管的相应漏极连接,并且所述多个第三NMOS晶体管的栅极适用于接收所述第二输入端子的信号;以及
多个第二上拉电阻器,所述多个第二上拉电阻器分别连接在所述第三NMOS晶体管的相应源极和所述第二输出端子之间。
14.如技术方案13所述的接收器电路,其中,所述第二下拉驱动单元包括:
多个第四NMOS晶体管,所述多个第四NMOS晶体管的源极与所述下拉电压端子连接,并且所述多个第四NMOS晶体管的栅极适用于接收所述第二码的相应比特;以及
多个第二下拉电阻器,所述多个第二下拉电阻器分别连接在所述第四NMOS晶体管的相应漏极和所述第二输出端子之间。
15.一种接收器电路,包括:
第一至第N第一输入端子;
第一至第N第一上拉驱动单元,所述第一至第N第一上拉驱动单元分别适用于基于所述第一输入端子的相应信号来上拉驱动第一输出端子中的相应一个;
第一至第N第一下拉驱动单元,所述第一至第N第一下拉驱动单元分别适用于下拉驱动所述第一输出端子中的相应一个;
第一至第N电容器,所述第一至第N电容器分别连接在所述第一输入端子中的相应一个和所述第一输出端子中的相应一个之间;
第二输入端子;
第二上拉驱动单元,所述第二上拉驱动单元适用于基于所述第二输入端子的信号来上拉驱动第二输出端子;
第二下拉驱动单元,所述第二下拉驱动单元适用于下拉驱动所述第二输出端子;以及
第一至第N差分放大单元,所述第一至第N差分放大单元分别适用于差分放大所述第一输出端子的信号和所述第二输出端子的信号。
16.如技术方案15所述的接收器电路,其中,所述第一输入端子的信号是给所述接收器电路的输入信号,所述第二输入端子的信号是参考电压。
17.一种均衡器电路,包括:
输入端子;
下拉驱动单元,所述下拉驱动单元适用于基于所述输入端子的信号来下拉驱动输出端子;
上拉驱动单元,所述上拉驱动单元适用于上拉驱动所述输出端子;以及
电容器,所述电容器连接在所述输入端子和所述输出端子之间。
18.如技术方案17所述的均衡器电路,其中,所述下拉驱动单元包括:
下拉可变电阻器,所述下拉可变电阻器适用于下拉驱动所述输出端子;以及
开关元件,所述开关元件适用于基于所述输入端子的信号来控制所述下拉可变电阻器的下拉驱动操作。
19.如技术方案17所述的均衡器电路,其中,所述下拉驱动单元包括:
多个NMOS晶体管,所述多个NMOS晶体管的源极与下拉电压端子连接,并且所述多个NMOS晶体管的栅极适用于接收第一码的相应比特;
多个第一PMOS晶体管,所述多个第一PMOS晶体管的相应漏极与所述NMOS晶体管的相应漏极连接,并且所述多个第一PMOS晶体管的栅极适用于接收所述输入端子的信号;以及
多个下拉电阻器,所述多个下拉电阻器分别连接在所述第一PMOS晶体管的相应源极和所述输出端子之间。
20.如技术方案19所述的均衡器电路,其中,所述上拉驱动单元包括:
多个第二PMOS晶体管,所述多个第二PMOS晶体管的源极与上拉电压端子连接,并且所述第二PMOS晶体管的栅极适用于接收第二码的相应比特;以及
多个上拉电阻器,所述多个上拉电阻器分别连接在所述第二PMOS晶体管的相应漏极和所述输出端子之间。

Claims (10)

1.一种均衡器电路,包括:
输入端子;
上拉驱动单元,所述上拉驱动单元适用于基于所述输入端子的信号来上拉驱动输出端子;
下拉驱动单元,所述下拉驱动单元适用于下拉驱动所述输出端子;以及
电容器,所述电容器连接在所述输入端子和所述输出端子之间。
2.如权利要求1所述的均衡器电路,其中,所述上拉驱动单元包括:
上拉可变电阻器,所述上拉可变电阻器适用于上拉驱动所述输出端子;以及
开关元件,所述开关元件适用于基于所述输入端子的信号来控制所述上拉可变电阻器的上拉驱动操作。
3.如权利要求2所述的均衡器电路,其中,所述下拉驱动单元包括下拉可变电阻器,所述下拉可变电阻器适用于下拉驱动所述输出端子。
4.如权利要求1所述的均衡器电路,其中,所述上拉驱动单元的驱动能力通过第一码来调整,所述下拉驱动单元的驱动能力通过第二码来调整。
5.如权利要求1所述的均衡器电路,其中,所述上拉驱动单元包括:
多个PMOS晶体管,所述多个PMOS晶体管的源极与上拉电压端子连接,并且所述多个PMOS晶体管的栅极适用于接收第一码的相应比特;
多个第一NMOS晶体管,所述多个第一NMOS晶体管的相应漏极与所述PMOS晶体管的相应漏极连接,并且所述多个第一NMOS晶体管的栅极适用于接收所述输入端子的信号;以及
多个上拉电阻器,所述多个上拉电阻器分别连接在所述第一NMOS晶体管的相应源极和所述输出端子之间。
6.如权利要求5所述的均衡器电路,其中,所述下拉驱动单元包括:
多个第二NMOS晶体管,所述多个第二NMOS晶体管的源极与下拉电压端子连接,并且所述多个第二NMOS晶体管的栅极适用于接收第二码的相应比特;以及
多个下拉电阻器,所述多个下拉电阻器分别连接在所述第二NMOS晶体管的相应漏极和所述输出端子之间。
7.一种接收器电路,包括:
第一输入端子;
第一上拉驱动单元,所述第一上拉驱动单元适用于基于所述第一输入端子的信号来上拉驱动第一输出端子;
第一下拉驱动单元,所述第一下拉驱动单元适用于下拉驱动所述第一输出端子;
第一电容器,所述第一电容器连接在所述第一输入端子和所述第一输出端子之间;
第二输入端子;
第二上拉驱动单元,所述第二上拉驱动单元适用于基于所述第二输入端子的信号来上拉驱动第二输出端子;
第二下拉驱动单元,所述第二下拉驱动单元适用于下拉驱动所述第二输出端子;以及
差分放大单元,所述差分放大单元适用于差分放大所述第一输出端子和所述第二输出端子的信号。
8.如权利要求7所述的接收器电路,其中,所述第一输入端子的信号是给所述接收器的输入信号,所述第二输入端子的信号是参考电压。
9.如权利要求8所述的接收器电路,其中,所述第一上拉驱动单元的驱动能力与所述第二上拉驱动单元的驱动能力之比为N:1,所述第一下拉驱动单元的驱动能力与所述第二下拉驱动单元的驱动能力之比为N:1,其中N是大于1的实数。
10.如权利要求7所述的接收器电路,其中,所述第一上拉驱动单元包括:
第一上拉可变电阻器,所述第一上拉可变电阻器适用于上拉驱动所述第一输出端子;以及
第一开关元件,所述第一开关元件适用于基于所述第一输入端子的信号来控制所述第一上拉可变电阻器的上拉驱动操作,
其中,所述第一下拉驱动单元包括第一下拉可变电阻器,所述第一下拉可变电阻器适用于下拉驱动所述第一输出端子,
其中,所述第二上拉驱动单元包括:
第二上拉可变电阻器,所述第二上拉可变电阻器适用于上拉驱动所述第二输出端子;以及
第二开关元件,所述第二开关元件适用于基于所述第二输入端子的信号来控制所述第二上拉可变电阻器的上拉驱动操作,以及
其中,所述第二下拉驱动单元包括第二下拉可变电阻器,所述第二下拉可变电阻器适用于下拉驱动所述第二输出端子。
CN201310415354.8A 2013-04-17 2013-09-12 均衡器电路和包括均衡器电路的接收器电路 Active CN104113498B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2013-0042203 2013-04-17
KR1020130042203A KR101980321B1 (ko) 2013-04-17 2013-04-17 이퀄라이저 회로 및 이를 포함하는 수신 회로

Publications (2)

Publication Number Publication Date
CN104113498A true CN104113498A (zh) 2014-10-22
CN104113498B CN104113498B (zh) 2019-03-19

Family

ID=51710132

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310415354.8A Active CN104113498B (zh) 2013-04-17 2013-09-12 均衡器电路和包括均衡器电路的接收器电路

Country Status (3)

Country Link
US (1) US9013222B2 (zh)
KR (1) KR101980321B1 (zh)
CN (1) CN104113498B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104852725A (zh) * 2015-05-13 2015-08-19 灿芯半导体(上海)有限公司 芯片上的接口电路中的输出驱动电阻

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9325536B2 (en) * 2014-09-19 2016-04-26 Dell Products, Lp Enhanced receiver equalization
US9317649B2 (en) 2014-09-23 2016-04-19 Dell Products, Lp System and method of determining high speed resonance due to coupling from broadside layers
US9313056B1 (en) 2014-11-07 2016-04-12 Dell Products, Lp System aware transmitter adaptation for high speed serial interfaces
US10284198B2 (en) * 2015-10-02 2019-05-07 Samsung Electronics Co., Ltd. Memory systems with ZQ global management and methods of operating same
US9942935B2 (en) 2015-11-17 2018-04-10 Dell Products, Lp System and method for providing a wireless failover of a management connection in a server rack of a data center
US9543993B1 (en) * 2015-11-30 2017-01-10 Taiwan Semiconductor Manufacturing Company, Ltd. Radio frequency interconnect
US10216681B2 (en) 2015-12-01 2019-02-26 Dell Products, Lp System and method for managing workloads and hot-swapping a co-processor of an information handling system
US10241555B2 (en) 2015-12-04 2019-03-26 Dell Products, Lp System and method for monitoring a battery status in a server in a data center
US9930771B2 (en) 2015-12-16 2018-03-27 Dell Products, Lp Aperiodic routing to mitigate floquet mode resonances
US10298460B2 (en) 2015-12-21 2019-05-21 Dell Products, Lp System and method for aggregating communication and control of wireless end-points in a data center
US10116744B2 (en) 2016-02-04 2018-10-30 Dell Products, Lp System and method for providing management network communication and control in a data center
US10373283B2 (en) 2016-03-14 2019-08-06 Dell Products, Lp System and method for normalization of GPU workloads based on real-time GPU data

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030058720A1 (en) * 2001-09-24 2003-03-27 San-Ha Park Semiconductor memory device with stable precharge voltage level of data lines
US20050179480A1 (en) * 2002-08-01 2005-08-18 Samsung Sdi Co., Ltd. Level shifter and flat panel display
CN1917362A (zh) * 2005-07-29 2007-02-21 美国博通公司 电流控制cmos宽带数据放大器/均衡器电路
CN101114514A (zh) * 2006-07-24 2008-01-30 三星电子株式会社 差分电路和包括该差分电路的输出缓冲器电路
CN101807910A (zh) * 2009-02-09 2010-08-18 罗姆股份有限公司 输入选择器、信号处理电路、音频信号处理电路
US7995397B1 (en) * 2007-05-03 2011-08-09 Cypress Semiconductor Corporation Power supply tracking single ended sensing scheme for SONOS memories
CN102760471A (zh) * 2011-04-26 2012-10-31 Soitec公司 不具有专用传输门晶体管的差分读出放大器
CN202634471U (zh) * 2009-03-27 2012-12-26 拉姆伯斯公司 电压模式发射器均衡器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6031389A (en) * 1997-10-16 2000-02-29 Exar Corporation Slew rate limited output driver
US8274326B2 (en) 2010-08-31 2012-09-25 Mosys, Inc. Equalization circuit
KR101166643B1 (ko) * 2010-09-07 2012-07-23 에스케이하이닉스 주식회사 데이터 출력 회로

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030058720A1 (en) * 2001-09-24 2003-03-27 San-Ha Park Semiconductor memory device with stable precharge voltage level of data lines
US20050179480A1 (en) * 2002-08-01 2005-08-18 Samsung Sdi Co., Ltd. Level shifter and flat panel display
CN1917362A (zh) * 2005-07-29 2007-02-21 美国博通公司 电流控制cmos宽带数据放大器/均衡器电路
CN101114514A (zh) * 2006-07-24 2008-01-30 三星电子株式会社 差分电路和包括该差分电路的输出缓冲器电路
US7995397B1 (en) * 2007-05-03 2011-08-09 Cypress Semiconductor Corporation Power supply tracking single ended sensing scheme for SONOS memories
CN101807910A (zh) * 2009-02-09 2010-08-18 罗姆股份有限公司 输入选择器、信号处理电路、音频信号处理电路
CN202634471U (zh) * 2009-03-27 2012-12-26 拉姆伯斯公司 电压模式发射器均衡器
CN102760471A (zh) * 2011-04-26 2012-10-31 Soitec公司 不具有专用传输门晶体管的差分读出放大器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104852725A (zh) * 2015-05-13 2015-08-19 灿芯半导体(上海)有限公司 芯片上的接口电路中的输出驱动电阻

Also Published As

Publication number Publication date
CN104113498B (zh) 2019-03-19
KR20140124546A (ko) 2014-10-27
KR101980321B1 (ko) 2019-05-20
US20140312953A1 (en) 2014-10-23
US9013222B2 (en) 2015-04-21

Similar Documents

Publication Publication Date Title
CN104113498A (zh) 均衡器电路和包括均衡器电路的接收器电路
JP6140860B2 (ja) シングルエンド構成可能マルチモードドライバ
US7795919B2 (en) Transmitter driver circuit in high-speed serial communications system
US20080116935A1 (en) Source-coupled differential low-swing driver circuits
US7893720B2 (en) Bus low voltage differential signaling (BLVDS) circuit
US10496591B2 (en) Converting a mode controlling differential signal in a drive circuit and a driving method
US9467310B2 (en) Wide common-mode range receiver
US9035677B2 (en) High-speed low power stacked transceiver
US7982538B2 (en) Differential output circuit and communication device
US9584184B2 (en) Unified front-end receiver interface for accommodating incoming signals via AC-coupling or DC-coupling
US8674725B2 (en) Transmitter circuit
US7659747B2 (en) Transmission device
CN107438986B (zh) 可编程高速均衡器及相关方法
US20120032656A1 (en) Voltage regulator for impedance matching and pre-emphasis, method of regulating voltage for impedance matching and pre-emphasis, voltage mode driver including the voltage regulator, and voltage-mode driver using the method
US7518424B2 (en) Slew rate controlled output circuit
JP2009171403A (ja) 差動トランスミッタ
KR101621844B1 (ko) 저전압 차동 신호 전송기
US7764090B2 (en) Semiconductor device having transmitter/receiver circuit between circuit blocks
US9647699B1 (en) Dual supply voltage power harvesting in an open drain transmitter circuit
CN102132538B (zh) 数据通信电路、发送设备、接收设备、收发系统
US10897252B1 (en) Methods and apparatus for an auxiliary channel
CN107766278B (zh) 一种兼容直流/交流耦合的高速串行接口接收机前端电路
US6384642B1 (en) Switched positive feedback for controlled receiver impedance
KR20110108983A (ko) Lvds 송신기

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant