JP2010282405A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2010282405A5 JP2010282405A5 JP2009134981A JP2009134981A JP2010282405A5 JP 2010282405 A5 JP2010282405 A5 JP 2010282405A5 JP 2009134981 A JP2009134981 A JP 2009134981A JP 2009134981 A JP2009134981 A JP 2009134981A JP 2010282405 A5 JP2010282405 A5 JP 2010282405A5
- Authority
- JP
- Japan
- Prior art keywords
- bus
- priority
- buses
- bus master
- master
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009134981A JP2010282405A (ja) | 2009-06-04 | 2009-06-04 | データ処理システム |
| US12/774,463 US8145815B2 (en) | 2009-06-04 | 2010-05-05 | Data processing system |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009134981A JP2010282405A (ja) | 2009-06-04 | 2009-06-04 | データ処理システム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010282405A JP2010282405A (ja) | 2010-12-16 |
| JP2010282405A5 true JP2010282405A5 (enExample) | 2012-04-12 |
Family
ID=43301555
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009134981A Pending JP2010282405A (ja) | 2009-06-04 | 2009-06-04 | データ処理システム |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8145815B2 (enExample) |
| JP (1) | JP2010282405A (enExample) |
Families Citing this family (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5772040B2 (ja) * | 2011-02-15 | 2015-09-02 | 富士通セミコンダクター株式会社 | データ転送システム,データ転送スケジューリングプログラム |
| JP5304815B2 (ja) * | 2011-02-28 | 2013-10-02 | 株式会社デンソー | マイクロコンピュータ |
| CN103620568B (zh) * | 2011-04-20 | 2016-10-05 | 马维尔国际贸易有限公司 | 用于可变长度仲裁的方法、装置和系统 |
| US9208109B2 (en) * | 2011-06-01 | 2015-12-08 | Altera Corporation | Memory controllers with dynamic port priority assignment capabilities |
| SG11201407199YA (en) * | 2012-05-11 | 2014-12-30 | Mitsubishi Electric Corp | Control apparatus, control method, and control program |
| CN103959187B (zh) * | 2012-06-26 | 2016-07-27 | 东芝三菱电机产业系统株式会社 | 数据收集装置及数据收集方法 |
| JP2014035549A (ja) * | 2012-08-07 | 2014-02-24 | Ricoh Co Ltd | バス制御装置、画像処理装置及びバス制御方法 |
| JP6210743B2 (ja) | 2013-06-10 | 2017-10-11 | オリンパス株式会社 | データ処理装置およびデータ転送制御装置 |
| JP6210742B2 (ja) | 2013-06-10 | 2017-10-11 | オリンパス株式会社 | データ処理装置およびデータ転送制御装置 |
| US10108562B2 (en) * | 2015-10-01 | 2018-10-23 | Renesas Electronics Corporation | Semiconductor device including a request issuing controller |
| US10528503B1 (en) * | 2018-07-16 | 2020-01-07 | Qualcomm Incorporated | Real-time dynamic addressing scheme for device priority management |
| JP7401050B2 (ja) | 2018-09-18 | 2023-12-19 | キヤノン株式会社 | バス制御回路 |
| JP2021022061A (ja) * | 2019-07-25 | 2021-02-18 | キオクシア株式会社 | ストレージ装置、メモリアクセス制御システムおよびメモリアクセス制御方法 |
| CN113918483B (zh) * | 2021-12-14 | 2022-03-01 | 南京芯驰半导体科技有限公司 | 一种多主设备缓存控制方法及系统 |
| CN114416621B (zh) * | 2021-12-29 | 2023-08-15 | 苏州雄立科技有限公司 | 一种基于axi协议的总线通信方法及装置 |
| US12147686B2 (en) * | 2022-03-28 | 2024-11-19 | Panasonic Automotive Systems Co., Ltd. | Data storage system |
| JP7514584B2 (ja) * | 2022-03-28 | 2024-07-11 | パナソニックオートモーティブシステムズ株式会社 | データ保存システム |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0772887B2 (ja) * | 1986-11-11 | 1995-08-02 | 富士通株式会社 | 優先順位判定装置 |
| JP2000267992A (ja) * | 1999-03-15 | 2000-09-29 | Matsushita Electric Ind Co Ltd | マルチバス制御装置 |
| US6519666B1 (en) * | 1999-10-05 | 2003-02-11 | International Business Machines Corporation | Arbitration scheme for optimal performance |
| JP2003167842A (ja) | 2001-11-30 | 2003-06-13 | Matsushita Electric Ind Co Ltd | Pciバスブリッジ回路および、トランザクション制御方法 |
| JP2005316609A (ja) * | 2004-04-27 | 2005-11-10 | Sony Corp | バス調停装置およびバス調停方法 |
| JP4974508B2 (ja) * | 2005-10-28 | 2012-07-11 | キヤノン株式会社 | バスマスタ装置、バス調停装置及びバス調停方法 |
| JP4953794B2 (ja) * | 2006-12-20 | 2012-06-13 | キヤノン株式会社 | バスシステムのバス調停方法及びバスシステム |
| US20080172510A1 (en) * | 2007-01-16 | 2008-07-17 | Wei-Jen Chen | Parallel bus architecture and related method for interconnecting sub-systems utilizing a parallel bus |
| JP2008203989A (ja) | 2007-02-16 | 2008-09-04 | Mitsubishi Electric Corp | バス装置 |
-
2009
- 2009-06-04 JP JP2009134981A patent/JP2010282405A/ja active Pending
-
2010
- 2010-05-05 US US12/774,463 patent/US8145815B2/en active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2010282405A5 (enExample) | ||
| JP2011048838A5 (enExample) | ||
| US10825496B2 (en) | In-memory lightweight memory coherence protocol | |
| CN1221901C (zh) | 具有耦联子系统存储器总线的多芯数字信号处理器装置 | |
| EP3788495B1 (en) | High-performance streaming of ordered write stashes to enable optimized data sharing between i/o masters and cpus | |
| EP3167374B1 (en) | Bridging inter-bus communications | |
| IL185067A0 (en) | Flow control method to improve data transfer via a switch matrix | |
| WO2011114090A3 (en) | Requests and data handling in a bus architecture | |
| US20140068125A1 (en) | Memory throughput improvement using address interleaving | |
| CN105630727B (zh) | 多SoC节点之间的访问方法、装置和系统 | |
| JP4895183B2 (ja) | メモリコントローラ | |
| JP2008515090A5 (enExample) | ||
| US9588734B2 (en) | Translation layer for controlling bus access | |
| KR20080075705A (ko) | 버스 매트릭스를 포함하는 시스템 | |
| CN106815176B (zh) | 用于经由柔性寄存器访问总线传输访问请求的系统和方法 | |
| JP2014016730A5 (enExample) | ||
| CN102841813B (zh) | 分配存储器资源的系统和方法 | |
| JP2008158585A5 (enExample) | ||
| WO2012012176A3 (en) | Method, apparatus and system for maintaining transaction coherecy in a multiple data bus platform | |
| JPH1125036A5 (enExample) | ||
| JP2010287058A (ja) | メモリシステム | |
| US20100180099A1 (en) | Apparatus, system and method for prefetching data in bus system | |
| CN101261610B (zh) | 多主设备无冲突访问从设备的方法及装置 | |
| CN1645346A (zh) | 数据传输控制装置 | |
| TW200715122A (en) | Arbitration scheme for shared memory device |