JP2010282405A - データ処理システム - Google Patents
データ処理システム Download PDFInfo
- Publication number
- JP2010282405A JP2010282405A JP2009134981A JP2009134981A JP2010282405A JP 2010282405 A JP2010282405 A JP 2010282405A JP 2009134981 A JP2009134981 A JP 2009134981A JP 2009134981 A JP2009134981 A JP 2009134981A JP 2010282405 A JP2010282405 A JP 2010282405A
- Authority
- JP
- Japan
- Prior art keywords
- bus
- priority
- bus master
- master
- access
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 45
- 239000000872 buffer Substances 0.000 claims description 62
- 238000000034 method Methods 0.000 description 18
- 230000008859 change Effects 0.000 description 8
- 239000003795 chemical substances by application Substances 0.000 description 6
- 230000008569 process Effects 0.000 description 5
- 102100036409 Activated CDC42 kinase 1 Human genes 0.000 description 4
- 101000928956 Homo sapiens Activated CDC42 kinase 1 Proteins 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000007616 round robin method Methods 0.000 description 2
- 101150046174 NIP2-1 gene Proteins 0.000 description 1
- 101100524346 Xenopus laevis req-a gene Proteins 0.000 description 1
- 230000001174 ascending effect Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000008521 reorganization Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 238000000547 structure data Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/368—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
- G06F13/374—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a self-select method with individual priority code comparator
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
Abstract
【解決手段】複数の上位階層バス回路(6A,6B)各々において、対応のバスマスタ群(2A,2B)に含まれるバスマスタのアクセス要求を優先順位に従って調停し、アクセス要求が許可された選択バスマスタの優先順位情報を示す優先順位伝達信号(PRA,PRB)を下位階層のバスコントローラ(10)へ転送する。下位階層バス回路(9)において、下位バスコントローラが、転送された優先順位伝達信号(PRA,PRB)に従ってアクセス要求の調停を実行して、優先順位の高い上位階層バス回路またはバスマスタを選択する。
【選択図】図1
Description
図1は、この発明の実施の形態1に従うデータ処理システムの全体の構成を概略的に示す図である。図1において、データ処理システムは、一例として、マルチメディア用システムLSI1で構成される。このシステムLSI1は、処理内容が予め割当てられるバスマスタ群2Aおよび2Bを含む。バスマスタ群2Aは、バスマスタ3a−3d、…を含み、バスマスタ群2Bは、バスマスタ3e−3h、…を含む。
図4は、図1に示す下位階層バス回路9および下位バスコントローラ10の構成を概略的に示す図である。図4において、下位バスコントローラ10は、上位階層バス回路2Aおよび2Bから転送される優先順位伝達信号PRAおよびPRBのうち最も高い優先順位を選択する最高優先順位選択部50と、これらの上位階層バス回路2Aおよび2Bからの転送要求REQAおよびREQBと優先順位伝達信号PRAおよびPRBに従って競合アクセスを調停する転送要求調停部50を含む。
図6は、この発明の実施の形態2に従うデータ処理システムの構成を概略的に示す図である。この図6に示すデータ処理システム1においては、上位階層バス回路6Aおよび上位階層バス回路6Bそれぞれと下位階層バス回路9の間にバスブリッジ60Aおよび60Bが設けられる。これらのバスブリッジ60Aおよび60Bは、それぞれキューバッファ62Aおよび62Bを含む。
図8は、この発明の実施の形態3に従うデータ処理システムの構成を概略的に示す図である。図8に示すデータ処理システムにおいては、バスブリッジ60Aおよび60Bにおいて、さらに、セレクタ70Aおよび70Bが設けられる。セレクタ70Aは、キューバッファ62Aに格納される優先順位情報すべてと上位階層バス回路6Aから転送される優先順位伝達信号PRAとを受け、これらの優先順位を判定し、最も優先順位の高い優先順位伝達信号を選択する。セレクタ70Bも、同様、キューバッファ62Bに格納される全ての優先順位情報と、上位階層バス回路6Bから与えられる優先順位伝達信号PRBとを受け、これらの与えられた優先順位情報のうち最も優先順位の高い優先順位情報を選択して出力する。
Claims (3)
- 各々が優先順位が与えられるとともに予め割当てられた処理を実行する1以上のバスマスタを各々が含む複数のバスマスタ群、
各バスマスタ群に対応して配置され、各々が対応のバスマスタ群からの情報を転送する複数の第1のバス、
各前記第1バスに対応して配置され、各々が対応のバスマスタ群からのアクセス要求を優先順位に基いて調停するとともにアクセスが許可されたバスマスタの優先順位を示す優先順位信号を伝達する複数の第1バスコントローラ、
前記複数の第1バスに共通に配置される第2のバス、
前記複数の第1のバスに共通にかつ前記第2のバスに対応して配置され、各前記第1のバスからのアクセス要求を、伝達された優先レベル信号に基いて調停するとともに、アクセスが許可されたバスマスタの優先順位を示す優先順位信号を前記第2バスの下位階層に転送するとともに前記アクセス許可されたバスマスタからの転送情報を前記第2のバスを介して下位階層へ転送する第2バスコントローラを備える、データ処理システム。 - 前記データ処理システムは、各前記第1バスに対応して配置され、各々が対応の第1バスと前記第2バスとの間の通信を調整する複数のバスブリッジをさらに備え、
各前記バスブリッジは、対応の第1バスコントローラから転送された優先順位伝達信号を対応のバスマスタからの転送情報とともに順次格納して出力するキューバッファを備える、請求項1記載のデータ処理システム。 - 前記キューバッファは、複数段のキューバッファレジスタを含み、
各前記バスブリッジは、さらに、
各前記のキューバッファレジスタの格納する優先順位伝達信号および対応の第1バスコントローラから転送される優先順位伝達信号とを受け、最も高い優先順位を示す優先順位伝達信号を選択して前記第2バスコントローラへ転送する最優先セレクタを備え、
前記キューバッファは、ファーストイン・ファーストアウト態様で格納されたバスマスタからの転送情報を順次第2バスに転送する、請求項2記載のデータ処理システム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009134981A JP2010282405A (ja) | 2009-06-04 | 2009-06-04 | データ処理システム |
US12/774,463 US8145815B2 (en) | 2009-06-04 | 2010-05-05 | Data processing system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009134981A JP2010282405A (ja) | 2009-06-04 | 2009-06-04 | データ処理システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010282405A true JP2010282405A (ja) | 2010-12-16 |
JP2010282405A5 JP2010282405A5 (ja) | 2012-04-12 |
Family
ID=43301555
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009134981A Pending JP2010282405A (ja) | 2009-06-04 | 2009-06-04 | データ処理システム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8145815B2 (ja) |
JP (1) | JP2010282405A (ja) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012168808A (ja) * | 2011-02-15 | 2012-09-06 | Fujitsu Semiconductor Ltd | データ転送システム,データ転送スケジューリングプログラム |
WO2013168280A1 (ja) * | 2012-05-11 | 2013-11-14 | 三菱電機株式会社 | 制御装置、制御方法及び制御プログラム |
JP2014514662A (ja) * | 2011-04-20 | 2014-06-19 | マーベル ワールド トレード リミテッド | 可変長アービトレーション |
JP2014238768A (ja) * | 2013-06-10 | 2014-12-18 | オリンパス株式会社 | データ処理装置およびデータ転送制御装置 |
JP2014238769A (ja) * | 2013-06-10 | 2014-12-18 | オリンパス株式会社 | データ処理装置およびデータ転送制御装置 |
EP3627331A1 (en) | 2018-09-18 | 2020-03-25 | Canon Kabushiki Kaisha | Bus control circuit |
US20230305719A1 (en) * | 2022-03-28 | 2023-09-28 | Panasonic Intellectual Property Management Co., Ltd. | Data storage system |
JP7514584B2 (ja) | 2022-03-28 | 2024-07-11 | パナソニックオートモーティブシステムズ株式会社 | データ保存システム |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5304815B2 (ja) * | 2011-02-28 | 2013-10-02 | 株式会社デンソー | マイクロコンピュータ |
US9208109B2 (en) * | 2011-06-01 | 2015-12-08 | Altera Corporation | Memory controllers with dynamic port priority assignment capabilities |
WO2014002178A1 (ja) * | 2012-06-26 | 2014-01-03 | 東芝三菱電機産業システム株式会社 | データ収集装置及びデータ収集プログラム |
JP2014035549A (ja) * | 2012-08-07 | 2014-02-24 | Ricoh Co Ltd | バス制御装置、画像処理装置及びバス制御方法 |
EP3358468B1 (en) * | 2015-10-01 | 2020-12-09 | Renesas Electronics Corporation | Semiconductor device |
US10528503B1 (en) * | 2018-07-16 | 2020-01-07 | Qualcomm Incorporated | Real-time dynamic addressing scheme for device priority management |
JP2021022061A (ja) * | 2019-07-25 | 2021-02-18 | キオクシア株式会社 | ストレージ装置、メモリアクセス制御システムおよびメモリアクセス制御方法 |
CN113918483B (zh) * | 2021-12-14 | 2022-03-01 | 南京芯驰半导体科技有限公司 | 一种多主设备缓存控制方法及系统 |
CN114416621B (zh) * | 2021-12-29 | 2023-08-15 | 苏州雄立科技有限公司 | 一种基于axi协议的总线通信方法及装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63121965A (ja) * | 1986-11-11 | 1988-05-26 | Fujitsu Ltd | 優先順位判定方式 |
JP2000267992A (ja) * | 1999-03-15 | 2000-09-29 | Matsushita Electric Ind Co Ltd | マルチバス制御装置 |
JP2005316609A (ja) * | 2004-04-27 | 2005-11-10 | Sony Corp | バス調停装置およびバス調停方法 |
JP2007122483A (ja) * | 2005-10-28 | 2007-05-17 | Canon Inc | バスマスタ装置、バス調停装置及びその制御方法 |
JP2008158585A (ja) * | 2006-12-20 | 2008-07-10 | Canon Inc | バスシステム及びそのバス調停方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6519666B1 (en) * | 1999-10-05 | 2003-02-11 | International Business Machines Corporation | Arbitration scheme for optimal performance |
JP2003167842A (ja) | 2001-11-30 | 2003-06-13 | Matsushita Electric Ind Co Ltd | Pciバスブリッジ回路および、トランザクション制御方法 |
US20080172510A1 (en) * | 2007-01-16 | 2008-07-17 | Wei-Jen Chen | Parallel bus architecture and related method for interconnecting sub-systems utilizing a parallel bus |
JP2008203989A (ja) | 2007-02-16 | 2008-09-04 | Mitsubishi Electric Corp | バス装置 |
-
2009
- 2009-06-04 JP JP2009134981A patent/JP2010282405A/ja active Pending
-
2010
- 2010-05-05 US US12/774,463 patent/US8145815B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63121965A (ja) * | 1986-11-11 | 1988-05-26 | Fujitsu Ltd | 優先順位判定方式 |
JP2000267992A (ja) * | 1999-03-15 | 2000-09-29 | Matsushita Electric Ind Co Ltd | マルチバス制御装置 |
JP2005316609A (ja) * | 2004-04-27 | 2005-11-10 | Sony Corp | バス調停装置およびバス調停方法 |
JP2007122483A (ja) * | 2005-10-28 | 2007-05-17 | Canon Inc | バスマスタ装置、バス調停装置及びその制御方法 |
JP2008158585A (ja) * | 2006-12-20 | 2008-07-10 | Canon Inc | バスシステム及びそのバス調停方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012168808A (ja) * | 2011-02-15 | 2012-09-06 | Fujitsu Semiconductor Ltd | データ転送システム,データ転送スケジューリングプログラム |
JP2014514662A (ja) * | 2011-04-20 | 2014-06-19 | マーベル ワールド トレード リミテッド | 可変長アービトレーション |
WO2013168280A1 (ja) * | 2012-05-11 | 2013-11-14 | 三菱電機株式会社 | 制御装置、制御方法及び制御プログラム |
JP2014238768A (ja) * | 2013-06-10 | 2014-12-18 | オリンパス株式会社 | データ処理装置およびデータ転送制御装置 |
JP2014238769A (ja) * | 2013-06-10 | 2014-12-18 | オリンパス株式会社 | データ処理装置およびデータ転送制御装置 |
US9645957B2 (en) | 2013-06-10 | 2017-05-09 | Olympus Corporation | Data processing device and data transfer control device |
US9672174B2 (en) | 2013-06-10 | 2017-06-06 | Olympus Corporation | Data-processing apparatus and data transfer control device |
EP3627331A1 (en) | 2018-09-18 | 2020-03-25 | Canon Kabushiki Kaisha | Bus control circuit |
US10872051B2 (en) | 2018-09-18 | 2020-12-22 | Canon Kabushiki Kaisha | Bus control circuit |
US20230305719A1 (en) * | 2022-03-28 | 2023-09-28 | Panasonic Intellectual Property Management Co., Ltd. | Data storage system |
JP7514584B2 (ja) | 2022-03-28 | 2024-07-11 | パナソニックオートモーティブシステムズ株式会社 | データ保存システム |
Also Published As
Publication number | Publication date |
---|---|
US20100312935A1 (en) | 2010-12-09 |
US8145815B2 (en) | 2012-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2010282405A (ja) | データ処理システム | |
EP2430554B1 (en) | Hierarchical memory arbitration technique for disparate sources | |
US7269709B2 (en) | Memory controller configurable to allow bandwidth/latency tradeoff | |
JP4266619B2 (ja) | 調停回路 | |
US20160062930A1 (en) | Bus master, bus system, and bus control method | |
EP2444903A1 (en) | A transaction reordering arrangement | |
CN105988968B (zh) | 半导体装置 | |
US8694705B2 (en) | Information processing device | |
EP2442231A1 (en) | Reordering arrangement | |
JP2004005677A (ja) | 集積回路装置のバスアービター | |
US7913013B2 (en) | Semiconductor integrated circuit | |
JP2007172112A (ja) | メモリコントローラ | |
JP2002163228A (ja) | 多重コアdsp装置のための外部バス裁定技術 | |
US7031337B2 (en) | Data processing apparatus and slave interface mechanism for controlling access to a slave logic unit by a plurality of master logic units | |
JP6036806B2 (ja) | バスアクセス調停回路およびバスアクセス調停方法 | |
JP2008059047A (ja) | 情報処理システム及びこの制御方法 | |
US20100153610A1 (en) | Bus arbiter and bus system | |
JP2012168773A (ja) | バスシステムおよびアクセス制御方法 | |
JP2000250852A (ja) | バス調停装置、バスシステムおよびバス調停方法 | |
JPH11232215A (ja) | バスコントローラ、バスマスタ装置及びバス制御システムの制御方法 | |
JP2002041446A (ja) | データ処理装置 | |
JP2001142846A (ja) | バス制御装置 | |
JP2012173847A (ja) | バス調停装置およびバス調停方法 | |
JP2011242928A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120224 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120224 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130903 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140114 |