JP2010080755A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2010080755A JP2010080755A JP2008248720A JP2008248720A JP2010080755A JP 2010080755 A JP2010080755 A JP 2010080755A JP 2008248720 A JP2008248720 A JP 2008248720A JP 2008248720 A JP2008248720 A JP 2008248720A JP 2010080755 A JP2010080755 A JP 2010080755A
- Authority
- JP
- Japan
- Prior art keywords
- cell
- semiconductor device
- columns
- word line
- pair
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 46
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 30
- 229910052710 silicon Inorganic materials 0.000 claims description 30
- 239000010703 silicon Substances 0.000 claims description 30
- 238000003491 array Methods 0.000 abstract 1
- 239000003990 capacitor Substances 0.000 description 15
- 150000004767 nitrides Chemical class 0.000 description 11
- 239000010410 layer Substances 0.000 description 8
- 239000000758 substrate Substances 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 6
- 238000009792 diffusion process Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 239000012535 impurity Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
- H10B12/0335—Making a connection between the transistor and the capacitor, e.g. plug
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
- H10B12/053—Making the transistor the transistor being at least partially in a trench in the substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/488—Word lines
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】ワード線3A及び3B方向に延在し、隣接する2つのセル列(L4n+1とL4n+2、L4n+3とL4n+4)を1本のワード線3A,3Bで接続することを特徴とする半導体装置50を採用する。
【選択図】図2
Description
すなわち、本発明の半導体装置は、ワード線とビット線とが交差して配置される半導体装置において、ワード線方向に延在し、隣接する2つのセル列を1本のワード線で接続することを特徴とする。
なお、以下の説明で用いる図面は、特徴をわかりやすくするために、便宜上特徴となる部分を拡大して示している場合があり、各構成要素の寸法比率などが実際と同じであるとは限らない。また、以下の説明において例示される材料、寸法等は一例であって、本発明はそれらに必ずしも限定されるものではなく、その要旨を変更しない範囲で適宜変更して実施することが可能である。
本実施の形態では、例えば、シリコン基板に配列されるセルトランジスタに、本発明を適用した場合を例に挙げて説明する。
先ず、シリコン柱1を形成する。シリコン柱1の形成は、図3(a)に示すように、半導体基板5に酸化膜6及び窒化膜7を成膜する。そして、この窒化膜7を図2(a)に示すようなシリコン柱1のレイアウトとなるようにパターニングを行なう。次いで、パターニングした窒化膜7をマスクとしてシリコン柱1を形成する。
次に、本発明を適用した第2の実施の形態について説明する。
本実施の形態では、例えば、シリコン基板に配列されるメモリセルのレイアウト方法に、本発明を適用した場合を例に挙げて説明する。
2…ゲート絶縁膜
3…ゲート電極
3A,3B…ワード線
5…半導体基板
6…酸化膜
7…窒化膜
8…酸化膜
9…サイドウォール窒化膜
10…厚い酸化膜
11…容量コンタクトパッド
11a…セルコンタクト
12…キャパシタ
12a…キャパシタの上面
12A…上部電極
12B…誘電体
12C…下部電極
13…第1コンタクトホール
14…第1ビットコンタクト
15…第1ビット線
16…第2コンタクトホール
17…第2ビットコンタクト
18…第2ビット線
19,20…層間絶縁膜
50…半導体装置
51…セルトランジスタ
L…セル列
2L…一対のセル列
Claims (10)
- ワード線とビット線とが交差して配置される半導体装置において、
ワード線方向に延在し、隣接する2つのセル列を1本のワード線で接続することを特徴とする半導体装置。 - 隣接する2つのセル列を一対のセル列とし、隣接する2つのセル列の間隔が隣接する一対のセル列の間隔よりも小さく、且つ隣接する2つのセル列における各セルがワード方向に千鳥状に配置することを特徴とする請求項1に記載の半導体装置。
- 隣接ビット線が階層で構成されることを特徴とする請求項1又は2に記載の半導体装置。
- ワード線方向のセルトランジスタの配列において、4n+2列と4n+3列が最小加工寸法Fだけシフトし、かつ4n+2列と4n+3列が各4n+1、4n+4の方向へシフトして配置することにより、4n+1と4n+2、4n+3と4n+4が同一のワード線によって接続されていることを特徴とする請求項1乃至3のいずれか一項に記載の半導体装置。
- ワード線とビット線とが交差して配置される半導体装置において、
ワード線方向に延在する複数のセル列と、
隣接する二つの前記セル列からなる一対のセル列の、一方のセル列と他方のセル列とが共有するように設けられたワード線と、を備え、
前記一対のセル列内で隣接する二つのセル列の間隔が、当該一対のセル列間で隣接する二つのセル列の間隔よりも小さく設けられていることを特徴とする半導体装置。 - 前記セル列は、前記ワード線方向に1以上のセルトランジスタが配列されて設けられており、
前記一対のセル列のセルトランジスタの配列は、一方のセル列のセルトランジスタの配列と他方のセル列のセルトランジスタの配列とが前記ワード線方向にずらされて、千鳥状に配置されていることを特徴とする請求項5に記載の半導体装置。 - 前記一方のセルトランジスタの配列と前記他方のセルトランジスタの配列とが、前記ワード線方向に前記セルトランジスタの最小加工寸法の幅だけずらされていることを特徴とする請求項6に記載の半導体装置。
- 前記一対のセル列の一方のセル列のビット線と他方のセル列のビット線とが、当該一対のセル列からの高さが異なる階層にそれぞれ設けられていることを特徴とする請求項5乃至7のいずれか一項に記載の半導体装置。
- 前記セルトランジスタが、シリコン柱と、ゲート絶縁膜を介して前記シリコン柱の側面を被覆するゲート電極とを少なくとも備えていることを特徴とする請求項5乃至8のいずれか一項に記載の半導体装置。
- 前記ワード線が、前記一対のセル列の複数の前記セルトランジスタのゲート電極が一体化されて構成されていることを特徴とする請求項9に記載の半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008248720A JP2010080755A (ja) | 2008-09-26 | 2008-09-26 | 半導体装置 |
US12/564,933 US20100080032A1 (en) | 2008-09-26 | 2009-09-23 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008248720A JP2010080755A (ja) | 2008-09-26 | 2008-09-26 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2010080755A true JP2010080755A (ja) | 2010-04-08 |
Family
ID=42057306
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008248720A Pending JP2010080755A (ja) | 2008-09-26 | 2008-09-26 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20100080032A1 (ja) |
JP (1) | JP2010080755A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016505221A (ja) * | 2013-02-05 | 2016-02-18 | マイクロン テクノロジー, インク. | 3−dメモリアレイ |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013026382A (ja) * | 2011-07-20 | 2013-02-04 | Elpida Memory Inc | 半導体装置の製造方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002368134A (ja) * | 2001-06-12 | 2002-12-20 | Hitachi Ltd | 半導体記憶装置 |
JP2003224211A (ja) * | 2002-01-22 | 2003-08-08 | Hitachi Ltd | 半導体記憶装置 |
JP2004096095A (ja) * | 2002-07-31 | 2004-03-25 | Infineon Technologies Ag | メモリーセルの配列を有する半導体メモリー |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100536592B1 (ko) * | 2002-11-01 | 2005-12-14 | 삼성전자주식회사 | 자기 메모리 및 그 제조 방법 |
DE10257665B3 (de) * | 2002-12-10 | 2004-07-01 | Infineon Technologies Ag | Halbleiterspeicher mit einer Anordnung von Speicherzellen |
US20050088895A1 (en) * | 2003-07-25 | 2005-04-28 | Infineon Technologies Ag | DRAM cell array having vertical memory cells and methods for fabricating a DRAM cell array and a DRAM |
JP2005340356A (ja) * | 2004-05-25 | 2005-12-08 | Hitachi Ltd | 半導体記憶装置 |
-
2008
- 2008-09-26 JP JP2008248720A patent/JP2010080755A/ja active Pending
-
2009
- 2009-09-23 US US12/564,933 patent/US20100080032A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002368134A (ja) * | 2001-06-12 | 2002-12-20 | Hitachi Ltd | 半導体記憶装置 |
JP2003224211A (ja) * | 2002-01-22 | 2003-08-08 | Hitachi Ltd | 半導体記憶装置 |
JP2004096095A (ja) * | 2002-07-31 | 2004-03-25 | Infineon Technologies Ag | メモリーセルの配列を有する半導体メモリー |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016505221A (ja) * | 2013-02-05 | 2016-02-18 | マイクロン テクノロジー, インク. | 3−dメモリアレイ |
Also Published As
Publication number | Publication date |
---|---|
US20100080032A1 (en) | 2010-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5522622B2 (ja) | 半導体記憶装置及びその製造方法 | |
JP5679628B2 (ja) | 半導体装置及びその製造方法 | |
US8274112B2 (en) | Semiconductor memory device having pillar structures | |
TWI458068B (zh) | 垂直通道電晶體陣列及其製造方法 | |
KR101073073B1 (ko) | 수직게이트를 구비한 반도체장치 및 그 제조 방법 | |
US10784265B2 (en) | Semiconductor device | |
US20140021521A1 (en) | Mos capacitor, method of fabricating the same, and semiconductor device using the same | |
JP2012084738A (ja) | 半導体装置及びその製造方法、並びにデータ処理システム | |
US11195837B2 (en) | Semiconductor devices including support patterns | |
US20160099248A1 (en) | Semiconductor memory device with improved active area/word line layout | |
JP2011142256A (ja) | 半導体装置及びその製造方法 | |
TW200834822A (en) | Manufacturing method for an integrated semiconductor memory device and corresponding semiconductor memory device | |
JP2010219325A (ja) | 半導体記憶装置及びその製造方法 | |
JP2012221965A (ja) | 半導体記憶装置及びその製造方法 | |
KR20230016914A (ko) | 반도체 소자 | |
JP2011023652A (ja) | 半導体記憶装置 | |
JP2010129972A (ja) | 半導体装置およびその製造方法 | |
JP2010080755A (ja) | 半導体装置 | |
US20230039823A1 (en) | Semiconductor device and manufacturing method | |
JP2015035619A (ja) | 半導体装置 | |
US20160027743A1 (en) | Semiconductor device | |
JP2011096810A (ja) | 半導体記憶装置及びその製造方法 | |
US9001565B2 (en) | Semiconductor device with memory device | |
WO2014136743A1 (ja) | 半導体装置およびその製造方法 | |
US20230298999A1 (en) | Semiconductor memory device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110707 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130731 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20130801 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130905 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20131108 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131217 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131219 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140114 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140401 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140404 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20141014 |