JP2009048247A - 画像処理回路、表示装置及び印刷装置 - Google Patents

画像処理回路、表示装置及び印刷装置 Download PDF

Info

Publication number
JP2009048247A
JP2009048247A JP2007211254A JP2007211254A JP2009048247A JP 2009048247 A JP2009048247 A JP 2009048247A JP 2007211254 A JP2007211254 A JP 2007211254A JP 2007211254 A JP2007211254 A JP 2007211254A JP 2009048247 A JP2009048247 A JP 2009048247A
Authority
JP
Japan
Prior art keywords
pixel value
image data
pixel
output
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007211254A
Other languages
English (en)
Other versions
JP4488042B2 (ja
Inventor
Yoshiyuki Ono
義之 小野
Takashi Sawazaki
高 澤崎
Akira Saito
明 齋藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2007211254A priority Critical patent/JP4488042B2/ja
Priority to US12/222,420 priority patent/US20090046926A1/en
Priority to CN2008101459512A priority patent/CN101369343B/zh
Priority to EP08014508A priority patent/EP2026324A3/en
Publication of JP2009048247A publication Critical patent/JP2009048247A/ja
Application granted granted Critical
Publication of JP4488042B2 publication Critical patent/JP4488042B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/37Details of the operation on graphic patterns
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T11/002D [Two Dimensional] image generation
    • G06T11/40Filling a planar surface by adding surface attributes, e.g. colour or texture
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/024Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour registers, e.g. to control background, foreground, surface filling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/13Digital output to plotter ; Cooperation and interconnection of the plotter with other functional units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/30Control of display attribute
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Processing (AREA)
  • Image Generation (AREA)
  • Dot-Matrix Printers And Others (AREA)
  • Editing Of Facsimile Originals (AREA)

Abstract

【課題】入力画像の描画領域のみに複数の図形画像を並べるとともに、その描画領域の一部から背景画像が見えるようなハッチング処理を施す。
【解決手段】セレクタS1は、入力画像データの画素値が「1」であり且つ対応する位置のパターンビット値が「0」である場合には、その画素値を0に変換して出力し、それ以外の場合にはその画素値をそのまま出力する。乗算器MU0は、パターンビット値とセレクタS1から出力された画素値とを対応する位置毎に乗算する。減算器SUは、セレクタS1から出力された画素値を反転して出力する。乗算器MU1は、入力画像データに基づく画像の背景色情報の画素値と減算器SUによって反転された画素値とを、対応する位置毎に乗算する。加算器ADは、乗算器MU0の乗算結果と乗算器MU1の乗算結果とを、対応する位置毎に加算し、出力画像データとして出力する。
【選択図】図2

Description

本発明は、画像領域に複数の図形画像を並べて配置する技術に関する。
画像処理の分野では、ハッチング処理と呼ばれる技術が知られている。このハッチング処理とは、文字や表又は図形などの画像領域に複数の図形画像を規則的に並べて配置することで、いわゆる網掛けや模様付けなどを行う処理のことである。例えば特許文献1には、ハッチング描画用のブロックパターンを指定された領域内に繰り返し転送するBiTBLT(ビットバウンダリ、ブロック転送)回路を用いて、フレームメモリにハッチングパターンを迅速に展開する技術が開示されている。
特開平05−210381号公報
ところで、上述したハッチング処理においては、各々の目的に応じた様々なバリエーションのハッチングが要望されている。例えば、文字画像の描画領域のみに、所望の色のハッチングパターンでハッチングを施すとともに、そのハッチングパターンを構成する各図形領域からその文字画像の背面にある背景画像が透けて見えるようにすると、非常に面白みがあるとともに、ハッチングの活用の幅が広がる。しかしながら、上述した特許文献1に記載された技術では、指定された領域内に予め決められたブロックパターンを展開しているだけであるため、このようなハッチング処理を行うことができない。
本発明は、このような背景に鑑みてなされたものであり、その目的は、入力画像の描画領域のみに複数の図形画像を並べるとともに、その描画領域の一部から背景画像が見えるようなハッチング処理を施す仕組みを提供することにある。
上記課題を解決するため、本発明は、並べて配置される複数の図形画像を構成する各画素の位置と、その画素値とを記憶する記憶手段と、0を含む2値で各位置の画素値が表された2値画像データが入力され、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が所定の値である場合には、当該2値画像データに含まれる画素値を0に変換して出力し、当該2値画像データに含まれる画素値が0である場合、及び、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が前記所定の値以外の値である場合には、当該2値画像データに含まれる画素値をそのまま出力する変換手段と、前記記憶手段に記憶された各位置の画素値と、前記変換手段から出力された各位置の画素値とを、それぞれ対応する前記位置毎に乗算する第1の乗算手段と、前記変換手段から出力された各位置の画素値を反転する反転手段と、前記2値画像データに含まれる各位置の画素値又は当該2値画像データに基づく画像の背景となる背景画像データに含まれる各位置の画素値と、前記反転手段によって反転された画素値とを、それぞれ対応する前記位置毎に乗算する第2の乗算手段と、前記第1の乗算手段の乗算結果と、前記第2の乗算手段の乗算結果とを、それぞれ対応する前記位置毎に加算し、出力画像データとして出力する加算手段とを備えることを特徴とする画像処理回路を提供する。
これにより、2値画像データによって表される画像の描画領域のみに複数の図形画像を並べるとともに、その描画領域の一部から背景画像が見えるようなハッチング処理を施すことができる。
本発明の好ましい態様においては、透明モード又は非透明モードのいずれかの動作モードを指定する動作モード指定手段を備え、前記変換手段は、前記動作モード指定手段によって前記非透明モードが指定された場合には、入力された前記2値画像データに含まれる前記画素値に対して前記変換を行わずに、当該画素値をそのまま出力し、前記動作モード指定手段によって前記透明モードが指定された場合には、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が所定の値である場合には、当該2値画像データに含まれる画素値を0に変換して出力し、当該2値画像データに含まれる画素値が0である場合、及び、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が前記所定の値以外の値である場合には、当該2値画像データに含まれる画素値をそのまま出力してもよい。
これにより、2値画像データによって表される画像の描画領域の一部から背景画像が見えるように2値画像データに含まれる画素値を変換する透明モード、又は、2値画像データに含まれる画素値に対してそのような変換を行わない非透明モードのいずれかを、画像処理回路の動作モードとして指定することができる。
本発明の好ましい態様において、前記記憶手段は、前記複数の図形画像を構成する各画素の位置を記憶する第1の記憶手段と、前記図形画像の色を表す色情報を、前記複数の図形画像を構成する各画素の画素値として記憶する第2の記憶手段と、前記第2の記憶手段により記憶されている色情報を、前記第1の記憶手段により記憶されている各位置の画素の画素値として出力する色情報出力手段とを備えてもよい。
これにより、2値画像データによって表される画像の描画領域に対して、第2の記憶手段により記憶されている色情報の色の図形画像を並べて配置することができる。
本発明の好ましい態様において、前記第2の記憶手段は、複数種類の色情報を記憶しており、前記色情報出力手段は、前記複数の図形画像のうち同一種類の図形画像を構成する画素毎に、前記第2の記憶手段によって記憶されている複数種類の色情報のうちのいずれかを出力してもよい。
これにより、2値画像データによって表される画像の描画領域において、同一種類で同じ色の図形画像を並べて配置することができる。
本発明の好ましい態様において、前記2値画像データに含まれる各位置の画素値、又は、当該2値画像データの画像の背景を表す背景画像データに含まれる各位置の画素値のいずれかを指定する指定手段と、前記指定手段によって指定された画素値を前記第2の乗算手段に供給する供給手段とを備えてもよい。
これにより、2値画像データに含まれる各位置の画素値、又は、当該2値画像データの画像の背景を表す背景画像データに含まれる各位置の画素値のいずれかを、出力画像データが表す出力画像における背景領域の画素値として指定することができる。
本発明の好ましい態様において、予め決められた背景色情報を記憶する第3の記憶手段、又は、表示手段又は印刷手段に出力される画像情報が展開される第4の記憶手段のいずれかを指定する指定手段と、前記指定手段によって指定された記憶手段に記憶されている情報を、前記背景画像データに含まれる画素値として読み出し、前記第2の乗算手段に供給する供給手段とを備えてもよい。
これにより、予め決められた背景色情報を記憶する第3の記憶手段、又は、表示手段又は印刷手段に出力される画像情報を記憶する第4の記憶手段のいずれかを、出力画像データが表す出力画像における背景領域の画素値の供給元の記憶手段として指定することができる。
また、本発明は、上記のいずれかに記載の画像処理回路と、前記加算手段から出力される出力画像データに基づいて画像を表示する表示手段とを備えることを特徴とする表示装置を提供する。
これにより、2値画像データによって表される画像の描画領域のみに複数の図形画像を並べるとともに、その描画領域の一部から背景画像が見えるようなハッチング処理を施すことができ、さらに、その結果得られた画像を表示することができる。
また、本発明は、上記のいずれかに記載の画像処理回路と、前記加算手段から出力される出力画像データに基づいて印刷を行う印刷手段とを備えることを特徴とする印刷装置を提供する。
これにより、2値画像データによって表される画像の描画領域のみに複数の図形画像を並べるとともに、その描画領域の一部から背景画像が見えるようなハッチング処理を施すことができ、さらに、その結果得られた画像を印刷することができる。
[実施形態]
以下に説明する実施形態では、或る画像領域に複数の図形画像を並べて配置する処理のことを、「ハッチング」という。このとき配置される複数の図形画像は、全て同一の図形画像であってもよいし、類似の図形画像であってもよいし、全て異なる図形画像であってもよい。例えば全て同一の方向に延びる線分画像を均等な間隔で繰り返し配置することで“斜線掛け”と呼ばれるハッチングを行うことができる。また、2方向に延びる線分画像をそれぞれ均等な間隔で繰り返し配置することで“網掛け”と呼ばれるハッチングを行うことができる。さらに、ハート型とクローバー型の図形を互い違いに配置するようなハッチングもあるし、形状が全て異なる抽象的な図形をランダムに並べて配置するようなハッチングも考えられる。つまり、ハッチングに用いる図形画像の大きさや形状或いはその個数はどのようなものであってもよい。
図1は、本実施形態に係る画像表示装置1の構成を示す図である。
同図に示すように、画像表示装置1は、CPU(Central Processing Unit)11と、ROM(Read Only Memory)12と、RAM(Random Access Memory)13と、VRAM(Video Random Access Memory)14と、記憶性液晶表示体15と、表示制御装置16と、電源17と、電源制御装置18と、コネクタ19と、記憶制御装置20と、I/O21と、キー22と、記憶装置23と、画像処理回路25とを備えている。CPU11は、ROM12に記憶されている制御プログラムを読み出してRAM13に展開し、その制御プログラムに記述された手順に従って処理を実行する。キー22は、利用者によって操作される操作手段であり、ペンデバイスやジョイスティックなどの操作デバイスを含んでいる。I/O21は、キー22の操作状態を監視しており、ユーザによってキー22が操作されるとその操作に応じた信号をCPU11に供給する。電源17は、例えば充電可能な電池であり、電源制御装置18は、電源17のオンオフ制御や電力の残量監視など各種の電源管理を行う。
コネクタ19に対しては、リムーバブルメディアなどの可搬性の外付記憶装置24が着脱自在である。この外付記憶装置24は、例えばSD(Secure Digital)カードのようなフラッシュメモリ内蔵のカード型記憶媒体であってもよいし、例えばフレキシブルディスクなどの磁気媒体を利用したディスク型記憶媒体であってもよい。記憶装置23は、フラッシュメモリやハードディスクなどの不揮発性の記憶媒体であり、画像表示装置1に内蔵されている。記憶装置23又は外付記憶装置24には、テキスト(文字)、グラフィック(図形)又はイメージ(写真画像)などの画像を表す画像データが記憶されている。この画像データは、白を表す「0」という画素値及び黒を表す「1」という画素値によって構成された2値データである。画素値「1」の画素の配置された領域は画像の描画領域であり、画素値「0」の画素が配置された領域は非描画領域(背景領域)である。記憶制御装置20は、CPU11の指示に従い、記憶装置23又は外付記憶装置24から画像データを読み出し、画像処理回路25に供給する。
画像処理回路25は、ハッチング回路250を備えている。このハッチング回路250は、CPU11の指示に従って供給される画像データに対して、その画像データが表す画像の描画領域のみに、ハッチングパターンで型抜きしたところから背景画像が見えるようなハッチングを施す。そして、このハッチング回路250は、ハッチングを施した画像データをVRAM14へと出力する。VRAM14は、フレームバッファであり、記憶性液晶表示体15に表示される1ページ分の画像データを記憶する。記憶性液晶表示体15は、コレステリック液晶や電気泳動などを利用した表示手段であり、電力供給が停止しても画像を表示し続けることができるという記憶性を有している。VRAM14に記憶された画像データは、CPU11の指示の下で表示制御装置16に供給される。表示制御装置16は記憶性液晶表示体15を制御して、供給された画像データに基づいた画像を表示させる。
次に、図2は、ハッチング回路250の構成を示す図である。
同図に示すように、ハッチング回路250は、メモリHと、ハッチングカラーレジスタR0,R1と、背景カラーレジスタR2と、セレクタS0,S1と、乗算器MU0,MU1と、減算器SUと、加算器ADとを備えている。このハッチング回路250には、記憶装置23もしくは外付記憶装置24から読み出された2値の画像データが、入力画像データとして入力される。ここでは、入力画像データの画素値「0」が白色(最低濃度)を表し、画素値「1」が黒色(最高濃度)を表すものとする。そして、この入力画像データに対してハッチング回路250によりハッチング処理を施した結果が、出力画像データとして出力される。メモリHには、ハッチング処理を行う際に用いるハッチングパターン(つまり複数の図形画像)を構成する各画素の位置が、ハッチングパターンデータとして記憶されている。
ここで、図3は、縦縞模様のハッチングを行うためのハッチングパターンデータを模式的に示す図である。
このハッチングパターンデータは、「0」又は「1」という2値のパターンビット値で複数の図形画像が表現されたものである。図において白色のブロックB0を構成する各画素の位置にはパターンビット値「0」が配置され、黒色のブロックB1を構成する各画素の位置にはパターンビット値「1」が配置されている。このハッチングパターン全体のサイズは、VRAM14に確保される1ページ分の画像のサイズと同じである。各々のブロックB0,B1はいずれも複数個の画素(例えば16×16=256個の画素)によって構成されるが、ここでは説明を簡単にするために、1つのブロックは1つの画素によって構成されているものと仮定する。この場合、ハッチングパターン全体の横方向の長さは、VRAM14における画像1ページ分の横方向の画素数Mに相当する長さである。また、ハッチングパターン全体の縦方向の長さは、VRAM14における画像1ページ分の縦方向の画素数Nに相当する長さである。
以下の説明では、ハッチングパターンデータにおいて左上端に位置する画素の位置座標を(0,0)とし、その画素から数えて下方向にi画素、右方向にj画素進んだ位置の画素を位置座標(i,j)の画素とする。従って、例えば、位置座標(0,0)の画素から数えて右方向に1画素進んだ位置の画素は、位置座標(0,1)にある画素であり、2画素進んだ位置の画素は、位置座標(0,2)にある画素であり、3画素進んだ位置の画素は位置座標(0,3)にある画素である。また、位置座標(0,0)の画素から数えて下方向に1画素進んだ位置の画素は、位置座標(1,0)の画素であり、2画素進んだ位置の画素は、位置座標(2,0)の画素である。このような位置座標の表現方法は、図3に示したハッチングパターンデータだけに限らず、ハッチング回路250に入力される入力画像データ(後述する図4)や、ハッチング回路250から出力される出力画像データ(後述する図8)においても同じである。
再び図2の説明に戻る。
ハッチングカラーレジスタR0は、ハッチングパターンデータにおいてパターンビット値「0」の位置にある画素の色を表す色情報を格納している。ここでは、例えば青色を表す色情報「C0」が格納されているものとする。ハッチングカラーレジスタR1は、ハッチングパターンにおいてパターンビット値「1」の位置にある画素の色を表す色情報を格納している。ここでは、例えば黄色を表す色情報「C1」が格納されているものとする。この色情報は、本来は色そのものを指定する情報と、その階調値とを含む。ただし、本実施形態では、色情報の階調値として、その色情報が表す色が有るか無いかの2値しか想定していないので、色情報「C0」だけで「青色」であることを意味すると同時に、その色が「有る」ということを意味している。また、色情報「C1」は、「黄色」であることを意味すると同時に、その色が「有る」ということを意味している。
セレクタS0には、入力信号として、ハッチングカラーレジスタR0に格納されている色情報「C0」と、ハッチングカラーレジスタR1に格納されている色情報「C1」とが入力される。また、このセレクタS0には、選択信号として、メモリHに記憶されているハッチングパターンデータに含まれる各パターンビット値が、上述した画素の位置座標の順番に従って順次入力される。セレクタS0は、選択信号としてパターンビット値「0」が入力されている期間は、色情報「C0」を選択して出力し、選択信号としてパターンビット値「1」が入力されている期間は、色情報「C1」を選択して出力する。
上述したメモリHは、ハッチングパターンを構成する各画素の位置を記憶する第1の記憶手段として機能する。また、ハッチングカラーレジスタR0,R1は、ハッチングパターンの色を表す色情報を、そのハッチングパターンを構成する各画素の画素値として記憶する第2の記憶手段として機能する。そして、セレクタS0は、ハッチングカラーレジスタR0,R1に記憶されている色情報を、メモリHに記憶されている各位置の画素の画素値として出力する色情報出力手段として機能する。結局、これらのメモリH、ハッチングカラーレジスタR0,R1及びセレクタS0が協働することにより、ハッチングパターンを構成する各画素の位置とその画素値を記憶する記憶手段として機能することになる。
セレクタS1には、入力信号として、入力画像データに含まれる各画素値「0」(白色)又は「1」(黒色)と、「0」という値とが入力される。この入力画像データに含まれる画素値は、上述した画素の位置座標の順番に従って順次入力される。また、このセレクタS1には、選択信号として、メモリHに記憶されているハッチングパターンデータに含まれる各パターンビット値が入力される。このセレクタS1には、対応する位置の画素値とパターンビット値とが同時に入力されるようになっている。この「対応する位置」とは、図3に示した画素の位置座標が同じことを意味している。セレクタS1は、選択信号として「0」が入力されている期間は、「0」という値を選択して出力し、選択信号として「1」が入力されている期間は、入力画像データの画素値である「0」又は「1」を選択して出力する。つまり、このセレクタS1は、入力画像データに含まれる画素値が「1」(0以外の値)であり、且つメモリHに記憶されているハッチングパターンデータにおいて対応する位置のパターンビット値が「0」(所定の値)である場合には、入力画像データに含まれる画素値「1」を「0」に変換して出力し、入力画像データに含まれる画素値が「0」である場合、及び、入力画像データに含まれる画素値が「1」(0以外の値)であり、且つメモリHに記憶されているハッチングパターンデータにおいて対応する位置のパターンビット値が「1」(所定の値以外の値)である場合には、入力画像データに含まれる画素値をそのまま出力する変換手段として機能する。入力画像データに含まれる画素値「0」又は「1」を、以下の説明では「α」と呼ぶ。
乗算器MU0は、第1の乗算手段であり、セレクタS0から出力される色情報「C0」又は「C1」と、セレクタS1から出力される画素値「α」とを、それぞれ対応する画素位置毎に乗算して出力する。この「対応する位置」とは、上述したように、図3に示した画素の位置座標が同じことを意味している。すなわち、乗算器MU0は、「C0」又は「C1」と「α」とが入力されて、“α×C0”又は“α×C1”を出力することになる。
減算器SUには、セレクタS1から出力される各位置の画素値「α」と、「1」という値とが入力され、この「1」という値から「α」を減算した“1−α”を「β」として出力する。これにより、画素値「α」=「1」の場合は、その「1」が減算器SUにより反転させられて「0」が出力され、画素値「α」=「0」の場合は、その「0」が減算器SUにより反転させられて「1」が出力されることになる。つまり、この減算器SUは、2値で表現された画素値を反転する反転手段として機能する。
背景カラーレジスタR2は、入力画像データによって表される画像が記憶性液晶表示体15に表示されるときの非描画領域(つまり入力画像データに基づく画像の背景となる背景領域)の色を表す色情報を格納している。この色情報は例えば白色を表している。この画像処理回路25では、予め決められた色の背景領域に、入力画像データが表す画像を重ねて描画する、という構成になっている。このため、背景カラーレジスタR2には背景領域の色情報が格納されている。以下、この背景領域の色情報を「背景色情報」という。
乗算器MU1は、第2の乗算手段であり、減算器SUから出力される「β」と、背景カラーレジスタR2から供給される背景色情報とを、対応する画素位置毎に乗算して出力する。すなわち、乗算器MU1からは、“β×背景色情報”が色情報として出力される。
加算器ADは、乗算器MU0から出力される“α×C0”又は“α×C1”と、乗算器MU1から出力される“β×背景色情報”とを、対応する画素位置毎に加算して、その加算した結果を出力画像データとして出力する。すなわち、加算器ADからは、“α×C0+β×背景色情報”という色情報か、“α×C1+β×背景色情報”という色情報のいずれかが、出力画像データに含まれる各画素の色情報として出力される。
次に、ハッチング回路250の動作について具体的に説明する。
図4は、ハッチング回路250に入力される入力画像データが表す画像の一例として、“L”という文字を表す画像を示した図である。この画像は、図3に示したハッチングパターンと同様に、横方向にM個で縦方向にN個の画素から構成されている。各画素の画素値は、図中の白色部分が「0」であり、黒色部分が「1」である。画素値が「1」の領域は、“L”という文字画像が描画される描画領域であり、画素値が「0」の領域は、文字画像が描画されない非描画領域である。以下の説明では、このような入力画像データがハッチング回路250に入力された場合の動作を例示する。
まず、図5を参照して、セレクタS0,S1及び乗算器MU0の動作を説明する。
図4に示した入力画像データの画素値が、位置座標の順番に従って、ハッチング回路250に「α」として入力される。例えば、入力画像データの位置座標(0,0)の画素の画素値は「0」であるため、まず、「0」という値が「α」として入力される。続いて、入力画像データの位置座標(0,1)の画素の画素値は「1」であるため、「1」という値が「α」として入力される。同様にして、位置座標(0,2)の画素の画素値は「1」であるため、「1」という値が「α」として入力され、位置座標(0,3)の画素の画素値も「1」であるため、「1」という値が「α」として入力される。このようにして、位置座標(0,0)、(0,1)、(0,2)、(0,3)・・・(0,M−1)というように、図4に示した入力画像データの最上方の1ラインの画素値が順次、ハッチング回路250に「α」として入力される。1ラインの画素値が全てハッチング回路250に入力されると、次に、上から2番目の1ラインに属する位置座標(1,0)、(1,1)、(1,2)・・・(1,M−1)の画素の画素値が順次、ハッチング回路250に「α」として入力される。図5では、位置座標(0,0)、(0,1)、(0,2)、(0,3)の画素の画素値「0」、「1」、「1」、「1」が順番に入力されている様子を例示している。
また、セレクタS1には、入力信号として、入力画像データに含まれる画素値「α」と、「0」という値とが入力され、選択信号として、メモリHから読み出されたハッチングパターンデータが供給される。例えば、入力信号として入力画像データに含まれる位置座標(0,0)の画素値が入力される場合には、選択信号として位置座標(0,0)のパターンビット値が入力され、続いて、入力信号として入力画像データに含まれる位置座標(0,1)の画素値が入力される場合には、選択信号として位置座標(0,1)のパターンビット値が入力されるというように、入力信号と選択信号とが順次入力されていく。セレクタS1は、選択信号として「0」が入力されている期間は「0」という値を選択して出力し、選択信号として「1」が入力されている期間は入力画像データの画素値を選択して出力する。例えば、図3に示すようなハッチングパターンデータがメモリHに記憶されている場合、このハッチングパターンデータにおける位置座標(0,0)の画素については、パターンビット値が「1」であるため、セレクタS1からは入力画像データの画素値である「0」が出力される。同様にして、ハッチングパターンデータにおける位置座標(0,1)の画素については、パターンビット値が「1」であるため、入力画像データの画素値である「1」が出力される。続いて、ハッチングパターンデータにおける位置座標(0,2)の画素については、パターンビット値が「0」であるため、セレクタS1からは「0」という値が出力される。そして、ハッチングパターンデータにおける位置座標(0,3)の画素については、パターンビット値が「1」であるため、上述と同様にして、入力画像データの画素値である「1」が出力される。セレクタS1から出力された画素値「α」は順次、乗算器MU0に供給される。
この入力動作と並行して、セレクタS0には、入力信号として、ハッチングカラーレジスタR0から読み出された色情報「C0」と、ハッチングカラーレジスタR1から読み出された色情報「C1」とが入力され、選択信号として、メモリHから読み出されたハッチングパターンデータが供給される。セレクタS0は、選択信号として「0」が入力されている期間は色情報「C0」を選択して出力し、選択信号として「1」が入力されている期間は色情報「C1」を選択して出力する。例えば、図3に示すようなハッチングパターンデータがメモリHに記憶されている場合、ハッチングパターンデータにおける位置座標(0,0)の画素については、パターンビット値が「1」であるため、セレクタS0からは色情報「C1」が出力される。同様にして、ハッチングパターンデータにおける位置座標(0,1)の画素についても、パターンビット値が「1」であるため、色情報「C1」が出力される。続いて、ハッチングパターンデータにおける位置座標(0,2)の画素については、パターンビット値が「0」であるため、セレクタS0からは色情報「C0」が出力される。そして、ハッチングパターンデータにおける位置座標(0,3)の画素については、パターンビット値が「1」であるため、上述と同様にして、色情報「C1」が出力される。セレクタS0から出力された色情報は順次、乗算器MU0に供給される。
乗算器MU0は、セレクタS1から供給された各画素の画素値「α」と、セレクタS0から供給された色情報「C0」又は「C1」とを、対応する画素位置毎に乗算し、“α×C0”又は“α×C1”を出力する。例えば、位置座標(0,0)の画素については、「α」が「0」、色情報が「C1」であるため、0×C1=「0」という値が出力される。続いて、位置座標(0,1)の画素については、αが「1」、色情報が「C1」であるため、1×C1=「C1」が、つまりセレクタS0から供給される色情報「C1」がそのまま出力される。同様にして、位置座標(0,2)の画素については、「α」が「0」であるため、「0」という値が出力され、位置座標(0,3)の画素については、セレクタS0から供給される「α」が「1」であるため、セレクタS0から供給される色情報「C1」がそのまま出力される。すなわち、入力画像データの画素値が「0」である画素、つまり文字画像が描画されない非描画領域の画素については、「α」が「0」になるため、乗算器MU0からは「0」という値が出力される。また、入力画像データの画素値が「1」である画素、つまり文字画像が描画される描画領域の画素であり、且つハッチングパターンデータにおいて対応する画素位置のパターンビット値が「0」である画素についても、「α」が「0」になるため、乗算器MU1からは「0」という値が出力される。一方、入力画像データの画素値が「1」である画素、つまり文字画像が描画される描画領域の画素であり、且つハッチングパターンデータにおいて対応する画素位置のパターンビット値が「1」である画素については、αが「1」になるため、乗算器MU0からはそのパターンビット値の色情報「C1」が出力される。乗算器MU0から出力された“α×C0”又は“α×C1”、つまり“α×ハッチングパターンの色情報”は、加算器ADに供給される。
続いて、図6を参照して、減算器SU及び乗算器MU1の動作を説明する。
セレクタS1から出力された各位置の画素値「α」は、上述した乗算器MU0のほか、減算器SUにも供給される。減算器SUは、この「α」と「1」とが入力され、この「1」から「α」を減算した“1−α”を「β」として出力する。例えば位置座標(0,0)の画素については、αが「0」であるため、1−0=「1」という値が「β」として出力される。続いて、位置座標(0,1)の画素については、αが「1」であるため、1−1=「0」という値が「β」として出力される。同様にして、位置座標(0,2)の画素については、αが「0」であるため、「1」という値が「β」として出力され、(0,3)の画素については、αが「1」であるため、「0」という値が「β」として出力される。減算器SUから出力された「β」は、乗算器MU1に供給される。
乗算器MU1には、減算器SUから「β」が供給されるとともに、背景カラーレジスタR2から背景色情報が供給される。乗算器MU1は、この「β」と背景色情報とを、対応する画素位置毎に乗算した“β×背景色情報”を出力する。すなわち、入力画像データの画素値が「0」である画素、つまり文字画像が描画されない非描画領域の画素については、「β」が「1」になるため、乗算器MU1からは背景色情報がそのまま出力される。また、入力画像データの画素値が「1」である画素、つまり文字画像が描画される描画領域の画素であり、且つハッチングパターンデータにおいて対応する画素位置のパターンビット値が「0」である画素についても、「β」が「1」になるため、乗算器MU1からは背景色情報がそのまま出力される。一方、入力画像データの画素値が「1」である画素、つまり文字画像が描画される描画領域の画素であり、且つハッチングパターンデータにおいて対応する画素位置のパターンビット値が「1」である画素については、βが「0」になるため、乗算器MU1からは「0」という値が出力される。
例えば位置座標(0,0)の画素については、減算器SUから供給されるβが「1」であるため、背景カラーレジスタR2から供給される背景色情報がそのまま出力される。続いて、位置座標(0,1)の画素については、減算器SUから供給されるβが「0」であるため、「0」という値が出力される。同様にして、位置座標(0,2)の画素については、減算器SUから供給されるβが「1」であるため、背景カラーレジスタR2から供給される背景色情報がそのまま出力され、位置座標(0,3)の画素については、減算器SUから供給されるβが「0」であるため、「0」という値が出力される。乗算器MU1から出力された“β×背景色情報”は、加算器ADに供給される。
続いて、図7を参照して、加算器ADの動作を説明する。
加算器ADは、乗算器MU0から供給される“α×ハッチングパターンの色情報”と、乗算器MU1から供給される“β×背景色情報”とを、対応する画素位置毎に加算した“α×ハッチングパターンの色情報+β×背景色情報”の値を出力する。例えば位置座標(0,0)の画素については、乗算器MU0から供給される“α×ハッチングパターンの色情報”の値が「0」であり、乗算器MU1から供給される“β×背景色情報”の値が「背景色情報」であるため、「背景色情報」が出力される。続いて、位置座標(0,1)の画素については、乗算器MU0から供給される“α×ハッチングパターンの色情報”の値が「C1」であり、乗算器MU1から供給される“β×背景色情報”の値が「0」であるため、ハッチングパターンの色情報「C1」が出力される。同様にして、位置座標(0,2)の画素については、“α×ハッチングパターンの色情報”の値が「0」であり、“β×背景色情報”の値が「背景色情報」であるため、「背景色情報」が出力され、位置座標(0,3)の画素については、“α×ハッチングパターンの色情報”の値が「C1」であり、“β×背景色情報”の値が「0」であるため、ハッチングパターンの色情報「C1」が出力される。つまり、加算器ADにおいては、図4に示したような入力画像における描画領域の画素のうち、図3に示したようなハッチングパターンにおいて対応する位置のパターンビット値が「1」である画素については、その色情報が「C1」に置き換えられる。一方、文字画像が描画されない非描画領域の画素と、文字画像が描画される描画領域の画素であり、且つハッチングパターンデータにおいて対応する画素位置のパターンビット値が「0」である画素とについては、その色情報が背景色情報に置き換えられる。このようにして、加算器ADによって加算された結果は、出力画像データとして出力される。加算器ADから出力された出力画像データは、VRAM14にいったん記憶された後、表示制御装置16によって解釈されて、記憶性液晶表示体15に画像として表示される。
ここで、図8は、出力画像データに基づいて記憶性液晶表示体15に表示される出力画像を示す図である。
同図に示すように、この出力画像は、図4に示した入力画像データが表す“L”という文字画像の描画領域に、図3に示したパターンビット値が「0」であるハッチングパターンで型抜きしたところから背景画像が見えるようなハッチングが施されている。すなわち、図4に示した入力画像データが表す“L”という文字画像の描画領域の画素のうち、図3に示したハッチングパターンデータにおいて対応する位置のパターンビット値が「1」である画素については、その位置のハッチングパターンの色情報が表す黄色になっている。また、図3に示したハッチングパターンデータにおいて対応する位置のパターンビット値が「0」である画素については、背景色情報が表す白色の背景画像になっている。さらに、文字画像の非描画領域には、ハッチングは施されておらず、背景色情報が表す白色の背景画像になっている。例えば位置座標(0,0)の画素の色は、背景色の白色であるし、位置座標(0,1)の画素の色はハッチングパターンの色情報「C1」が表す黄色である。そして、位置座標(0,2)の画素の色は、背景色の白色であり、位置座標(0,3)の画素の色は、ハッチングパターンの色情報「C1」が表す黄色である。
以上説明した実施形態によれば、入力画像データが表す画像の描画領域のみに複数の図形画像を並べるとともに、その描画領域の一部から背景画像が見えるようなハッチング処理を施すことができる。また、レジスタ、セレクタ、乗算器、加算器及び減算器からなる比較的簡易な構成の回路を用いるだけで、入力画像における文字などの描画領域だけにハッチングを施すことができ、ハッチング対象となる領域の位置座標或いはメモリアドレスなどを逐一指定する手間が不要となる。また、ハッチングカラーレジスタR0,R1に所望の色を記憶させるだけで、所望の色のハッチングを施すことができる。なお、上述した実施形態では、ハッチングカラーレジスタR0に記憶された色は使用されなかったが、後述する変形例(3)において使用されることになるので、後の説明を参照されたい。
[変形例]
以上が実施形態の説明であるが、この実施形態の内容は以下のように変形し得る。また、以下の変形例を適宜組み合わせてもよい。
(1)上述した実施形態では、図3に示した縦縞模様のハッチングパターンを表すハッチングパターンデータがメモリHに記憶されており、図4に示した“L”という文字を表す入力画像データが入力された例を挙げて、ハッチング処理の詳細を説明したが、入力画像の内容や、ハッチングパターンは上記の例示に限定されない。
例えば、図9(a)に示す星型のハッチングパターンを表すハッチングパターンデータがメモリHに記憶されており、図9(b)に示す矩形図形を表す入力画像データが入力された場合を考える。この場合、矩形図形が描画された領域にのみハッチング処理が施され、さらにハッチングパターンにおけるパターンビット値が「0」(図中星形部分の白色領域)の画素の色は背景色になるため、ハッチング回路250からは、図9(c)に示すような矩形図形の描画領域に、星型のハッチングパターンで型抜きしたところから背景画像が見えるようなハッチング処理が施された出力画像データが出力される。このようにして、ハッチング回路250は、入力画像の内容やハッチングパターンが変更されることにより、それらの内容に応じた様々なハッチングを施すことができる。
(2)上述した実施形態では、色情報の階調値として、その色情報が表す色が有るか無いかの2値しか想定していなかったので、ハッチングパターンの色情報C0,C1は、色そのものを意味すると同時に、その色が「有る」ということを意味していた。しかし、記憶性液晶表示体15が同一色を3以上の多階調で表示可能な場合には、この色情報には、色そのものを指定する情報とその階調値とが含まれることになる。
(3)上述した実施形態では、ハッチングパターンを「0」と「1」を含む2値で表現していたが、ハッチングパターンの表現方法はこれに限らない。例えば、ハッチングパターンを、「0」(所定の値)と「15」(所定の値以外の値)の2値で表現してもよい。この場合、ハッチングカラーレジスタR1は、ハッチングパターンにおいてパターンビット値「15」の位置にある画素の色を表す色情報を格納することになる。そして、セレクタS1は、選択信号として「0」(所定の値)が入力されている期間は、「0」という値を選択して出力し、選択信号として「15」(所定の値以外の値)が入力されている期間は、入力画像データの画素値「α」を選択して出力する。
また、ハッチングパターンのパターンビット値を3値以上の値で表現してもよい。この場合、セレクタS0に代わって、3入力1出力のセレクタが、パターンビット値が第1の値(所定の値)であり、且つ、入力画像データに含まれる画素値が0以外の値である場合には、入力画像データに含まれる画素値を0に変換して出力する。また、パターンビット値が第2の値(所定の値以外の値)又は第3の値(所定の値以外の値)である場合には、上記セレクタは、入力画像データに含まれる画素値をそのまま出力する。例えば、ハッチングカラーレジスタR0が、第2の値の位置にある画素の色を表す色情報「C0」を格納し、ハッチングカラーレジスタR1が、第3の値の位置にある画素の色を表す色情報「C1」を格納する場合を想定する。その場合、入力画像データが表す文字画像の描画領域の画素のうち、ハッチングパターンデータにおいて対応する位置のパターンビット値が第1の値である画素については、背景色が表す白色の背景画像になる。そして、入力画像データが表す文字画像の描画領域の画素のうち、ハッチングパターンデータにおいて対応する位置のパターンビット値が第2の値である画素については、その位置のハッチングパターンの色情報「C0」が表す青色になる。また、ハッチングパターンデータにおいて対応する位置のパターンビット値が第3の値である画素については、その位置のハッチングパターンの色情報「C1」が表す黄色になる。
(4)上述した実施形態では、2値の入力画像データを反転する反転手段を、減算器SUによって実現していたが、これに限らず、例えば2値の入力画像データを選択信号とし、選択信号「1」が入力されると入力信号「0」を選択して出力し、選択信号「0」が入力されると入力信号「1」を選択して出力するような構成で実現してもよい。
また、入力画像データは、「1」と「0」という2値からなるデータである必要はなく、例えば、「0」と「15」というように、「0」という値と「0」以外の整数値からなる2値データであってもよい。この場合、乗算器MU0にて、「0」以外の値と、ハッチングパターンの色情報とを乗算する場合、そのまま乗算すると、ハッチングパターンの色情報が整数倍されてしまう。そこで、ハッチングパターンの色情報を予め「1/整数値」倍しておくか、または、乗算器MU0に整数値を入力する前に、その整数値を自身で除算して「1」にしておく必要がある。なお、入力画像データは図2に示したハッチング回路250に入力される時点で2値データであればよく、画像がもともと多値データで表されている場合には、その多値データを2値データに変換してからこのハッチング回路250に入力すればよい。
(5)上述した実施形態において、ハッチング回路250は、入力画像データが表す画像の描画領域のみに、ハッチングパターンで型抜きしたところから背景画像が見えるようなハッチング処理のみを行っていた。これに対し、ハッチング回路250は、透明モードと非透明モードのいずれか指定された動作モードで動作し、透明モードが指定された場合には、上述した実施形態と同様の処理を行い、非透明モードが指定された場合には、入力画像データの画素値を変換せずに、入力画像データが表す画像の描画領域のみにハッチングパターンの色情報が表す色のハッチングを施す処理を行ってもよい。
図10は、この変形例に係るハッチング回路251の構成を示す図である。このハッチング回路251には、動作モード指定レジスタR3と、セレクタS2とがさらに設けられている。その他の構成については、図2に示したハッチング回路250の構成と同様である。
動作モード指定レジスタR3は、ハッチング回路250の動作モードである非透明モード又は透明モードのいずれかを指定するための選択信号を格納している。ここでは、非透明モードを指定するための選択信号を「0」とし、透明モードを指定するための選択信号を「1」とする。すなわち、この動作モード指定レジスタR3は、透明モード又は非透明モードのいずれかの動作モードを指定する動作モード指定手段として機能する。動作モード指定レジスタR3に格納されている選択信号は、利用者のキー22操作に基づいてCPU11によって書き換えられてもよい。セレクタS2には、入力信号として、「1」という値と、メモリHに記憶されているハッチングパターンデータに含まれる各パターンビット値とが上述した画素の位置座標の順番に従って順次入力される。また、このセレクタS2には、動作モード指定レジスタR3に格納されている選択信号が入力される。セレクタS2は、非透明モードを指定するための選択信号である「0」が入力されると、「1」という値を選択して出力する。一方、透明モードを指定するための選択信号である「1」が入力されると、メモリHから供給されたハッチングパターンデータに含まれる各パターンビット値を選択して出力する。セレクタS1には、選択信号として、セレクタS2から出力された「1」という値又はハッチングパターンデータに含まれる各パターンビット値のいずれかが入力される。つまり、セレクタS1は、透明モードが指定された場合には、セレクタS2からハッチングパターンデータに含まれるパターンビット値が選択信号として入力されるため、上述した実施形態と同様の動作を行う。これに対し、非透明モードが指定された場合には、セレクタS2から「1」という値が選択信号として入力されるため、入力画像データに含まれる画素値「α」をそのまま出力することになる。その場合、入力画像データが表す画像の描画領域は、ハッチングパターンデータにおけるパターンビット値が「0」である画素と対応する位置の画素については、色情報「C0」が表す青色になり、パターンビット値が「1」である画素と対応する位置の画素については、色情報「C1」が表す黄色になる。すなわち、図4に示した文字画像の描画領域は、図3に示したハッチングパターンに相当する青色と黄色の縦縞模様になる。
つまり、セレクタS1は、次のような変換手段として機能する。
まず、動作モード指定レジスタR3によって非透明モードが指定された場合には、セレクタS1は、入力画像データに含まれる画素値をそのまま出力する。また、動作モード指定レジスタR3によって透明モードが指定され、入力画像データに含まれる画素値が「1」であり、且つメモリHに記憶されているハッチングパターンデータにおいて対応する位置のパターンビット値が「0」である場合には、セレクタS1は、入力画像データに含まれる画素値を「0」に変換して出力する。さらに、動作モード指定レジスタR3によって透明モードが指定され、入力画像データに含まれる画素値が「0」である場合、及び、入力画像データに含まれる画素値が「1」であり、且つメモリHに記憶されているハッチングパターンデータにおいて対応する位置の画素値が「1」である場合には、セレクタS1は、入力画像データに含まれる画素値をそのまま出力する。
(6)ハッチング対象領域以外の領域は要するに背景領域であるが、この背景領域を表示するための画像データとしては、上述した実施形態のように背景カラーレジスタR2に格納されている背景色情報を用いてもよいし、ハッチング回路250に入力される入力画像データを用いてもよい。後者の場合、乗算器MU1には、背景カラーレジスタR2から読み出される背景色情報に代えて、入力画像データが供給されるような回路構成にすればよい。これにより、出力画像における背景領域の色を、入力画像における背景領域の色と同じにすることができる。
また、背景カラーレジスタR2に格納されている背景色情報、又は、ハッチング回路250に入力される入力画像データのうちのいずれかを指定するようにしてもよい。
図11は、この場合のハッチング回路252を示す図である。このハッチング回路252には、背景カラー指定レジスタR4と、セレクタS3とがさらに設けられている。その他の構成については、図2に示したハッチング回路250の構成と同様である。背景カラー指定レジスタR4は、入力画像データの各位置の画素値「α」、又は、背景カラーレジスタR2に格納されている背景色情報のいずれかを指定するための選択信号を格納している。つまり、この背景カラー指定レジスタR4は、2値の入力画像データに含まれる各位置の画素値、又は、背景色情報に含まれる各位置の画素値のいずれかを指定する指定手段として機能する。背景カラー指定レジスタR4に格納されている選択信号は、利用者のキー22操作に基づいてCPU11によって書き換えられてもよい。セレクタS3には、入力信号として、入力画像データの画素値「α」と、背景カラーレジスタR2に格納されている背景色情報とが入力される。また、このセレクタS3には、背景カラー指定レジスタR4に格納されている選択信号が入力される。セレクタS3は、入力画像データの各位置の画素値「α」を指定する選択信号(ここでは「0」)が入力されると、入力画像データの画素値「α」を選択して出力する。一方、背景カラーレジスタR2に格納されている背景色情報を指定する選択信号(ここでは「1」)が入力されると、背景色情報を選択して出力する。つまり、このセレクタS3は、背景カラー指定レジスタR4によって指定された画素値を第2の乗算手段である乗算器MU1に供給する供給手段として機能する。これにより、出力画像における背景領域の色として、入力画像における非描画領域の色又は背景色のいずれかを指定することができる。
(7)上述した実施形態において、VRAM14に記憶された画像データは、表示制御装置16によって、記憶性液晶表示体15に表示されていた。これに対し、ハッチング処理が施された画像データが、印刷に用いられてもよい。例えば、加算器ADから出力された出力画像データがRAM13に書き込まれ、その出力画像データが用紙1枚に印刷する画像に相当する画像データとして印刷部に供給されてもよい。印刷部は、供給された画像データに基づいて印刷を行い、画像データが表す画像を用紙に形成する。
(8)上述した実施形態では、背景カラーレジスタR2に格納されている背景色情報がそのまま乗算器MU1に供給されていたが、この背景カラーレジスタR2に加えて、VRAM14に背景色情報が記憶されている場合には、いずれかの背景色情報が選択されて、乗算器MU1に供給されてもよい。
図12は、この変形例に係るハッチング回路253の構成を示す図である。このハッチング回路253には、背景カラー指定レジスタR5と、セレクタS4とがさらに設けられている。その他の構成については、図2に示したハッチング回路250の構成と同様である。背景カラー指定レジスタR5は、背景カラーレジスタR2に格納されている第1の背景色情報、又は、VRAM14に記憶されている第2の背景色情報のいずれかを指定するための選択信号を格納している。つまり、この背景カラー指定レジスタR5は、予め決められた第1の背景色情報を記憶する背景カラーレジスタR2、又は、記憶性液晶表示体15に出力される画像情報が展開されるVRAM14のいずれかを指定する指定手段として機能する。背景カラー指定レジスタR5に格納されている選択信号は、利用者のキー22操作に基づいてCPU11によって書き換えられてもよい。セレクタS4には、入力信号として、背景カラーレジスタR2に格納されている第1の背景色情報と、VRAM14に記憶されている第2の背景色情報とが入力される。また、このセレクタS4には、背景カラー指定レジスタR5に格納されている選択信号が入力される。セレクタS4は、背景カラーレジスタR2を指定する選択信号(ここでは「0」)が入力されると、背景カラーレジスタR2から読み出された第1の背景色情報を選択して出力する。一方、VRAM14を指定する選択信号(ここでは「1」)が入力されると、VRAM14から読み出された第2の背景色情報を選択して出力する。つまり、このセレクタS4は、背景カラー指定レジスタR5によって指定された記憶手段、すなわち背景カラーレジスタR2又はVRAM14に記憶されている情報を、背景色情報に含まれる画素値として読み出し、第2の乗算手段である乗算器MU1に供給する供給手段として機能する。
また、表示手段又は印刷手段によって画像が出力(表示又は印刷)される場合、その出力画像の画像情報は、RAM13などの記憶手段に展開され、このRAM13にいったん記憶されてから表示手段又は印刷手段へと供給される。このRAM13に記憶された出力画像の画像情報を、上記実施形態における背景色情報として用いてもよい。この場合、背景カラー指定レジスタR5が、予め決められた第1の背景色情報を記憶する背景カラーレジスタR2、又は、出力画像の画像情報が記憶されるRAM13のいずれかを指定する指定手段として機能する。そして、セレクタS4が、背景カラー指定レジスタR5によって指定された記憶手段、すなわち背景カラーレジスタR2又はRAM13に記憶されている背景色情報又は画像情報を、上記実施形態における背景色情報の画素値として読み出し、第2の乗算手段である乗算器MU1に供給する供給手段として機能する。これにより、RAM13などの記憶手段を、背景色情報の供給元として選択することができる。
(9)上述した実施形態において、ハッチング回路250は、画像処理回路25に設けられていた。これに対し、ハッチング回路250が、表示制御装置16などの他のデバイスに設けられていてもよい。
(10)上述したハッチング回路250は、画像データに応じた画像を表示する表示装置を有するパーソナルコンピュータ装置、携帯電話機又は電子ブックなどに用いられてもよい。
画像表示装置1の構成を示す図である。 ハッチング回路250の構成を示す図である。 縦縞模様のハッチングを行うためのハッチングパターンデータを示す図である。 入力画像データが表す画像の一例を示す図である。 セレクタS0,S1及び乗算器MU0の動作を説明する図である。 減算器SU及び乗算器MU1の動作を説明する図である。 加算器ADの動作を説明する図である。 記憶性液晶表示体15に表示される出力画像を示す図である。 変形例に係るハッチングパターン、入力画像、出力画像を示す図である。 変形例に係るハッチング回路251の構成を示す図である。 変形例に係るハッチング回路252の構成を示す図である。 変形例に係るハッチング回路253の構成を示す図である。
符号の説明
1…画像表示装置、11…CPU、12…ROM、13…RAM、14…VRAM、15…記憶性液晶表示体、16…表示制御装置、17…電源、18…電源制御装置、19…コネクタ、20…記憶制御装置、21…I/O、22…キー、23…記憶装置、24…外付記憶装置、25…画像処理回路、250〜253…ハッチング回路、H…メモリ、R0,R1…ハッチングカラーレジスタ、S0〜S4…セレクタ、MU0,MU1…乗算器、SU…減算器、AD…加算器、R2…背景カラーレジスタ、R3…動作モード指定レジスタ、R4,R5…背景カラー指定レジスタ。

Claims (8)

  1. 並べて配置される複数の図形画像を構成する各画素の位置と、その画素値とを記憶する記憶手段と、
    0を含む2値で各位置の画素値が表された2値画像データが入力され、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が所定の値である場合には、当該2値画像データに含まれる画素値を0に変換して出力し、当該2値画像データに含まれる画素値が0である場合、及び、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が前記所定の値以外の値である場合には、当該2値画像データに含まれる画素値をそのまま出力する変換手段と、
    前記記憶手段に記憶された各位置の画素値と、前記変換手段から出力された各位置の画素値とを、それぞれ対応する前記位置毎に乗算する第1の乗算手段と、
    前記変換手段から出力された各位置の画素値を反転する反転手段と、
    前記2値画像データに含まれる各位置の画素値又は当該2値画像データに基づく画像の背景となる背景画像データに含まれる各位置の画素値と、前記反転手段によって反転された画素値とを、それぞれ対応する前記位置毎に乗算する第2の乗算手段と、
    前記第1の乗算手段の乗算結果と、前記第2の乗算手段の乗算結果とを、それぞれ対応する前記位置毎に加算し、出力画像データとして出力する加算手段と
    を備えることを特徴とする画像処理回路。
  2. 透明モード又は非透明モードのいずれかの動作モードを指定する動作モード指定手段を備え、
    前記変換手段は、
    前記動作モード指定手段によって前記非透明モードが指定された場合には、入力された前記2値画像データに含まれる前記画素値に対して前記変換を行わずに、当該画素値をそのまま出力し、
    前記動作モード指定手段によって前記透明モードが指定された場合には、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が所定の値である場合には、当該2値画像データに含まれる画素値を0に変換して出力し、当該2値画像データに含まれる画素値が0である場合、及び、当該2値画像データに含まれる画素値が0以外の値であり且つ前記記憶手段に記憶されている前記画素値において対応する位置の画素値が前記所定の値以外の値である場合には、当該2値画像データに含まれる画素値をそのまま出力する
    ことを特徴とする請求項1記載の画像処理回路。
  3. 前記記憶手段は、
    前記複数の図形画像を構成する各画素の位置を記憶する第1の記憶手段と、
    前記図形画像の色を表す色情報を、前記複数の図形画像を構成する各画素の画素値として記憶する第2の記憶手段と、
    前記第2の記憶手段により記憶されている色情報を、前記第1の記憶手段により記憶されている各位置の画素の画素値として出力する色情報出力手段とを備える
    ことを特徴とする請求項1記載の画像処理回路。
  4. 前記第2の記憶手段は、複数種類の色情報を記憶しており、
    前記色情報出力手段は、前記複数の図形画像のうち同一種類の図形画像を構成する画素毎に、前記第2の記憶手段によって記憶されている複数種類の色情報のうちのいずれかを出力する
    ことを特徴とする請求項3記載の画像処理回路。
  5. 前記2値画像データに含まれる各位置の画素値、又は、当該2値画像データの画像の背景を表す背景画像データに含まれる各位置の画素値のいずれかを指定する指定手段と、
    前記指定手段によって指定された画素値を前記第2の乗算手段に供給する供給手段と
    を備えることを特徴とする請求項1記載の画像処理回路。
  6. 予め決められた背景色情報を記憶する第3の記憶手段、又は、表示手段又は印刷手段に出力される画像情報を記憶する第4の記憶手段のいずれかを指定する指定手段と、
    前記指定手段によって指定された記憶手段に記憶されている情報を、前記背景画像データに含まれる画素値として読み出し、前記第2の乗算手段に供給する供給手段と
    を備えることを特徴とする請求項1記載の画像処理回路。
  7. 請求項1乃至6のいずれか1項に記載の画像処理回路と、
    前記加算手段から出力される出力画像データに基づいて画像を表示する表示手段と
    を備えることを特徴とする表示装置。
  8. 請求項1乃至6のいずれか1項に記載の画像処理回路と、
    前記加算手段から出力される出力画像データに基づいて印刷を行う印刷手段と
    を備えることを特徴とする印刷装置。
JP2007211254A 2007-08-14 2007-08-14 画像処理回路、表示装置及び印刷装置 Expired - Fee Related JP4488042B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2007211254A JP4488042B2 (ja) 2007-08-14 2007-08-14 画像処理回路、表示装置及び印刷装置
US12/222,420 US20090046926A1 (en) 2007-08-14 2008-08-08 Image processing circuit, display device, and printing device
CN2008101459512A CN101369343B (zh) 2007-08-14 2008-08-14 图像处理电路、显示装置以及印刷装置
EP08014508A EP2026324A3 (en) 2007-08-14 2008-08-14 Image processing circuit, display device, and printing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007211254A JP4488042B2 (ja) 2007-08-14 2007-08-14 画像処理回路、表示装置及び印刷装置

Publications (2)

Publication Number Publication Date
JP2009048247A true JP2009048247A (ja) 2009-03-05
JP4488042B2 JP4488042B2 (ja) 2010-06-23

Family

ID=39846658

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007211254A Expired - Fee Related JP4488042B2 (ja) 2007-08-14 2007-08-14 画像処理回路、表示装置及び印刷装置

Country Status (4)

Country Link
US (1) US20090046926A1 (ja)
EP (1) EP2026324A3 (ja)
JP (1) JP4488042B2 (ja)
CN (1) CN101369343B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8089493B2 (en) 2007-08-14 2012-01-03 Seiko Epson Corporation Image processing circuit, display device, and printing device
US8326083B2 (en) 2007-08-14 2012-12-04 Seiko Epson Corporation Image processing circuit, display device, and printing device

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102023839B (zh) * 2010-12-10 2012-08-29 福州瑞芯微电子有限公司 一种alpha运算器
JP2012255865A (ja) * 2011-06-08 2012-12-27 Sony Corp 表示制御装置、表示制御方法、及びプログラム
CN108020956B (zh) * 2016-11-02 2020-09-04 群创光电股份有限公司 显示装置
US10325341B2 (en) 2017-04-21 2019-06-18 Intel Corporation Handling pipeline submissions across many compute units
US10268596B2 (en) 2017-04-21 2019-04-23 Intel Corporation Memory access compression using clear code for tile pixels
US10997894B1 (en) * 2020-02-06 2021-05-04 Himax Technologies Limited ESL driver circuit, host circuit, and corresponding methods capable of saving transmission bandwidth of communication protocol

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2048624B (en) * 1979-05-02 1982-12-15 Ibm Graphics display apparatus
EP0383367B1 (en) * 1983-12-26 1999-03-17 Hitachi, Ltd. Graphic pattern processing apparatus and method
US4992781A (en) * 1987-07-17 1991-02-12 Sharp Kabushiki Kaisha Image synthesizer
JPH02133882A (ja) * 1988-11-14 1990-05-23 Toshiba Corp イメージデータ編集装置
JPH05210381A (ja) 1992-01-30 1993-08-20 Casio Comput Co Ltd 表示制御装置
KR950703188A (ko) * 1993-06-30 1995-08-23 이리마지리 쇼우이찌로 화상 처리 장치 및 방법 및 화상 처리부를 갖고 있는 게임기(Image Processing Device and Method Therefor, and Game Machine Having Image Processing Part)
DE69432512T2 (de) * 1993-10-29 2004-04-22 Sun Microsystems, Inc., Mountain View Für fensterumgebungsoperationen entworfenes rasterpuffersystem
WO1996020470A1 (en) * 1994-12-23 1996-07-04 Philips Electronics N.V. Single frame buffer image processing system
US5668941A (en) * 1995-06-22 1997-09-16 Cirrus Logic, Inc. Optimum implementation of X-Y clipping on pixel boundary
JPH1031735A (ja) * 1996-07-15 1998-02-03 Canon Inc 画像処理装置及び画像処理方法
JPH10215368A (ja) * 1997-01-31 1998-08-11 Canon Inc 画像処理装置及び方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8089493B2 (en) 2007-08-14 2012-01-03 Seiko Epson Corporation Image processing circuit, display device, and printing device
US8326083B2 (en) 2007-08-14 2012-12-04 Seiko Epson Corporation Image processing circuit, display device, and printing device

Also Published As

Publication number Publication date
EP2026324A3 (en) 2009-12-02
JP4488042B2 (ja) 2010-06-23
CN101369343B (zh) 2011-07-27
EP2026324A2 (en) 2009-02-18
CN101369343A (zh) 2009-02-18
US20090046926A1 (en) 2009-02-19

Similar Documents

Publication Publication Date Title
JP4488042B2 (ja) 画像処理回路、表示装置及び印刷装置
JP4404116B2 (ja) 画像処理回路、表示装置及び印刷装置
US8089493B2 (en) Image processing circuit, display device, and printing device
JP2004187266A (ja) 画像配置方法、画像配置装置、および画像配置プログラム
EP2397991A1 (en) Method for providing texture effect and display apparatus applying the same
JP4420083B2 (ja) 画像処理回路、表示装置及び印刷装置
JP4404117B2 (ja) 画像処理回路、表示装置及び印刷装置
JP4424388B2 (ja) 画像処理回路、表示装置及び印刷装置
JP2005326756A (ja) 文字画像生成装置,文字画像生成方法,表示制御装置,文字画像生成プログラムおよび表示制御プログラム
JP2006221406A (ja) 情報表示装置
JP2009075873A (ja) ロゴ付き二次元コード作成装置、ロゴ付き二次元コード作成方法、及びプログラム
EP1282107A1 (en) Image half-tone processor and method thereof
JP5332551B2 (ja) 情報処理装置、表示制御方法、及びプログラム
JP2014178905A (ja) 画像表示装置、画像表示方法およびプログラム
JP2005189663A (ja) マルチレイヤ画像合成装置
JP2011137899A (ja) 画像処理装置、及びプログラム
JP4285513B2 (ja) 画像処理回路及び印刷装置
JP2009271347A (ja) フォント描画装置および情報処理装置
JP2007086945A (ja) 画像処理装置、画像処理方法及び該方法を実行するための画像処理プログラムを格納したコンピュータ読み取り可能な記録媒体
JP2005208303A (ja) 情報表示装置
JP4661704B2 (ja) 画像処理装置、画像形成装置およびプログラム
JP2010186021A (ja) 情報表示装置
JP2020145507A (ja) 画像編集装置、画像編集方法
JP2005216146A (ja) 情報表示装置、情報表示システムおよび情報表示方法
JP2009070171A (ja) 画像形成装置、表示装置、画面表示方法、及び画面表示プログラム

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090722

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090728

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090828

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091027

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091209

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100309

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100322

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees