JP2007206665A - 液晶表示装置及びデータライン・ドライバ - Google Patents
液晶表示装置及びデータライン・ドライバ Download PDFInfo
- Publication number
- JP2007206665A JP2007206665A JP2006121292A JP2006121292A JP2007206665A JP 2007206665 A JP2007206665 A JP 2007206665A JP 2006121292 A JP2006121292 A JP 2006121292A JP 2006121292 A JP2006121292 A JP 2006121292A JP 2007206665 A JP2007206665 A JP 2007206665A
- Authority
- JP
- Japan
- Prior art keywords
- data
- channel
- voltage
- gradation
- liquid crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【解決手段】第1,第2のチャネルからそれそれ出力されるべき第1,第2のデータを互いに逆のチャネルへ入れ換えて供給する入力側データクロス部と、第1,第2のチャネルにそれぞれ接続され、極性反転駆動の正側及び負側の基準電圧を有する第1,第2の基準電源部15, 16と、第1又は第2のデータに応じて第1又は第2の基準電源部より所定の基準電圧を選択するセレクタ部17と、セレクタ部から出力された、第1のチャネルの第2のデータと第2のチャネルの第1のデータとを互いに逆のチャンネルへ入れ換えて出力する出力側データクロス部とを備え、第1,第2の基準電源部15, 16が作成した階調電圧を伝達する階調電圧ラインは、同じ階調に対応するもの同士が隣接して配置されている
【選択図】図1
Description
図示のドライバは、シフトレジスタ部51と、表示用ディジタルデータDnのビット数分の容量をそれぞれ有するデータレジスタ部52及びラッチ部53と、デコーダ部54と、アナログスイッチ群から成るセレクタ部55と、階調電圧作成部56とを備えており、クロックCLKと、データ取り込みの開始を指示するスタート信号STと、出力の切り換えのタイミングを指示するラッチ信号LPとにより制御される。
図示のように、外部から入力する基準電圧を偶数本(図示の例ではV0〜V9の10本)とし、中央の電圧を挟んで対称に正側と負側にそれぞれ5本ずつの2グループの基準電圧群とする。隣合う基準電圧間(例えばV5とV6の間)を、4個の抵抗器を用いて4等分に分圧し、4階調(VA01〜VA04)の階調電圧(VR17〜VR20)を作成する。ここに、各グループの基準電圧群間の中央の電圧と各階調電圧の差が表示階調となり、図示の例では、正側と負側にそれぞれ16階調の階調電圧が作成される。正側の階調電圧VR17〜VR32は、そのうちの一つがセレクタ内のアナログスイッチにより選択されて、対応する奇数チャネル(データラインQ1,Q3,……)に送出される。同様に、負側の階調電圧VR01〜VR16は、そのうちの一つがセレクタ内のアナログスイッチにより選択されて、対応する偶数チャネル(データラインQ2,Q4,……)に送出される。
〔請求項1〕 供給されるデータビットに応じて、液晶駆動電圧の1/2の電圧または液晶共通電極の電圧を基準として正及び負の電圧を発生させ、出力端子に時系列に正及び負の電圧を交互に出力するマトリクス型液晶表示装置の駆動回路であって、該駆動回路が、前記データビットを第1の系統の回路又は第2の系統の回路の何れかを選択して供給する第1のスイッチ回路と、前記第1の系統の回路に設けられ、前記第1のスイッチ回路が前記第1の系統の回路を選択した時に前記データビットを第1の電圧レベルにシフトさせる第1のレベルシフト回路と、前記第2の系統の回路に設けられ、前記第1のスイッチ回路が前記第2の系統の回路を選択した時に前記データビットを前記第1の電圧レベルよりも低圧の第2の電圧レベルにシフトさせる第2のレベルシフト回路と、前記第1のスイッチ回路により選択された前記第1の系統の回路又は前記第2の系統の回路からの出力を対応する出力端子に与えるように切り換える第2のスイッチ回路とを備えたことを特徴とするマトリクス型液晶表示装置の駆動回路。
〔請求項2〕 前記第2のスイッチ回路の耐圧は、液晶のしきい電圧値の2倍以上に設定したものであることを特徴とする請求項1に記載のマトリクス型液晶表示装置の駆動回路。
〔請求項3〕 前記第1の系統の回路と前記第2の系統の回路には、それぞれ高圧側オペアンプと低圧側オペアンプとを有し、これら高圧側オペアンプ及び低圧側オペアンプの差動入力段は、導電型の異なるトランジスタで構成されたものであることを特徴とする請求項1に記載のマトリクス型液晶表示装置の駆動回路。
〔請求項4〕 前記第1の系統の回路と前記第2の系統の回路には、それぞれ高圧側階調電圧発生回路と低圧側階調電圧発生回路とを有し、これら高圧側階調電圧発生回路と低圧側階調電圧発生回路は、外部入力に基づいて液晶に階調表示する階調電圧が微調整されるものであることを特徴とする請求項1に記載のマトリクス型液晶表示装置の駆動回路。
〔請求項5〕 前記高圧側階調電圧発生回路と前記低圧側階調電圧発生回路は、抵抗分割方式により液晶γ曲線に合うような抵抗比に階調電圧が微調整されるものであることを特徴とする請求項4に記載のマトリクス型液晶表示装置の駆動回路。
〔請求項6〕 隣接する全ての出力端子間には共通端子スイッチが設けられ、全出力端子には前記共通端子スイッチを介して液晶駆動電圧の1/2の電圧が与えられることを特徴とする請求項1に記載のマトリクス型液晶表示装置の駆動回路。
11 シフトレジスタ部
12 データレジスタ部
13 ラッチ部
14,14a デコーダ部
15,15a 第1の基準電源部(正側基準電源部)
16,16a 第2の基準電源部(負側基準電源部)
17 セレクタ部
18 (データクロス機能付)出力部
20,21,22 階調電圧作成部(抵抗アレイ型D/Aコンバータ)
AP,BP (階段状電圧制御のための)外部制御信号
CLK クロック
Dn データ(表示用ディジタルデータ)
ECH 偶数チャネル(データライン)
LP ラッチ信号
OCH 奇数チャネル(データライン)
POL データ切り換え制御信号
R/L シフト方向切り換え制御信号
SP タイミング信号
ST スタート信号
Claims (3)
- 液晶パネルに配列されたデータラインを駆動するために、前記液晶パネルの片側のみに設けられるデータライン・ドライバであって、
前記データライン・ドライバ内に、
データ切り換え信号に基づいて、前記データライン・ドライバの第1のチャネルから出力されるべき第1のデータを第2のチャネルへ、第2のチャネルから出力されるべき第2のデータを第1のチャネルへ、入れ換えて供給する入力側データクロス部と、
前記第1のチャネルに接続され、極性反転駆動における正側の基準電圧を有する第1の基準電源部と、
前記第2のチャネルに接続され、極性反転駆動における負側の基準電圧を有する第2の基準電源部と、
前記第1又は第2のデータに応じて、前記第1又は第2の基準電源部より、所定の基準電圧を選択するセレクタ部と、
前記データ切り換え信号に基づいて、前記セレクタ部から出力された、前記第1のチャネルの前記第2のデータに対応する第2のデータ電圧を前記第2のチャネルへ、前記第2のチャネルの前記第1のデータに対応する第1のデータ電圧を前記第1のチャネルへ、入れ換えて出力する出力側データクロス部とを備え、
前記第1及び第2の基準電源部はそれぞれ階調電圧作成部を有し、
前記階調電圧作成部にて作成された複数の階調電圧を伝達する階調電圧ライン群は、第1の基準電源部の階調電圧作成部にて作成された階調電圧を伝達する階調電圧ラインと第2の基準電源部の階調電圧作成部にて作成された階調電圧を伝達する階調電圧ラインとの同じ階調に対応する階調電圧ライン同士が隣接するように配置されていることを特徴とするデータライン・ドライバ。 - 請求項1に記載のデータライン・ドライバにおいて、前記第1の基準電源部及び前記第2の基準電源部の一方が奇数チャネルに割り当てられ、且つ、他方が偶数チャネルに割り当てられていることを特徴とするデータライン・ドライバ。
- 液晶パネルと、前記液晶パネルに配列されたデータラインに接続される、請求項1または2に記載のデータライン・ドライバとを備えたことを特徴とする液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006121292A JP4080511B2 (ja) | 2006-04-25 | 2006-04-25 | 液晶表示装置及びデータライン・ドライバ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006121292A JP4080511B2 (ja) | 2006-04-25 | 2006-04-25 | 液晶表示装置及びデータライン・ドライバ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004242738A Division JP4163161B2 (ja) | 2004-08-23 | 2004-08-23 | 液晶表示装置及びデータライン・ドライバ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007206665A true JP2007206665A (ja) | 2007-08-16 |
JP4080511B2 JP4080511B2 (ja) | 2008-04-23 |
Family
ID=38486156
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006121292A Expired - Fee Related JP4080511B2 (ja) | 2006-04-25 | 2006-04-25 | 液晶表示装置及びデータライン・ドライバ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4080511B2 (ja) |
-
2006
- 2006-04-25 JP JP2006121292A patent/JP4080511B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP4080511B2 (ja) | 2008-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3922736B2 (ja) | 液晶表示装置 | |
KR100614471B1 (ko) | Lcd패널 구동 회로 | |
KR100986040B1 (ko) | 디스플레이 구동회로 | |
USRE39366E1 (en) | Liquid crystal driver and liquid crystal display device using the same | |
KR100339799B1 (ko) | 평면 표시 장치의 구동 방법 | |
US8031154B2 (en) | Display device | |
JP4140779B2 (ja) | 液晶パネルの駆動装置及びその駆動方法 | |
US20150161927A1 (en) | Driving apparatus with 1:2 mux for 2-column inversion scheme | |
JP5085268B2 (ja) | 液晶表示装置とその駆動方法 | |
JP2008250118A (ja) | 液晶装置、液晶装置の駆動回路、液晶装置の駆動方法および電子機器 | |
JP2007310234A (ja) | データ線駆動回路、表示装置、及びデータ線駆動方法 | |
JP2004021163A (ja) | 駆動回路、電気光学装置及び駆動方法 | |
JP2009163238A (ja) | 液晶表示装置及びその駆動方法 | |
JP2007052396A (ja) | 駆動回路、表示装置及び表示装置の駆動方法 | |
JPH11175028A (ja) | 液晶表示装置、液晶表示装置の駆動回路、および液晶表示装置の駆動方法 | |
JP2005141169A (ja) | 液晶表示装置及びその駆動方法 | |
US20070097056A1 (en) | Driving method and data driving circuit of a display | |
JP2008292837A (ja) | 表示装置 | |
US20060007213A1 (en) | Apparatus and method for LCD panel drive for achieving time-divisional driving and inversion driving | |
JP2008292927A (ja) | 集積回路装置、表示装置および電子機器 | |
US7522147B2 (en) | Source driver and data switching circuit thereof | |
JP4147175B2 (ja) | 液晶表示装置 | |
JP4163161B2 (ja) | 液晶表示装置及びデータライン・ドライバ | |
JP4080511B2 (ja) | 液晶表示装置及びデータライン・ドライバ | |
JP2008102345A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Effective date: 20080205 Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080206 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 3 Free format text: PAYMENT UNTIL: 20110215 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120215 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 4 Free format text: PAYMENT UNTIL: 20120215 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 5 Free format text: PAYMENT UNTIL: 20130215 |
|
LAPS | Cancellation because of no payment of annual fees |