JP2004021163A - 駆動回路、電気光学装置及び駆動方法 - Google Patents

駆動回路、電気光学装置及び駆動方法 Download PDF

Info

Publication number
JP2004021163A
JP2004021163A JP2002179550A JP2002179550A JP2004021163A JP 2004021163 A JP2004021163 A JP 2004021163A JP 2002179550 A JP2002179550 A JP 2002179550A JP 2002179550 A JP2002179550 A JP 2002179550A JP 2004021163 A JP2004021163 A JP 2004021163A
Authority
JP
Japan
Prior art keywords
voltage
circuit
data line
driving
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002179550A
Other languages
English (en)
Other versions
JP3649211B2 (ja
Inventor
Katsuhiko Maki
牧 克彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2002179550A priority Critical patent/JP3649211B2/ja
Priority to CNB031413196A priority patent/CN1285961C/zh
Priority to US10/460,543 priority patent/US20040021627A1/en
Priority to KR1020030039875A priority patent/KR100563282B1/ko
Publication of JP2004021163A publication Critical patent/JP2004021163A/ja
Application granted granted Critical
Publication of JP3649211B2 publication Critical patent/JP3649211B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】低消費電力で表示パネルを駆動できる駆動回路、これを含む電気光学装置及び駆動方法を提供すること。
【解決手段】駆動回路は、データ線をグループ分けした複数のデータ線群SG1〜SG3に対応して設けられる電圧設定回路(OPA〜OPC)を含む。電圧設定回路は、コモン電圧VCOMが極性反転することでデータ線電圧VSがVDDR、VSSの一方の電源側に変化した場合に、VSを他方の電源側に変化させる。電圧設定回路は、VCOMの極性判定タイミングの後の期間にデータ線電圧VSを他方の電源側に変化させる。基準電圧発生回路が含むインピーダンス変換回路(OPA〜OPC)のうち、VDDR、VSS側のインピーダンス変換回路以外のインピーダンス変換回路を、電圧設定回路として使用する。
【選択図】    図10

Description

【0001】
【発明の属する技術分野】
本発明は、駆動回路、電気光学装置及び駆動方法に関する。
【0002】
【背景技術及び発明が解決しようとする課題】
従来より、携帯電話機などの電子機器に用いられる液晶パネルとして、単純マトリクス方式の液晶パネルと、薄膜トランジスタ(Thin Film Transistor:以下、TFTと略す)などのスイッチング素子を用いたアクティブマトリクス方式の液晶パネルとが知られている。
【0003】
単純マトリクス方式は、アクティブマトリクス方式に比べて低消費電力化が容易であるという利点がある反面、多色化や動画表示が難しいという不利点がある。一方、アクティブマトリクス方式は、多色化や動画表示に適しているという利点がある反面、低消費電力化が難しいという不利点がある。
【0004】
そして、近年、携帯電話機などの携帯型電子機器では、高品質な画像の提供のために、多色化、動画表示への要望が強まっている。このため、これまで用いられてきた単純マトリクス方式の液晶パネルに代えて、アクティブマトリクス方式の液晶パネルが用いられるようになってきた。
【0005】
さて、アクティブマトリクス方式の液晶パネルでは、表示パネルのデータ線を駆動するデータ線駆動回路の出力回路の中に、インピーダンス変換回路として機能するボルテージフォロワ接続の演算増幅器が設けられていた。このような演算増幅器を出力回路に設ければ、データ線の電圧変動を最小限に抑えることができ、データ線の電圧を短時間で所望の階調電圧に設定することが可能になる。
【0006】
しかしながら、このような演算増幅器を出力回路に設けると、無駄に消費される電流が多くなり、消費電流が大きくなるという問題点がある。特に、この演算増幅器は、データ線の本数と同じ個数だけ設けられる。従って、各演算増幅器の消費電力が増えると、データ線駆動回路の消費電力は、演算増幅器の個数の分だけ増えてしまい、消費電力の悪化は更に深刻なものとなる。
【0007】
本発明は以上のような技術的課題に鑑みてなされたものであり、その目的とするところは、低消費電力で表示パネルを駆動できる駆動回路、これを含む電気光学装置及び駆動方法を提供することにある。
【0008】
【課題を解決するための手段】
本発明は、複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動回路であって、その各々が、データ線をグループ分けした複数のデータ線群の各々に対応して設けられる複数の電圧設定回路を含み、前記各電圧設定回路が、表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、データ線の電圧を第1、第2の電源の他方の電源側に変化させる駆動回路に関係する。
【0009】
本発明では、例えば第1のデータ線群には第1の電圧設定回路、第2のデータ線群には第2の電圧設定回路、第3のデータ線群には第3の電圧設定回路というように、複数の電圧設定回路が設けられる。そして、対向電極の電圧が極性反転することで、表示パネルの寄生容量等が原因となってデータ線の電圧が変化した場合に、電圧設定回路が、変化したデータ線電圧を逆方向に変化させる。そして、データ線電圧を第1、第2の電源の間の電圧に設定する。これにより、その後に、データ線電圧を短時間で適正な電圧(階調電圧等)に設定できるようになり、表示特性を維持しながら低消費電力化を図れる。
【0010】
また本発明では、前記各電圧設定回路が、対向電極の電圧が極性反転するタイミングの後の所与の期間において、データ線の電圧を第1、第2の電源の他方の電源側に変化させてもよい。
【0011】
この場合の所与の期間は、例えば、対向電極電圧の極性反転タイミングと画素電極へのデータ信号の書き込み確定タイミングの間にある期間である。
【0012】
また本発明では、複数の基準電圧を発生する基準電圧発生回路と、発生された複数の基準電圧を用いて、デジタル階調データをアナログ階調電圧に変換するデジタル/アナログ変換回路と、デジタル/アナログ変換回路からのアナログ階調電圧をデータ線に出力する出力回路とを含み、前記複数の電圧設定回路が、前記基準電圧発生回路が含む複数のインピーダンス変換回路であってもよい。
【0013】
この場合に、基準電圧発生回路が含む任意のインピーダンス変換回路を、電圧設定回路として用いることができる。
【0014】
また本発明では、前記基準電圧発生回路が、複数の抵抗素子が直列接続されるラダー抵抗を有し、そのラダー抵抗のM個(M≧4)の電圧分割端子にM個の電圧を出力する第1の電圧分割回路と、前記第1の電圧分割回路からのM個の各電圧が各入力端子に入力され、基準電圧を生成するための各電圧を各出力端子に出力するM個のインピーダンス変換回路とを含み、前記複数の電圧設定回路が、M個の前記インピーダンス変換回路のうち、第1、第2の電源側のインピーダンス変換回路を少なくとも除くK個(2≦K≦M−2)のインピーダンス変換回路であってもよい。
【0015】
このようにすることで、データ線電圧を、第1、第2の電源の間の中間電圧に設定できるようになる。
【0016】
また本発明では、前記基準電圧発生回路が、複数の抵抗素子が直列接続されるラダー抵抗を有し、そのラダー抵抗のM個の電圧分割端子にM個の前記インピーダンス変換回路の出力端子が接続され、ラダー抵抗のN個(N≧2×M)の電圧分割端子である基準電圧出力端子に基準電圧を出力する第2の電圧分割回路を含んでもよい。
【0017】
このようにすれば、M個のインピーダンス変換回路のインピーダンス変換機能を利用して、N個の基準電圧の出力端子での出力インピーダンスを低くすることが可能になる。
【0018】
また本発明では、デジタル/アナログ変換回路の出力端子とデータ線との間に設けられる第1のスイッチング素子群と、複数のインピーダンス変換回路の出力端子とデータ線との間に設けられる第2のスイッチング素子群とを含み、対向電極の電圧が極性反転するタイミングの後の所与の期間において、前記第1のスイッチング素子群がオフになり、前記第2のスイッチング素子群がオンになるようにしてもよい。
【0019】
このようにすれば、第2のスイッチング素子群をオンにすることで、電圧設定回路を用いて、データ線電圧を所定電圧に設定できる。そして、その後に、第1のスイッチング素子群をオンにし、第2のスイッチング素子群をオフにすることで、データ線電圧を、適正な階調電圧に設定できるようになる。
【0020】
また本発明は、複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動回路であって、複数の基準電圧を発生する基準電圧発生回路と、発生された複数の基準電圧を用いて、デジタル階調データをアナログ階調電圧に変換するデジタル/アナログ変換回路と、デジタル/アナログ変換回路からのアナログ階調電圧をデータ線に出力する出力回路とを含み、前記基準電圧発生回路が含む1又は複数のインピーダンス変換回路が、表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、データ線の電圧を第1、第2の電源の他方の電源側に変化させる駆動回路に関係する。
【0021】
本発明によれば、対向電極の電圧が極性反転することでデータ線の電圧が変化した場合に、基準電圧発生回路が含む1又は複数のインピーダンス変換回路が、変化したデータ線電圧を逆方向に変化させる。そして、データ線電圧を第1、第2の電源の間の電圧に設定する。これにより、その後にデータ線電圧を短時間で適正な電圧(階調電圧等)に設定できるようになり、表示特性を維持しながら低消費電力化を図れる。
【0022】
また本発明では、対向電極の電圧が極性反転するタイミングを含む所与の期間において、データ線がハイインピーダンス状態に設定されてもよい。
【0023】
このようにすれば、対向電極の電圧の極性反転により駆動回路の出力端子側に流れ込んで来る電荷を、電源側に戻すことが可能になり、低消費電力化を実現できる。
【0024】
また本発明は、上記のいずれかの駆動回路と、前記駆動回路により駆動される表示パネルとを含む電気光学装置に関係する。
【0025】
また本発明は、複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動方法であって、表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、データ線をグループ分けした複数のデータ線群毎に設けられる各電圧設定回路を用いて、データ線の電圧を第1、第2の電源の他方の電源側に変化させる駆動方法に関係する。
【0026】
また本発明は、複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動方法であって、基準電圧発生回路を用いて、複数の基準電圧を発生し、発生された複数の基準電圧を用いて、デジタル階調データをアナログ階調電圧に変換し、デジタル/アナログ変換回路からのアナログ階調電圧をデータ線に出力すると共に、表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、前記基準電圧発生回路が含む1又は複数のインピーダンス変換回路を用いて、データ線の電圧を第1、第2の電源の他方の電源側に変化させる駆動方法に関係する。
【0027】
【発明の実施の形態】
以下、本実施形態について図面を用いて詳細に説明する。
【0028】
なお、以下に説明する本実施形態は、特許請求の範囲に記載された本発明の内容を不当に限定するものではない。また本実施形態で説明される構成の全てが本発明の解決手段として必須であるとは限らない。
【0029】
1.電気光学装置
図1に、本実施形態の電気光学装置(狭義には液晶装置)の構成例を示す。この電気光学装置は、携帯電話、携帯型情報機器(PDA等)、デジタルカメラ、プロジェクタ、携帯型オーディオプレーヤ、マスストレージデバイス、ビデオカメラ、電子手帳、或いはGPS(Global Positioning System)などの種々の電子機器に組み込むことができる。
【0030】
図1の電気光学装置は、表示パネル512(狭義にはLCD(Liquid CrystalDisplay)パネル)、データ線駆動回路520(狭義にはソースドライバ)、走査線駆動回路530(狭義にはゲートドライバ)、コントローラ540、電源回路542を含む。なお、電気光学装置にこれらの全ての回路ブロックを含める必要はなく、その一部の回路ブロックを省略する構成にしてもよい。
【0031】
ここで表示パネル512(電気光学パネル)は、複数の走査線(狭義にはゲート線)と、複数のデータ線(狭義にはソース線と)と、走査線及びデータ線により特定される画素を含む。この場合、データ線に薄膜トランジスタTFT(ThinFilm Transistor、広義には画素用スイッチング素子)を接続し、このTFTに画素電極を接続することで、アクティブマトリクス型の電気光学装置を構成できる。
【0032】
より具体的には、表示パネル512はアクティブマトリクス基板(例えばガラス基板)により構成される。このアクティブマトリクス基板には、図1のY方向に複数配列されそれぞれX方向に伸びる走査線G1〜GI(Iは2以上の自然数)と、X方向に複数配列されそれぞれY方向に伸びるデータ線S1〜SJ(Jは2以上の自然数)とが配置されている。また、走査線GK(1≦K≦I、Kは自然数)とデータ線SL(1≦L≦J、Lは自然数)との交差点に対応する位置に画素が設けられ、各画素は、薄膜トランジスタTFT−KL(広義には画素用スイッチング素子)、画素電極PE−KLを含む。
【0033】
TFT−KLのゲート電極は走査線GKに接続され、TFT−KLのソース電極はデータ線SLに接続され、TFT−KLのドレイン電極は画素電極PE−KLに接続されている。この画素電極PE−KLと、画素電極PE−KLと液晶素子(広義には電気光学物質)を挟んで対向する対向電極COM(コモン電極)との間には、液晶容量CL−KL(電気光学物質の容量)及び補助容量CS−KLが形成されている。そして、TFT−KL、画素電極PE−KL等が形成されるアクティブマトリクス基板と、対向電極COMが形成される対向基板との間に液晶が封入され、画素電極PEKLと対向電極COMの間の印加電圧に応じて液晶素子の透過率が変化するようになっている。
【0034】
なお、対向電極COMに与えられる電圧VCOM(第1、第2のコモン電圧)は、電源回路542により生成される。また、対向電極COMを対向基板上にベタに形成せずに、各走査線に対応するように帯状に形成してもよい。
【0035】
データ線駆動回路520は、画像データに基づいて表示パネル512のデータ線S1〜SJを駆動する。一方、走査線駆動回路530は、表示パネル512の走査線G1〜GIを順次走査駆動する。
【0036】
コントローラ540は、図示しない中央処理装置(Central Processing Unit:以下、CPUと略す)等のホストにより設定された内容に従って、データ線駆動回路520、走査線駆動回路530及び電源回路542を制御する。
【0037】
より具体的には、コントローラ540は、データ線駆動回路520及び走査線駆動回路530に対しては、例えば動作モードの設定や内部で生成した垂直同期信号や水平同期信号の供給を行い、電源回路542に対しては、対向電極COMの電圧VCOMの極性反転タイミングの制御を行う。
【0038】
電源回路542は、外部から供給される基準電圧に基づいて、表示パネル512の駆動に必要な各種の電圧や、対向電極COMの電圧VCOMを生成する。
【0039】
なお、図1では、電気光学装置がコントローラ540を含む構成になっているが、コントローラ540を電気光学装置の外部に設けてもよい。或いは、コントローラ540と共にホストを電気光学装置に含めるようにしてもよい。
【0040】
また、走査線駆動回路530、コントローラ540、電源回路542の少なくとも1つをデータ線駆動回路520に内蔵させてもよい。また、データ線駆動回路520、走査線駆動回路530、コントローラ540、電源回路542の一部又は全部を表示パネル512上に形成してもよい。
【0041】
2.データ線電圧の変動
さて、液晶素子には、直流電圧を長時間印加すると劣化するという性質がある。このため、液晶素子に印加する電圧の極性を所定期間毎に反転させる駆動方式が必要になる。このような駆動方式としては、フレーム反転駆動、走査(ゲート)ライン反転駆動、データ(ソース)ライン反転駆動、ドット反転駆動などがある。
【0042】
ここで、走査ライン反転駆動では、液晶素子に印加される電圧が走査期間毎(1又は複数の走査線毎)に極性反転される。例えば、第Kの走査期間(第Kの走査線の選択期間)では正極性の電圧が液晶素子に印加され、第K+1の走査期間では負極性の電圧が印加され、第K+2の走査期間では正極性の電圧が印加される。一方、次のフレームにおいては、今度は、第Kの走査期間では負極性の電圧が液晶素子に印加され、第K+1の走査期間では正極性の電圧が印加され、第K+2の走査期間では負極性の電圧が印加されるようになる。
【0043】
そして、この走査ライン反転駆動では、対向電極COMの電圧VCOM(以下、コモン電圧と呼ぶ)が走査期間毎に極性反転される。
【0044】
より具体的には図2に示すように、正極の期間T1(第1の期間)ではコモン電圧VCOMはVC1(第1のコモン電圧)になり、負極の期間T2(第2の期間)ではVC2(第2のコモン電圧)になる。
【0045】
ここで、正極の期間T1は、データ線(画素電極)の電圧VSがコモン電圧VCOMよりも高くなる期間である。この期間T1では液晶素子に正極性の電圧が印加されることになる。一方、負極の期間T2は、データ線電圧VSがコモン電圧VCOMよりも低くなる期間である。この期間T2では液晶素子に負極性の電圧が印加されることになる。また、VC2は、所与の電圧を基準としてVC1を極性反転した電圧である。
【0046】
このようにコモン電圧VCOMを極性反転することで、表示パネルの駆動に必要な電圧を低くすることができる。これにより、駆動回路の耐圧を低くでき、駆動回路の製造プロセスの簡素化、低コスト化を図れる。
【0047】
しかしながら、このようにコモン電圧VCOMを極性反転すると、液晶容量CLや補助容量CSやTFTの寄生容量などによる容量カップリング効果により、データ線電圧(画素電極電圧)が変動してしまうという問題が生じる。
【0048】
この場合、図3に示すような構成の駆動回路を採用すれば、上記のような問題をある程度解消できる。
【0049】
例えば図3において、基準電圧発生回路620はγ補正用のラダー抵抗を含み、複数の基準電圧を発生する。DAC630(デジタル/アナログ変換回路)は、基準電圧発生回路620からの複数の基準電圧を用いて、デジタル階調データ(R、G、B用データ)をアナログ階調電圧に変換する。出力回路640は、DAC630からのアナログ階調電圧をデータ線に出力する。
【0050】
図3に示す構成の駆動回路では、出力回路640が、ボルテージフォロワ接続の演算増幅器(広義にはインピーダンス変換回路)を含み、この演算増幅器により各データ線を駆動する。従って、コモン電圧VCOMが極性反転することでデータ線電圧に変動が生じても、この電圧変動を最小限に抑えることができ、図4(A)に示すように、短時間でデータ線電圧(画素電極電圧)を所望の階調電圧に設定できる。
【0051】
しかしながら、図3の駆動回路では、全てのデータ線に、消費電力が大きい演算増幅器が接続される。このため、消費電力が非常に大きくなってしまうという問題点がある。
【0052】
そこで本実施形態では図5に示すような構成の駆動回路を採用している。
【0053】
即ち図5では、出力回路40は、演算増幅器を含まず、DAC30の出力端子とデータ線との間の接続のオン・オフを行うスイッチング素子などを含む。そして、出力回路40に演算増幅器を含ませない代わりに、基準電圧発生回路20に、ボルテージフォロワ接続の演算増幅器(広義にはインピーダンス変換回路)を含ませている。
【0054】
この図5の構成では、出力回路40が演算増幅器を含まない。従って、図3の構成に比べて、演算増幅器の個数の分だけ消費電力を低減できる。特に、図5の構成は、データ線の本数が多い場合に低消費電力化の効果が非常に大きくなる。
【0055】
しかしながら、図5の構成では、出力回路40が演算増幅器を含まないため、コモン電圧VCOMの極性反転によりデータ線電圧(画素電極電圧)に変動が生じた場合に、データ線電圧を短時間で所望の階調電圧に設定することが難しいという問題点がある。即ち、図4(B)に示すように、データ線電圧VSを適正な電圧に戻すのに多くの時間を要してしまい、画素電極PEの電圧が確定するタイミングまでに、データ線電圧VSを所望の階調電圧に設定できないという問題が生じる。
【0056】
この場合に、図5に示すように基準電圧発生回路20に演算増幅器(インピーダンス変換回路)を含ませることで、この問題点を、ある程度解消できる。
【0057】
しかしながら、図5のように基準電圧発生回路20に演算増幅器を含ませたとしても、電圧分割端子VTからの基準電圧が階調電圧として全画素に書き込まれている状態でコモン電圧VCOMが極性反転すると、データ線が所望の電圧に到達するまでに多くの時間を要してしまう。即ち、所望の電圧に到達するまでの時間が、ラダー抵抗の抵抗値(R)と寄生容量(CL、CS、データ線容量等)とで決まる時定数の分だけ遅れてしまう。そして、このような事態を防止するために、ラダー抵抗の抵抗値を小さくすると、今度は、ラダー抵抗に定常的に流れる電流が増え、基準電圧発生回路20の消費電力が増えてしまうという問題が生じる。
【0058】
このように図5の構成は、出力回路40の消費電力を軽減できるという利点がある反面、データ線電圧(画素電極電圧)の変動を抑えることが困難となったり、基準電圧発生回路20の消費電力が増えてしまうなどの技術的課題がある。
【0059】
3.極性反転時におけるデータ線電圧の設定
以上のような技術的課題を解決するために、本実施形態では次のような駆動手法を採用している。
【0060】
即ち本実施形態では図6に示すように、データ線をグループ分けしたデータ線群SG1、SG2、SG3に対応して、電圧設定回路60、62、64(狭義にはインピーダンス変換回路)を設ける。なお、電圧設定回路を複数個設けずに、1個だけ設ける構成も可能である。
【0061】
ここで、データ線群SG1はデータ線S1、S4、S7・・・S523、S526のグループであり、データ線群SG2はデータ線S2、S5、S8・・・S524、S527のグループである。またデータ線群SG3はデータ線S3、S6、S9・・・S525、S528のグループである。そして、電圧設定回路60はデータ線群SG1(S1、S4・・・S526)の電圧を設定し、電圧設定回路62はデータ線群SG2(S2、S5・・・S527)の電圧を設定する。また電圧設定回路64はデータ線群SG3(S3、S6・・・S528)の電圧を設定する。
【0062】
そして本実施形態では図7(A)の信号波形例に示すように、対向電極の電圧VCOMが極性反転することで、データ線電圧VSがVDDR(第1の電源)、VSS(第2の電源)の一方側に変化した場合に、電圧設定回路60、62、64が、データ線電圧VSを他方の電源側に変化させる電圧設定を行う。即ち、VCOMの極性反転タイミングの後の所与の期間(極性反転タイミングと画素電極へのデータ信号の書き込みが確定するタイミングの間にある所与の期間)に、データ線電圧VSを他方の電極側の電圧(VDDRとVSSの間の中間電圧)に変化させる。
【0063】
例えばコモン電圧VCOMの極性反転によりデータ線電圧VSがVDDR側(一方側)に変化した場合には、図7(A)のB1に示すように、電圧設定回路60、62、64がVSをVSS側(他方側)に変化させる電圧設定を行う。一方、VCOMの極性反転によりVSがVSS側(一方側)に変化した場合には、B2に示すように、VSをVDDR側(他方側)に変化させる電圧設定を行う。
【0064】
このようにすることで、コモン電圧VCOMが極性反転することでデータ線電圧VS(画素電極電圧)に変動が生じた場合にも、VSを短時間で所望の階調電圧に設定できるようになる。
【0065】
例えば図7(B)に本実施形態の駆動手法を用いない場合の信号波形例を示す。図7(B)ではVCOMの極性反転時に電圧設定回路によるデータ線電圧VSの設定が行われない。従って、データ線電圧VSを適正な電圧に戻すのに多くの時間を要してしまい、画素電極電圧が確定するタイミングまでに、データ線電圧VSを所望の階調電圧にするのが間に合わなくなるという問題が生じる。
【0066】
これに対して本実施形態では、図7(A)に示すように、このような問題を解消できる。そして、図5に示すような回路構成を採用した場合にも、データ線電圧VSを短時間で適切な階調電圧に設定できるようになる。
【0067】
また本実施形態では、データ線S1〜S528がSG1、SG2、SG3にグループ分けされると共に、複数の電圧設定回路60、62、64が設けられる。従って、データ線電圧の設定時に表示パネルとの間で大電流が流れた場合にも、この大電流を、複数のラインL1、L2、L3により分散して流すことが可能になる。従って、電圧設定回路60、62、64に接続されるラインL1、L2、L3がエレクトロン・マイグレーションにより断線してしまう事態も防止できる。
【0068】
なお、図6では、データ線を3つのグループSG1、SG2、SG3にグループ分けしているが、2つのグループに分けたり、4つ以上のグループに分けてもよい。また、グループ分けの仕方も任意であり、例えば、SG1にS1〜S176を含ませ、SG2にS177〜S352を含ませ、SG3にS353〜S528を含ませるというようなグループ分けにしてもよい。
【0069】
また、図6では、3つの電圧設定回路60、62、64を設けているが、2つの電圧設定回路を設けたり、4つ以上の電圧設定回路を設けてもよい。
【0070】
さて、図6において、DAC30(デジタル/アナログ変換回路)の出力端子Q1〜Q528とデータ線S1〜S528との間には、スイッチング素子SA1〜SA528(第1のスイッチング素子群)が設けられている。
【0071】
また、電圧設定回路60、62、64(インピーダンス変換回路)の出力端子とデータ線S1〜S528の間にはスイッチング素子SB1〜SB528(第2のスイッチング素子群)が設けられている。
【0072】
具体的には、電圧設定回路60の出力端子(L1)とデータ線S1、S4・・・S523、S526(データ線群SG1)の間には、スイッチング素子SB1、SB4・・・SB523、SB526が設けられる。また、電圧設定回路62の出力端子(L2)とデータ線S2、S5・・・S524、S527(データ線群SG2)の間には、スイッチング素子SB2、SB5・・・SB524、SB527が設けられる。また、電圧設定回路64の出力端子(L3)とデータ線S3、S6・・・S525、S528(データ線群SG3)の間に、スイッチング素子SB3、SB6・・・SB525、SBS258が設けられる。
【0073】
そして本実施形態では図8に示すように、VCOMの極性反転タイミングTMIの後の期間TB(極性反転タイミングTMIとデータ信号の書き込み確定タイミングTMW1又はTMW2の間にある期間)において、スイッチング素子SA1〜SA528(第1のスイッチング素子群)がオフになる。またスイッチング素子SB1〜SB528(第2のスイッチング素子群)がオンになる。
【0074】
即ち、期間TBにおいて、スイッチング素子SA1〜SA528をオン・オフ制御するスイッチング信号SAが非アクティブ(スイッチング素子をオフにするレベル)になる。また、スイッチング素子SB1〜SB528をオン・オフ制御するスイッチング信号SBがアクティブ(スイッチング素子をオンにするレベル)になる。
【0075】
そして、TBに続く期間TAにおいて、スイッチング信号SAがアクティブになり、スイッチング素子SA1〜SA528がオンになる。また、スイッチング信号SBが非アクティブになり、スイッチング素子SB1〜SB528がオフになる。
【0076】
このようにすることで図7(A)のB1、B2に示すように、スイッチング信号SBがアクティブになる期間TBにおいて、電圧設定回路60、62、64の電圧設定により、データ線S1〜S528の電圧がVSS側又はVDDR側に変化するようになる。そして、期間TBに続く期間TAにおいて、データ線S1〜S528の電圧を、DAC30からの適正な階調電圧に設定することが可能になる。
【0077】
なお、本実施形態では図8のC1、C2に示すように、コモン電圧VCOMの極性反転タイミングTMIを含む期間TZにおいて、データ線がハイインピーダンス状態に設定される。これは、この期間TZにおいて、スイッチング素子SA1〜SA528、SB1〜SB528を共にオフにすることで実現できる。
【0078】
このようにデータ線をハイインピーダンス状態に設定すれば、コモン電圧VCOMの極性反転により駆動回路の出力端子側に流れ込んで来る電荷を、電源側に戻すことが可能になり、低消費電力化を実現できる。
【0079】
なお、本実施形態で説明するスイッチング素子(SA1〜SA528、SB1〜SB528及び後述するスイッチング素子)は、N型トランジスタやP型トランジスタで実現してもよいし、トランスファーゲート(N型トランジスタとP型トランジスタのドレイン領域及びソース領域を互いに接続することで構成されるゲート)により実現してもよい。
【0080】
4.駆動回路の構成
図9に、本実施形態の駆動回路(データ線駆動回路)の構成例を示す。
【0081】
この駆動回路は、データラッチ10、レベルシフタ12、バッファ14を含む。また、基準電圧発生回路20、DAC30(デジタル/アナログ変換回路、電圧選択回路、電圧生成回路)、出力回路40、スイッチング信号生成回路50を含む。なお、駆動回路にこれらの全ての回路ブロックを含める必要はなく、その一部の回路ブロックを省略する構成にしてもよい。
【0082】
図9において、データラッチ10は、表示メモリであるRAMからのデータをラッチする。レベルシフタ12は、データラッチ10の出力の電圧レベルをシフトする。バッファ14は、レベルシフタ12からのデータをバッファリングして、デジタル階調データとしてDAC30に出力する。
【0083】
基準電圧発生回路20は、階調電圧を生成するための複数の基準電圧を発生する。より具体的には、この基準電圧発生回路20は、複数の抵抗素子が直列接続されるラダー抵抗を有する。そして、ラダー抵抗の電圧分割端子(基準電圧発生端子)に基準電圧を発生する。
【0084】
この場合、基準電圧発生回路20には、図5に示すようなインピーダンス変換回路(狭義にはボルテージフォロワ接続の演算増幅器)を含ませることが望ましい。より具体的には、基準電圧発生回路20に第1、第2の電圧分割回路を含ませ、第1の電圧分割回路が有するラダー抵抗のM個の電圧分割端子からのM個(例えば7個)の電圧を、M個のインピーダンス変換回路の入力端子に入力する。また、第2の電圧分割回路が有するラダー抵抗のM個の電圧分割端子に、M個のインピーダンス変換回路の出力端子を接続すると共に、そのラダー抵抗のN個(N≧2×M)の電圧分割端子である基準電圧出力端子に、N個(例えば64個)の基準電圧を出力するようにする。
【0085】
DAC30は、基準電圧発生回路20からの複数の基準電圧を用いて、バッファ14からのデジタル階調データをアナログ階調電圧に変換する。より具体的には、デジタル階調データをデコードし、デコード結果に基づいて、複数の基準電圧のいずれかを選択し、選択した基準電圧をアナログ階調電圧として出力回路40に出力する。このDAC30が有するデコーダはROMなどを用いて実現できる。
【0086】
出力回路40は、DAC30からのアナログ階調電圧をデータ線に伝達する回路である。この出力回路40には、DAC30の出力端子とデータ線との間の接続のオン・オフ制御を行うスイッチング素子(コモン電圧の極性反転時にデータ線をハイインピーダンス状態に設定するためのスイッチング素子)を含ませることができる。更に具体的には、この出力回路40には、図6に示すようなスイッチング素子SA1〜SA528、SB1〜SB528などを含ませることができる。
【0087】
スイッチング信号生成回路50は、基準電圧発生回路20、DAC30、出力回路40が有する種々のスイッチング素子をオン・オフ制御するためのスイッチング信号を生成する。より具体的にはスイッチング信号生成回路50は、図6で説明したようなスイッチング素子SA1〜SA528、SB1〜SB528をオン・オフ制御するためのスイッチング信号SA、SB等を生成する。
【0088】
5.基準電圧発生回路
さて、図6に示す電圧設定回路60、62、64としては、図10に示すように、基準電圧発生回路20が含むボルテージフォロワ接続の演算増幅器OPA、OPB、OPC(広義にはインピーダンス変換回路)を用いることが望ましい。より具体的には、スイッチング素子SB1、SB4・・・SB526(スイッチング素子群SG1)に接続されるラインL1を、基準電圧発生回路20の演算増幅器OPAに接続し、スイッチング素子SB2、SB5・・・SB527(スイッチング素子群SG2)に接続されるラインL2を、演算増幅器OPBに接続する。また、スイッチング素子SB3、SB6・・・SB528(スイッチング素子群SG3)に接続されるラインL3を、演算増幅器OPCに接続する。
【0089】
このようにすれば、データ線の電流(電荷)の引き抜き用の電圧設定回路を、新たに別に設ける必要がなくなり、回路の小規模化を図れる。
【0090】
即ち本実施形態では図5で説明したように、DAC30とデータ線の間に演算増幅器を設けない代わりに、基準電圧発生回路20に演算増幅器を含ませる構成にしている。この図5の構成にすることで、全てのデータ線に演算増幅器が接続される図3の構成に比べて、回路の小規模化と低消費電力化を図れる。
【0091】
そして本実施形態では、この基準電圧発生回路20に含まれる演算増幅器OPA、OPB、OPCを更に有効利用するために、これらのOPA、OPB、OPCを図6の電圧設定回路60、62、64としても使用している。
【0092】
このようにすれば、スイッチング素子SB1〜SB528と演算増幅器OPA、OPB、OPC(電圧設定回路)の間を、ラインL1〜L3を用いてバイパス接続(直結)できるようになる。即ち、基準電圧発生回路20が含む抵抗素子を介することなく、演算増幅器OPA、OPB、OPCの出力をスイッチング素子SB1〜SB528に接続できる。これにより、データ線S1〜S528側から見た駆動回路の出力インピーダンスを低くできる。この結果、図7(A)のB1、B2に示すように、データ線電圧VSを短時間で所望の電圧に設定できるようになり、表示特性を向上できる。
【0093】
図11に、基準電圧発生回路20の構成例を示す。
【0094】
この基準電圧発生回路20は、その7個の電圧分割端子(広義にはM個の電圧分割端子)に電圧V0’、V4’、V13’、V31’、V50’、V59’、V63’(広義にはM個の電圧)を出力する第1の電圧分割回路80を含む。
【0095】
また基準電圧発生回路20は、第1の電圧分割回路からの電圧V0’、V4’、V13’、V31’、V50’、V59’、V63’が各入力端子に入力されるボルテージフォロワ接続の演算増幅器OP1、OP2、OP3、OP4、OP5、OP6、OP7(広義にはM個のインピーダンス変換回路)を含む。これらの演算増幅器OP1〜OP7は、基準電圧GV0〜GV63を生成するための電圧V0、V4、V13、V31、V50、V59、V63を出力端子に出力する。
【0096】
また基準電圧発生回路20は、演算増幅器OP1、OP2、OP3、OP4、OP5、OP6、OP7と第2の電圧分割回路90の間に設けられるスイッチング素子SC1〜SC7(第3のスイッチング素子群)を含む。なお、これらのスイッチング素子SC1〜SC7を設けない構成としてもよい。
【0097】
また基準電圧発生回路20は、その7個の電圧分割端子(広義にはM個の電圧分割端子)に、スイッチング素子SC1〜SC7を介して演算増幅器OP1〜OP7の出力端子が接続され、その64個の電圧分割端子(広義にはN個の電圧分割端子)である基準電圧出力端子に基準電圧を出力する第2の電圧分割回路90を含む。
【0098】
さて、本実施形態では、基準電圧発生回路20が含む図11の演算増幅器OP4、OP4、OP5を、図6の電圧設定回路60、62、64(図10のOPA、OPB、OPC)として使用している。即ち、7個(M個)の演算増幅器OP1〜OP7(インピーダンス変換回路)のうち、VDDR(第1の電源)側、VSS(第2の電源)側の演算増幅器OP1、OP2、OP6、OP7を除く3個(K個)の演算増幅器OP3、OP4、OP5を、図6の電圧設定回路60、62、64として使用している。
【0099】
この場合、演算増幅器OP3、OP4、OP5の出力電圧V13、V31、V50(入力電圧V13’、V31’、V50’)は、VDDR(第1の電源)とVSS(第2の電源)の中間の電圧となる。従って、これらの演算増幅器OP3、OP4、OP5の出力電圧V13、V31、V50を用いてデータ線電圧VSを設定すれば、VSをVDDRとVSSの中間電圧に設定できる。従って、図7(A)のB1、B2に示すように、データ線電圧VSをVDDRとVSSの中間電圧に設定した後に、VSを階調電圧に設定できるようになる。
【0100】
即ち、データ線電圧VSが、VDDRやVSSの電圧やそれに近い電圧に設定されてしまうと、その後にVSを階調電圧に設定するのに時間がかかってしまうという問題がある。本実施形態のように、VDDR側、VSS側の演算増幅器OP1,OP2、OP6、OP7ではなく、VDDRとVSSの中間に配置される演算増幅器OP3、OP4、OP5を電圧設定回路60、62、64として使用すれば、このような問題を解消できる。
【0101】
また本実施形態では、複数の演算増幅器OP3、OP4、OP5を用いてデータ線群毎に電圧設定を行っているので、ラインL1、L2、L3に流れる電流量を少なくでき、エレクト・マイグレーションによる断線も防止できる。
【0102】
なお、図11において、演算増幅器OP2、OP3、OP4、OP5、OP6を電圧設定回路として使用したり、OP3、OP4だけを電圧設定回路として使用したり、OP4、OP5だけを電圧設定回路として使用することも可能である。即ち、本実施形態では、演算増幅器OP1、OP7以外の任意の演算増幅器を、電圧設定回路として使用できる。
【0103】
また、図12に示すように、基準電圧発生回路20に、第1の電圧分割回路80を設ける一方で、第2の電圧分割回路90を設けない構成にしてもよい。
【0104】
即ち、図12では、第1の電圧分割回路80が電圧V0’〜V63’を電圧分割端子に出力する。そして、演算増幅器OP1〜OP64(インイーダンス変換回路)の入力端子には、これらの電圧V0’〜V63’が入力される。そして、演算増幅器OP1〜OP64は、スイッチング素子SC1〜SC64を介して、基準電圧出力端子に基準電圧GV0〜GV63を出力する。
【0105】
この場合にも、VDDR、VSS側の演算増幅器OP1、OP64以外の任意の演算増幅器(VDDとVSSの中間に配置される演算増幅器OP32、OP33、OP34等)を、電圧設定回路として使用できる。
【0106】
図13に、第1の電圧分割回路80の構成例を示す。
【0107】
この第1の電圧分割回路80は、複数の抵抗素子R1〜R12が電源VDDR、VSS間に直列接続されるラダー抵抗82を有する。そして、そのラダー抵抗82の電圧分割端子VT11〜VT17に電圧V0’、V4’、V13’、V31’、V50’、V59’、V63’を出力する。
【0108】
なお図13において、電圧分割端子VT12〜VT16は、抵抗R2〜R10の各8個のタップから任意のタップを選択することができる電圧分割端子である。どのタップを用いるかは、レジスタ(4ビット)の設定により選択できる。そして、どのタップを選択するかによって、種々のγ補正特性を得ることができる。
【0109】
図14に、第1の電圧分割回路80の他の構成例を示す。
【0110】
図14の第1の電圧分割回路80は、抵抗素子RP1〜RP12が直列接続される正極性用のラダー抵抗84と、抵抗素子RM1〜RM12が直列接続される負極性用のラダー抵抗86を有する。
【0111】
そして、正極性用のラダー抵抗84は、コモン電圧VCOMが正極性となる期間(図2の期間T1)において使用される。一方、負極性用のラダー抵抗86は、VCOMが負極性となる期間(図2の期間T2)において使用される。
【0112】
より具体的には、VCOMの正極期間においては、スイッチング素子SWPがオンになり、SWMがオフになる。また、VDDRには正極性の電圧が与えられる。そして、スイッチング素子SWPM2〜SWPM7が、正極性用のラダー抵抗84の電圧分割端子VTP12〜VTP17と演算増幅器OP1〜OP7の入力端子とを接続する。
【0113】
一方、VCOMの負極期間においては、スイッチング素子SWMがオンになり、SWPがオフになる。また、VDDRには負極性の電圧が与えられる。そして、スイッチング素子SWPM2〜SWPM7が、負極性用のラダー抵抗86の電圧分割端子VTM12〜VTM17と演算増幅器OP1〜OP7の入力端子とを接続する。
【0114】
一般的に、VCOMの正極期間と負極期間とではγ補正特性(階調特性)が非対称になる。そして、このようにγ補正特性が非対称になる場合にも、図14のように正極性用、負極性用のラダー抵抗84、86を設ければ、VCOMの正極期間、負極期間の各期間に最適なγ補正を行うことが可能になる。
【0115】
図15に、第2の電圧分割回路90の構成例を示す。
【0116】
この第2の電圧分割回路90は、複数の抵抗素子R21〜R26が直列接続されるラダー抵抗92を有する。そして、そのラダー抵抗92の電圧分割端子VTR0、VTR4、VTR13、VTR31、VTR50、VTR59、VTR63(広義にはM個の電圧分割端子)には、スイッチング素子SC1〜SC7を介して、演算増幅器OP1〜OP7の出力端子が接続される。また、そのラダー抵抗92の電圧分割端子VTR0〜VTR63(広義にはN個の電圧分割端子)である基準電圧出力端子に、基準電圧GV0〜GV63を出力する。
【0117】
なお、電圧分割端子VTR[1:3]、VTR[5:12]・・・は、図16に示すように、抵抗素子R21、R22・・・・を更に抵抗分割することで得られる端子である。
【0118】
図15に示す構成の第2の電圧分割回路90によれば、インピーダンス変換機能を有する演算増幅器OP1〜OP7を利用して、基準電圧GV0〜GV63を供給できる。従って、電圧分割端子VTR0〜VTR63での出力インピーダンスを低くできる。この結果、図5のように出力回路40に演算増幅器を設けない構成の場合にも、比較的短時間で、データ線電圧(画素電極電圧)を所望の階調電圧に設定することが容易になる。
【0119】
図17に、第2の電圧分割回路90の他の構成例を示す。
【0120】
この第2の電圧分割回路90は、抵抗素子RL21〜RL26が直列接続される低抵抗(例えば10KΩ)の第1のラダー抵抗94と、抵抗素子RH21〜RH26が直列接続される高抵抗(例えば20KΩ)の第2のラダー抵抗96を含む。
【0121】
また第2の電圧分割回路90は、第1の抵抗切替用スイッチング部100を含む。この第1の抵抗切替用スイッチング部100は、第1のラダー抵抗94の7個(広義にはM個)の電圧分割端子VTL0、VTL4、VTL13、VTL31、VTL50、VTL59、VTL63と、第2のラダー抵抗96の7個(広義にはM個)の電圧分割端子VTH0、VTH4、VTH13、VTH31、VTH50、VTH59、VTH63のいずれかを、演算増幅器OP1〜OP7(インピーダンス変換回路)の出力端子に接続するスイッチング素子群を含む。
【0122】
なお、図17では、第1の抵抗切替用スイッチング部100が、図11のスイッチング素子SC1〜SC7の機能を実現している。
【0123】
また第2の電圧分割回路90は、第2の抵抗切替用スイッチング部102を含む。この第2の抵抗切替用スイッチング部102は、第1のラダー抵抗94の64個(広義にはN個)の電圧分割端子VTL0〜VTL63と、第2のラダー抵抗96の64個(広義にはN個)の電圧分割端子VTH0〜VTH63のいずれかを、64個(広義にはN個)の基準電圧GV0〜GV63の出力端子に接続するスイッチング素子群を含む。
【0124】
なお、第1、第2の抵抗切替用スイッチング部100、102は、演算増幅器OP1、OP7の出力端子を、基準電圧GV0、GV63の出力端子に直接に接続するためのスイッチング素子も含む。
【0125】
また、図17のスイッチング素子SWRLは、低抵抗の第1のラダー抵抗94を使用する時にオンになり、高抵抗の第2のラダー抵抗96を使用する時にオフになる。一方、スイッチング素子SWRHは、高抵抗の第2のラダー抵抗96を使用する時にオンになり、低抵抗の第1のラダー抵抗94を使用する時にオフになる。これらのスイッチング素子SWRL、SWRHを設けることで、無駄な電流が第1、第2のラダー抵抗94、96に流れるのを防止でき、低消費電力化を図れる。
【0126】
また、図17のスイッチング素子SWVSSは、演算増幅器OP7の出力V63を基準電圧GV63として使用せずに、電源VSSの電圧を基準電圧GV63として使用する場合にオンになる。
【0127】
図17に示すような低抵抗の第1のラダー抵抗94と高抵抗の第2のラダー抵抗96を設け、状況に応じて第1、第2のラダー抵抗94、96を切り替えて使用することで、駆動能力の向上と低消費電力化を両立できるようになる。
【0128】
即ち、低抵抗の第1のラダー抵抗94を使用すると、基準電圧出力端子の出力インピーダンスを低くできるという利点がある反面、ラダー抵抗に定常的に流れる電流が増加するという不利点がある。一方、高抵抗の第2のラダー抵抗96を使用すると、ラダー抵抗に定常的に流れる電流を減少できるという利点がある反面、基準電圧出力端子の出力インピーダンスが高くなるという不利点がある。
【0129】
従って、第1、第2のラダー抵抗94、96を切り替えて使用するようにすれば、ラダー抵抗に流れる電流を最小限に抑えながら、基準電圧出力端子の出力インピーダンスをできる限り低くすることが可能になる。
【0130】
6.出力回路
図9の駆動回路が含む出力回路40としては種々の構成のものを採用できる。
【0131】
例えば、アモルファス(非晶質)シリコンによりTFTが形成される表示パネル(広義には第1の種類の表示パネル)では、図18(A)に示すように、R、G、B(広義には第1、第2、第3の色成分)の各々のデータ線(ソース線)について、これに対応したデータ線出力端子が、ドライバIC(駆動回路)に設けられる。
【0132】
一方、低温ポリシリコン(多結晶シリコン)によりTFTが形成される表示パネル(広義には第2の種類の表示パネル)では、回路の一部をパネル上に形成できる。このため、ドライバIC、表示パネル間の配線本数を減らすべく、図18(B)に示すように、R、G、B用のデータ信号を多重化して伝達するデータ線を用いて、表示パネルとドライバICを接続する手法を採用できる。
【0133】
即ち、この図18(B)の手法では、ドライバIC側に、マルチプレクス(multiplex)用スイッチング素子MSWR、MSWG、MSWBを設ける。そして、このスイッチング素子MSWR、MSWG、MSWBを用いて、R、G、B用のデータ信号を多重化し、1本のデータ線Sを用いて表示パネル側に伝達する。
【0134】
一方、表示パネル側には、デマルチプレクス(demultiplex)用のスイッチング素子DSWR、DSWG、DSWBを設ける。そして、1本のデータ線Sにより多重化して伝達されるR、G、B用のデータ信号を、デマルチプレクス用スイッチング素子DSWR、DSWG、DSWBを用いて分離し、R、G、B用の各画素に伝える。より具体的には、これらのスイッチング素子DSWR、DSWG、DSWBを、図19に示すようなスイッチング信号RSEL、GSEL、BSELを用いてオン・オフ制御し、R、G、B用のデータ信号を分離する。なお図19において、LPは水平同期信号(ラッチパルス)である。
【0135】
この図18(B)の手法によれば、表示パネル、ドライバIC間の配線本数を減らすことができるため、実装面積を小さくでき、装置をコンパクト化できるという利点がある。
【0136】
本実施形態の出力回路40は、図18(B)に示すようなマルチプレクス用スイッチング素子MSWR、MSWG、MSWBを含むものであってもよい。このような構成の出力回路40においても、VCOMの極性反転タイミング後の期間においてデータ線Sの電圧VSをVDDR側又はVSSに変化させることで、VSを短時間で所望の階調電圧に設定できるようになる。
【0137】
なお、本発明は本実施形態に限定されず、本発明の要旨の範囲内で種々の変形実施が可能である。
【0138】
例えば、本実施形態では、TFTを用いたアクティブマトリクス型液晶装置に本発明の駆動回路を適用する場合について説明したが、本発明はこれに限定されない。例えば、アクティブマトリクス型液晶装置以外の液晶装置に本発明の駆動回路を適用したり、エレクトロルミネッセンス(EL)装置、有機EL装置、プラズマディスプレイ装置などの電気光学装置に本発明の駆動回路を適用することも可能である。
【0139】
また、駆動回路の構成も図5〜図19で説明した構成に限定されず、これらと均等な種々の構成を採用できる。
【0140】
また、本発明は、走査ライン反転駆動に限らず、他の反転駆動方式を採用する場合にも適用可能である。
【0141】
また、明細書中の記載において広義な用語(電圧設定回路、演算増幅器、画素用スイッチング素子、電気光学物質、電気光学パネル、電気光学装置、第1の電源、第2の電源等)として引用された用語(演算増幅器、インピーダンス変換回路、TFT、液晶素子、表示パネル、液晶装置、VDDR、VSS等)は、明細書中の他の記載においても広義な用語に置き換えることができる。
【0142】
また、本発明のうち従属請求項に係る発明においては、従属先の請求項の構成要件の一部を省略する構成とすることもできる。また、本発明の1の独立請求項に係る発明の要部を、他の独立請求項に従属させることもできる。
【図面の簡単な説明】
【図1】電気光学装置(液晶装置)の構成例を示すブロック図である。
【図2】走査ライン反転駆動について説明するための図である。
【図3】出力回路に演算増幅器を含ませた構成の駆動回路について説明するための図である。
【図4】図4(A)、(B)は、データ線電圧の変動について説明するための図である。
【図5】出力回路に演算増幅器を含ませない構成の駆動回路について説明するための図である。
【図6】極性反転タイミングの後の期間において、データ線を所定電圧に設定する回路について説明するための図である。
【図7】図7(A)、(B)は、コモン電圧、データ線電圧の信号波形例である。
【図8】極性反転タイミングの後の期間において、データ線を所定電圧に設定する駆動方法について説明するための図である。
【図9】駆動回路の構成例を示す図である。
【図10】基準電圧発生回路が含む演算増幅器を電圧設定回路として使用する手法について説明するための図である。
【図11】基準電圧発生回路の構成例を示す図である。
【図12】基準電圧発生回路の他の構成例を示す図である。
【図13】第1の電圧分割回路の構成例を示す図である。
【図14】第1の電圧分割回路の他の構成例を示す図である。
【図15】第2の電圧分割回路の構成例を示す図である。
【図16】電圧分割端子について説明するための図である。
【図17】第2の電圧分割回路の他の構成例を示す図である。
【図18】図18(A)、(B)は、アモルファスシリコンTFTパネルや低温ポリシリコンTFTパネルでのデータ線の接続手法について説明するための図である。
【図19】R、G、B用のデータ信号を多重化して伝送する手法について説明するための図である。
【符号の説明】
SA1〜SA528  スイッチング素子(第1のスイッチング素子群)
SB1〜SB528  スイッチング素子(第2のスイッチング素子群)
SC1〜SC528  スイッチング素子(第3のスイッチング素子群)
L1〜L3 ライン
S1〜S528 データ線
SG1〜SG3 データ線群
VDDR  第1の電源
VSS   第2の電源
VCOM  コモン電圧(対向電極の電圧)
VS    データ線電圧
LP    水平同期信号
OP1〜OP7         演算増幅器(インピーダンス変換回路)
DSWR、DSWG、DSWB  デマルチプレクス用スイッチング素子
R1〜R12          抵抗素子
VT11〜VT17       電圧分割端子
RP1〜RP12        抵抗素子
RM1〜RM12        抵抗素子
VTP12〜VTP17     電圧分割端子
VTM12〜VTM17     電圧分割端子
SWPM、SWM、SWPM2〜SWPM7 スイッチング素子
R21〜R26         抵抗素子
VTR0〜VTR63      電圧分割端子
VTL0〜VTL63      電圧分割端子
VTH0〜VTH63      電圧分割端子
10  データラッチ
12  レベルシフタ
14  バッファ
20  基準電圧発生回路
30  DAC(デジタル/アナログ変換回路)
40  出力回路
50  スイッチング信号生成回路
60、62、64 電圧設定回路
80  第1の電圧分割回路
82  ラダー抵抗
84  正極性用ラダー抵抗
86  負極性用ラダー抵抗
90  第2の電圧分割回路
92  第1のラダー抵抗(低抵抗)
94  第2のラダー抵抗(高抵抗)
100 第1の抵抗切替用スイッチング部
102 第2の抵抗切替用スイッチング部
512 表示パネル
520 データ線駆動回路(ソースドライバ)
530 走査線駆動回路(ゲートドライバ)
540 コントローラ
542 電源回路

Claims (11)

  1. 複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動回路であって、
    その各々が、データ線をグループ分けした複数のデータ線群の各々に対応して設けられる複数の電圧設定回路を含み、
    前記各電圧設定回路が、
    表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、データ線の電圧を第1、第2の電源の他方の電源側に変化させることを特徴とする駆動回路。
  2. 請求項1において、
    前記各電圧設定回路が、
    対向電極の電圧が極性反転するタイミングの後の所与の期間において、データ線の電圧を第1、第2の電源の他方の電源側に変化させることを特徴とする駆動回路。
  3. 請求項1又は2において、
    複数の基準電圧を発生する基準電圧発生回路と、
    発生された複数の基準電圧を用いて、デジタル階調データをアナログ階調電圧に変換するデジタル/アナログ変換回路と、
    デジタル/アナログ変換回路からのアナログ階調電圧をデータ線に出力する出力回路とを含み、
    前記複数の電圧設定回路が、前記基準電圧発生回路が含む複数のインピーダンス変換回路であることを特徴とする駆動回路。
  4. 請求項3において、
    前記基準電圧発生回路が、
    複数の抵抗素子が直列接続されるラダー抵抗を有し、そのラダー抵抗のM個(M≧4)の電圧分割端子にM個の電圧を出力する第1の電圧分割回路と、
    前記第1の電圧分割回路からのM個の各電圧が各入力端子に入力され、基準電圧を生成するための各電圧を各出力端子に出力するM個のインピーダンス変換回路とを含み、
    前記複数の電圧設定回路が、M個の前記インピーダンス変換回路のうち、第1、第2の電源側のインピーダンス変換回路を少なくとも除くK個(2≦K≦M−2)のインピーダンス変換回路であることを特徴とする駆動回路。
  5. 請求項4において、
    前記基準電圧発生回路が、
    複数の抵抗素子が直列接続されるラダー抵抗を有し、そのラダー抵抗のM個の電圧分割端子にM個の前記インピーダンス変換回路の出力端子が接続され、ラダー抵抗のN個(N≧2×M)の電圧分割端子である基準電圧出力端子に基準電圧を出力する第2の電圧分割回路を含むことを特徴とする駆動回路。
  6. 請求項3乃至5のいずれかにおいて、
    デジタル/アナログ変換回路の出力端子とデータ線との間に設けられる第1のスイッチング素子群と、
    複数のインピーダンス変換回路の出力端子とデータ線との間に設けられる第2のスイッチング素子群とを含み、
    対向電極の電圧が極性反転するタイミングの後の所与の期間において、前記第1のスイッチング素子群がオフになり、前記第2のスイッチング素子群がオンになることを特徴とする駆動回路。
  7. 複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動回路であって、
    複数の基準電圧を発生する基準電圧発生回路と、
    発生された複数の基準電圧を用いて、デジタル階調データをアナログ階調電圧に変換するデジタル/アナログ変換回路と、
    デジタル/アナログ変換回路からのアナログ階調電圧をデータ線に出力する出力回路とを含み、
    前記基準電圧発生回路が含む1又は複数のインピーダンス変換回路が、
    表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、データ線の電圧を第1、第2の電源の他方の電源側に変化させることを特徴とする駆動回路。
  8. 請求項1乃至7のいずれかにおいて、
    対向電極の電圧が極性反転するタイミングを含む所与の期間において、データ線がハイインピーダンス状態に設定されることを特徴とする駆動回路。
  9. 請求項1乃至8のいずれかの駆動回路と、
    前記駆動回路により駆動される表示パネルと、
    を含むことを特徴とする電気光学装置。
  10. 複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動方法であって、
    表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、
    データ線をグループ分けした複数のデータ線群毎に設けられる各電圧設定回路を用いて、データ線の電圧を第1、第2の電源の他方の電源側に変化させることを特徴とする駆動方法。
  11. 複数の画素と、複数の走査線と、複数のデータ線とを有する表示パネルを駆動するための駆動方法であって、
    基準電圧発生回路を用いて、複数の基準電圧を発生し、
    発生された複数の基準電圧を用いて、デジタル階調データをアナログ階調電圧に変換し、
    デジタル/アナログ変換回路からのアナログ階調電圧をデータ線に出力すると共に、
    表示パネルの各画素が有する画素電極と電気光学物質を挟んで対向する対向電極の電圧が極性反転することでデータ線の電圧が第1、第2の電源の一方の電源側に変化した場合に、
    前記基準電圧発生回路が含む1又は複数のインピーダンス変換回路を用いて、データ線の電圧を第1、第2の電源の他方の電源側に変化させることを特徴とする駆動方法。
JP2002179550A 2002-06-20 2002-06-20 駆動回路、電気光学装置及び駆動方法 Expired - Fee Related JP3649211B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2002179550A JP3649211B2 (ja) 2002-06-20 2002-06-20 駆動回路、電気光学装置及び駆動方法
CNB031413196A CN1285961C (zh) 2002-06-20 2003-06-10 驱动电路、光电装置及其驱动方法
US10/460,543 US20040021627A1 (en) 2002-06-20 2003-06-11 Drive circuit, electro-optical device and drive method thereof
KR1020030039875A KR100563282B1 (ko) 2002-06-20 2003-06-19 구동 회로, 전기 광학 장치 및 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002179550A JP3649211B2 (ja) 2002-06-20 2002-06-20 駆動回路、電気光学装置及び駆動方法

Publications (2)

Publication Number Publication Date
JP2004021163A true JP2004021163A (ja) 2004-01-22
JP3649211B2 JP3649211B2 (ja) 2005-05-18

Family

ID=29996570

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002179550A Expired - Fee Related JP3649211B2 (ja) 2002-06-20 2002-06-20 駆動回路、電気光学装置及び駆動方法

Country Status (4)

Country Link
US (1) US20040021627A1 (ja)
JP (1) JP3649211B2 (ja)
KR (1) KR100563282B1 (ja)
CN (1) CN1285961C (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006146134A (ja) * 2004-10-22 2006-06-08 Renesas Technology Corp 表示装置用駆動装置
JP2006178047A (ja) * 2004-12-21 2006-07-06 Sharp Corp 映像信号線駆動回路およびそれを備える液晶表示装置
JP2006195019A (ja) * 2005-01-12 2006-07-27 Sharp Corp 液晶表示装置ならびにその駆動回路および駆動方法
KR100702698B1 (ko) * 2005-05-27 2007-04-02 엠시스랩 주식회사 다수 픽셀에 대한 연산이 가능한 투과제어장치 및 이를 포함하는 디스플레이 시스템
JP2008139764A (ja) * 2006-12-05 2008-06-19 Seiko Epson Corp 液晶装置、アクティブマトリクス基板および電子機器
JP2008287035A (ja) * 2007-05-17 2008-11-27 Oki Electric Ind Co Ltd 液晶駆動装置
JP2014132338A (ja) * 2013-01-04 2014-07-17 ▲し▼創電子股▲ふん▼有限公司 ディスプレイパネルの駆動回路及びその駆動モジュールと表示装置と製造方法
US10720119B2 (en) 2016-01-27 2020-07-21 Mitsubishi Electric Corporation Drive device and liquid crystal display apparatus

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3807322B2 (ja) * 2002-02-08 2006-08-09 セイコーエプソン株式会社 基準電圧発生回路、表示駆動回路、表示装置及び基準電圧発生方法
JP4744075B2 (ja) * 2003-12-04 2011-08-10 ルネサスエレクトロニクス株式会社 表示装置、その駆動回路およびその駆動方法
US7436401B2 (en) * 2004-02-12 2008-10-14 Leslie Louis Szepesi Calibration of a voltage driven array
JP4114628B2 (ja) * 2004-04-08 2008-07-09 ソニー株式会社 フラットディスプレイ装置の駆動回路及びフラットディスプレイ装置
WO2006013799A1 (en) * 2004-08-03 2006-02-09 Semiconductor Energy Laboratory Co., Ltd. Display device and method for driving the same
JP4000147B2 (ja) * 2004-12-28 2007-10-31 康久 内田 半導体装置及びレベルシフト回路
US7362293B2 (en) * 2005-03-17 2008-04-22 Himax Technologies, Inc. Low power multi-phase driving method for liquid crystal display
JP2006285018A (ja) * 2005-04-01 2006-10-19 Matsushita Electric Ind Co Ltd 液晶駆動装置および液晶表示装置,液晶駆動方法
US8059109B2 (en) * 2005-05-20 2011-11-15 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
US7330066B2 (en) * 2005-05-25 2008-02-12 Himax Technologies Limited Reference voltage generation circuit that generates gamma voltages for liquid crystal displays
JP4400588B2 (ja) 2005-06-02 2010-01-20 エプソンイメージングデバイス株式会社 電気光学装置、電気光学装置の駆動方法、および、電子機器
JP4321502B2 (ja) * 2005-07-07 2009-08-26 セイコーエプソン株式会社 駆動回路、電気光学装置及び電子機器
US7683913B2 (en) * 2005-08-22 2010-03-23 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
KR101179233B1 (ko) * 2005-09-12 2012-09-04 삼성전자주식회사 액정표시장치 및 그 제조방법
JP4528748B2 (ja) * 2006-07-20 2010-08-18 Okiセミコンダクタ株式会社 駆動回路
JP4528759B2 (ja) * 2006-11-22 2010-08-18 Okiセミコンダクタ株式会社 駆動回路
US8558852B2 (en) * 2006-11-30 2013-10-15 Seiko Epson Corporation Source driver, electro-optical device, and electronic instrument
TWI378433B (en) * 2007-08-16 2012-12-01 Tpo Displays Corp Control method and electronic system utilizing the same
JP5119810B2 (ja) * 2007-08-30 2013-01-16 ソニー株式会社 表示装置
JP4779165B2 (ja) * 2007-12-19 2011-09-28 奇美電子股▲ふん▼有限公司 ゲートドライバ
WO2009128281A1 (ja) * 2008-04-16 2009-10-22 シャープ株式会社 液晶表示装置の駆動回路
TWI480847B (zh) * 2008-05-22 2015-04-11 Au Optronics Corp 液晶顯示裝置及其驅動方法
CN101281739B (zh) * 2008-06-02 2011-12-14 友达光电股份有限公司 液晶显示装置及其驱动方法
TWI407428B (zh) * 2009-05-20 2013-09-01 Novatek Microelectronics Corp 用於一平面顯示器之伽瑪電壓產生裝置
KR20110014428A (ko) * 2009-08-05 2011-02-11 삼성전자주식회사 대칭 계조전압을 출력하는 디스플레이 드라이버 회로
JP2013041029A (ja) * 2011-08-12 2013-02-28 Semiconductor Components Industries Llc 液晶駆動回路
CN103632638B (zh) * 2012-08-20 2016-08-24 群康科技(深圳)有限公司 数据驱动器的解多任务装置和驱动方法以及液晶显示系统
JP2014211616A (ja) * 2013-04-03 2014-11-13 ソニー株式会社 データドライバおよび表示装置
KR102286726B1 (ko) * 2015-05-14 2021-08-05 주식회사 실리콘웍스 디스플레이 장치 및 그 구동 회로
CN105334651B (zh) * 2015-12-07 2019-03-26 深圳市华星光电技术有限公司 液晶显示屏、显示装置及公共电极电压调节方法
US9805677B2 (en) * 2015-12-28 2017-10-31 Panasonic Liquid Crystal Display Co., Ltd. Display device for adjusting current output of a common voltage generating circuit
CN109697965B (zh) * 2017-10-23 2021-02-23 新相微电子(上海)有限公司 低功率薄膜晶体管液晶显示控制芯片、驱动装置
KR102515138B1 (ko) * 2018-03-05 2023-03-29 삼성디스플레이 주식회사 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102585594B1 (ko) * 2018-07-10 2023-10-05 주식회사 디비글로벌칩 감마 보정 회로 및 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09152847A (ja) * 1995-09-29 1997-06-10 Sharp Corp 液晶表示パネルの駆動方法及びその駆動回路
JP3039404B2 (ja) * 1996-12-09 2000-05-08 日本電気株式会社 アクティブマトリクス型液晶表示装置
JP4472155B2 (ja) * 2000-10-31 2010-06-02 富士通マイクロエレクトロニクス株式会社 液晶表示装置用データドライバ

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006146134A (ja) * 2004-10-22 2006-06-08 Renesas Technology Corp 表示装置用駆動装置
JP4738867B2 (ja) * 2004-10-22 2011-08-03 ルネサスエレクトロニクス株式会社 表示装置用駆動装置
JP2006178047A (ja) * 2004-12-21 2006-07-06 Sharp Corp 映像信号線駆動回路およびそれを備える液晶表示装置
JP2006195019A (ja) * 2005-01-12 2006-07-27 Sharp Corp 液晶表示装置ならびにその駆動回路および駆動方法
KR100702698B1 (ko) * 2005-05-27 2007-04-02 엠시스랩 주식회사 다수 픽셀에 대한 연산이 가능한 투과제어장치 및 이를 포함하는 디스플레이 시스템
JP2008139764A (ja) * 2006-12-05 2008-06-19 Seiko Epson Corp 液晶装置、アクティブマトリクス基板および電子機器
JP4493681B2 (ja) * 2007-05-17 2010-06-30 Okiセミコンダクタ株式会社 液晶駆動装置
JP2008287035A (ja) * 2007-05-17 2008-11-27 Oki Electric Ind Co Ltd 液晶駆動装置
KR101433878B1 (ko) 2007-05-17 2014-08-26 라피스 세미컨덕터 가부시키가이샤 액정 구동장치
JP2014132338A (ja) * 2013-01-04 2014-07-17 ▲し▼創電子股▲ふん▼有限公司 ディスプレイパネルの駆動回路及びその駆動モジュールと表示装置と製造方法
US9953608B2 (en) 2013-01-04 2018-04-24 Sitronix Technology Corp. Driving circuit of display panel and driving module thereof, and display device and method for manufacturing the same
US11189242B2 (en) 2013-01-04 2021-11-30 Sitronix Technology Corp. Driving circuit of display panel and driving module thereof, and display device and method for manufacturing the same
US10720119B2 (en) 2016-01-27 2020-07-21 Mitsubishi Electric Corporation Drive device and liquid crystal display apparatus

Also Published As

Publication number Publication date
JP3649211B2 (ja) 2005-05-18
US20040021627A1 (en) 2004-02-05
CN1285961C (zh) 2006-11-22
CN1467554A (zh) 2004-01-14
KR100563282B1 (ko) 2006-03-27
KR20030097704A (ko) 2003-12-31

Similar Documents

Publication Publication Date Title
JP3649211B2 (ja) 駆動回路、電気光学装置及び駆動方法
JP3758039B2 (ja) 駆動回路及び電気光学装置
JP4367509B2 (ja) 電気光学装置、駆動回路および電子機器
US6995741B2 (en) Driving circuit and driving method
US7050028B2 (en) Reference voltage generation circuit, display drive circuit, display device and reference voltage generation method
US7106321B2 (en) Reference voltage generation circuit, display drive circuit, display device and reference voltage generation method
KR100527157B1 (ko) 표시장치, 그 구동회로 및 구동방법
US7030865B2 (en) Operational amplifier circuit, driving circuit and driving method
US7961167B2 (en) Display device having first and second vertical drive circuits
US8368672B2 (en) Source driver, electro-optical device, and electronic instrument
JP2008139860A (ja) 表示品質の改善された液晶表示システム及び関連駆動方法
US20080079683A1 (en) Display device, driver circuit therefor, and method of driving same
JP4059180B2 (ja) 表示ドライバ、電気光学装置及び電気光学装置の駆動方法
JP5332150B2 (ja) ソースドライバ、電気光学装置及び電子機器
KR20040086836A (ko) 액티브 매트릭스 디스플레이 장치 및 그의 구동 방법
JP2003229725A (ja) 演算増幅回路、駆動回路及び演算増幅回路の制御方法
US8558852B2 (en) Source driver, electro-optical device, and electronic instrument
JP2009186911A (ja) ソースドライバ
JP4179194B2 (ja) データドライバ、表示装置及びデータドライバの制御方法
JP2006106398A (ja) 電源回路、表示ドライバ、電気光学装置及び電子機器
JP5141097B2 (ja) 集積回路装置、表示装置および電子機器
JP2007086153A (ja) 駆動回路、電気光学装置及び電子機器
JPH09223948A (ja) シフトレジスタ回路および画像表示装置
TW200826047A (en) Liquid crystal display system capable of improving display quality and method for driving the same
JP3598740B2 (ja) 液晶表示装置の駆動回路、液晶表示装置および電子機器

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040907

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040914

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041105

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050125

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050207

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080225

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090225

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090225

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100225

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110225

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110225

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120225

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130225

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130225

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees