JP2007114346A - 電気光学装置及び電子機器 - Google Patents
電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP2007114346A JP2007114346A JP2005304012A JP2005304012A JP2007114346A JP 2007114346 A JP2007114346 A JP 2007114346A JP 2005304012 A JP2005304012 A JP 2005304012A JP 2005304012 A JP2005304012 A JP 2005304012A JP 2007114346 A JP2007114346 A JP 2007114346A
- Authority
- JP
- Japan
- Prior art keywords
- electro
- substrate
- optical device
- optic
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
【課題】階調データを単方向に転送する回路ブロックをカスケード接続して駆動回路を構成する場合において、その駆動用のクロック周波数等を低減することができる電気光学装置を提供する。
【解決手段】多数の電気光学素子を含む矩形の電気光学基板1と、単一方向に階調データを転送するとともに前記電気光学素子を駆動する複数個のドライバICDr1乃至DrNを2つのグループに分割して各グループ毎にドライバICDr1乃至DrNをカスケード接続してなるデータ線駆動回路200A,200Bとを有し、ドライバICDr1乃至DrNの半分を、電気光学基板1の一辺に沿ってその表面に配設する一方、ドライバICDr1乃至DrNの残りの半分を、電気光学基板1の前記一辺に沿って電気光学基板1の裏面側でこの電気光学基板1とは別の基板であるFPC206の裏面に配設した。
【選択図】図4
【解決手段】多数の電気光学素子を含む矩形の電気光学基板1と、単一方向に階調データを転送するとともに前記電気光学素子を駆動する複数個のドライバICDr1乃至DrNを2つのグループに分割して各グループ毎にドライバICDr1乃至DrNをカスケード接続してなるデータ線駆動回路200A,200Bとを有し、ドライバICDr1乃至DrNの半分を、電気光学基板1の一辺に沿ってその表面に配設する一方、ドライバICDr1乃至DrNの残りの半分を、電気光学基板1の前記一辺に沿って電気光学基板1の裏面側でこの電気光学基板1とは別の基板であるFPC206の裏面に配設した。
【選択図】図4
Description
本発明は電気光学装置及び電子機器に関し、特に各種信号を単方向に転送する回路ブロックをカスケード接続して電気光学素子を駆動する駆動回路を構成する場合に適用して有用なものである。
液晶表示装置に代わる電気光学装置として、有機発光ダイオード素子(以下、OLED素子と称する。)を備えた装置が注目されている。OLED(Organic Light Emitting Diode)素子は、電気的にはダイオードのように動作し、光学的には、順バイアス時に発光して順バイアス電流の増加にともなって発光輝度が増加する。
OLED素子をマトリクス状に配列した電気光学装置は、複数の走査線と、複数のデータ線を備え、走査線とデータ線の交差部に対応して画素回路が設けられている。すなわち、マトリクス状に配設した画素回路で表示部である画素領域を形成している。ここで、画素回路は、データ線から供給される電流の値を記憶し、記憶した電流値に対応する駆動電流をOLED素子に供給する機能を有する。
かかる電気光学装置においては、複数のデータ線に対して表示すべき階調に応じた電流信号である階調データIdataを各々供給するデータ線駆動回路を設けている。ここで、当該電気光学装置の画素領域が大型化した場合、そのデータ線駆動回路は、通常複数の回路ブロックに分割するとともに、階調データや各種の制御信号等の伝送路を各回路ブロックに備え、さらに隣接する回路ブロックを接続路で順次接続するカスケード接続方式が多用されている。
かかるカスケード接続方式を採用する従来技術に係る電気光学装置の模式図を図10に示す。同図に示すように、当該電気光学装置において、ガラス基板である電気光学基板1上には、画像領域A及びデータ線駆動回路200が形成されている。
画像領域Aは、画素となる電気光学素子をマトリクス状に配設してなり、表示部として機能する領域である。データ線駆動回路200は複数の回路ブロックであるドライバICDr1乃至DrNからなり、各ドライバICDr1乃至DrNは隣接するもの同士を接続路201で接続して、制御回路(図示せず)が送出するX転送開始パルスDX、Xクロック信号XCLK、階調データDout(階調信号を生成するためのデジタルデータ。以下同じ。)をFFC(Flexible Flat Cable)202を介して入力するとともに制御回路からの階調データDoutを隣接するドライバICDr1乃至DrNに順次カスケード伝送するように構成してある。
図10に示すようにドライバICDr1乃至DrNを電気光学基板1に配設してカスケード接続する方式は、FFC201やプリント回路基板(PCB)を大きくしないで済むというメリットを有するが、電気光学基板1が大型化したり、画像領域Aの電気光学素子(OLED素子)の数が増大するにつれてクロック信号の周波数を上げる必要があり、電気光学基板1における接続路201等の信号線における配線容量が無視できなくなる。また、電源線の配線抵抗が増大して電源電圧が揺らぐという問題もある。
かかる問題を解決する方法として図11に示すような電気光学装置が考えられる。これは、階調データ等の各種信号や電源電圧の供給を電気光学基板1の両側から半分づつ供給する方式である。すなわち、データ線駆動回路200を構成するドライバICDr1乃至DrNを2つのグループに分割するとともに、階調データ等の各種信号を電気光学基板1の両側からFFC202,203を介して各グループに供給する。
図11に示すように構成することで、クロック信号の周波数を半分にでき、また電源の負荷を半分にしてその電源電圧の安定化を図ることができる。
同様の作用・効果は、図12に示すような電気光学装置でも実現できる。同図に示す電気光学装置は、データ線駆動回路200を構成するドライバICDr1乃至DrNを2つのグループに分割するとともに、階調データ等の各種信号を電気光学基板1の中央部からFFC204を介して各グループに供給するものである。
図11及び図12に示すように、データ線駆動回路200を構成するドライバICDr1乃至DrNを2つのグループに分割することによりクロック信号の周波数等を半分にすることはできる。ただ、これらの場合にはドライバICDr1乃至DrNにおける階調データの転送方向が異なる2種類の回路を用意する必要がある。すなわち、一般にドライバICDr1乃至DrNはシフトレジスタを内蔵しているが、図11及び図12における左半分のグループに属するドライバICDr1,Dr2は、左から右又は右から左に階調データを転送させるのに対し、右半分のグループに属するドライバICDr(N−1)、DrNは、右から左又は左から右に階調データを転送させる必要がある。
したがって、双方向の階調データ転送機能を有するドライバICDr1乃至DrNを形成するか、又は転送方向が異なる2種類のドライバICDr1乃至DrNを用意する必要がある。この結果、前者の場合にはコストの高騰とともに回路の大型化を招来し、後者の場合には余分なコストが発生するという問題がある。
なお、本発明に関連する公知文献としては次の公報を挙げることができる。
本発明は、上記従来技術の問題点に鑑み、階調データを単方向に転送する回路ブロックをカスケード接続して駆動回路を構成する場合において、その駆動用のクロック周波数等を低減することができる電気光学装置及び電子機器を提供することを目的とする。
上記目的を達成する本発明の第1の態様は、
多数の電気光学素子を含む電気光学基板と、
前記電気光学素子の駆動に必要な信号を単一方向に転送するとともに前記電気光学素子を駆動する複数個の回路ブロックを2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる駆動回路とを有し、
前記回路ブロックの半分を、前記電気光学基板の一辺に沿ってこの電気光学基板の表面に配設する一方、
前記回路ブロックの残りの半分を、前記電気光学基板の前記一辺に沿って前記電気光学基板の裏面側でこの電気光学基板とは別の基板の裏面に配設したことを特徴とする電気光学装置である。
かかる第1の態様によれば、単一方向に信号を転送する回路ブロックであっても、半分の回路ブロックは実装面が反転しているので、2種類の回路ブロック毎に反対方向に向けて信号を転送することにより所定の転送を行うことができる。
多数の電気光学素子を含む電気光学基板と、
前記電気光学素子の駆動に必要な信号を単一方向に転送するとともに前記電気光学素子を駆動する複数個の回路ブロックを2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる駆動回路とを有し、
前記回路ブロックの半分を、前記電気光学基板の一辺に沿ってこの電気光学基板の表面に配設する一方、
前記回路ブロックの残りの半分を、前記電気光学基板の前記一辺に沿って前記電気光学基板の裏面側でこの電気光学基板とは別の基板の裏面に配設したことを特徴とする電気光学装置である。
かかる第1の態様によれば、単一方向に信号を転送する回路ブロックであっても、半分の回路ブロックは実装面が反転しているので、2種類の回路ブロック毎に反対方向に向けて信号を転送することにより所定の転送を行うことができる。
この結果、回路ブロックにおける階調データの転送方向が単方向であってもクロック信号周波数を半分に低減でき、また電源の負荷も半分にすることができる。
本発明の第2の態様は、
上記第1の態様において、
前記各グループにおける端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第2の態様によれば、端部の回路ブロックから中央の回路ブロックに向けて信号を転送することで、第1の実施の態様と同様の作用・効果を得る。
上記第1の態様において、
前記各グループにおける端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第2の態様によれば、端部の回路ブロックから中央の回路ブロックに向けて信号を転送することで、第1の実施の態様と同様の作用・効果を得る。
本発明の第3の態様は、
上記第1の態様において、
前記各グループにおける中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第3の態様によれば、中央の回路ブロックから端部の回路ブロックに向けて信号を転送することで、第1の実施の態様と同様の作用・効果を得る。このとき、信号を中央部からそれぞれのグループに供給することができるので、かかる入力部分のレイアウトを合理的なものとすることができる。
上記第1の態様において、
前記各グループにおける中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第3の態様によれば、中央の回路ブロックから端部の回路ブロックに向けて信号を転送することで、第1の実施の態様と同様の作用・効果を得る。このとき、信号を中央部からそれぞれのグループに供給することができるので、かかる入力部分のレイアウトを合理的なものとすることができる。
本発明の第4の態様は、
上記第1乃至第3の態様のいずれか一つにおいて、
電気光学基板に配設した回路ブロックは、隣接する回路ブロックを接続する接続路のうち少なくとも一部の接続路が前記電気光学基板とは別基板に形成されていることを特徴とする電気光学装置である。
かかる第4の態様によれば別基板を利用することで電気光学基板の面積の拡大を抑制し得る。
上記第1乃至第3の態様のいずれか一つにおいて、
電気光学基板に配設した回路ブロックは、隣接する回路ブロックを接続する接続路のうち少なくとも一部の接続路が前記電気光学基板とは別基板に形成されていることを特徴とする電気光学装置である。
かかる第4の態様によれば別基板を利用することで電気光学基板の面積の拡大を抑制し得る。
本発明の第5の態様は、
上記第1乃至第3の態様のいずれか一つにおいて、
前記別の基板に配設した回路ブロックは、この別の基板に形成された接続路で隣接する回路ブロックが接続されていることを特徴とする電気光学装置である。
かかる第5の態様によれば電気光学基板とは異なる同一の別基板を利用してカスケード接続の接続路を確保することができる。
この結果、電気光学基板の面積の拡大を抑制し得る。
上記第1乃至第3の態様のいずれか一つにおいて、
前記別の基板に配設した回路ブロックは、この別の基板に形成された接続路で隣接する回路ブロックが接続されていることを特徴とする電気光学装置である。
かかる第5の態様によれば電気光学基板とは異なる同一の別基板を利用してカスケード接続の接続路を確保することができる。
この結果、電気光学基板の面積の拡大を抑制し得る。
本発明の第6の態様は、
上記第1乃至第5の態様の何れか一つにおいて、
前記回路ブロックの半分はガラス基板上にCOG実装するとともに、残りの半分はフィルム上にCOF実装したことを特徴とする電気光学装置。
かかる第6の態様によれば、COF実装した部分を折り曲げる等して、全体の占有面積を最小にすることができる。
上記第1乃至第5の態様の何れか一つにおいて、
前記回路ブロックの半分はガラス基板上にCOG実装するとともに、残りの半分はフィルム上にCOF実装したことを特徴とする電気光学装置。
かかる第6の態様によれば、COF実装した部分を折り曲げる等して、全体の占有面積を最小にすることができる。
本発明の第7の態様は、
多数の電気光学素子を含む電気光学基板と、
前記電気光学素子の駆動に必要な信号を単一方向に転送するとともに前記電気光学素子を駆動する複数個の回路ブロックを2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる駆動回路とを有し、
前記回路ブロックの半分を、前記電気光学基板の一辺に沿ってこの電気光学基板の表面
側でこの電気光学基板とは別の基板の表面に配設する一方、
前記回路ブロックの残りの半分を、前記電気光学基板の前記一辺に沿って前記電気光学基板の裏面側でこの電気光学基板とは別の基板の裏面に配設したことを特徴とする電気光学装置である。
かかる第7の態様によれば、回路ブロック及び接続路を電気光学基板とは別の基板に形成しているので、電気光学基板の面積を最小にすることができる。
多数の電気光学素子を含む電気光学基板と、
前記電気光学素子の駆動に必要な信号を単一方向に転送するとともに前記電気光学素子を駆動する複数個の回路ブロックを2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる駆動回路とを有し、
前記回路ブロックの半分を、前記電気光学基板の一辺に沿ってこの電気光学基板の表面
側でこの電気光学基板とは別の基板の表面に配設する一方、
前記回路ブロックの残りの半分を、前記電気光学基板の前記一辺に沿って前記電気光学基板の裏面側でこの電気光学基板とは別の基板の裏面に配設したことを特徴とする電気光学装置である。
かかる第7の態様によれば、回路ブロック及び接続路を電気光学基板とは別の基板に形成しているので、電気光学基板の面積を最小にすることができる。
本発明の第8の態様は
上記第7の態様において、
前記各グループにおける端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第8の態様によれば、第7の態様を端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるようにすることで実現し得る。
上記第7の態様において、
前記各グループにおける端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第8の態様によれば、第7の態様を端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるようにすることで実現し得る。
本発明の第9の態様は、
上記第7の態様において、
前記各グループにおける中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第9の態様によれば、第7の態様を中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるようにすることで実現し得る。このとき、階調データを中央部からそれぞれのグループに供給することができるので、かかる入力部分のレイアウトを合理的なものとすることができるという第2の態様と同様の作用・効果も得る。
上記第7の態様において、
前記各グループにおける中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置である。
かかる第9の態様によれば、第7の態様を中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるようにすることで実現し得る。このとき、階調データを中央部からそれぞれのグループに供給することができるので、かかる入力部分のレイアウトを合理的なものとすることができるという第2の態様と同様の作用・効果も得る。
本発明の第10の態様は、
上記第1乃至第9の態様の何れか一つの電気光学装置を有することを特徴とする電子機器である。
かかる第10の態様によれば安価で信頼性の高い電子機器を提供できる。
上記第1乃至第9の態様の何れか一つの電気光学装置を有することを特徴とする電子機器である。
かかる第10の態様によれば安価で信頼性の高い電子機器を提供できる。
以下、本発明の実施の形態を図面に基づき詳細に説明する。
図1は、本発明の実施の形態に係る電気光学装置の概略構成を示すブロック図である。同図に示すように、電気光学装置Iは、画像領域A、走査線駆動回路100、データ線駆動回路200A,200B、制御回路300及び電源回路500を備える。これらのうち、画像領域A、走査線駆動回路100、データ線駆動回路200Aは矩形のガラス基板である電気光学基板1の表面に形成してある。データ線駆動回路200Bは電気光学基板1の裏面側でこの電気光学基板1とは別の基板であるFPC206の裏面に配設してある。図中の点線はデータ線駆動回路200BがFPC206の裏面に配設してあることを示している。制御回路300はプリント回路基板(PCB)である制御回路基板上に形成してある。
図1は、本発明の実施の形態に係る電気光学装置の概略構成を示すブロック図である。同図に示すように、電気光学装置Iは、画像領域A、走査線駆動回路100、データ線駆動回路200A,200B、制御回路300及び電源回路500を備える。これらのうち、画像領域A、走査線駆動回路100、データ線駆動回路200Aは矩形のガラス基板である電気光学基板1の表面に形成してある。データ線駆動回路200Bは電気光学基板1の裏面側でこの電気光学基板1とは別の基板であるFPC206の裏面に配設してある。図中の点線はデータ線駆動回路200BがFPC206の裏面に配設してあることを示している。制御回路300はプリント回路基板(PCB)である制御回路基板上に形成してある。
画像領域Aには、X方向と平行にm本の走査線(記憶制御線ないしプログラム制御線)101及びm本の発光制御線102が形成され、さらにX方向と直交するY方向と平行にn本のデータ線103が形成されている。そして、走査線101とデータ線103との各交差点に対応してOLED素子を含む画素回路400が各々設けられている。各画素回路400には、電源電圧Vddが電源配線Lを介して供給される。
走査線駆動回路100は、複数の走査線101を順次選択するための走査信号Y1、Y2、Y3、…、Ymを生成すると共に発光制御信号Vg1、Vg2、Vg3、…、Vgmを生成する。走査信号Y1〜Ym及び発光制御信号Vg1〜VgmはY転送開始パルスDYをYクロック信号YCLKに同期して順次転送することにより生成される。発光制御信号Vg1、Vg2、Vg3、…、Vgmは、各発光制御線102を介して各画素回路400に各々供給される。
図2に走査信号Y1〜Ymと発光制御信号Vg1〜Vgmのタイミングチャートの一例を示す。走査信号Y1は、1垂直走査期間(1F)の最初のタイミングから、1水平走査期間(1H)に相当する幅のパルスであって、1行目の走査線101に供給される。以降、このパルスを順次シフトして、2、3、…、m行目の走査線101の各々に走査信号Y2、Y3、…、Ymとして供給する。一般的にi(iは、1≦i≦mを満たす整数)行目の走査線101に供給される走査信号Y1がHレベルになると、当該走査線101が選択されたことを示す。また、発光制御信号Vg1、Vg2、Vg3、…、Vgmとしては、例えば、走査信号Y1、Y2、Y3、…、Ymの論理レベルを反転した信号を用いる。
データ線駆動回路200A,200Bは、単方向にのみ出力階調データDoutを転送する複数個の回路ブロック(図1には図示せず。)を2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる。かくして、前記回路ブロックの半分を、電気光学基板1の一方の端部からこの電気光学基板1の一辺に沿って配設することによりデータ線駆動回路200Aを形成するとともに、前記回路ブロックの残りの半分を、電気光学基板1の他方の端部からこの電気光学基板1の前記一辺に沿って裏返しに配設することによりデータ線駆動回路200Bを形成している。かかるデータ線駆動回路200A,200Bの具体的な構成は後に記載する各実施例で詳述する。
さらに、データ線駆動回路200A,200Bは、制御回路からの出力階調データDoutに基づいて、選択された走査線101に位置する画素回路400の各々に対し階調ビット列D0〜D8に基づき生成した階調信号Idataを供給する。この例において、階調ビット列D0〜D8は階調輝度を指示する電流信号X1、X2、X3、X4、…、Xnとして再生される。また、階調ビット列D0〜D8は、各画素に対応した数のデジタルデータである前記出力階調データDoutの構成要素であり、それぞれ各画素の輝度を表す階調を情報として含むようビット単位の信号を所定の配列で並べた、例えば9ビットの信号である。
制御回路300は、Yクロック信号YCLK、Xクロック信号XCLK、X転送開始パルスDX、Y転送開始パルスDY等の各種の制御信号を生成してこれらを走査線駆動回路100及びデータ線駆動回路200A,200Bへ出力する。また、制御回路300は、外部から供給される入力階調データDinにガンマ補正等の画像処理を施して出力階調データDoutを生成する。この出力階調データDoutは、例えば9ビットの階調ビット列D0〜D8を所定の配列で並べたものである。ここで、制御回路300は、n本のデータ線103のそれぞれに対応する出力階調データDoutを2つのグループに分割して各データ線駆動回路200A,200Bに同期させて供給する機能も有する。
次に、画素回路400について説明する。図3に、画素回路400の回路図を示す。同図に示す画素回路400は、i行目に対応するものであり、電源電圧Vddが供給される。画素回路400は、4個のTFT401〜404と、容量素子410と、OLED素子420とを備える。TFT401〜404の製造プロセスでは、レーザーアニールショットを利用してガラス基板の上にポリシリコン層が形成される。また、OLED素子420は、陽極と陰極との間に発光層が挟持されている。そして、OLED素子420は、順方向電流に応じた輝度で発光する。発光層には、発光色に応じた有機EL(Electro-luminescence)材料が用いられる。発光層の製造プロセスでは、インクジェット方式のヘッドから有機EL材料を液滴として吐出し、これを乾燥させている。
駆動トランジスタであるTFT401はpチャネル型、スイッチングトランジスタであるTFT402〜404はnチャネル型である。TFT401のソース電極は電源配線Lに接続される一方、そのドレイン電極はTFT403のドレイン電極、TFT404のドレイン電極及びTFT402のソース電極にそれぞれ接続される。
容量素子410の一端はTFT401のソース電極に接続される一方、その他端は、TFT401のゲート電極及びTFT402のドレイン電極にそれぞれ接続される。TFT403のゲート電極は走査線101に接続され、そのソース電極は、データ線103に接続される。また、TFT402のゲート電極は走査線101に接続される。一方、TFT404のゲート電極は発光制御線102に接続され、そのソース電極はOLED素子420の陽極に接続される。TFT404のゲート電極には、発光制御線102を介して発光制御信号Vgiが供給される。なお、OLED素子420の陰極は、画素回路400のすべてに対して共通の電極であり、電源における低位(基準)電位となっている。
このような構成において、走査信号YiがHレベルになると、nチャネル型TFT402がオン状態となるので、TFT401は、ゲート電極とドレイン電極とが互いに接続されたダイオードとして機能する。走査信号YiがHレベルになると、nチャネル型TFT403も、TFT402と同様にオン状態となる。この結果、データ線駆動回路200の電流Idataが、電源配線L→TFT401→TFT403→データ線103という経路で流れるとともに、そのときに、TFT401のゲート電極の電位に応じた電荷が容量素子410に蓄積される。
走査信号YiがLレベルになると、TFT403,402はともにオフ状態となる。このとき、TFT401のゲート電極における入力インピーダンスは極めて高いので、容量素子410における電荷の蓄積状態は変化しない。TFT401のゲート・ソース間電圧は、電流Idataが流れたときの電圧に保持される。また、走査信号YiがLレベルになると、発光制御信号VgiがHレベルとなる。このため、TFT404がオンし、TFT401のソース・ドレイン間には、そのゲート電圧に応じた注入電流Ioledが流れる。詳細には、この電流は、電源配線L→TFT401→TFT404→OLED素子420という経路で流れる。
ここで、OLED素子420に流れる注入電流Ioledは、TFT401のゲート・ソース間電圧で定まるが、その電圧は、Hレベルの走査信号Yiによって電流Idataがデータ線103に流れたときに、容量素子410によって保持された電圧である。このため、発光制御信号VgiがHレベルになったときに、OLED素子420に流れる注入電流Ioledは、直前に流れた電流Idataに略一致する。このように画素回路400は、電流Idataによって発光輝度を規定することから、アクティブ電流プログラム方式の回路である。
かかる本実施形態の電気光学装置によれば、単方向にのみ出力階調データDoutを転送する回路ブロックを用いても出力階調データDoutを2分割して転送することができる。すなわち、本実施形態は、データ線駆動回路200A,200Bの構成に特徴を有するものである。
そこで、データ線駆動回路200A,200Bの具体的な構成を中心に各実施例に基づき本発明に係る電気光学装置を詳細に説明する。
<第1の実施例>
図4は本実施例に係る電気光学装置を示すブロック線図である。同図に示すように、データ線駆動回路200A,200Bは、複数の回路ブロックであるドライバICDr1乃至DrNを2つのグループに分割して各グループ毎にドライバICDr1,Dr2及びドライバICDrN,Dr(N−1)を接続路201,201でそれぞれカスケード接続してなる。ここで、各ドライバICDr1乃至DrNは単方向(各ドライバICDr1乃至DrNの左端から右端に向かう方向)にのみ出力階調データDoutを転送するシフトレジスタを含んでおり、その半分を、電気光学基板1の左端部からこの電気光学基板1の下辺に沿って電気光学基板1に配設するとともに、残りの半分を、電気光学基板1の前記一辺に沿って電気光学基板1の裏面側でこの電気光学基板1とは別の基板であるFPC206の裏面に配設してある。ここで、データ線駆動回路200AにおけるドライバICDr1,Dr2を接続する接続路201のうちの一部は電気光学基板1とは別基板であるFFC207に形成してある。また、データ線駆動回路200Aにおける最端部(左端部)のドライバICDr1にはFFC205を介して出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに供給される。FFC205,207はその端部を電気光学基板1の縁部に固定してある。
図4は本実施例に係る電気光学装置を示すブロック線図である。同図に示すように、データ線駆動回路200A,200Bは、複数の回路ブロックであるドライバICDr1乃至DrNを2つのグループに分割して各グループ毎にドライバICDr1,Dr2及びドライバICDrN,Dr(N−1)を接続路201,201でそれぞれカスケード接続してなる。ここで、各ドライバICDr1乃至DrNは単方向(各ドライバICDr1乃至DrNの左端から右端に向かう方向)にのみ出力階調データDoutを転送するシフトレジスタを含んでおり、その半分を、電気光学基板1の左端部からこの電気光学基板1の下辺に沿って電気光学基板1に配設するとともに、残りの半分を、電気光学基板1の前記一辺に沿って電気光学基板1の裏面側でこの電気光学基板1とは別の基板であるFPC206の裏面に配設してある。ここで、データ線駆動回路200AにおけるドライバICDr1,Dr2を接続する接続路201のうちの一部は電気光学基板1とは別基板であるFFC207に形成してある。また、データ線駆動回路200Aにおける最端部(左端部)のドライバICDr1にはFFC205を介して出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに供給される。FFC205,207はその端部を電気光学基板1の縁部に固定してある。
同様に、データ線駆動回路200Bにおける最端部(右端部)のドライバICDrNにはFPC206を介して出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに供給される。FPC206はその端部を電気光学基板1の縁部に固定してある。
このようにデータ線駆動回路200Aにおける最端部(左端部)のドライバICDr1及びデータ線駆動回路200Bにおける最端部(右端部)のドライバICDrNには、それぞれFFC205又はFPC206を介して出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに供給されるので、各ドライバICDr1乃至DrNは電気光学基板1の両端部から中央部に向けてシフトレジスタにより出力階調データDoutを転送する。このとき、データ線駆動回路200A,200Bを構成するドライバICDr1,Dr2とドライバICDrN,DrIC(N−1)とは実装面の表裏が反対であるので上述のごとくそれぞれの端部から中央部に向けて支障なく出力階調データDoutを転送することができる。また、出力階調データDoutは所定の各データ線103(図1参照)に対応するよう2分割した後必要な並べ替えを制御回路300(図1参照)で済ませてある。
かかる本実施例によればドライバICDr1乃至DrNのシフトレジスタのシフト方向が単方向であってもXクロック信号XCLKの周波数を半分に低減でき、また電源の負荷も半分にすることができる。
なお、上述の如くFFC207を介して接続路201を形成する必要は必ずしもなく、電気光学基板1に直接形成しても良いが、本実施例のごとくFFC205,207を利用した場合にはその分電気光学基板1の大形化を抑制しうる。したがって、特に信号線が増加し、ドライバICDr1,Dr2の長辺を利用してカスケード接続をする必要がある場合に有用なものとなる。
<第2の実施例>
図5は本実施例に係る電気光学装置を示すブロック線図である。同図に示すように、第1の実施例の場合と同様にデータ線駆動回路200A,200Bは2分割されているが、本実施例ではデータ線駆動回路200AのドライバICDr1,Dr2がFPC208の裏面に実装してある。一方、データ線駆動回路200BのドライバICDrN,Dr(N−1)は電気光学基板1に配設してあり、FFC209に形成された接続路201を介してカスケード接続されている。
図5は本実施例に係る電気光学装置を示すブロック線図である。同図に示すように、第1の実施例の場合と同様にデータ線駆動回路200A,200Bは2分割されているが、本実施例ではデータ線駆動回路200AのドライバICDr1,Dr2がFPC208の裏面に実装してある。一方、データ線駆動回路200BのドライバICDrN,Dr(N−1)は電気光学基板1に配設してあり、FFC209に形成された接続路201を介してカスケード接続されている。
本実施例においては、出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに中央部から供給される。すなわち、データ線駆動回路200Aにおける出力階調データDoutは右端のドライバICDr2から左端のドライバICDr1に向かって転送されるとともに、データ線駆動回路200Bにおける出力階調データDoutは左端のドライバICDr(N−1)から右端のドライバICDrNに向かって転送されるように構成してある。
上述の点を除く他の構成は第1の実施例と同様であるので、同一部分には同一番号を付し重複する説明は省略する。
かかる本実施例によれば出力階調データDoutを中央部から両端部に向けて転送するようになっているので、制御回路300(図1参照)で形成した出力階調データDout等の信号を中央部で集中的に供給することができ、配線の錯綜を回避して合理的なレイアウトとすることができる。
<第3の実施例>
図6は本実施例に係る電気光学装置を示すブロック線図である。同図に示すように、本実施例は2分割したドライバICDr1,Dr2及びドライバICDrN、DrN(N−1)を接続路201,201とともに電気光学基板1とは別の基板であるFPC210,211に配設したものである。また、本実施例ではドライバICDr1,Dr2がFPC210の裏面に配設してある。したがって、本実施例においては、第2の実施例と同様に、出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに中央部から供給される。すなわち、第2の実施例と同様に、データ線駆動回路200Aにおける出力階調データDoutは右端のドライバICDr2から左端のドライバICDr1に向かって転送されるとともに、データ線駆動回路200Bにおける出力階調データDoutは左端のドライバICDr(N−1)から右端のドライバICDrNに向かって転送される。
図6は本実施例に係る電気光学装置を示すブロック線図である。同図に示すように、本実施例は2分割したドライバICDr1,Dr2及びドライバICDrN、DrN(N−1)を接続路201,201とともに電気光学基板1とは別の基板であるFPC210,211に配設したものである。また、本実施例ではドライバICDr1,Dr2がFPC210の裏面に配設してある。したがって、本実施例においては、第2の実施例と同様に、出力階調データDoutがXクロック信号XCLK及びX転送開始パルスDX等とともに中央部から供給される。すなわち、第2の実施例と同様に、データ線駆動回路200Aにおける出力階調データDoutは右端のドライバICDr2から左端のドライバICDr1に向かって転送されるとともに、データ線駆動回路200Bにおける出力階調データDoutは左端のドライバICDr(N−1)から右端のドライバICDrNに向かって転送される。
上述の点を除く他の構成は第2の実施例と同様であるので、同一部分には同一番号を付し重複する説明は省略する。
本実施例によれば第2の実施例と同様の作用・効果の他、ドライバICDr1乃至DrNの長辺を利用して信号の入出力を行うことが可能になるとともに、電気光学基板1の可及的な小形化も図り得る。
なお、FPC210,211におけるドライバICDr1,Dr2とドライバICDr(N−1),DrNとの実装面を反転しても良い。この場合には、出力階調データDoutはデータ線駆動回路200A,200Bにおける端部のドライバICDr1、DrNから中心部に向かって転送される。
また、上記FPC210,211は長尺になればなるほど高価になるばかりか温度、湿度等、周囲の環境条件で変形等を生起し易い。変形した場合にはFPC210,211を電気光学基板1に対して精度良く接続することができなくなる。
かかる問題は、FPC210,211をドライバICDr1乃至DrN毎に分割するか又は数個づつに分割して実装することで解決し得る。この場合には、隣接するドライバICDr1乃至DrNを接続する接続路201はその一部が電気光学基板1に形成され、この電気光学基板1を経由するように構成する。
<他の実施形態>
上記実施形態及び第1乃至第3の実施例では、画素回路がマトリクス状に配置された電気光学装置Iの場合について説明したが、本発明はこれに特に限定されない。例えば、画素回路がライン状に配置された電気光学装置(例えば、光書き込み型のプリンタや電子複写機などの書き込みヘッドなど)、低分子、高分子もしくはデンドリマー等の発光有機材料を用いた電気光学装置、液晶を用いた電気光学装置等であっても良い。また、照明器具であっても良い。
<他の実施形態>
上記実施形態及び第1乃至第3の実施例では、画素回路がマトリクス状に配置された電気光学装置Iの場合について説明したが、本発明はこれに特に限定されない。例えば、画素回路がライン状に配置された電気光学装置(例えば、光書き込み型のプリンタや電子複写機などの書き込みヘッドなど)、低分子、高分子もしくはデンドリマー等の発光有機材料を用いた電気光学装置、液晶を用いた電気光学装置等であっても良い。また、照明器具であっても良い。
なお、上記実施の形態ではデータ線駆動回路200A,200Bを2分割して所定の回路を構成したが、駆動回路をこれに限定するものではない。必要に応じ走査線駆動回路100も同様に構成することができ、同様の作用・効果を得る。
<応用例>
次に、上述した実施形態に係る電気光学装置Iを適用した電子機器について説明する。図7に、電気光学装置Iを適用したモバイル型のパーソナルコンピュータの構成を示す。パーソナルコンピュータ2000は、表示ユニットとしての電気光学装置Iと本体部2010を備える。本体部2010には、電源スイッチ2001及びキーボード2002が設けられている。この電気光学装置はOLED素子を用いるので、視野角が広く見易い画面を表示できる。
次に、上述した実施形態に係る電気光学装置Iを適用した電子機器について説明する。図7に、電気光学装置Iを適用したモバイル型のパーソナルコンピュータの構成を示す。パーソナルコンピュータ2000は、表示ユニットとしての電気光学装置Iと本体部2010を備える。本体部2010には、電源スイッチ2001及びキーボード2002が設けられている。この電気光学装置はOLED素子を用いるので、視野角が広く見易い画面を表示できる。
図8に、電気光学装置Iを適用した携帯電話機の構成を示す。携帯電話機3000は、複数の操作ボタン3001及びスクロールボタン3002、並びに表示ユニットとしての電気光学装置Iを備える。スクロールボタン3002を操作することによって、電気光学装置Iに表示される画面がスクロールされる。
図9に、電気光学装置Iを適用した情報携帯端末(PDA:Personal Digital Assistants)の構成を示す。情報携帯端末4000は、複数の操作ボタン4001及び電源スイッチ4002、並びに表示ユニットとしての電気光学装置Iを備える。電源スイッチ4002を操作すると、住所録やスケジュール帳といった各種の情報が電気光学装置Iに表示される。
さらに、フィールドエミッション素子(FED)、表面電動型エミッション素子(SED)、弾道電子放出素子(BSD)等の自発光素子を用いた表示装置、液晶表示装置等にも好適に適用し得る。
なお、電気光学装置Iが適用される電子機器としては、図7乃至図9に示すものの他、大画面テレビ、コンピュータモニター、表示兼用照明装置、携帯電話機、ゲーム機、電子ペーパー、運転操作パネル、ビデオカメラ、デジタルスチルカメラ、液晶テレビ、ビューファインダ型、モニタ直視型のビデオテープレコーダ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワークステーション、テレビ電話、POS端末、タッチパネルを備えた機器等が挙げられる。そして、これらの各種電子機器の表示部として、前述した電気光学装置が適用可能である。また、電気光学素子を光源として利用するプリンタ、スキャナ等にも有効に応用することができる。
I 電気光学装置、 1 電気光学基板、 103 データ線、 200A,200B データ線駆動回路、 201 接続路、 300 制御回路、 500 電源回路、 A 画像領域、 Dout 出力階調データ、 Dr1〜DrN ドライバ、 Vdd 電源電圧、 XCLK,YCLK クロック信号
Claims (10)
- 多数の電気光学素子を含む電気光学基板と、
前記電気光学素子の駆動に必要な信号を単一方向に転送するとともに前記電気光学素子を駆動する複数個の回路ブロックを2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる駆動回路とを有し、
前記回路ブロックの半分を、前記電気光学基板の一辺に沿ってこの電気光学基板の表面に配設する一方、
前記回路ブロックの残りの半分を、前記電気光学基板の前記一辺に沿って前記電気光学基板の裏面側でこの電気光学基板とは別の基板の裏面に配設したことを特徴とする電気光学装置。 - 請求項1に記載の電気光学装置において、
前記各グループにおける端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置。 - 請求項1に記載の電気光学装置において、
前記各グループにおける中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置。 - 請求項1乃至請求項3のいずれか一つに記載の電気光学装置において、
電気光学基板に配設した回路ブロックは、隣接する回路ブロックを接続する接続路のうち少なくとも一部の接続路が前記電気光学基板とは別基板に形成されていることを特徴とする電気光学装置。 - 請求項1乃至請求項3のいずれか一つに記載の電気光学装置において、
前記別の基板に配設した回路ブロックは、この別の基板に形成された接続路で隣接する回路ブロックが接続されていることを特徴とする電気光学装置。 - 請求項1乃至請求項5の何れか一つに記載の電気光学装置において、
前記回路ブロックの半分はガラス基板上にCOG実装するとともに、残りの半分はフィルム上にCOF実装したことを特徴とする電気光学装置。 - 多数の電気光学素子を含む電気光学基板と、
前記電気光学素子の駆動に必要な信号を単一方向に転送するとともに前記電気光学素子を駆動する複数個の回路ブロックを2つのグループに分割して各グループ毎に前記回路ブロックをカスケード接続してなる駆動回路とを有し、
前記回路ブロックの半分を、前記電気光学基板の一辺に沿ってこの電気光学基板の表面
側でこの電気光学基板とは別の基板の表面に配設する一方、
前記回路ブロックの残りの半分を、前記電気光学基板の前記一辺に沿って前記電気光学基板の裏面側でこの電気光学基板とは別の基板の裏面に配設したことを特徴とする電気光学装置。 - 請求項7に記載の電気光学装置において、
前記各グループにおける端部の回路ブロックから中央の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置。 - 請求項7に記載の電気光学装置において、
前記各グループにおける中央の回路ブロックから端部の回路ブロックに向けて前記信号がそれぞれ転送されるように構成したことを特徴とする電気光学装置。 - 請求項1乃至請求項9の何れか一つの電気光学装置を有することを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005304012A JP2007114346A (ja) | 2005-10-19 | 2005-10-19 | 電気光学装置及び電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005304012A JP2007114346A (ja) | 2005-10-19 | 2005-10-19 | 電気光学装置及び電子機器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007114346A true JP2007114346A (ja) | 2007-05-10 |
Family
ID=38096627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005304012A Withdrawn JP2007114346A (ja) | 2005-10-19 | 2005-10-19 | 電気光学装置及び電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2007114346A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160046602A (ko) * | 2014-10-21 | 2016-04-29 | 엘지디스플레이 주식회사 | 평판표시장치 |
WO2019030858A1 (ja) * | 2017-08-09 | 2019-02-14 | シャープ株式会社 | 表示デバイス、表示デバイスの製造方法、表示デバイスの製造装置 |
-
2005
- 2005-10-19 JP JP2005304012A patent/JP2007114346A/ja not_active Withdrawn
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160046602A (ko) * | 2014-10-21 | 2016-04-29 | 엘지디스플레이 주식회사 | 평판표시장치 |
KR102262709B1 (ko) * | 2014-10-21 | 2021-06-08 | 엘지디스플레이 주식회사 | 평판표시장치 |
WO2019030858A1 (ja) * | 2017-08-09 | 2019-02-14 | シャープ株式会社 | 表示デバイス、表示デバイスの製造方法、表示デバイスの製造装置 |
US10897026B2 (en) | 2017-08-09 | 2021-01-19 | Sharp Kabushiki Kaisha | Display device and manufacturing method of display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100724003B1 (ko) | 전자 회로, 그 구동 방법, 전기 광학 장치 및 전자 기기 | |
US7425937B2 (en) | Device and driving method thereof | |
JP4882536B2 (ja) | 電子回路及び電子機器 | |
JP4655800B2 (ja) | 電気光学装置および電子機器 | |
WO2004051614A1 (ja) | 表示装置とその駆動方法、および電子機器 | |
JP2005250121A (ja) | 電気光学装置、その駆動回路及び駆動方法、並びに電子機器 | |
JP4736614B2 (ja) | 信号伝送回路及び電気光学装置並びに電子機器 | |
US20100007647A1 (en) | Electro-optical device and electronic apparatus | |
JP4397811B2 (ja) | 半導体装置、el表示装置、及び電子機器 | |
JP2012181396A (ja) | 電気光学装置および電子機器 | |
JP4812080B2 (ja) | 画像表示装置 | |
JP4400401B2 (ja) | 電気光学装置とその駆動方法及び電子機器 | |
JP2008014996A (ja) | 電気光学装置および電子機器 | |
JP2009222779A (ja) | 電気光学装置および電子機器 | |
JP2007114346A (ja) | 電気光学装置及び電子機器 | |
JP2005181975A (ja) | 画素回路、電気光学装置および電子機器 | |
KR100570772B1 (ko) | 발광표시 장치의 디스플레이 패널 구동 드라이버 및 그방법 | |
KR100813138B1 (ko) | 신호 전송 회로와 전기 광학 장치 및 전자 기기 | |
JP2007114345A (ja) | 電気光学装置及び電子機器 | |
JP2007333930A (ja) | 電気光学装置および電子機器 | |
JP5151198B2 (ja) | 画素回路、電気光学装置および電子機器 | |
JP4774726B2 (ja) | 電気光学装置、その駆動方法および電子機器 | |
US20080018847A1 (en) | Light source device | |
JP2009157258A (ja) | 表示装置および電子機器 | |
JP2004004638A (ja) | 発光装置の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20070405 |
|
A300 | Application deemed to be withdrawn because no request for examination was validly filed |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20090106 |