JP2007058787A - ブリッジ及びそのエラー通知方法 - Google Patents
ブリッジ及びそのエラー通知方法 Download PDFInfo
- Publication number
- JP2007058787A JP2007058787A JP2005246430A JP2005246430A JP2007058787A JP 2007058787 A JP2007058787 A JP 2007058787A JP 2005246430 A JP2005246430 A JP 2005246430A JP 2005246430 A JP2005246430 A JP 2005246430A JP 2007058787 A JP2007058787 A JP 2007058787A
- Authority
- JP
- Japan
- Prior art keywords
- error
- bridge
- local
- local error
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0766—Error or fault reporting or storing
- G06F11/0772—Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0733—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a data processing system embedded in an image processing device, e.g. printer, facsimile, scanner
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0745—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0748—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a remote unit communicating with a single-box computer node experiencing an error/fault
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Computer Hardware Design (AREA)
- Bus Control (AREA)
- Debugging And Monitoring (AREA)
Abstract
【解決手段】 プライマリシステムの拡張バスとセカンダリシステムの拡張バスとを接続するブリッジにおいて、セカンダリシステムで発生した拡張バスエラーやCPUのハングアップなどのローカルなエラーを認識する。そして、そのローカルなエラーをプライマリシステムにシステムエラーとして通知する。
【選択図】 図1
Description
図1は、第1の実施形態におけるブリッジを利用したシステムの構成の一例を示す図である。図1において、100はプリンタ本体であり、PCIバスなどの拡張バスを具備し、後述する拡張カードが接続可能である。この拡張カードにより、プリンタ本体100が備えていない機能、例えばネットワーク機能、無線LAN、Bluetooth(登録商標)、USB HUB機能などを追加可能に構成されている。101はプライマリCPUであり、不図示のROMに格納されたプログラムに従ってプリンタ本体100を統括的に制御する。102は拡張バスとしてのプライマリPCIバスであり、PCIバスに相当するインタフェース(I/F)を提供する。
次に、図面を参照しながら本発明に係る第2の実施形態について詳細に説明する。第2の実施形態では、第1の実施形態で説明した構成に加えて、ローカルエラー通知を行うか否かを設定するレジスタを備えるものである。
次に、図面を参照しながら本発明に係る第3の実施形態について詳細に説明する。第3の実施形態では、ローカルエラーの発生をウォッチドックタイマーによって認識するものである。
次に、図面を参照しながら本発明に係る第4の実施形態について詳細に説明する。第1乃至第3の実施形態では、拡張カードでローカルエラーが発生したことをSERR#信号で通知しているが、第4の実施形態では割込み信号(INTA#信号)を用いて通知するものである。
101 プライマリCPU
102 拡張バス(プライマリPCIバス)
110 拡張カード
111 セカンダリCPU
112 拡張バス(セカンダリPCIバス)
113 ブリッジ
114 ローカルバス
115 ローカルメモリ
121 ローカルエラー出力端子
122 ローカルエラー入力部
123 ローカルエラー変換部
124 ローカルエラー要因レジスタ
301 エラーイネーブルレジスタ
431 ローカルエラー出力部
Claims (12)
- プライマリシステムの拡張バスとセカンダリシステムの拡張バスとを接続するブリッジであって、
セカンダリシステムで発生したローカルなエラーを認識する認識手段と、
前記認識手段で認識したローカルなエラーをシステムエラーとしてプライマリシステムに通知する通知手段とを有することを特徴とするブリッジ。 - 前記ブリッジはPCIブリッジであることを特徴とする請求項1記載のブリッジ。
- 前記認識手段で認識したローカルなエラーの要因を記憶する記憶手段を更に有することを特徴とする請求項1又は請求項2記載のブリッジ。
- 前記認識手段で認識したローカルなエラーをシステムエラーとするか否かを設定する設定手段を更に有することを特徴とする請求項1乃至請求項3の何れか一項記載のブリッジ。
- 前記認識手段は、前記セカンダリシステムのCPUが出力するローカルエラー出力信号に基づいてローカルなエラーを認識することを特徴とする請求項1乃至請求項4の何れか一項記載のブリッジ。
- 前記認識手段は、前記セカンダリシステムのCPUが管理するウォッチドッグタイマーに基づいてローカルなエラーを認識することを特徴とする請求項1乃至請求項4の何れか一項記載のブリッジ。
- 前記通知手段は、前記ローカルなエラーを前記プライマリシステムのCPUにPCI規格に則ったSERR#信号に変換して通知することを特徴とする請求項1乃至請求項6の何れか一項記載のブリッジ。
- 前記通知手段は、前記ローカルなエラーを前記プライマリシステムのCPUに割込み信号を用いて通知することを特徴とする請求項1乃至請求項6の何れか一項記載のブリッジ。
- 請求項1乃至請求項8の何れか一項記載のブリッジを搭載するシステム。
- プライマリシステムの拡張バスとセカンダリシステムの拡張バスとを接続するブリッジのエラー通知方法であって、
セカンダリシステムで発生したローカルなエラーを認識する認識工程と、
前記認識工程で認識したローカルなエラーをシステムエラーとしてプライマリシステムに通知する通知工程とを有することを特徴とするブリッジのエラー通知方法。 - 請求項10記載のブリッジのエラー通知方法をコンピュータに実行させるためのプログラム。
- 請求項11記載のプログラムを記録したコンピュータ読み取り可能な記録媒体。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005246430A JP4630766B2 (ja) | 2005-08-26 | 2005-08-26 | プライマリシステムとセカンダリシステムを有するシステム |
US11/466,816 US7552362B2 (en) | 2005-08-26 | 2006-08-24 | Bridge, error notification method therefor and system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005246430A JP4630766B2 (ja) | 2005-08-26 | 2005-08-26 | プライマリシステムとセカンダリシステムを有するシステム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007058787A true JP2007058787A (ja) | 2007-03-08 |
JP2007058787A5 JP2007058787A5 (ja) | 2008-09-04 |
JP4630766B2 JP4630766B2 (ja) | 2011-02-09 |
Family
ID=37895536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005246430A Expired - Fee Related JP4630766B2 (ja) | 2005-08-26 | 2005-08-26 | プライマリシステムとセカンダリシステムを有するシステム |
Country Status (2)
Country | Link |
---|---|
US (1) | US7552362B2 (ja) |
JP (1) | JP4630766B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015049731A (ja) * | 2013-09-02 | 2015-03-16 | キヤノン株式会社 | 画像形成装置、画像形成装置の制御方法、及びプログラム |
JP2015143915A (ja) * | 2014-01-31 | 2015-08-06 | セイコーエプソン株式会社 | 電子システム、リセット方法、記録装置、および、拡張装置 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4728896B2 (ja) * | 2006-07-13 | 2011-07-20 | エヌイーシーコンピュータテクノ株式会社 | コンピュータシステム |
TW201007440A (en) * | 2008-08-01 | 2010-02-16 | Flytech Technology Co Ltd | Method of control in a multimedia data service system and system thereof |
EP2541429B1 (en) * | 2009-10-15 | 2014-03-12 | Seiko Epson Corporation | Electronic device, control method thereof and recording medium |
BRPI1004997A2 (pt) * | 2009-11-11 | 2013-02-26 | Seiko Epson Corp | dispositivo eletrânico e mÉtodo de controle do mesmo |
WO2014186938A1 (zh) * | 2013-05-20 | 2014-11-27 | 华为技术有限公司 | 一种计算机系统、高速外围组件互联端点设备的访问方法和装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62236056A (ja) * | 1986-04-07 | 1987-10-16 | Nec Corp | 情報処理システムの入出力制御装置 |
JPH048147U (ja) * | 1990-05-09 | 1992-01-24 | ||
JPH07168727A (ja) * | 1993-12-16 | 1995-07-04 | Mitsubishi Electric Corp | Ioシステムの故障検出方式 |
JPH0981502A (ja) * | 1995-09-08 | 1997-03-28 | Toshiba Corp | コンピュータシステム |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07210471A (ja) | 1994-01-20 | 1995-08-11 | Fujitsu Ltd | 情報処理装置 |
US6557121B1 (en) * | 1997-03-31 | 2003-04-29 | International Business Machines Corporation | Method and system for fault isolation for PCI bus errors |
US6523140B1 (en) * | 1999-10-07 | 2003-02-18 | International Business Machines Corporation | Computer system error recovery and fault isolation |
US6530043B1 (en) * | 2000-03-09 | 2003-03-04 | International Business Machines Corporation | Write data error checking in a PCI Bus system |
US7103808B2 (en) * | 2003-04-10 | 2006-09-05 | International Business Machines Corporation | Apparatus for reporting and isolating errors below a host bridge |
US7406634B2 (en) * | 2004-12-02 | 2008-07-29 | Cisco Technology, Inc. | Method and apparatus for utilizing an exception handler to avoid hanging up a CPU when a peripheral device does not respond |
US20080148104A1 (en) * | 2006-09-01 | 2008-06-19 | Brinkman Michael G | Detecting an Agent Generating a Parity Error on a PCI-Compatible Bus |
CN100511162C (zh) * | 2006-09-29 | 2009-07-08 | 华为技术有限公司 | 一种隔离总线故障的方法、装置与一种单板 |
-
2005
- 2005-08-26 JP JP2005246430A patent/JP4630766B2/ja not_active Expired - Fee Related
-
2006
- 2006-08-24 US US11/466,816 patent/US7552362B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62236056A (ja) * | 1986-04-07 | 1987-10-16 | Nec Corp | 情報処理システムの入出力制御装置 |
JPH048147U (ja) * | 1990-05-09 | 1992-01-24 | ||
JPH07168727A (ja) * | 1993-12-16 | 1995-07-04 | Mitsubishi Electric Corp | Ioシステムの故障検出方式 |
JPH0981502A (ja) * | 1995-09-08 | 1997-03-28 | Toshiba Corp | コンピュータシステム |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015049731A (ja) * | 2013-09-02 | 2015-03-16 | キヤノン株式会社 | 画像形成装置、画像形成装置の制御方法、及びプログラム |
JP2015143915A (ja) * | 2014-01-31 | 2015-08-06 | セイコーエプソン株式会社 | 電子システム、リセット方法、記録装置、および、拡張装置 |
Also Published As
Publication number | Publication date |
---|---|
US7552362B2 (en) | 2009-06-23 |
JP4630766B2 (ja) | 2011-02-09 |
US20070073957A1 (en) | 2007-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4630766B2 (ja) | プライマリシステムとセカンダリシステムを有するシステム | |
JP6032510B2 (ja) | 入出力エラー封じ込めイベント後のリカバリ | |
JP5790007B2 (ja) | 情報処理装置および情報処理装置の制御方法、ならびに、プログラム | |
JP2008090375A (ja) | 割込み制御システム、およびこれを利用した記憶制御システム | |
JP2009282599A (ja) | 情報処理装置、情報処理システム、および情報処理方法、並びにコンピュータ・プログラム | |
JP2006209643A (ja) | インタフェース回路及びそのインタフェース回路を使用したシステム装置 | |
US8860997B2 (en) | Image output apparatus, preview image generating method, and storage medium | |
US9383953B2 (en) | Print control apparatus, method for controlling print control apparatus, and program | |
US10062021B2 (en) | Image processing apparatus, information processing method and storage medium | |
JP2008176574A (ja) | 画像処理システム、画像処理システムの制御方法、命令データ供給装置、命令データ供給装置の制御方法及びプログラム | |
US11036668B2 (en) | Electronic apparatus including device configured to be shifted to power saving state and connected to PCI device, and control method thereof | |
JP2005115427A (ja) | コンピュータにローカル接続される周辺装置 | |
JP6164823B2 (ja) | 印刷装置 | |
US8625123B2 (en) | Image forming system, management apparatus, and non-transitory computer readable medium | |
JP4686211B2 (ja) | コマンド出力装置及び入出力実行時間監視方法 | |
JP2005115440A (ja) | コンピュータにアンインストールを行わせるためのコンピュータプログラム | |
JP2005309511A (ja) | 情報処理装置、ステータス取得方法、及びプログラム | |
JPH1078856A (ja) | 優先度別割り込み印刷方法およびシステム | |
US10015328B2 (en) | Sheet management apparatus, control method of sheet management apparatus, and storage medium | |
US11968469B2 (en) | Computing apparatus, image capturing apparatus, control method, and storage medium | |
US20140043653A1 (en) | Image processing apparatus, image processing method, and storage medium | |
JP2012168847A (ja) | 印刷制御ユニット、印刷制御プログラム及び印刷制御方法 | |
JP2005352942A (ja) | Usb機器、ホスト装置、及びusb接続システム | |
JP2008059522A (ja) | 情報処理装置、情報処理モジュール、制御方法、及びプログラム | |
JP2005115658A (ja) | 情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080723 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080723 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100122 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100312 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101029 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101115 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131119 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4630766 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |